]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
Merge tag 'armsoc-cleanup' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
5         select ARCH_HAS_DEVMEM_IS_ALLOWED
6         select ARCH_HAS_ELF_RANDOMIZE
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_HAVE_CUSTOM_GPIO_H
9         select ARCH_HAS_GCOV_PROFILE_ALL
10         select ARCH_MIGHT_HAVE_PC_PARPORT
11         select ARCH_SUPPORTS_ATOMIC_RMW
12         select ARCH_USE_BUILTIN_BSWAP
13         select ARCH_USE_CMPXCHG_LOCKREF
14         select ARCH_WANT_IPC_PARSE_VERSION
15         select BUILDTIME_EXTABLE_SORT if MMU
16         select CLONE_BACKWARDS
17         select CPU_PM if (SUSPEND || CPU_IDLE)
18         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
19         select EDAC_SUPPORT
20         select EDAC_ATOMIC_SCRUB
21         select GENERIC_ALLOCATOR
22         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
23         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
24         select GENERIC_EARLY_IOREMAP
25         select GENERIC_IDLE_POLL_SETUP
26         select GENERIC_IRQ_PROBE
27         select GENERIC_IRQ_SHOW
28         select GENERIC_IRQ_SHOW_LEVEL
29         select GENERIC_PCI_IOMAP
30         select GENERIC_SCHED_CLOCK
31         select GENERIC_SMP_IDLE_THREAD
32         select GENERIC_STRNCPY_FROM_USER
33         select GENERIC_STRNLEN_USER
34         select HANDLE_DOMAIN_IRQ
35         select HARDIRQS_SW_RESEND
36         select HAVE_ARCH_AUDITSYSCALL if (AEABI && !OABI_COMPAT)
37         select HAVE_ARCH_BITREVERSE if (CPU_32v7M || CPU_32v7) && !CPU_32v6
38         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
39         select HAVE_ARCH_KGDB if !CPU_ENDIAN_BE32 && MMU
40         select HAVE_ARCH_MMAP_RND_BITS if MMU
41         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
42         select HAVE_ARCH_TRACEHOOK
43         select HAVE_ARM_SMCCC if CPU_V7
44         select HAVE_BPF_JIT
45         select HAVE_CC_STACKPROTECTOR
46         select HAVE_CONTEXT_TRACKING
47         select HAVE_C_RECORDMCOUNT
48         select HAVE_DEBUG_KMEMLEAK
49         select HAVE_DMA_API_DEBUG
50         select HAVE_DMA_CONTIGUOUS if MMU
51         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL) && !CPU_ENDIAN_BE32 && MMU
52         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
53         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
54         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
55         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
56         select HAVE_GENERIC_DMA_COHERENT
57         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
58         select HAVE_IDE if PCI || ISA || PCMCIA
59         select HAVE_IRQ_TIME_ACCOUNTING
60         select HAVE_KERNEL_GZIP
61         select HAVE_KERNEL_LZ4
62         select HAVE_KERNEL_LZMA
63         select HAVE_KERNEL_LZO
64         select HAVE_KERNEL_XZ
65         select HAVE_KPROBES if !XIP_KERNEL && !CPU_ENDIAN_BE32 && !CPU_V7M
66         select HAVE_KRETPROBES if (HAVE_KPROBES)
67         select HAVE_MEMBLOCK
68         select HAVE_MOD_ARCH_SPECIFIC
69         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
70         select HAVE_OPTPROBES if !THUMB2_KERNEL
71         select HAVE_PERF_EVENTS
72         select HAVE_PERF_REGS
73         select HAVE_PERF_USER_STACK_DUMP
74         select HAVE_RCU_TABLE_FREE if (SMP && ARM_LPAE)
75         select HAVE_REGS_AND_STACK_ACCESS_API
76         select HAVE_SYSCALL_TRACEPOINTS
77         select HAVE_UID16
78         select HAVE_VIRT_CPU_ACCOUNTING_GEN
79         select IRQ_FORCED_THREADING
80         select MODULES_USE_ELF_REL
81         select NO_BOOTMEM
82         select OF_EARLY_FLATTREE if OF
83         select OF_RESERVED_MEM if OF
84         select OLD_SIGACTION
85         select OLD_SIGSUSPEND3
86         select PERF_USE_VMALLOC
87         select RTC_LIB
88         select SYS_SUPPORTS_APM_EMULATION
89         # Above selects are sorted alphabetically; please add new ones
90         # according to that.  Thanks.
91         help
92           The ARM series is a line of low-power-consumption RISC chip designs
93           licensed by ARM Ltd and targeted at embedded applications and
94           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
95           manufactured, but legacy ARM-based PC hardware remains popular in
96           Europe.  There is an ARM Linux project with a web page at
97           <http://www.arm.linux.org.uk/>.
98
99 config ARM_HAS_SG_CHAIN
100         select ARCH_HAS_SG_CHAIN
101         bool
102
103 config NEED_SG_DMA_LENGTH
104         bool
105
106 config ARM_DMA_USE_IOMMU
107         bool
108         select ARM_HAS_SG_CHAIN
109         select NEED_SG_DMA_LENGTH
110
111 if ARM_DMA_USE_IOMMU
112
113 config ARM_DMA_IOMMU_ALIGNMENT
114         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
115         range 4 9
116         default 8
117         help
118           DMA mapping framework by default aligns all buffers to the smallest
119           PAGE_SIZE order which is greater than or equal to the requested buffer
120           size. This works well for buffers up to a few hundreds kilobytes, but
121           for larger buffers it just a waste of address space. Drivers which has
122           relatively small addressing window (like 64Mib) might run out of
123           virtual space with just a few allocations.
124
125           With this parameter you can specify the maximum PAGE_SIZE order for
126           DMA IOMMU buffers. Larger buffers will be aligned only to this
127           specified order. The order is expressed as a power of two multiplied
128           by the PAGE_SIZE.
129
130 endif
131
132 config MIGHT_HAVE_PCI
133         bool
134
135 config SYS_SUPPORTS_APM_EMULATION
136         bool
137
138 config HAVE_TCM
139         bool
140         select GENERIC_ALLOCATOR
141
142 config HAVE_PROC_CPU
143         bool
144
145 config NO_IOPORT_MAP
146         bool
147
148 config EISA
149         bool
150         ---help---
151           The Extended Industry Standard Architecture (EISA) bus was
152           developed as an open alternative to the IBM MicroChannel bus.
153
154           The EISA bus provided some of the features of the IBM MicroChannel
155           bus while maintaining backward compatibility with cards made for
156           the older ISA bus.  The EISA bus saw limited use between 1988 and
157           1995 when it was made obsolete by the PCI bus.
158
159           Say Y here if you are building a kernel for an EISA-based machine.
160
161           Otherwise, say N.
162
163 config SBUS
164         bool
165
166 config STACKTRACE_SUPPORT
167         bool
168         default y
169
170 config LOCKDEP_SUPPORT
171         bool
172         default y
173
174 config TRACE_IRQFLAGS_SUPPORT
175         bool
176         default !CPU_V7M
177
178 config RWSEM_XCHGADD_ALGORITHM
179         bool
180         default y
181
182 config ARCH_HAS_ILOG2_U32
183         bool
184
185 config ARCH_HAS_ILOG2_U64
186         bool
187
188 config ARCH_HAS_BANDGAP
189         bool
190
191 config FIX_EARLYCON_MEM
192         def_bool y if MMU
193
194 config GENERIC_HWEIGHT
195         bool
196         default y
197
198 config GENERIC_CALIBRATE_DELAY
199         bool
200         default y
201
202 config ARCH_MAY_HAVE_PC_FDC
203         bool
204
205 config ZONE_DMA
206         bool
207
208 config NEED_DMA_MAP_STATE
209        def_bool y
210
211 config ARCH_SUPPORTS_UPROBES
212         def_bool y
213
214 config ARCH_HAS_DMA_SET_COHERENT_MASK
215         bool
216
217 config GENERIC_ISA_DMA
218         bool
219
220 config FIQ
221         bool
222
223 config NEED_RET_TO_USER
224         bool
225
226 config ARCH_MTD_XIP
227         bool
228
229 config VECTORS_BASE
230         hex
231         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
232         default DRAM_BASE if REMAP_VECTORS_TO_RAM
233         default 0x00000000
234         help
235           The base address of exception vectors.  This must be two pages
236           in size.
237
238 config ARM_PATCH_PHYS_VIRT
239         bool "Patch physical to virtual translations at runtime" if EMBEDDED
240         default y
241         depends on !XIP_KERNEL && MMU
242         help
243           Patch phys-to-virt and virt-to-phys translation functions at
244           boot and module load time according to the position of the
245           kernel in system memory.
246
247           This can only be used with non-XIP MMU kernels where the base
248           of physical memory is at a 16MB boundary.
249
250           Only disable this option if you know that you do not require
251           this feature (eg, building a kernel for a single machine) and
252           you need to shrink the kernel to the minimal size.
253
254 config NEED_MACH_IO_H
255         bool
256         help
257           Select this when mach/io.h is required to provide special
258           definitions for this platform.  The need for mach/io.h should
259           be avoided when possible.
260
261 config NEED_MACH_MEMORY_H
262         bool
263         help
264           Select this when mach/memory.h is required to provide special
265           definitions for this platform.  The need for mach/memory.h should
266           be avoided when possible.
267
268 config PHYS_OFFSET
269         hex "Physical address of main memory" if MMU
270         depends on !ARM_PATCH_PHYS_VIRT
271         default DRAM_BASE if !MMU
272         default 0x00000000 if ARCH_EBSA110 || \
273                         ARCH_FOOTBRIDGE || \
274                         ARCH_INTEGRATOR || \
275                         ARCH_IOP13XX || \
276                         ARCH_KS8695 || \
277                         (ARCH_REALVIEW && !REALVIEW_HIGH_PHYS_OFFSET)
278         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
279         default 0x20000000 if ARCH_S5PV210
280         default 0x70000000 if REALVIEW_HIGH_PHYS_OFFSET
281         default 0xc0000000 if ARCH_SA1100
282         help
283           Please provide the physical address corresponding to the
284           location of main memory in your system.
285
286 config GENERIC_BUG
287         def_bool y
288         depends on BUG
289
290 config PGTABLE_LEVELS
291         int
292         default 3 if ARM_LPAE
293         default 2
294
295 source "init/Kconfig"
296
297 source "kernel/Kconfig.freezer"
298
299 menu "System Type"
300
301 config MMU
302         bool "MMU-based Paged Memory Management Support"
303         default y
304         help
305           Select if you want MMU-based virtualised addressing space
306           support by paged memory management. If unsure, say 'Y'.
307
308 config ARCH_MMAP_RND_BITS_MIN
309         default 8
310
311 config ARCH_MMAP_RND_BITS_MAX
312         default 14 if PAGE_OFFSET=0x40000000
313         default 15 if PAGE_OFFSET=0x80000000
314         default 16
315
316 #
317 # The "ARM system type" choice list is ordered alphabetically by option
318 # text.  Please add new entries in the option alphabetic order.
319 #
320 choice
321         prompt "ARM system type"
322         default ARM_SINGLE_ARMV7M if !MMU
323         default ARCH_MULTIPLATFORM if MMU
324
325 config ARCH_MULTIPLATFORM
326         bool "Allow multiple platforms to be selected"
327         depends on MMU
328         select ARCH_WANT_OPTIONAL_GPIOLIB
329         select ARM_HAS_SG_CHAIN
330         select ARM_PATCH_PHYS_VIRT
331         select AUTO_ZRELADDR
332         select CLKSRC_OF
333         select COMMON_CLK
334         select GENERIC_CLOCKEVENTS
335         select MIGHT_HAVE_PCI
336         select MULTI_IRQ_HANDLER
337         select SPARSE_IRQ
338         select USE_OF
339
340 config ARM_SINGLE_ARMV7M
341         bool "ARMv7-M based platforms (Cortex-M0/M3/M4)"
342         depends on !MMU
343         select ARCH_WANT_OPTIONAL_GPIOLIB
344         select ARM_NVIC
345         select AUTO_ZRELADDR
346         select CLKSRC_OF
347         select COMMON_CLK
348         select CPU_V7M
349         select GENERIC_CLOCKEVENTS
350         select NO_IOPORT_MAP
351         select SPARSE_IRQ
352         select USE_OF
353
354
355 config ARCH_CLPS711X
356         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
357         select ARCH_REQUIRE_GPIOLIB
358         select AUTO_ZRELADDR
359         select CLKSRC_MMIO
360         select COMMON_CLK
361         select CPU_ARM720T
362         select GENERIC_CLOCKEVENTS
363         select MFD_SYSCON
364         select SOC_BUS
365         help
366           Support for Cirrus Logic 711x/721x/731x based boards.
367
368 config ARCH_GEMINI
369         bool "Cortina Systems Gemini"
370         select ARCH_REQUIRE_GPIOLIB
371         select CLKSRC_MMIO
372         select CPU_FA526
373         select GENERIC_CLOCKEVENTS
374         help
375           Support for the Cortina Systems Gemini family SoCs
376
377 config ARCH_EBSA110
378         bool "EBSA-110"
379         select ARCH_USES_GETTIMEOFFSET
380         select CPU_SA110
381         select ISA
382         select NEED_MACH_IO_H
383         select NEED_MACH_MEMORY_H
384         select NO_IOPORT_MAP
385         help
386           This is an evaluation board for the StrongARM processor available
387           from Digital. It has limited hardware on-board, including an
388           Ethernet interface, two PCMCIA sockets, two serial ports and a
389           parallel port.
390
391 config ARCH_EP93XX
392         bool "EP93xx-based"
393         select ARCH_HAS_HOLES_MEMORYMODEL
394         select ARCH_REQUIRE_GPIOLIB
395         select ARM_AMBA
396         select ARM_PATCH_PHYS_VIRT
397         select ARM_VIC
398         select AUTO_ZRELADDR
399         select CLKDEV_LOOKUP
400         select CLKSRC_MMIO
401         select CPU_ARM920T
402         select GENERIC_CLOCKEVENTS
403         help
404           This enables support for the Cirrus EP93xx series of CPUs.
405
406 config ARCH_FOOTBRIDGE
407         bool "FootBridge"
408         select CPU_SA110
409         select FOOTBRIDGE
410         select GENERIC_CLOCKEVENTS
411         select HAVE_IDE
412         select NEED_MACH_IO_H if !MMU
413         select NEED_MACH_MEMORY_H
414         help
415           Support for systems based on the DC21285 companion chip
416           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
417
418 config ARCH_NETX
419         bool "Hilscher NetX based"
420         select ARM_VIC
421         select CLKSRC_MMIO
422         select CPU_ARM926T
423         select GENERIC_CLOCKEVENTS
424         help
425           This enables support for systems based on the Hilscher NetX Soc
426
427 config ARCH_IOP13XX
428         bool "IOP13xx-based"
429         depends on MMU
430         select CPU_XSC3
431         select NEED_MACH_MEMORY_H
432         select NEED_RET_TO_USER
433         select PCI
434         select PLAT_IOP
435         select VMSPLIT_1G
436         select SPARSE_IRQ
437         help
438           Support for Intel's IOP13XX (XScale) family of processors.
439
440 config ARCH_IOP32X
441         bool "IOP32x-based"
442         depends on MMU
443         select ARCH_REQUIRE_GPIOLIB
444         select CPU_XSCALE
445         select GPIO_IOP
446         select NEED_RET_TO_USER
447         select PCI
448         select PLAT_IOP
449         help
450           Support for Intel's 80219 and IOP32X (XScale) family of
451           processors.
452
453 config ARCH_IOP33X
454         bool "IOP33x-based"
455         depends on MMU
456         select ARCH_REQUIRE_GPIOLIB
457         select CPU_XSCALE
458         select GPIO_IOP
459         select NEED_RET_TO_USER
460         select PCI
461         select PLAT_IOP
462         help
463           Support for Intel's IOP33X (XScale) family of processors.
464
465 config ARCH_IXP4XX
466         bool "IXP4xx-based"
467         depends on MMU
468         select ARCH_HAS_DMA_SET_COHERENT_MASK
469         select ARCH_REQUIRE_GPIOLIB
470         select ARCH_SUPPORTS_BIG_ENDIAN
471         select CLKSRC_MMIO
472         select CPU_XSCALE
473         select DMABOUNCE if PCI
474         select GENERIC_CLOCKEVENTS
475         select MIGHT_HAVE_PCI
476         select NEED_MACH_IO_H
477         select USB_EHCI_BIG_ENDIAN_DESC
478         select USB_EHCI_BIG_ENDIAN_MMIO
479         help
480           Support for Intel's IXP4XX (XScale) family of processors.
481
482 config ARCH_DOVE
483         bool "Marvell Dove"
484         select ARCH_REQUIRE_GPIOLIB
485         select CPU_PJ4
486         select GENERIC_CLOCKEVENTS
487         select MIGHT_HAVE_PCI
488         select MULTI_IRQ_HANDLER
489         select MVEBU_MBUS
490         select PINCTRL
491         select PINCTRL_DOVE
492         select PLAT_ORION_LEGACY
493         select SPARSE_IRQ
494         select PM_GENERIC_DOMAINS if PM
495         help
496           Support for the Marvell Dove SoC 88AP510
497
498 config ARCH_KS8695
499         bool "Micrel/Kendin KS8695"
500         select ARCH_REQUIRE_GPIOLIB
501         select CLKSRC_MMIO
502         select CPU_ARM922T
503         select GENERIC_CLOCKEVENTS
504         select NEED_MACH_MEMORY_H
505         help
506           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
507           System-on-Chip devices.
508
509 config ARCH_W90X900
510         bool "Nuvoton W90X900 CPU"
511         select ARCH_REQUIRE_GPIOLIB
512         select CLKDEV_LOOKUP
513         select CLKSRC_MMIO
514         select CPU_ARM926T
515         select GENERIC_CLOCKEVENTS
516         help
517           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
518           At present, the w90x900 has been renamed nuc900, regarding
519           the ARM series product line, you can login the following
520           link address to know more.
521
522           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
523                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
524
525 config ARCH_LPC32XX
526         bool "NXP LPC32XX"
527         select ARCH_REQUIRE_GPIOLIB
528         select ARM_AMBA
529         select CLKDEV_LOOKUP
530         select CLKSRC_LPC32XX
531         select COMMON_CLK
532         select CPU_ARM926T
533         select GENERIC_CLOCKEVENTS
534         select USE_OF
535         help
536           Support for the NXP LPC32XX family of processors
537
538 config ARCH_PXA
539         bool "PXA2xx/PXA3xx-based"
540         depends on MMU
541         select ARCH_MTD_XIP
542         select ARCH_REQUIRE_GPIOLIB
543         select ARM_CPU_SUSPEND if PM
544         select AUTO_ZRELADDR
545         select COMMON_CLK
546         select CLKDEV_LOOKUP
547         select CLKSRC_PXA
548         select CLKSRC_MMIO
549         select CLKSRC_OF
550         select GENERIC_CLOCKEVENTS
551         select GPIO_PXA
552         select HAVE_IDE
553         select IRQ_DOMAIN
554         select MULTI_IRQ_HANDLER
555         select PLAT_PXA
556         select SPARSE_IRQ
557         help
558           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
559
560 config ARCH_RPC
561         bool "RiscPC"
562         depends on MMU
563         select ARCH_ACORN
564         select ARCH_MAY_HAVE_PC_FDC
565         select ARCH_SPARSEMEM_ENABLE
566         select ARCH_USES_GETTIMEOFFSET
567         select CPU_SA110
568         select FIQ
569         select HAVE_IDE
570         select HAVE_PATA_PLATFORM
571         select ISA_DMA_API
572         select NEED_MACH_IO_H
573         select NEED_MACH_MEMORY_H
574         select NO_IOPORT_MAP
575         help
576           On the Acorn Risc-PC, Linux can support the internal IDE disk and
577           CD-ROM interface, serial and parallel port, and the floppy drive.
578
579 config ARCH_SA1100
580         bool "SA1100-based"
581         select ARCH_MTD_XIP
582         select ARCH_REQUIRE_GPIOLIB
583         select ARCH_SPARSEMEM_ENABLE
584         select CLKDEV_LOOKUP
585         select CLKSRC_MMIO
586         select CLKSRC_PXA
587         select CLKSRC_OF if OF
588         select CPU_FREQ
589         select CPU_SA1100
590         select GENERIC_CLOCKEVENTS
591         select HAVE_IDE
592         select IRQ_DOMAIN
593         select ISA
594         select MULTI_IRQ_HANDLER
595         select NEED_MACH_MEMORY_H
596         select SPARSE_IRQ
597         help
598           Support for StrongARM 11x0 based boards.
599
600 config ARCH_S3C24XX
601         bool "Samsung S3C24XX SoCs"
602         select ARCH_REQUIRE_GPIOLIB
603         select ATAGS
604         select CLKDEV_LOOKUP
605         select CLKSRC_SAMSUNG_PWM
606         select GENERIC_CLOCKEVENTS
607         select GPIO_SAMSUNG
608         select HAVE_S3C2410_I2C if I2C
609         select HAVE_S3C2410_WATCHDOG if WATCHDOG
610         select HAVE_S3C_RTC if RTC_CLASS
611         select MULTI_IRQ_HANDLER
612         select NEED_MACH_IO_H
613         select SAMSUNG_ATAGS
614         help
615           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
616           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
617           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
618           Samsung SMDK2410 development board (and derivatives).
619
620 config ARCH_DAVINCI
621         bool "TI DaVinci"
622         select ARCH_HAS_HOLES_MEMORYMODEL
623         select ARCH_REQUIRE_GPIOLIB
624         select CLKDEV_LOOKUP
625         select CPU_ARM926T
626         select GENERIC_ALLOCATOR
627         select GENERIC_CLOCKEVENTS
628         select GENERIC_IRQ_CHIP
629         select HAVE_IDE
630         select USE_OF
631         select ZONE_DMA
632         help
633           Support for TI's DaVinci platform.
634
635 config ARCH_OMAP1
636         bool "TI OMAP1"
637         depends on MMU
638         select ARCH_HAS_HOLES_MEMORYMODEL
639         select ARCH_OMAP
640         select ARCH_REQUIRE_GPIOLIB
641         select CLKDEV_LOOKUP
642         select CLKSRC_MMIO
643         select GENERIC_CLOCKEVENTS
644         select GENERIC_IRQ_CHIP
645         select HAVE_IDE
646         select IRQ_DOMAIN
647         select MULTI_IRQ_HANDLER
648         select NEED_MACH_IO_H if PCCARD
649         select NEED_MACH_MEMORY_H
650         select SPARSE_IRQ
651         help
652           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
653
654 endchoice
655
656 menu "Multiple platform selection"
657         depends on ARCH_MULTIPLATFORM
658
659 comment "CPU Core family selection"
660
661 config ARCH_MULTI_V4
662         bool "ARMv4 based platforms (FA526)"
663         depends on !ARCH_MULTI_V6_V7
664         select ARCH_MULTI_V4_V5
665         select CPU_FA526
666
667 config ARCH_MULTI_V4T
668         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
669         depends on !ARCH_MULTI_V6_V7
670         select ARCH_MULTI_V4_V5
671         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
672                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
673                 CPU_ARM925T || CPU_ARM940T)
674
675 config ARCH_MULTI_V5
676         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
677         depends on !ARCH_MULTI_V6_V7
678         select ARCH_MULTI_V4_V5
679         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
680                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
681                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
682
683 config ARCH_MULTI_V4_V5
684         bool
685
686 config ARCH_MULTI_V6
687         bool "ARMv6 based platforms (ARM11)"
688         select ARCH_MULTI_V6_V7
689         select CPU_V6K
690
691 config ARCH_MULTI_V7
692         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
693         default y
694         select ARCH_MULTI_V6_V7
695         select CPU_V7
696         select HAVE_SMP
697
698 config ARCH_MULTI_V6_V7
699         bool
700         select MIGHT_HAVE_CACHE_L2X0
701
702 config ARCH_MULTI_CPU_AUTO
703         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
704         select ARCH_MULTI_V5
705
706 endmenu
707
708 config ARCH_VIRT
709         bool "Dummy Virtual Machine"
710         depends on ARCH_MULTI_V7
711         select ARM_AMBA
712         select ARM_GIC
713         select ARM_GIC_V2M if PCI_MSI
714         select ARM_GIC_V3
715         select ARM_PSCI
716         select HAVE_ARM_ARCH_TIMER
717
718 #
719 # This is sorted alphabetically by mach-* pathname.  However, plat-*
720 # Kconfigs may be included either alphabetically (according to the
721 # plat- suffix) or along side the corresponding mach-* source.
722 #
723 source "arch/arm/mach-mvebu/Kconfig"
724
725 source "arch/arm/mach-alpine/Kconfig"
726
727 source "arch/arm/mach-asm9260/Kconfig"
728
729 source "arch/arm/mach-at91/Kconfig"
730
731 source "arch/arm/mach-axxia/Kconfig"
732
733 source "arch/arm/mach-bcm/Kconfig"
734
735 source "arch/arm/mach-berlin/Kconfig"
736
737 source "arch/arm/mach-clps711x/Kconfig"
738
739 source "arch/arm/mach-cns3xxx/Kconfig"
740
741 source "arch/arm/mach-davinci/Kconfig"
742
743 source "arch/arm/mach-digicolor/Kconfig"
744
745 source "arch/arm/mach-dove/Kconfig"
746
747 source "arch/arm/mach-ep93xx/Kconfig"
748
749 source "arch/arm/mach-footbridge/Kconfig"
750
751 source "arch/arm/mach-gemini/Kconfig"
752
753 source "arch/arm/mach-highbank/Kconfig"
754
755 source "arch/arm/mach-hisi/Kconfig"
756
757 source "arch/arm/mach-integrator/Kconfig"
758
759 source "arch/arm/mach-iop32x/Kconfig"
760
761 source "arch/arm/mach-iop33x/Kconfig"
762
763 source "arch/arm/mach-iop13xx/Kconfig"
764
765 source "arch/arm/mach-ixp4xx/Kconfig"
766
767 source "arch/arm/mach-keystone/Kconfig"
768
769 source "arch/arm/mach-ks8695/Kconfig"
770
771 source "arch/arm/mach-meson/Kconfig"
772
773 source "arch/arm/mach-moxart/Kconfig"
774
775 source "arch/arm/mach-mv78xx0/Kconfig"
776
777 source "arch/arm/mach-imx/Kconfig"
778
779 source "arch/arm/mach-mediatek/Kconfig"
780
781 source "arch/arm/mach-mxs/Kconfig"
782
783 source "arch/arm/mach-netx/Kconfig"
784
785 source "arch/arm/mach-nomadik/Kconfig"
786
787 source "arch/arm/mach-nspire/Kconfig"
788
789 source "arch/arm/plat-omap/Kconfig"
790
791 source "arch/arm/mach-omap1/Kconfig"
792
793 source "arch/arm/mach-omap2/Kconfig"
794
795 source "arch/arm/mach-orion5x/Kconfig"
796
797 source "arch/arm/mach-picoxcell/Kconfig"
798
799 source "arch/arm/mach-pxa/Kconfig"
800 source "arch/arm/plat-pxa/Kconfig"
801
802 source "arch/arm/mach-mmp/Kconfig"
803
804 source "arch/arm/mach-qcom/Kconfig"
805
806 source "arch/arm/mach-realview/Kconfig"
807
808 source "arch/arm/mach-rockchip/Kconfig"
809
810 source "arch/arm/mach-sa1100/Kconfig"
811
812 source "arch/arm/mach-socfpga/Kconfig"
813
814 source "arch/arm/mach-spear/Kconfig"
815
816 source "arch/arm/mach-sti/Kconfig"
817
818 source "arch/arm/mach-s3c24xx/Kconfig"
819
820 source "arch/arm/mach-s3c64xx/Kconfig"
821
822 source "arch/arm/mach-s5pv210/Kconfig"
823
824 source "arch/arm/mach-exynos/Kconfig"
825 source "arch/arm/plat-samsung/Kconfig"
826
827 source "arch/arm/mach-shmobile/Kconfig"
828
829 source "arch/arm/mach-sunxi/Kconfig"
830
831 source "arch/arm/mach-prima2/Kconfig"
832
833 source "arch/arm/mach-tango/Kconfig"
834
835 source "arch/arm/mach-tegra/Kconfig"
836
837 source "arch/arm/mach-u300/Kconfig"
838
839 source "arch/arm/mach-uniphier/Kconfig"
840
841 source "arch/arm/mach-ux500/Kconfig"
842
843 source "arch/arm/mach-versatile/Kconfig"
844
845 source "arch/arm/mach-vexpress/Kconfig"
846 source "arch/arm/plat-versatile/Kconfig"
847
848 source "arch/arm/mach-vt8500/Kconfig"
849
850 source "arch/arm/mach-w90x900/Kconfig"
851
852 source "arch/arm/mach-zx/Kconfig"
853
854 source "arch/arm/mach-zynq/Kconfig"
855
856 # ARMv7-M architecture
857 config ARCH_EFM32
858         bool "Energy Micro efm32"
859         depends on ARM_SINGLE_ARMV7M
860         select ARCH_REQUIRE_GPIOLIB
861         help
862           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
863           processors.
864
865 config ARCH_LPC18XX
866         bool "NXP LPC18xx/LPC43xx"
867         depends on ARM_SINGLE_ARMV7M
868         select ARCH_HAS_RESET_CONTROLLER
869         select ARM_AMBA
870         select CLKSRC_LPC32XX
871         select PINCTRL
872         help
873           Support for NXP's LPC18xx Cortex-M3 and LPC43xx Cortex-M4
874           high performance microcontrollers.
875
876 config ARCH_STM32
877         bool "STMicrolectronics STM32"
878         depends on ARM_SINGLE_ARMV7M
879         select ARCH_HAS_RESET_CONTROLLER
880         select ARMV7M_SYSTICK
881         select CLKSRC_STM32
882         select RESET_CONTROLLER
883         help
884           Support for STMicroelectronics STM32 processors.
885
886 # Definitions to make life easier
887 config ARCH_ACORN
888         bool
889
890 config PLAT_IOP
891         bool
892         select GENERIC_CLOCKEVENTS
893
894 config PLAT_ORION
895         bool
896         select CLKSRC_MMIO
897         select COMMON_CLK
898         select GENERIC_IRQ_CHIP
899         select IRQ_DOMAIN
900
901 config PLAT_ORION_LEGACY
902         bool
903         select PLAT_ORION
904
905 config PLAT_PXA
906         bool
907
908 config PLAT_VERSATILE
909         bool
910
911 source "arch/arm/firmware/Kconfig"
912
913 source arch/arm/mm/Kconfig
914
915 config IWMMXT
916         bool "Enable iWMMXt support"
917         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
918         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
919         help
920           Enable support for iWMMXt context switching at run time if
921           running on a CPU that supports it.
922
923 config MULTI_IRQ_HANDLER
924         bool
925         help
926           Allow each machine to specify it's own IRQ handler at run time.
927
928 if !MMU
929 source "arch/arm/Kconfig-nommu"
930 endif
931
932 config PJ4B_ERRATA_4742
933         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
934         depends on CPU_PJ4B && MACH_ARMADA_370
935         default y
936         help
937           When coming out of either a Wait for Interrupt (WFI) or a Wait for
938           Event (WFE) IDLE states, a specific timing sensitivity exists between
939           the retiring WFI/WFE instructions and the newly issued subsequent
940           instructions.  This sensitivity can result in a CPU hang scenario.
941           Workaround:
942           The software must insert either a Data Synchronization Barrier (DSB)
943           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
944           instruction
945
946 config ARM_ERRATA_326103
947         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
948         depends on CPU_V6
949         help
950           Executing a SWP instruction to read-only memory does not set bit 11
951           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
952           treat the access as a read, preventing a COW from occurring and
953           causing the faulting task to livelock.
954
955 config ARM_ERRATA_411920
956         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
957         depends on CPU_V6 || CPU_V6K
958         help
959           Invalidation of the Instruction Cache operation can
960           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
961           It does not affect the MPCore. This option enables the ARM Ltd.
962           recommended workaround.
963
964 config ARM_ERRATA_430973
965         bool "ARM errata: Stale prediction on replaced interworking branch"
966         depends on CPU_V7
967         help
968           This option enables the workaround for the 430973 Cortex-A8
969           r1p* erratum. If a code sequence containing an ARM/Thumb
970           interworking branch is replaced with another code sequence at the
971           same virtual address, whether due to self-modifying code or virtual
972           to physical address re-mapping, Cortex-A8 does not recover from the
973           stale interworking branch prediction. This results in Cortex-A8
974           executing the new code sequence in the incorrect ARM or Thumb state.
975           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
976           and also flushes the branch target cache at every context switch.
977           Note that setting specific bits in the ACTLR register may not be
978           available in non-secure mode.
979
980 config ARM_ERRATA_458693
981         bool "ARM errata: Processor deadlock when a false hazard is created"
982         depends on CPU_V7
983         depends on !ARCH_MULTIPLATFORM
984         help
985           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
986           erratum. For very specific sequences of memory operations, it is
987           possible for a hazard condition intended for a cache line to instead
988           be incorrectly associated with a different cache line. This false
989           hazard might then cause a processor deadlock. The workaround enables
990           the L1 caching of the NEON accesses and disables the PLD instruction
991           in the ACTLR register. Note that setting specific bits in the ACTLR
992           register may not be available in non-secure mode.
993
994 config ARM_ERRATA_460075
995         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
996         depends on CPU_V7
997         depends on !ARCH_MULTIPLATFORM
998         help
999           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1000           erratum. Any asynchronous access to the L2 cache may encounter a
1001           situation in which recent store transactions to the L2 cache are lost
1002           and overwritten with stale memory contents from external memory. The
1003           workaround disables the write-allocate mode for the L2 cache via the
1004           ACTLR register. Note that setting specific bits in the ACTLR register
1005           may not be available in non-secure mode.
1006
1007 config ARM_ERRATA_742230
1008         bool "ARM errata: DMB operation may be faulty"
1009         depends on CPU_V7 && SMP
1010         depends on !ARCH_MULTIPLATFORM
1011         help
1012           This option enables the workaround for the 742230 Cortex-A9
1013           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1014           between two write operations may not ensure the correct visibility
1015           ordering of the two writes. This workaround sets a specific bit in
1016           the diagnostic register of the Cortex-A9 which causes the DMB
1017           instruction to behave as a DSB, ensuring the correct behaviour of
1018           the two writes.
1019
1020 config ARM_ERRATA_742231
1021         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1022         depends on CPU_V7 && SMP
1023         depends on !ARCH_MULTIPLATFORM
1024         help
1025           This option enables the workaround for the 742231 Cortex-A9
1026           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1027           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1028           accessing some data located in the same cache line, may get corrupted
1029           data due to bad handling of the address hazard when the line gets
1030           replaced from one of the CPUs at the same time as another CPU is
1031           accessing it. This workaround sets specific bits in the diagnostic
1032           register of the Cortex-A9 which reduces the linefill issuing
1033           capabilities of the processor.
1034
1035 config ARM_ERRATA_643719
1036         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1037         depends on CPU_V7 && SMP
1038         default y
1039         help
1040           This option enables the workaround for the 643719 Cortex-A9 (prior to
1041           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1042           register returns zero when it should return one. The workaround
1043           corrects this value, ensuring cache maintenance operations which use
1044           it behave as intended and avoiding data corruption.
1045
1046 config ARM_ERRATA_720789
1047         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1048         depends on CPU_V7
1049         help
1050           This option enables the workaround for the 720789 Cortex-A9 (prior to
1051           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1052           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1053           As a consequence of this erratum, some TLB entries which should be
1054           invalidated are not, resulting in an incoherency in the system page
1055           tables. The workaround changes the TLB flushing routines to invalidate
1056           entries regardless of the ASID.
1057
1058 config ARM_ERRATA_743622
1059         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1060         depends on CPU_V7
1061         depends on !ARCH_MULTIPLATFORM
1062         help
1063           This option enables the workaround for the 743622 Cortex-A9
1064           (r2p*) erratum. Under very rare conditions, a faulty
1065           optimisation in the Cortex-A9 Store Buffer may lead to data
1066           corruption. This workaround sets a specific bit in the diagnostic
1067           register of the Cortex-A9 which disables the Store Buffer
1068           optimisation, preventing the defect from occurring. This has no
1069           visible impact on the overall performance or power consumption of the
1070           processor.
1071
1072 config ARM_ERRATA_751472
1073         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1074         depends on CPU_V7
1075         depends on !ARCH_MULTIPLATFORM
1076         help
1077           This option enables the workaround for the 751472 Cortex-A9 (prior
1078           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1079           completion of a following broadcasted operation if the second
1080           operation is received by a CPU before the ICIALLUIS has completed,
1081           potentially leading to corrupted entries in the cache or TLB.
1082
1083 config ARM_ERRATA_754322
1084         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1085         depends on CPU_V7
1086         help
1087           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1088           r3p*) erratum. A speculative memory access may cause a page table walk
1089           which starts prior to an ASID switch but completes afterwards. This
1090           can populate the micro-TLB with a stale entry which may be hit with
1091           the new ASID. This workaround places two dsb instructions in the mm
1092           switching code so that no page table walks can cross the ASID switch.
1093
1094 config ARM_ERRATA_754327
1095         bool "ARM errata: no automatic Store Buffer drain"
1096         depends on CPU_V7 && SMP
1097         help
1098           This option enables the workaround for the 754327 Cortex-A9 (prior to
1099           r2p0) erratum. The Store Buffer does not have any automatic draining
1100           mechanism and therefore a livelock may occur if an external agent
1101           continuously polls a memory location waiting to observe an update.
1102           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1103           written polling loops from denying visibility of updates to memory.
1104
1105 config ARM_ERRATA_364296
1106         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1107         depends on CPU_V6
1108         help
1109           This options enables the workaround for the 364296 ARM1136
1110           r0p2 erratum (possible cache data corruption with
1111           hit-under-miss enabled). It sets the undocumented bit 31 in
1112           the auxiliary control register and the FI bit in the control
1113           register, thus disabling hit-under-miss without putting the
1114           processor into full low interrupt latency mode. ARM11MPCore
1115           is not affected.
1116
1117 config ARM_ERRATA_764369
1118         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1119         depends on CPU_V7 && SMP
1120         help
1121           This option enables the workaround for erratum 764369
1122           affecting Cortex-A9 MPCore with two or more processors (all
1123           current revisions). Under certain timing circumstances, a data
1124           cache line maintenance operation by MVA targeting an Inner
1125           Shareable memory region may fail to proceed up to either the
1126           Point of Coherency or to the Point of Unification of the
1127           system. This workaround adds a DSB instruction before the
1128           relevant cache maintenance functions and sets a specific bit
1129           in the diagnostic control register of the SCU.
1130
1131 config ARM_ERRATA_775420
1132        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1133        depends on CPU_V7
1134        help
1135          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1136          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1137          operation aborts with MMU exception, it might cause the processor
1138          to deadlock. This workaround puts DSB before executing ISB if
1139          an abort may occur on cache maintenance.
1140
1141 config ARM_ERRATA_798181
1142         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1143         depends on CPU_V7 && SMP
1144         help
1145           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1146           adequately shooting down all use of the old entries. This
1147           option enables the Linux kernel workaround for this erratum
1148           which sends an IPI to the CPUs that are running the same ASID
1149           as the one being invalidated.
1150
1151 config ARM_ERRATA_773022
1152         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1153         depends on CPU_V7
1154         help
1155           This option enables the workaround for the 773022 Cortex-A15
1156           (up to r0p4) erratum. In certain rare sequences of code, the
1157           loop buffer may deliver incorrect instructions. This
1158           workaround disables the loop buffer to avoid the erratum.
1159
1160 endmenu
1161
1162 source "arch/arm/common/Kconfig"
1163
1164 menu "Bus support"
1165
1166 config ISA
1167         bool
1168         help
1169           Find out whether you have ISA slots on your motherboard.  ISA is the
1170           name of a bus system, i.e. the way the CPU talks to the other stuff
1171           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1172           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1173           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1174
1175 # Select ISA DMA controller support
1176 config ISA_DMA
1177         bool
1178         select ISA_DMA_API
1179
1180 # Select ISA DMA interface
1181 config ISA_DMA_API
1182         bool
1183
1184 config PCI
1185         bool "PCI support" if MIGHT_HAVE_PCI
1186         help
1187           Find out whether you have a PCI motherboard. PCI is the name of a
1188           bus system, i.e. the way the CPU talks to the other stuff inside
1189           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1190           VESA. If you have PCI, say Y, otherwise N.
1191
1192 config PCI_DOMAINS
1193         bool
1194         depends on PCI
1195
1196 config PCI_DOMAINS_GENERIC
1197         def_bool PCI_DOMAINS
1198
1199 config PCI_NANOENGINE
1200         bool "BSE nanoEngine PCI support"
1201         depends on SA1100_NANOENGINE
1202         help
1203           Enable PCI on the BSE nanoEngine board.
1204
1205 config PCI_SYSCALL
1206         def_bool PCI
1207
1208 config PCI_HOST_ITE8152
1209         bool
1210         depends on PCI && MACH_ARMCORE
1211         default y
1212         select DMABOUNCE
1213
1214 source "drivers/pci/Kconfig"
1215
1216 source "drivers/pcmcia/Kconfig"
1217
1218 endmenu
1219
1220 menu "Kernel Features"
1221
1222 config HAVE_SMP
1223         bool
1224         help
1225           This option should be selected by machines which have an SMP-
1226           capable CPU.
1227
1228           The only effect of this option is to make the SMP-related
1229           options available to the user for configuration.
1230
1231 config SMP
1232         bool "Symmetric Multi-Processing"
1233         depends on CPU_V6K || CPU_V7
1234         depends on GENERIC_CLOCKEVENTS
1235         depends on HAVE_SMP
1236         depends on MMU || ARM_MPU
1237         select IRQ_WORK
1238         help
1239           This enables support for systems with more than one CPU. If you have
1240           a system with only one CPU, say N. If you have a system with more
1241           than one CPU, say Y.
1242
1243           If you say N here, the kernel will run on uni- and multiprocessor
1244           machines, but will use only one CPU of a multiprocessor machine. If
1245           you say Y here, the kernel will run on many, but not all,
1246           uniprocessor machines. On a uniprocessor machine, the kernel
1247           will run faster if you say N here.
1248
1249           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1250           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1251           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1252
1253           If you don't know what to do here, say N.
1254
1255 config SMP_ON_UP
1256         bool "Allow booting SMP kernel on uniprocessor systems"
1257         depends on SMP && !XIP_KERNEL && MMU
1258         default y
1259         help
1260           SMP kernels contain instructions which fail on non-SMP processors.
1261           Enabling this option allows the kernel to modify itself to make
1262           these instructions safe.  Disabling it allows about 1K of space
1263           savings.
1264
1265           If you don't know what to do here, say Y.
1266
1267 config ARM_CPU_TOPOLOGY
1268         bool "Support cpu topology definition"
1269         depends on SMP && CPU_V7
1270         default y
1271         help
1272           Support ARM cpu topology definition. The MPIDR register defines
1273           affinity between processors which is then used to describe the cpu
1274           topology of an ARM System.
1275
1276 config SCHED_MC
1277         bool "Multi-core scheduler support"
1278         depends on ARM_CPU_TOPOLOGY
1279         help
1280           Multi-core scheduler support improves the CPU scheduler's decision
1281           making when dealing with multi-core CPU chips at a cost of slightly
1282           increased overhead in some places. If unsure say N here.
1283
1284 config SCHED_SMT
1285         bool "SMT scheduler support"
1286         depends on ARM_CPU_TOPOLOGY
1287         help
1288           Improves the CPU scheduler's decision making when dealing with
1289           MultiThreading at a cost of slightly increased overhead in some
1290           places. If unsure say N here.
1291
1292 config HAVE_ARM_SCU
1293         bool
1294         help
1295           This option enables support for the ARM system coherency unit
1296
1297 config HAVE_ARM_ARCH_TIMER
1298         bool "Architected timer support"
1299         depends on CPU_V7
1300         select ARM_ARCH_TIMER
1301         select GENERIC_CLOCKEVENTS
1302         help
1303           This option enables support for the ARM architected timer
1304
1305 config HAVE_ARM_TWD
1306         bool
1307         select CLKSRC_OF if OF
1308         help
1309           This options enables support for the ARM timer and watchdog unit
1310
1311 config MCPM
1312         bool "Multi-Cluster Power Management"
1313         depends on CPU_V7 && SMP
1314         help
1315           This option provides the common power management infrastructure
1316           for (multi-)cluster based systems, such as big.LITTLE based
1317           systems.
1318
1319 config MCPM_QUAD_CLUSTER
1320         bool
1321         depends on MCPM
1322         help
1323           To avoid wasting resources unnecessarily, MCPM only supports up
1324           to 2 clusters by default.
1325           Platforms with 3 or 4 clusters that use MCPM must select this
1326           option to allow the additional clusters to be managed.
1327
1328 config BIG_LITTLE
1329         bool "big.LITTLE support (Experimental)"
1330         depends on CPU_V7 && SMP
1331         select MCPM
1332         help
1333           This option enables support selections for the big.LITTLE
1334           system architecture.
1335
1336 config BL_SWITCHER
1337         bool "big.LITTLE switcher support"
1338         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU && ARM_GIC
1339         select CPU_PM
1340         help
1341           The big.LITTLE "switcher" provides the core functionality to
1342           transparently handle transition between a cluster of A15's
1343           and a cluster of A7's in a big.LITTLE system.
1344
1345 config BL_SWITCHER_DUMMY_IF
1346         tristate "Simple big.LITTLE switcher user interface"
1347         depends on BL_SWITCHER && DEBUG_KERNEL
1348         help
1349           This is a simple and dummy char dev interface to control
1350           the big.LITTLE switcher core code.  It is meant for
1351           debugging purposes only.
1352
1353 choice
1354         prompt "Memory split"
1355         depends on MMU
1356         default VMSPLIT_3G
1357         help
1358           Select the desired split between kernel and user memory.
1359
1360           If you are not absolutely sure what you are doing, leave this
1361           option alone!
1362
1363         config VMSPLIT_3G
1364                 bool "3G/1G user/kernel split"
1365         config VMSPLIT_3G_OPT
1366                 bool "3G/1G user/kernel split (for full 1G low memory)"
1367         config VMSPLIT_2G
1368                 bool "2G/2G user/kernel split"
1369         config VMSPLIT_1G
1370                 bool "1G/3G user/kernel split"
1371 endchoice
1372
1373 config PAGE_OFFSET
1374         hex
1375         default PHYS_OFFSET if !MMU
1376         default 0x40000000 if VMSPLIT_1G
1377         default 0x80000000 if VMSPLIT_2G
1378         default 0xB0000000 if VMSPLIT_3G_OPT
1379         default 0xC0000000
1380
1381 config NR_CPUS
1382         int "Maximum number of CPUs (2-32)"
1383         range 2 32
1384         depends on SMP
1385         default "4"
1386
1387 config HOTPLUG_CPU
1388         bool "Support for hot-pluggable CPUs"
1389         depends on SMP
1390         help
1391           Say Y here to experiment with turning CPUs off and on.  CPUs
1392           can be controlled through /sys/devices/system/cpu.
1393
1394 config ARM_PSCI
1395         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1396         depends on HAVE_ARM_SMCCC
1397         select ARM_PSCI_FW
1398         help
1399           Say Y here if you want Linux to communicate with system firmware
1400           implementing the PSCI specification for CPU-centric power
1401           management operations described in ARM document number ARM DEN
1402           0022A ("Power State Coordination Interface System Software on
1403           ARM processors").
1404
1405 # The GPIO number here must be sorted by descending number. In case of
1406 # a multiplatform kernel, we just want the highest value required by the
1407 # selected platforms.
1408 config ARCH_NR_GPIO
1409         int
1410         default 1024 if ARCH_BRCMSTB || ARCH_SHMOBILE || ARCH_TEGRA || \
1411                 ARCH_ZYNQ
1412         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1413                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1414         default 416 if ARCH_SUNXI
1415         default 392 if ARCH_U8500
1416         default 352 if ARCH_VT8500
1417         default 288 if ARCH_ROCKCHIP
1418         default 264 if MACH_H4700
1419         default 0
1420         help
1421           Maximum number of GPIOs in the system.
1422
1423           If unsure, leave the default value.
1424
1425 source kernel/Kconfig.preempt
1426
1427 config HZ_FIXED
1428         int
1429         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || \
1430                 ARCH_S5PV210 || ARCH_EXYNOS4
1431         default 128 if SOC_AT91RM9200
1432         default 0
1433
1434 choice
1435         depends on HZ_FIXED = 0
1436         prompt "Timer frequency"
1437
1438 config HZ_100
1439         bool "100 Hz"
1440
1441 config HZ_200
1442         bool "200 Hz"
1443
1444 config HZ_250
1445         bool "250 Hz"
1446
1447 config HZ_300
1448         bool "300 Hz"
1449
1450 config HZ_500
1451         bool "500 Hz"
1452
1453 config HZ_1000
1454         bool "1000 Hz"
1455
1456 endchoice
1457
1458 config HZ
1459         int
1460         default HZ_FIXED if HZ_FIXED != 0
1461         default 100 if HZ_100
1462         default 200 if HZ_200
1463         default 250 if HZ_250
1464         default 300 if HZ_300
1465         default 500 if HZ_500
1466         default 1000
1467
1468 config SCHED_HRTICK
1469         def_bool HIGH_RES_TIMERS
1470
1471 config THUMB2_KERNEL
1472         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1473         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1474         default y if CPU_THUMBONLY
1475         select AEABI
1476         select ARM_ASM_UNIFIED
1477         select ARM_UNWIND
1478         help
1479           By enabling this option, the kernel will be compiled in
1480           Thumb-2 mode. A compiler/assembler that understand the unified
1481           ARM-Thumb syntax is needed.
1482
1483           If unsure, say N.
1484
1485 config THUMB2_AVOID_R_ARM_THM_JUMP11
1486         bool "Work around buggy Thumb-2 short branch relocations in gas"
1487         depends on THUMB2_KERNEL && MODULES
1488         default y
1489         help
1490           Various binutils versions can resolve Thumb-2 branches to
1491           locally-defined, preemptible global symbols as short-range "b.n"
1492           branch instructions.
1493
1494           This is a problem, because there's no guarantee the final
1495           destination of the symbol, or any candidate locations for a
1496           trampoline, are within range of the branch.  For this reason, the
1497           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1498           relocation in modules at all, and it makes little sense to add
1499           support.
1500
1501           The symptom is that the kernel fails with an "unsupported
1502           relocation" error when loading some modules.
1503
1504           Until fixed tools are available, passing
1505           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1506           code which hits this problem, at the cost of a bit of extra runtime
1507           stack usage in some cases.
1508
1509           The problem is described in more detail at:
1510               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1511
1512           Only Thumb-2 kernels are affected.
1513
1514           Unless you are sure your tools don't have this problem, say Y.
1515
1516 config ARM_ASM_UNIFIED
1517         bool
1518
1519 config ARM_PATCH_IDIV
1520         bool "Runtime patch udiv/sdiv instructions into __aeabi_{u}idiv()"
1521         depends on CPU_32v7 && !XIP_KERNEL
1522         default y
1523         help
1524           The ARM compiler inserts calls to __aeabi_idiv() and
1525           __aeabi_uidiv() when it needs to perform division on signed
1526           and unsigned integers. Some v7 CPUs have support for the sdiv
1527           and udiv instructions that can be used to implement those
1528           functions.
1529
1530           Enabling this option allows the kernel to modify itself to
1531           replace the first two instructions of these library functions
1532           with the sdiv or udiv plus "bx lr" instructions when the CPU
1533           it is running on supports them. Typically this will be faster
1534           and less power intensive than running the original library
1535           code to do integer division.
1536
1537 config AEABI
1538         bool "Use the ARM EABI to compile the kernel"
1539         help
1540           This option allows for the kernel to be compiled using the latest
1541           ARM ABI (aka EABI).  This is only useful if you are using a user
1542           space environment that is also compiled with EABI.
1543
1544           Since there are major incompatibilities between the legacy ABI and
1545           EABI, especially with regard to structure member alignment, this
1546           option also changes the kernel syscall calling convention to
1547           disambiguate both ABIs and allow for backward compatibility support
1548           (selected with CONFIG_OABI_COMPAT).
1549
1550           To use this you need GCC version 4.0.0 or later.
1551
1552 config OABI_COMPAT
1553         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1554         depends on AEABI && !THUMB2_KERNEL
1555         help
1556           This option preserves the old syscall interface along with the
1557           new (ARM EABI) one. It also provides a compatibility layer to
1558           intercept syscalls that have structure arguments which layout
1559           in memory differs between the legacy ABI and the new ARM EABI
1560           (only for non "thumb" binaries). This option adds a tiny
1561           overhead to all syscalls and produces a slightly larger kernel.
1562
1563           The seccomp filter system will not be available when this is
1564           selected, since there is no way yet to sensibly distinguish
1565           between calling conventions during filtering.
1566
1567           If you know you'll be using only pure EABI user space then you
1568           can say N here. If this option is not selected and you attempt
1569           to execute a legacy ABI binary then the result will be
1570           UNPREDICTABLE (in fact it can be predicted that it won't work
1571           at all). If in doubt say N.
1572
1573 config ARCH_HAS_HOLES_MEMORYMODEL
1574         bool
1575
1576 config ARCH_SPARSEMEM_ENABLE
1577         bool
1578
1579 config ARCH_SPARSEMEM_DEFAULT
1580         def_bool ARCH_SPARSEMEM_ENABLE
1581
1582 config ARCH_SELECT_MEMORY_MODEL
1583         def_bool ARCH_SPARSEMEM_ENABLE
1584
1585 config HAVE_ARCH_PFN_VALID
1586         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1587
1588 config HAVE_GENERIC_RCU_GUP
1589         def_bool y
1590         depends on ARM_LPAE
1591
1592 config HIGHMEM
1593         bool "High Memory Support"
1594         depends on MMU
1595         help
1596           The address space of ARM processors is only 4 Gigabytes large
1597           and it has to accommodate user address space, kernel address
1598           space as well as some memory mapped IO. That means that, if you
1599           have a large amount of physical memory and/or IO, not all of the
1600           memory can be "permanently mapped" by the kernel. The physical
1601           memory that is not permanently mapped is called "high memory".
1602
1603           Depending on the selected kernel/user memory split, minimum
1604           vmalloc space and actual amount of RAM, you may not need this
1605           option which should result in a slightly faster kernel.
1606
1607           If unsure, say n.
1608
1609 config HIGHPTE
1610         bool "Allocate 2nd-level pagetables from highmem" if EXPERT
1611         depends on HIGHMEM
1612         default y
1613         help
1614           The VM uses one page of physical memory for each page table.
1615           For systems with a lot of processes, this can use a lot of
1616           precious low memory, eventually leading to low memory being
1617           consumed by page tables.  Setting this option will allow
1618           user-space 2nd level page tables to reside in high memory.
1619
1620 config CPU_SW_DOMAIN_PAN
1621         bool "Enable use of CPU domains to implement privileged no-access"
1622         depends on MMU && !ARM_LPAE
1623         default y
1624         help
1625           Increase kernel security by ensuring that normal kernel accesses
1626           are unable to access userspace addresses.  This can help prevent
1627           use-after-free bugs becoming an exploitable privilege escalation
1628           by ensuring that magic values (such as LIST_POISON) will always
1629           fault when dereferenced.
1630
1631           CPUs with low-vector mappings use a best-efforts implementation.
1632           Their lower 1MB needs to remain accessible for the vectors, but
1633           the remainder of userspace will become appropriately inaccessible.
1634
1635 config HW_PERF_EVENTS
1636         def_bool y
1637         depends on ARM_PMU
1638
1639 config SYS_SUPPORTS_HUGETLBFS
1640        def_bool y
1641        depends on ARM_LPAE
1642
1643 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1644        def_bool y
1645        depends on ARM_LPAE
1646
1647 config ARCH_WANT_GENERAL_HUGETLB
1648         def_bool y
1649
1650 config ARM_MODULE_PLTS
1651         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1652         depends on MODULES
1653         help
1654           Allocate PLTs when loading modules so that jumps and calls whose
1655           targets are too far away for their relative offsets to be encoded
1656           in the instructions themselves can be bounced via veneers in the
1657           module's PLT. This allows modules to be allocated in the generic
1658           vmalloc area after the dedicated module memory area has been
1659           exhausted. The modules will use slightly more memory, but after
1660           rounding up to page size, the actual memory footprint is usually
1661           the same.
1662
1663           Say y if you are getting out of memory errors while loading modules
1664
1665 source "mm/Kconfig"
1666
1667 config FORCE_MAX_ZONEORDER
1668         int "Maximum zone order"
1669         default "12" if SOC_AM33XX
1670         default "9" if SA1111 || ARCH_EFM32
1671         default "11"
1672         help
1673           The kernel memory allocator divides physically contiguous memory
1674           blocks into "zones", where each zone is a power of two number of
1675           pages.  This option selects the largest power of two that the kernel
1676           keeps in the memory allocator.  If you need to allocate very large
1677           blocks of physically contiguous memory, then you may need to
1678           increase this value.
1679
1680           This config option is actually maximum order plus one. For example,
1681           a value of 11 means that the largest free memory block is 2^10 pages.
1682
1683 config ALIGNMENT_TRAP
1684         bool
1685         depends on CPU_CP15_MMU
1686         default y if !ARCH_EBSA110
1687         select HAVE_PROC_CPU if PROC_FS
1688         help
1689           ARM processors cannot fetch/store information which is not
1690           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1691           address divisible by 4. On 32-bit ARM processors, these non-aligned
1692           fetch/store instructions will be emulated in software if you say
1693           here, which has a severe performance impact. This is necessary for
1694           correct operation of some network protocols. With an IP-only
1695           configuration it is safe to say N, otherwise say Y.
1696
1697 config UACCESS_WITH_MEMCPY
1698         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1699         depends on MMU
1700         default y if CPU_FEROCEON
1701         help
1702           Implement faster copy_to_user and clear_user methods for CPU
1703           cores where a 8-word STM instruction give significantly higher
1704           memory write throughput than a sequence of individual 32bit stores.
1705
1706           A possible side effect is a slight increase in scheduling latency
1707           between threads sharing the same address space if they invoke
1708           such copy operations with large buffers.
1709
1710           However, if the CPU data cache is using a write-allocate mode,
1711           this option is unlikely to provide any performance gain.
1712
1713 config SECCOMP
1714         bool
1715         prompt "Enable seccomp to safely compute untrusted bytecode"
1716         ---help---
1717           This kernel feature is useful for number crunching applications
1718           that may need to compute untrusted bytecode during their
1719           execution. By using pipes or other transports made available to
1720           the process as file descriptors supporting the read/write
1721           syscalls, it's possible to isolate those applications in
1722           their own address space using seccomp. Once seccomp is
1723           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1724           and the task is only allowed to execute a few safe syscalls
1725           defined by each seccomp mode.
1726
1727 config SWIOTLB
1728         def_bool y
1729
1730 config IOMMU_HELPER
1731         def_bool SWIOTLB
1732
1733 config PARAVIRT
1734         bool "Enable paravirtualization code"
1735         help
1736           This changes the kernel so it can modify itself when it is run
1737           under a hypervisor, potentially improving performance significantly
1738           over full virtualization.
1739
1740 config PARAVIRT_TIME_ACCOUNTING
1741         bool "Paravirtual steal time accounting"
1742         select PARAVIRT
1743         default n
1744         help
1745           Select this option to enable fine granularity task steal time
1746           accounting. Time spent executing other tasks in parallel with
1747           the current vCPU is discounted from the vCPU power. To account for
1748           that, there can be a small performance impact.
1749
1750           If in doubt, say N here.
1751
1752 config XEN_DOM0
1753         def_bool y
1754         depends on XEN
1755
1756 config XEN
1757         bool "Xen guest support on ARM"
1758         depends on ARM && AEABI && OF
1759         depends on CPU_V7 && !CPU_V6
1760         depends on !GENERIC_ATOMIC64
1761         depends on MMU
1762         select ARCH_DMA_ADDR_T_64BIT
1763         select ARM_PSCI
1764         select SWIOTLB_XEN
1765         select PARAVIRT
1766         help
1767           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1768
1769 endmenu
1770
1771 menu "Boot options"
1772
1773 config USE_OF
1774         bool "Flattened Device Tree support"
1775         select IRQ_DOMAIN
1776         select OF
1777         help
1778           Include support for flattened device tree machine descriptions.
1779
1780 config ATAGS
1781         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1782         default y
1783         help
1784           This is the traditional way of passing data to the kernel at boot
1785           time. If you are solely relying on the flattened device tree (or
1786           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1787           to remove ATAGS support from your kernel binary.  If unsure,
1788           leave this to y.
1789
1790 config DEPRECATED_PARAM_STRUCT
1791         bool "Provide old way to pass kernel parameters"
1792         depends on ATAGS
1793         help
1794           This was deprecated in 2001 and announced to live on for 5 years.
1795           Some old boot loaders still use this way.
1796
1797 # Compressed boot loader in ROM.  Yes, we really want to ask about
1798 # TEXT and BSS so we preserve their values in the config files.
1799 config ZBOOT_ROM_TEXT
1800         hex "Compressed ROM boot loader base address"
1801         default "0"
1802         help
1803           The physical address at which the ROM-able zImage is to be
1804           placed in the target.  Platforms which normally make use of
1805           ROM-able zImage formats normally set this to a suitable
1806           value in their defconfig file.
1807
1808           If ZBOOT_ROM is not enabled, this has no effect.
1809
1810 config ZBOOT_ROM_BSS
1811         hex "Compressed ROM boot loader BSS address"
1812         default "0"
1813         help
1814           The base address of an area of read/write memory in the target
1815           for the ROM-able zImage which must be available while the
1816           decompressor is running. It must be large enough to hold the
1817           entire decompressed kernel plus an additional 128 KiB.
1818           Platforms which normally make use of ROM-able zImage formats
1819           normally set this to a suitable value in their defconfig file.
1820
1821           If ZBOOT_ROM is not enabled, this has no effect.
1822
1823 config ZBOOT_ROM
1824         bool "Compressed boot loader in ROM/flash"
1825         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1826         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1827         help
1828           Say Y here if you intend to execute your compressed kernel image
1829           (zImage) directly from ROM or flash.  If unsure, say N.
1830
1831 config ARM_APPENDED_DTB
1832         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1833         depends on OF
1834         help
1835           With this option, the boot code will look for a device tree binary
1836           (DTB) appended to zImage
1837           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1838
1839           This is meant as a backward compatibility convenience for those
1840           systems with a bootloader that can't be upgraded to accommodate
1841           the documented boot protocol using a device tree.
1842
1843           Beware that there is very little in terms of protection against
1844           this option being confused by leftover garbage in memory that might
1845           look like a DTB header after a reboot if no actual DTB is appended
1846           to zImage.  Do not leave this option active in a production kernel
1847           if you don't intend to always append a DTB.  Proper passing of the
1848           location into r2 of a bootloader provided DTB is always preferable
1849           to this option.
1850
1851 config ARM_ATAG_DTB_COMPAT
1852         bool "Supplement the appended DTB with traditional ATAG information"
1853         depends on ARM_APPENDED_DTB
1854         help
1855           Some old bootloaders can't be updated to a DTB capable one, yet
1856           they provide ATAGs with memory configuration, the ramdisk address,
1857           the kernel cmdline string, etc.  Such information is dynamically
1858           provided by the bootloader and can't always be stored in a static
1859           DTB.  To allow a device tree enabled kernel to be used with such
1860           bootloaders, this option allows zImage to extract the information
1861           from the ATAG list and store it at run time into the appended DTB.
1862
1863 choice
1864         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1865         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1866
1867 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1868         bool "Use bootloader kernel arguments if available"
1869         help
1870           Uses the command-line options passed by the boot loader instead of
1871           the device tree bootargs property. If the boot loader doesn't provide
1872           any, the device tree bootargs property will be used.
1873
1874 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1875         bool "Extend with bootloader kernel arguments"
1876         help
1877           The command-line arguments provided by the boot loader will be
1878           appended to the the device tree bootargs property.
1879
1880 endchoice
1881
1882 config CMDLINE
1883         string "Default kernel command string"
1884         default ""
1885         help
1886           On some architectures (EBSA110 and CATS), there is currently no way
1887           for the boot loader to pass arguments to the kernel. For these
1888           architectures, you should supply some command-line options at build
1889           time by entering them here. As a minimum, you should specify the
1890           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1891
1892 choice
1893         prompt "Kernel command line type" if CMDLINE != ""
1894         default CMDLINE_FROM_BOOTLOADER
1895         depends on ATAGS
1896
1897 config CMDLINE_FROM_BOOTLOADER
1898         bool "Use bootloader kernel arguments if available"
1899         help
1900           Uses the command-line options passed by the boot loader. If
1901           the boot loader doesn't provide any, the default kernel command
1902           string provided in CMDLINE will be used.
1903
1904 config CMDLINE_EXTEND
1905         bool "Extend bootloader kernel arguments"
1906         help
1907           The command-line arguments provided by the boot loader will be
1908           appended to the default kernel command string.
1909
1910 config CMDLINE_FORCE
1911         bool "Always use the default kernel command string"
1912         help
1913           Always use the default kernel command string, even if the boot
1914           loader passes other arguments to the kernel.
1915           This is useful if you cannot or don't want to change the
1916           command-line options your boot loader passes to the kernel.
1917 endchoice
1918
1919 config XIP_KERNEL
1920         bool "Kernel Execute-In-Place from ROM"
1921         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
1922         help
1923           Execute-In-Place allows the kernel to run from non-volatile storage
1924           directly addressable by the CPU, such as NOR flash. This saves RAM
1925           space since the text section of the kernel is not loaded from flash
1926           to RAM.  Read-write sections, such as the data section and stack,
1927           are still copied to RAM.  The XIP kernel is not compressed since
1928           it has to run directly from flash, so it will take more space to
1929           store it.  The flash address used to link the kernel object files,
1930           and for storing it, is configuration dependent. Therefore, if you
1931           say Y here, you must know the proper physical address where to
1932           store the kernel image depending on your own flash memory usage.
1933
1934           Also note that the make target becomes "make xipImage" rather than
1935           "make zImage" or "make Image".  The final kernel binary to put in
1936           ROM memory will be arch/arm/boot/xipImage.
1937
1938           If unsure, say N.
1939
1940 config XIP_PHYS_ADDR
1941         hex "XIP Kernel Physical Location"
1942         depends on XIP_KERNEL
1943         default "0x00080000"
1944         help
1945           This is the physical address in your flash memory the kernel will
1946           be linked for and stored to.  This address is dependent on your
1947           own flash usage.
1948
1949 config KEXEC
1950         bool "Kexec system call (EXPERIMENTAL)"
1951         depends on (!SMP || PM_SLEEP_SMP)
1952         depends on !CPU_V7M
1953         select KEXEC_CORE
1954         help
1955           kexec is a system call that implements the ability to shutdown your
1956           current kernel, and to start another kernel.  It is like a reboot
1957           but it is independent of the system firmware.   And like a reboot
1958           you can start any kernel with it, not just Linux.
1959
1960           It is an ongoing process to be certain the hardware in a machine
1961           is properly shutdown, so do not be surprised if this code does not
1962           initially work for you.
1963
1964 config ATAGS_PROC
1965         bool "Export atags in procfs"
1966         depends on ATAGS && KEXEC
1967         default y
1968         help
1969           Should the atags used to boot the kernel be exported in an "atags"
1970           file in procfs. Useful with kexec.
1971
1972 config CRASH_DUMP
1973         bool "Build kdump crash kernel (EXPERIMENTAL)"
1974         help
1975           Generate crash dump after being started by kexec. This should
1976           be normally only set in special crash dump kernels which are
1977           loaded in the main kernel with kexec-tools into a specially
1978           reserved region and then later executed after a crash by
1979           kdump/kexec. The crash dump kernel must be compiled to a
1980           memory address not used by the main kernel
1981
1982           For more details see Documentation/kdump/kdump.txt
1983
1984 config AUTO_ZRELADDR
1985         bool "Auto calculation of the decompressed kernel image address"
1986         help
1987           ZRELADDR is the physical address where the decompressed kernel
1988           image will be placed. If AUTO_ZRELADDR is selected, the address
1989           will be determined at run-time by masking the current IP with
1990           0xf8000000. This assumes the zImage being placed in the first 128MB
1991           from start of memory.
1992
1993 config EFI_STUB
1994         bool
1995
1996 config EFI
1997         bool "UEFI runtime support"
1998         depends on OF && !CPU_BIG_ENDIAN && MMU && AUTO_ZRELADDR && !XIP_KERNEL
1999         select UCS2_STRING
2000         select EFI_PARAMS_FROM_FDT
2001         select EFI_STUB
2002         select EFI_ARMSTUB
2003         select EFI_RUNTIME_WRAPPERS
2004         ---help---
2005           This option provides support for runtime services provided
2006           by UEFI firmware (such as non-volatile variables, realtime
2007           clock, and platform reset). A UEFI stub is also provided to
2008           allow the kernel to be booted as an EFI application. This
2009           is only useful for kernels that may run on systems that have
2010           UEFI firmware.
2011
2012 endmenu
2013
2014 menu "CPU Power Management"
2015
2016 source "drivers/cpufreq/Kconfig"
2017
2018 source "drivers/cpuidle/Kconfig"
2019
2020 endmenu
2021
2022 menu "Floating point emulation"
2023
2024 comment "At least one emulation must be selected"
2025
2026 config FPE_NWFPE
2027         bool "NWFPE math emulation"
2028         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2029         ---help---
2030           Say Y to include the NWFPE floating point emulator in the kernel.
2031           This is necessary to run most binaries. Linux does not currently
2032           support floating point hardware so you need to say Y here even if
2033           your machine has an FPA or floating point co-processor podule.
2034
2035           You may say N here if you are going to load the Acorn FPEmulator
2036           early in the bootup.
2037
2038 config FPE_NWFPE_XP
2039         bool "Support extended precision"
2040         depends on FPE_NWFPE
2041         help
2042           Say Y to include 80-bit support in the kernel floating-point
2043           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2044           Note that gcc does not generate 80-bit operations by default,
2045           so in most cases this option only enlarges the size of the
2046           floating point emulator without any good reason.
2047
2048           You almost surely want to say N here.
2049
2050 config FPE_FASTFPE
2051         bool "FastFPE math emulation (EXPERIMENTAL)"
2052         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2053         ---help---
2054           Say Y here to include the FAST floating point emulator in the kernel.
2055           This is an experimental much faster emulator which now also has full
2056           precision for the mantissa.  It does not support any exceptions.
2057           It is very simple, and approximately 3-6 times faster than NWFPE.
2058
2059           It should be sufficient for most programs.  It may be not suitable
2060           for scientific calculations, but you have to check this for yourself.
2061           If you do not feel you need a faster FP emulation you should better
2062           choose NWFPE.
2063
2064 config VFP
2065         bool "VFP-format floating point maths"
2066         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2067         help
2068           Say Y to include VFP support code in the kernel. This is needed
2069           if your hardware includes a VFP unit.
2070
2071           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2072           release notes and additional status information.
2073
2074           Say N if your target does not have VFP hardware.
2075
2076 config VFPv3
2077         bool
2078         depends on VFP
2079         default y if CPU_V7
2080
2081 config NEON
2082         bool "Advanced SIMD (NEON) Extension support"
2083         depends on VFPv3 && CPU_V7
2084         help
2085           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2086           Extension.
2087
2088 config KERNEL_MODE_NEON
2089         bool "Support for NEON in kernel mode"
2090         depends on NEON && AEABI
2091         help
2092           Say Y to include support for NEON in kernel mode.
2093
2094 endmenu
2095
2096 menu "Userspace binary formats"
2097
2098 source "fs/Kconfig.binfmt"
2099
2100 endmenu
2101
2102 menu "Power management options"
2103
2104 source "kernel/power/Kconfig"
2105
2106 config ARCH_SUSPEND_POSSIBLE
2107         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2108                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2109         def_bool y
2110
2111 config ARM_CPU_SUSPEND
2112         def_bool PM_SLEEP || BL_SWITCHER || ARM_PSCI_FW
2113         depends on ARCH_SUSPEND_POSSIBLE
2114
2115 config ARCH_HIBERNATION_POSSIBLE
2116         bool
2117         depends on MMU
2118         default y if ARCH_SUSPEND_POSSIBLE
2119
2120 endmenu
2121
2122 source "net/Kconfig"
2123
2124 source "drivers/Kconfig"
2125
2126 source "drivers/firmware/Kconfig"
2127
2128 source "fs/Kconfig"
2129
2130 source "arch/arm/Kconfig.debug"
2131
2132 source "security/Kconfig"
2133
2134 source "crypto/Kconfig"
2135 if CRYPTO
2136 source "arch/arm/crypto/Kconfig"
2137 endif
2138
2139 source "lib/Kconfig"
2140
2141 source "arch/arm/kvm/Kconfig"