]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/arm/mach-dove/common.c
Merge commit '6bb27d7349db51b50c40534710fe164ca0d58902' into omap-timer-for-v3.10
[karo-tx-linux.git] / arch / arm / mach-dove / common.c
1 /*
2  * arch/arm/mach-dove/common.c
3  *
4  * Core functions for Marvell Dove 88AP510 System On Chip
5  *
6  * This file is licensed under the terms of the GNU General Public
7  * License version 2.  This program is licensed "as is" without any
8  * warranty of any kind, whether express or implied.
9  */
10
11 #include <linux/kernel.h>
12 #include <linux/delay.h>
13 #include <linux/init.h>
14 #include <linux/platform_device.h>
15 #include <linux/pci.h>
16 #include <linux/clk-provider.h>
17 #include <linux/clk/mvebu.h>
18 #include <linux/ata_platform.h>
19 #include <linux/gpio.h>
20 #include <linux/of.h>
21 #include <linux/of_platform.h>
22 #include <asm/page.h>
23 #include <asm/setup.h>
24 #include <asm/timex.h>
25 #include <asm/hardware/cache-tauros2.h>
26 #include <asm/mach/map.h>
27 #include <asm/mach/time.h>
28 #include <asm/mach/pci.h>
29 #include <mach/dove.h>
30 #include <mach/pm.h>
31 #include <mach/bridge-regs.h>
32 #include <asm/mach/arch.h>
33 #include <linux/irq.h>
34 #include <plat/time.h>
35 #include <linux/platform_data/usb-ehci-orion.h>
36 #include <linux/platform_data/dma-mv_xor.h>
37 #include <plat/irq.h>
38 #include <plat/common.h>
39 #include <plat/addr-map.h>
40 #include "common.h"
41
42 /*****************************************************************************
43  * I/O Address Mapping
44  ****************************************************************************/
45 static struct map_desc dove_io_desc[] __initdata = {
46         {
47                 .virtual        = (unsigned long) DOVE_SB_REGS_VIRT_BASE,
48                 .pfn            = __phys_to_pfn(DOVE_SB_REGS_PHYS_BASE),
49                 .length         = DOVE_SB_REGS_SIZE,
50                 .type           = MT_DEVICE,
51         }, {
52                 .virtual        = (unsigned long) DOVE_NB_REGS_VIRT_BASE,
53                 .pfn            = __phys_to_pfn(DOVE_NB_REGS_PHYS_BASE),
54                 .length         = DOVE_NB_REGS_SIZE,
55                 .type           = MT_DEVICE,
56         },
57 };
58
59 void __init dove_map_io(void)
60 {
61         iotable_init(dove_io_desc, ARRAY_SIZE(dove_io_desc));
62 }
63
64 /*****************************************************************************
65  * CLK tree
66  ****************************************************************************/
67 static int dove_tclk;
68
69 static DEFINE_SPINLOCK(gating_lock);
70 static struct clk *tclk;
71
72 static struct clk __init *dove_register_gate(const char *name,
73                                              const char *parent, u8 bit_idx)
74 {
75         return clk_register_gate(NULL, name, parent, 0,
76                                  (void __iomem *)CLOCK_GATING_CONTROL,
77                                  bit_idx, 0, &gating_lock);
78 }
79
80 static void __init dove_clk_init(void)
81 {
82         struct clk *usb0, *usb1, *sata, *pex0, *pex1, *sdio0, *sdio1;
83         struct clk *nand, *camera, *i2s0, *i2s1, *crypto, *ac97, *pdma;
84         struct clk *xor0, *xor1, *ge, *gephy;
85
86         tclk = clk_register_fixed_rate(NULL, "tclk", NULL, CLK_IS_ROOT,
87                                        dove_tclk);
88
89         usb0 = dove_register_gate("usb0", "tclk", CLOCK_GATING_BIT_USB0);
90         usb1 = dove_register_gate("usb1", "tclk", CLOCK_GATING_BIT_USB1);
91         sata = dove_register_gate("sata", "tclk", CLOCK_GATING_BIT_SATA);
92         pex0 = dove_register_gate("pex0", "tclk", CLOCK_GATING_BIT_PCIE0);
93         pex1 = dove_register_gate("pex1", "tclk", CLOCK_GATING_BIT_PCIE1);
94         sdio0 = dove_register_gate("sdio0", "tclk", CLOCK_GATING_BIT_SDIO0);
95         sdio1 = dove_register_gate("sdio1", "tclk", CLOCK_GATING_BIT_SDIO1);
96         nand = dove_register_gate("nand", "tclk", CLOCK_GATING_BIT_NAND);
97         camera = dove_register_gate("camera", "tclk", CLOCK_GATING_BIT_CAMERA);
98         i2s0 = dove_register_gate("i2s0", "tclk", CLOCK_GATING_BIT_I2S0);
99         i2s1 = dove_register_gate("i2s1", "tclk", CLOCK_GATING_BIT_I2S1);
100         crypto = dove_register_gate("crypto", "tclk", CLOCK_GATING_BIT_CRYPTO);
101         ac97 = dove_register_gate("ac97", "tclk", CLOCK_GATING_BIT_AC97);
102         pdma = dove_register_gate("pdma", "tclk", CLOCK_GATING_BIT_PDMA);
103         xor0 = dove_register_gate("xor0", "tclk", CLOCK_GATING_BIT_XOR0);
104         xor1 = dove_register_gate("xor1", "tclk", CLOCK_GATING_BIT_XOR1);
105         gephy = dove_register_gate("gephy", "tclk", CLOCK_GATING_BIT_GIGA_PHY);
106         ge = dove_register_gate("ge", "gephy", CLOCK_GATING_BIT_GBE);
107
108         orion_clkdev_add(NULL, "orion_spi.0", tclk);
109         orion_clkdev_add(NULL, "orion_spi.1", tclk);
110         orion_clkdev_add(NULL, "orion_wdt", tclk);
111         orion_clkdev_add(NULL, "mv64xxx_i2c.0", tclk);
112
113         orion_clkdev_add(NULL, "orion-ehci.0", usb0);
114         orion_clkdev_add(NULL, "orion-ehci.1", usb1);
115         orion_clkdev_add(NULL, "mv643xx_eth_port.0", ge);
116         orion_clkdev_add(NULL, "sata_mv.0", sata);
117         orion_clkdev_add("0", "pcie", pex0);
118         orion_clkdev_add("1", "pcie", pex1);
119         orion_clkdev_add(NULL, "sdhci-dove.0", sdio0);
120         orion_clkdev_add(NULL, "sdhci-dove.1", sdio1);
121         orion_clkdev_add(NULL, "orion_nand", nand);
122         orion_clkdev_add(NULL, "cafe1000-ccic.0", camera);
123         orion_clkdev_add(NULL, "kirkwood-i2s.0", i2s0);
124         orion_clkdev_add(NULL, "kirkwood-i2s.1", i2s1);
125         orion_clkdev_add(NULL, "mv_crypto", crypto);
126         orion_clkdev_add(NULL, "dove-ac97", ac97);
127         orion_clkdev_add(NULL, "dove-pdma", pdma);
128         orion_clkdev_add(NULL, MV_XOR_NAME ".0", xor0);
129         orion_clkdev_add(NULL, MV_XOR_NAME ".1", xor1);
130 }
131
132 /*****************************************************************************
133  * EHCI0
134  ****************************************************************************/
135 void __init dove_ehci0_init(void)
136 {
137         orion_ehci_init(DOVE_USB0_PHYS_BASE, IRQ_DOVE_USB0, EHCI_PHY_NA);
138 }
139
140 /*****************************************************************************
141  * EHCI1
142  ****************************************************************************/
143 void __init dove_ehci1_init(void)
144 {
145         orion_ehci_1_init(DOVE_USB1_PHYS_BASE, IRQ_DOVE_USB1);
146 }
147
148 /*****************************************************************************
149  * GE00
150  ****************************************************************************/
151 void __init dove_ge00_init(struct mv643xx_eth_platform_data *eth_data)
152 {
153         orion_ge00_init(eth_data, DOVE_GE00_PHYS_BASE,
154                         IRQ_DOVE_GE00_SUM, IRQ_DOVE_GE00_ERR,
155                         1600);
156 }
157
158 /*****************************************************************************
159  * SoC RTC
160  ****************************************************************************/
161 void __init dove_rtc_init(void)
162 {
163         orion_rtc_init(DOVE_RTC_PHYS_BASE, IRQ_DOVE_RTC);
164 }
165
166 /*****************************************************************************
167  * SATA
168  ****************************************************************************/
169 void __init dove_sata_init(struct mv_sata_platform_data *sata_data)
170 {
171         orion_sata_init(sata_data, DOVE_SATA_PHYS_BASE, IRQ_DOVE_SATA);
172
173 }
174
175 /*****************************************************************************
176  * UART0
177  ****************************************************************************/
178 void __init dove_uart0_init(void)
179 {
180         orion_uart0_init(DOVE_UART0_VIRT_BASE, DOVE_UART0_PHYS_BASE,
181                          IRQ_DOVE_UART_0, tclk);
182 }
183
184 /*****************************************************************************
185  * UART1
186  ****************************************************************************/
187 void __init dove_uart1_init(void)
188 {
189         orion_uart1_init(DOVE_UART1_VIRT_BASE, DOVE_UART1_PHYS_BASE,
190                          IRQ_DOVE_UART_1, tclk);
191 }
192
193 /*****************************************************************************
194  * UART2
195  ****************************************************************************/
196 void __init dove_uart2_init(void)
197 {
198         orion_uart2_init(DOVE_UART2_VIRT_BASE, DOVE_UART2_PHYS_BASE,
199                          IRQ_DOVE_UART_2, tclk);
200 }
201
202 /*****************************************************************************
203  * UART3
204  ****************************************************************************/
205 void __init dove_uart3_init(void)
206 {
207         orion_uart3_init(DOVE_UART3_VIRT_BASE, DOVE_UART3_PHYS_BASE,
208                          IRQ_DOVE_UART_3, tclk);
209 }
210
211 /*****************************************************************************
212  * SPI
213  ****************************************************************************/
214 void __init dove_spi0_init(void)
215 {
216         orion_spi_init(DOVE_SPI0_PHYS_BASE);
217 }
218
219 void __init dove_spi1_init(void)
220 {
221         orion_spi_1_init(DOVE_SPI1_PHYS_BASE);
222 }
223
224 /*****************************************************************************
225  * I2C
226  ****************************************************************************/
227 void __init dove_i2c_init(void)
228 {
229         orion_i2c_init(DOVE_I2C_PHYS_BASE, IRQ_DOVE_I2C, 10);
230 }
231
232 /*****************************************************************************
233  * Time handling
234  ****************************************************************************/
235 void __init dove_init_early(void)
236 {
237         orion_time_set_base(TIMER_VIRT_BASE);
238 }
239
240 static int __init dove_find_tclk(void)
241 {
242         return 166666667;
243 }
244
245 void __init dove_timer_init(void)
246 {
247         dove_tclk = dove_find_tclk();
248         orion_time_init(BRIDGE_VIRT_BASE, BRIDGE_INT_TIMER1_CLR,
249                         IRQ_DOVE_BRIDGE, dove_tclk);
250 }
251
252 /*****************************************************************************
253  * Cryptographic Engines and Security Accelerator (CESA)
254  ****************************************************************************/
255 void __init dove_crypto_init(void)
256 {
257         orion_crypto_init(DOVE_CRYPT_PHYS_BASE, DOVE_CESA_PHYS_BASE,
258                           DOVE_CESA_SIZE, IRQ_DOVE_CRYPTO);
259 }
260
261 /*****************************************************************************
262  * XOR 0
263  ****************************************************************************/
264 void __init dove_xor0_init(void)
265 {
266         orion_xor0_init(DOVE_XOR0_PHYS_BASE, DOVE_XOR0_HIGH_PHYS_BASE,
267                         IRQ_DOVE_XOR_00, IRQ_DOVE_XOR_01);
268 }
269
270 /*****************************************************************************
271  * XOR 1
272  ****************************************************************************/
273 void __init dove_xor1_init(void)
274 {
275         orion_xor1_init(DOVE_XOR1_PHYS_BASE, DOVE_XOR1_HIGH_PHYS_BASE,
276                         IRQ_DOVE_XOR_10, IRQ_DOVE_XOR_11);
277 }
278
279 /*****************************************************************************
280  * SDIO
281  ****************************************************************************/
282 static u64 sdio_dmamask = DMA_BIT_MASK(32);
283
284 static struct resource dove_sdio0_resources[] = {
285         {
286                 .start  = DOVE_SDIO0_PHYS_BASE,
287                 .end    = DOVE_SDIO0_PHYS_BASE + 0xff,
288                 .flags  = IORESOURCE_MEM,
289         }, {
290                 .start  = IRQ_DOVE_SDIO0,
291                 .end    = IRQ_DOVE_SDIO0,
292                 .flags  = IORESOURCE_IRQ,
293         },
294 };
295
296 static struct platform_device dove_sdio0 = {
297         .name           = "sdhci-dove",
298         .id             = 0,
299         .dev            = {
300                 .dma_mask               = &sdio_dmamask,
301                 .coherent_dma_mask      = DMA_BIT_MASK(32),
302         },
303         .resource       = dove_sdio0_resources,
304         .num_resources  = ARRAY_SIZE(dove_sdio0_resources),
305 };
306
307 void __init dove_sdio0_init(void)
308 {
309         platform_device_register(&dove_sdio0);
310 }
311
312 static struct resource dove_sdio1_resources[] = {
313         {
314                 .start  = DOVE_SDIO1_PHYS_BASE,
315                 .end    = DOVE_SDIO1_PHYS_BASE + 0xff,
316                 .flags  = IORESOURCE_MEM,
317         }, {
318                 .start  = IRQ_DOVE_SDIO1,
319                 .end    = IRQ_DOVE_SDIO1,
320                 .flags  = IORESOURCE_IRQ,
321         },
322 };
323
324 static struct platform_device dove_sdio1 = {
325         .name           = "sdhci-dove",
326         .id             = 1,
327         .dev            = {
328                 .dma_mask               = &sdio_dmamask,
329                 .coherent_dma_mask      = DMA_BIT_MASK(32),
330         },
331         .resource       = dove_sdio1_resources,
332         .num_resources  = ARRAY_SIZE(dove_sdio1_resources),
333 };
334
335 void __init dove_sdio1_init(void)
336 {
337         platform_device_register(&dove_sdio1);
338 }
339
340 void __init dove_init(void)
341 {
342         pr_info("Dove 88AP510 SoC, TCLK = %d MHz.\n",
343                 (dove_tclk + 499999) / 1000000);
344
345 #ifdef CONFIG_CACHE_TAUROS2
346         tauros2_init(0);
347 #endif
348         dove_setup_cpu_mbus();
349
350         /* Setup root of clk tree */
351         dove_clk_init();
352
353         /* internal devices that every board has */
354         dove_rtc_init();
355         dove_xor0_init();
356         dove_xor1_init();
357 }
358
359 void dove_restart(char mode, const char *cmd)
360 {
361         /*
362          * Enable soft reset to assert RSTOUTn.
363          */
364         writel(SOFT_RESET_OUT_EN, RSTOUTn_MASK);
365
366         /*
367          * Assert soft reset.
368          */
369         writel(SOFT_RESET, SYSTEM_SOFT_RESET);
370
371         while (1)
372                 ;
373 }
374
375 #if defined(CONFIG_MACH_DOVE_DT)
376 /*
377  * There are still devices that doesn't even know about DT,
378  * get clock gates here and add a clock lookup.
379  */
380 static void __init dove_legacy_clk_init(void)
381 {
382         struct device_node *np = of_find_compatible_node(NULL, NULL,
383                                          "marvell,dove-gating-clock");
384         struct of_phandle_args clkspec;
385
386         clkspec.np = np;
387         clkspec.args_count = 1;
388
389         clkspec.args[0] = CLOCK_GATING_BIT_USB0;
390         orion_clkdev_add(NULL, "orion-ehci.0",
391                          of_clk_get_from_provider(&clkspec));
392
393         clkspec.args[0] = CLOCK_GATING_BIT_USB1;
394         orion_clkdev_add(NULL, "orion-ehci.1",
395                          of_clk_get_from_provider(&clkspec));
396
397         clkspec.args[0] = CLOCK_GATING_BIT_GBE;
398         orion_clkdev_add(NULL, "mv643xx_eth_port.0",
399                          of_clk_get_from_provider(&clkspec));
400
401         clkspec.args[0] = CLOCK_GATING_BIT_PCIE0;
402         orion_clkdev_add("0", "pcie",
403                          of_clk_get_from_provider(&clkspec));
404
405         clkspec.args[0] = CLOCK_GATING_BIT_PCIE1;
406         orion_clkdev_add("1", "pcie",
407                          of_clk_get_from_provider(&clkspec));
408 }
409
410 static void __init dove_of_clk_init(void)
411 {
412         mvebu_clocks_init();
413         dove_legacy_clk_init();
414 }
415
416 static struct mv643xx_eth_platform_data dove_dt_ge00_data = {
417         .phy_addr = MV643XX_ETH_PHY_ADDR_DEFAULT,
418 };
419
420 static void __init dove_dt_init(void)
421 {
422         pr_info("Dove 88AP510 SoC, TCLK = %d MHz.\n",
423                 (dove_tclk + 499999) / 1000000);
424
425 #ifdef CONFIG_CACHE_TAUROS2
426         tauros2_init(0);
427 #endif
428         dove_setup_cpu_mbus();
429
430         /* Setup root of clk tree */
431         dove_of_clk_init();
432
433         /* Internal devices not ported to DT yet */
434         dove_rtc_init();
435
436         dove_ge00_init(&dove_dt_ge00_data);
437         dove_ehci0_init();
438         dove_ehci1_init();
439         dove_pcie_init(1, 1);
440
441         of_platform_populate(NULL, of_default_bus_match_table, NULL, NULL);
442 }
443
444 static const char * const dove_dt_board_compat[] = {
445         "marvell,dove",
446         NULL
447 };
448
449 DT_MACHINE_START(DOVE_DT, "Marvell Dove (Flattened Device Tree)")
450         .map_io         = dove_map_io,
451         .init_early     = dove_init_early,
452         .init_irq       = orion_dt_init_irq,
453         .init_time      = dove_timer_init,
454         .init_machine   = dove_dt_init,
455         .restart        = dove_restart,
456         .dt_compat      = dove_dt_board_compat,
457 MACHINE_END
458 #endif