]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/BuR/tseries/mux.c
330429acf9b3acfe6f64402e460d81b24a11371d
[karo-tx-uboot.git] / board / BuR / tseries / mux.c
1 /*
2  * mux.c
3  *
4  * Pinmux Setting for B&R LEIT Board(s)
5  *
6  * Copyright (C) 2013 Hannes Petermaier <oe5hpm@oevsv.at>
7  * Bernecker & Rainer Industrieelektronik GmbH - http://www.br-automation.com
8  *
9  * SPDX-License-Identifier:     GPL-2.0+
10  */
11
12 #include <common.h>
13 #include <asm/arch/sys_proto.h>
14 #include <asm/arch/hardware.h>
15 #include <asm/arch/mux.h>
16 #include <asm/io.h>
17 #include <i2c.h>
18
19 static struct module_pin_mux uart0_pin_mux[] = {
20         /* UART0_CTS */
21         {OFFSET(uart0_ctsn), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
22         /* UART0_RXD */
23         {OFFSET(uart0_rxd), (MODE(0) | PULLUDEN | PULLUP_EN | RXACTIVE)},
24         /* UART0_TXD */
25         {OFFSET(uart0_txd), (MODE(0) | PULLUDEN)},
26         {-1},
27 };
28 #ifdef CONFIG_MMC
29 static struct module_pin_mux mmc1_pin_mux[] = {
30         {OFFSET(gpmc_ad7), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT7 */
31         {OFFSET(gpmc_ad6), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT6 */
32         {OFFSET(gpmc_ad5), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT5 */
33         {OFFSET(gpmc_ad4), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT4 */
34
35         {OFFSET(gpmc_ad3), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT3 */
36         {OFFSET(gpmc_ad2), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT2 */
37         {OFFSET(gpmc_ad1), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT1 */
38         {OFFSET(gpmc_ad0), (MODE(1) | RXACTIVE | PULLUP_EN)},   /* MMC1_DAT0 */
39         {OFFSET(gpmc_csn1), (MODE(2) | RXACTIVE | PULLUP_EN)},  /* MMC1_CLK */
40         {OFFSET(gpmc_csn2), (MODE(2) | RXACTIVE | PULLUP_EN)},  /* MMC1_CMD */
41         {OFFSET(gpmc_csn0), (MODE(7) | RXACTIVE | PULLUP_EN)},  /* MMC1_WP */
42         {OFFSET(gpmc_advn_ale), (MODE(7) | RXACTIVE | PULLUP_EN)},/* MMC1_CD */
43         {-1},
44 };
45 #endif
46 static struct module_pin_mux i2c0_pin_mux[] = {
47         /* I2C_DATA */
48         {OFFSET(i2c0_sda), (MODE(0) | RXACTIVE | PULLUDEN | SLEWCTRL)},
49         /* I2C_SCLK */
50         {OFFSET(i2c0_scl), (MODE(0) | RXACTIVE | PULLUDEN | SLEWCTRL)},
51         {-1},
52 };
53
54 static struct module_pin_mux spi0_pin_mux[] = {
55         /* SPI0_SCLK */
56         {OFFSET(spi0_sclk), (MODE(0) | RXACTIVE | PULLUDEN | PULLUP_EN)},
57         /* SPI0_D0 */
58         {OFFSET(spi0_d0), (MODE(0) | RXACTIVE | PULLUDEN | PULLUP_EN)},
59         /* SPI0_D1 */
60         {OFFSET(spi0_d1), (MODE(0) | RXACTIVE | PULLUDEN | PULLUP_EN)},
61         /* SPI0_CS0 */
62         {OFFSET(spi0_cs0), (MODE(0) | RXACTIVE | PULLUDEN | PULLUP_EN)},
63         {-1},
64 };
65
66 static struct module_pin_mux mii1_pin_mux[] = {
67         {OFFSET(mii1_crs), MODE(0) | RXACTIVE},         /* MII1_CRS */
68         {OFFSET(mii1_col), MODE(0) | RXACTIVE},         /* MII1_COL */
69         {OFFSET(mii1_rxerr), MODE(0) | RXACTIVE},       /* MII1_RXERR */
70         {OFFSET(mii1_txen), MODE(0)},                   /* MII1_TXEN */
71         {OFFSET(mii1_rxdv), MODE(0) | RXACTIVE},        /* MII1_RXDV */
72         {OFFSET(mii1_txd3), MODE(0)},                   /* MII1_TXD3 */
73         {OFFSET(mii1_txd2), MODE(0)},                   /* MII1_TXD2 */
74         {OFFSET(mii1_txd1), MODE(0)},                   /* MII1_TXD1 */
75         {OFFSET(mii1_txd0), MODE(0)},                   /* MII1_TXD0 */
76         {OFFSET(mii1_txclk), MODE(0) | RXACTIVE},       /* MII1_TXCLK */
77         {OFFSET(mii1_rxclk), MODE(0) | RXACTIVE},       /* MII1_RXCLK */
78         {OFFSET(mii1_rxd3), MODE(0) | RXACTIVE},        /* MII1_RXD3 */
79         {OFFSET(mii1_rxd2), MODE(0) | RXACTIVE},        /* MII1_RXD2 */
80         {OFFSET(mii1_rxd1), MODE(0) | RXACTIVE},        /* MII1_RXD1 */
81         {OFFSET(mii1_rxd0), MODE(0) | RXACTIVE},        /* MII1_RXD0 */
82         {OFFSET(mdio_data), MODE(0) | RXACTIVE | PULLUP_EN},/* MDIO_DATA */
83         {OFFSET(mdio_clk), MODE(0) | PULLUP_EN},        /* MDIO_CLK */
84         {-1},
85 };
86
87 static struct module_pin_mux mii2_pin_mux[] = {
88         {OFFSET(gpmc_a0), MODE(1)},             /* MII2_TXEN */
89         {OFFSET(gpmc_a1), MODE(1) | RXACTIVE},  /* MII2_RXDV */
90         {OFFSET(gpmc_a2), MODE(1)},             /* MII2_TXD3 */
91         {OFFSET(gpmc_a3), MODE(1)},             /* MII2_TXD2 */
92         {OFFSET(gpmc_a4), MODE(1)},             /* MII2_TXD1 */
93         {OFFSET(gpmc_a5), MODE(1)},             /* MII2_TXD0 */
94         {OFFSET(gpmc_a6), MODE(1) | RXACTIVE},  /* MII2_TXCLK */
95         {OFFSET(gpmc_a7), MODE(1) | RXACTIVE},  /* MII2_RXCLK */
96         {OFFSET(gpmc_a8), MODE(1) | RXACTIVE},  /* MII2_RXD3 */
97         {OFFSET(gpmc_a9), MODE(1) | RXACTIVE},  /* MII2_RXD2 */
98         {OFFSET(gpmc_a10), MODE(1) | RXACTIVE}, /* MII2_RXD1 */
99         {OFFSET(gpmc_a11), MODE(1) | RXACTIVE}, /* MII2_RXD0 */
100         {OFFSET(gpmc_wpn), (MODE(1) | RXACTIVE)},/* MII2_RXERR */
101         {OFFSET(gpmc_wait0), (MODE(1) | RXACTIVE | PULLUP_EN)},
102                                                 /*
103                                                  * MII2_CRS is shared with
104                                                  * NAND_WAIT0
105                                                  */
106         {OFFSET(gpmc_be1n), (MODE(1) | RXACTIVE)},/* MII1_COL */
107         {-1},
108 };
109 #ifdef CONFIG_NAND
110 static struct module_pin_mux nand_pin_mux[] = {
111         {OFFSET(gpmc_ad0), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD0 */
112         {OFFSET(gpmc_ad1), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD1 */
113         {OFFSET(gpmc_ad2), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD2 */
114         {OFFSET(gpmc_ad3), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD3 */
115         {OFFSET(gpmc_ad4), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD4 */
116         {OFFSET(gpmc_ad5), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD5 */
117         {OFFSET(gpmc_ad6), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD6 */
118         {OFFSET(gpmc_ad7), (MODE(0) | PULLUP_EN | RXACTIVE)},   /* NAND AD7 */
119         {OFFSET(gpmc_wait0), (MODE(0) | RXACTIVE | PULLUP_EN)}, /* NAND WAIT */
120         {OFFSET(gpmc_wpn), (MODE(7) | PULLUP_EN | RXACTIVE)},   /* NAND_WPN */
121         {OFFSET(gpmc_csn0), (MODE(0) | PULLUDEN)},      /* NAND_CS0 */
122         {OFFSET(gpmc_advn_ale), (MODE(0) | PULLUDEN)},  /* NAND_ADV_ALE */
123         {OFFSET(gpmc_oen_ren), (MODE(0) | PULLUDEN)},   /* NAND_OE */
124         {OFFSET(gpmc_wen), (MODE(0) | PULLUDEN)},       /* NAND_WEN */
125         {OFFSET(gpmc_be0n_cle), (MODE(0) | PULLUDEN)},  /* NAND_BE_CLE */
126         {-1},
127 };
128 #endif
129 static struct module_pin_mux gpIOs[] = {
130         /* GPIO0_6  (SPI0_CS1) - 3v3_PWR_nEN (Display Power Supply) */
131         {OFFSET(spi0_cs1),  (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
132         /* TIMER5   (MMC0_DAT3) - TIMER5 (Buzzer) */
133         {OFFSET(mmc0_dat3), (MODE(3) | PULLUDEN | RXACTIVE)},
134         /* TIMER6   (MMC0_DAT2) - PWM_BACK_3V3 */
135         {OFFSET(mmc0_dat2), (MODE(3) | PULLUDEN | RXACTIVE)},
136         /* GPIO2_28 (MMC0_DAT1)  - MII_nNAND */
137         {OFFSET(mmc0_dat1), (MODE(7) | PULLUDEN | RXACTIVE)},
138         /* GPIO2_29 (MMC0_DAT0)  - NAND_1n0 */
139         {OFFSET(mmc0_dat0), (MODE(7) | PULLUDEN | RXACTIVE)},
140         /* GPIO2_30 (MMC0_CLK) - nRESET (PHY) */
141         {OFFSET(mmc0_clk), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
142         /* GPIO3_18 (MCASP0_ACLKR) - CPLD JTAG TDI */
143         {OFFSET(mcasp0_aclkr), (MODE(7) | PULLUDEN | PULLUP_EN  | RXACTIVE)},
144         /* GPIO3_19 (MCASP0_FSR) - CPLD JTAG TMS */
145         {OFFSET(mcasp0_fsr), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
146         /* GPIO3_20 (MCASP0_AXR1) - CPLD JTAG TCK */
147         {OFFSET(mcasp0_axr1), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
148         /* GPIO3_21 (MCASP0_AHCLKX) - CPLD JTAG TDO */
149         {OFFSET(mcasp0_ahclkx), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
150         /* GPIO2_0  (GPMC_nCS3) - DCOK */
151         {OFFSET(gpmc_csn3), (MODE(7) | PULLUDDIS | RXACTIVE) },
152         /* GPIO0_29 (RMII1_REFCLK) - eMMC nRST */
153         {OFFSET(rmii1_refclk), (MODE(7) | PULLUDDIS | RXACTIVE) },
154         /*
155          * GPIO0_7 (PWW0 OUT)
156          * DISPLAY_ONOFF (Backlight Enable at LVDS Versions)
157          */
158         {OFFSET(ecap0_in_pwm0_out), (MODE(7) | PULLUDEN | RXACTIVE)},
159         /* GPIO0_19 (DMA_INTR0) - DISPLAY_MODE (CPLD) */
160         {OFFSET(xdma_event_intr0), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE)},
161         /* GPIO0_20 (DMA_INTR1) - REP-Switch */
162         {OFFSET(xdma_event_intr1), (MODE(7) | PULLUP_EN | RXACTIVE)},
163         /* GPIO3_14 (MCASP0_ACLKX) - frei / PP709 */
164         {OFFSET(mcasp0_aclkx), (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE) },
165         /* GPIO3_15 (MCASP0_FSX) - PMIC_nRESET */
166         {OFFSET(mcasp0_fsx),   (MODE(7) | PULLUDEN | PULLUP_EN | RXACTIVE) },
167         /* GPIO3_16 (MCASP0_AXR0) - ETH1_LEDY */
168         {OFFSET(mcasp0_axr0),  (MODE(7) | PULLUDDIS) },
169         /* GPIO3_17 (MCASP0_AHCLKR) - ETH2_LEDY */
170         {OFFSET(mcasp0_ahclkr), (MODE(7) | PULLUDDIS) },
171 #ifndef CONFIG_NAND
172         /* GPIO2_3 - NAND_OE */
173         {OFFSET(gpmc_oen_ren), (MODE(7) | PULLDOWN_EN | RXACTIVE)},
174         /* GPIO2_4 - NAND_WEN */
175         {OFFSET(gpmc_wen), (MODE(7) | PULLDOWN_EN | RXACTIVE)},
176         /* GPIO2_5 - NAND_BE_CLE */
177         {OFFSET(gpmc_be0n_cle), (MODE(7) | PULLDOWN_EN | RXACTIVE)},
178 #endif
179         {-1},
180 };
181
182 static struct module_pin_mux lcd_pin_mux[] = {
183         {OFFSET(lcd_data0), (MODE(0) | PULLUDDIS)},     /* LCD-Data(0) */
184         {OFFSET(lcd_data1), (MODE(0) | PULLUDDIS)},     /* LCD-Data(1) */
185         {OFFSET(lcd_data2), (MODE(0) | PULLUDDIS)},     /* LCD-Data(2) */
186         {OFFSET(lcd_data3), (MODE(0) | PULLUDDIS)},     /* LCD-Data(3) */
187         {OFFSET(lcd_data4), (MODE(0) | PULLUDDIS)},     /* LCD-Data(4) */
188         {OFFSET(lcd_data5), (MODE(0) | PULLUDDIS)},     /* LCD-Data(5) */
189         {OFFSET(lcd_data6), (MODE(0) | PULLUDDIS)},     /* LCD-Data(6) */
190         {OFFSET(lcd_data7), (MODE(0) | PULLUDDIS)},     /* LCD-Data(7) */
191         {OFFSET(lcd_data8), (MODE(0) | PULLUDDIS)},     /* LCD-Data(8) */
192         {OFFSET(lcd_data9), (MODE(0) | PULLUDDIS)},     /* LCD-Data(9) */
193         {OFFSET(lcd_data10), (MODE(0) | PULLUDDIS)},    /* LCD-Data(10) */
194         {OFFSET(lcd_data11), (MODE(0) | PULLUDDIS)},    /* LCD-Data(11) */
195         {OFFSET(lcd_data12), (MODE(0) | PULLUDDIS)},    /* LCD-Data(12) */
196         {OFFSET(lcd_data13), (MODE(0) | PULLUDDIS)},    /* LCD-Data(13) */
197         {OFFSET(lcd_data14), (MODE(0) | PULLUDDIS)},    /* LCD-Data(14) */
198         {OFFSET(lcd_data15), (MODE(0) | PULLUDDIS)},    /* LCD-Data(15) */
199
200         {OFFSET(gpmc_ad8), (MODE(1) | PULLUDDIS)},      /* LCD-Data(16) */
201         {OFFSET(gpmc_ad9), (MODE(1) | PULLUDDIS)},      /* LCD-Data(17) */
202         {OFFSET(gpmc_ad10), (MODE(1) | PULLUDDIS)},     /* LCD-Data(18) */
203         {OFFSET(gpmc_ad11), (MODE(1) | PULLUDDIS)},     /* LCD-Data(19) */
204         {OFFSET(gpmc_ad12), (MODE(1) | PULLUDDIS)},     /* LCD-Data(20) */
205         {OFFSET(gpmc_ad13), (MODE(1) | PULLUDDIS)},     /* LCD-Data(21) */
206         {OFFSET(gpmc_ad14), (MODE(1) | PULLUDDIS)},     /* LCD-Data(22) */
207         {OFFSET(gpmc_ad15), (MODE(1) | PULLUDDIS)},     /* LCD-Data(23) */
208
209         {OFFSET(lcd_vsync), (MODE(0) | PULLUDDIS)},     /* LCD-VSync */
210         {OFFSET(lcd_hsync), (MODE(0) | PULLUDDIS)},     /* LCD-HSync */
211         {OFFSET(lcd_ac_bias_en), (MODE(0) | PULLUDDIS)},/* LCD-DE */
212         {OFFSET(lcd_pclk), (MODE(0) | PULLUDDIS)},      /* LCD-CLK */
213
214         {-1},
215 };
216
217 void enable_uart0_pin_mux(void)
218 {
219         configure_module_pin_mux(uart0_pin_mux);
220 }
221
222 void enable_i2c0_pin_mux(void)
223 {
224         configure_module_pin_mux(i2c0_pin_mux);
225 }
226
227 void enable_board_pin_mux(void)
228 {
229         configure_module_pin_mux(i2c0_pin_mux);
230         configure_module_pin_mux(mii1_pin_mux);
231         configure_module_pin_mux(mii2_pin_mux);
232 #ifdef CONFIG_NAND
233         configure_module_pin_mux(nand_pin_mux);
234 #elif defined(CONFIG_MMC)
235         configure_module_pin_mux(mmc1_pin_mux);
236 #endif
237         configure_module_pin_mux(spi0_pin_mux);
238         configure_module_pin_mux(lcd_pin_mux);
239         configure_module_pin_mux(gpIOs);
240 }