]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/gpio/gpio-langwell.c
gpio/langwell: re-read the IRQ status register after each iteration
[karo-tx-linux.git] / drivers / gpio / gpio-langwell.c
1 /*
2  * Moorestown platform Langwell chip GPIO driver
3  *
4  * Copyright (c) 2008 - 2009,  Intel Corporation.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
18  */
19
20 /* Supports:
21  * Moorestown platform Langwell chip.
22  * Medfield platform Penwell chip.
23  * Whitney point.
24  */
25
26 #include <linux/module.h>
27 #include <linux/pci.h>
28 #include <linux/platform_device.h>
29 #include <linux/kernel.h>
30 #include <linux/delay.h>
31 #include <linux/stddef.h>
32 #include <linux/interrupt.h>
33 #include <linux/init.h>
34 #include <linux/irq.h>
35 #include <linux/io.h>
36 #include <linux/gpio.h>
37 #include <linux/slab.h>
38 #include <linux/pm_runtime.h>
39 #include <linux/irqdomain.h>
40
41 /*
42  * Langwell chip has 64 pins and thus there are 2 32bit registers to control
43  * each feature, while Penwell chip has 96 pins for each block, and need 3 32bit
44  * registers to control them, so we only define the order here instead of a
45  * structure, to get a bit offset for a pin (use GPDR as an example):
46  *
47  * nreg = ngpio / 32;
48  * reg = offset / 32;
49  * bit = offset % 32;
50  * reg_addr = reg_base + GPDR * nreg * 4 + reg * 4;
51  *
52  * so the bit of reg_addr is to control pin offset's GPDR feature
53 */
54
55 enum GPIO_REG {
56         GPLR = 0,       /* pin level read-only */
57         GPDR,           /* pin direction */
58         GPSR,           /* pin set */
59         GPCR,           /* pin clear */
60         GRER,           /* rising edge detect */
61         GFER,           /* falling edge detect */
62         GEDR,           /* edge detect result */
63         GAFR,           /* alt function */
64 };
65
66 struct lnw_gpio {
67         struct gpio_chip                chip;
68         void                            *reg_base;
69         spinlock_t                      lock;
70         struct pci_dev                  *pdev;
71         struct irq_domain               *domain;
72 };
73
74 static void __iomem *gpio_reg(struct gpio_chip *chip, unsigned offset,
75                         enum GPIO_REG reg_type)
76 {
77         struct lnw_gpio *lnw = container_of(chip, struct lnw_gpio, chip);
78         unsigned nreg = chip->ngpio / 32;
79         u8 reg = offset / 32;
80         void __iomem *ptr;
81
82         ptr = (void __iomem *)(lnw->reg_base + reg_type * nreg * 4 + reg * 4);
83         return ptr;
84 }
85
86 static void __iomem *gpio_reg_2bit(struct gpio_chip *chip, unsigned offset,
87                                    enum GPIO_REG reg_type)
88 {
89         struct lnw_gpio *lnw = container_of(chip, struct lnw_gpio, chip);
90         unsigned nreg = chip->ngpio / 32;
91         u8 reg = offset / 16;
92         void __iomem *ptr;
93
94         ptr = (void __iomem *)(lnw->reg_base + reg_type * nreg * 4 + reg * 4);
95         return ptr;
96 }
97
98 static int lnw_gpio_request(struct gpio_chip *chip, unsigned offset)
99 {
100         void __iomem *gafr = gpio_reg_2bit(chip, offset, GAFR);
101         u32 value = readl(gafr);
102         int shift = (offset % 16) << 1, af = (value >> shift) & 3;
103
104         if (af) {
105                 value &= ~(3 << shift);
106                 writel(value, gafr);
107         }
108         return 0;
109 }
110
111 static int lnw_gpio_get(struct gpio_chip *chip, unsigned offset)
112 {
113         void __iomem *gplr = gpio_reg(chip, offset, GPLR);
114
115         return readl(gplr) & BIT(offset % 32);
116 }
117
118 static void lnw_gpio_set(struct gpio_chip *chip, unsigned offset, int value)
119 {
120         void __iomem *gpsr, *gpcr;
121
122         if (value) {
123                 gpsr = gpio_reg(chip, offset, GPSR);
124                 writel(BIT(offset % 32), gpsr);
125         } else {
126                 gpcr = gpio_reg(chip, offset, GPCR);
127                 writel(BIT(offset % 32), gpcr);
128         }
129 }
130
131 static int lnw_gpio_direction_input(struct gpio_chip *chip, unsigned offset)
132 {
133         struct lnw_gpio *lnw = container_of(chip, struct lnw_gpio, chip);
134         void __iomem *gpdr = gpio_reg(chip, offset, GPDR);
135         u32 value;
136         unsigned long flags;
137
138         if (lnw->pdev)
139                 pm_runtime_get(&lnw->pdev->dev);
140
141         spin_lock_irqsave(&lnw->lock, flags);
142         value = readl(gpdr);
143         value &= ~BIT(offset % 32);
144         writel(value, gpdr);
145         spin_unlock_irqrestore(&lnw->lock, flags);
146
147         if (lnw->pdev)
148                 pm_runtime_put(&lnw->pdev->dev);
149
150         return 0;
151 }
152
153 static int lnw_gpio_direction_output(struct gpio_chip *chip,
154                         unsigned offset, int value)
155 {
156         struct lnw_gpio *lnw = container_of(chip, struct lnw_gpio, chip);
157         void __iomem *gpdr = gpio_reg(chip, offset, GPDR);
158         unsigned long flags;
159
160         lnw_gpio_set(chip, offset, value);
161
162         if (lnw->pdev)
163                 pm_runtime_get(&lnw->pdev->dev);
164
165         spin_lock_irqsave(&lnw->lock, flags);
166         value = readl(gpdr);
167         value |= BIT(offset % 32);
168         writel(value, gpdr);
169         spin_unlock_irqrestore(&lnw->lock, flags);
170
171         if (lnw->pdev)
172                 pm_runtime_put(&lnw->pdev->dev);
173
174         return 0;
175 }
176
177 static int lnw_gpio_to_irq(struct gpio_chip *chip, unsigned offset)
178 {
179         struct lnw_gpio *lnw = container_of(chip, struct lnw_gpio, chip);
180         return irq_create_mapping(lnw->domain, offset);
181 }
182
183 static int lnw_irq_type(struct irq_data *d, unsigned type)
184 {
185         struct lnw_gpio *lnw = irq_data_get_irq_chip_data(d);
186         u32 gpio = irqd_to_hwirq(d);
187         unsigned long flags;
188         u32 value;
189         void __iomem *grer = gpio_reg(&lnw->chip, gpio, GRER);
190         void __iomem *gfer = gpio_reg(&lnw->chip, gpio, GFER);
191
192         if (gpio >= lnw->chip.ngpio)
193                 return -EINVAL;
194
195         if (lnw->pdev)
196                 pm_runtime_get(&lnw->pdev->dev);
197
198         spin_lock_irqsave(&lnw->lock, flags);
199         if (type & IRQ_TYPE_EDGE_RISING)
200                 value = readl(grer) | BIT(gpio % 32);
201         else
202                 value = readl(grer) & (~BIT(gpio % 32));
203         writel(value, grer);
204
205         if (type & IRQ_TYPE_EDGE_FALLING)
206                 value = readl(gfer) | BIT(gpio % 32);
207         else
208                 value = readl(gfer) & (~BIT(gpio % 32));
209         writel(value, gfer);
210         spin_unlock_irqrestore(&lnw->lock, flags);
211
212         if (lnw->pdev)
213                 pm_runtime_put(&lnw->pdev->dev);
214
215         return 0;
216 }
217
218 static void lnw_irq_unmask(struct irq_data *d)
219 {
220 }
221
222 static void lnw_irq_mask(struct irq_data *d)
223 {
224 }
225
226 static struct irq_chip lnw_irqchip = {
227         .name           = "LNW-GPIO",
228         .irq_mask       = lnw_irq_mask,
229         .irq_unmask     = lnw_irq_unmask,
230         .irq_set_type   = lnw_irq_type,
231 };
232
233 static DEFINE_PCI_DEVICE_TABLE(lnw_gpio_ids) = {   /* pin number */
234         { PCI_DEVICE(PCI_VENDOR_ID_INTEL, 0x080f), .driver_data = 64 },
235         { PCI_DEVICE(PCI_VENDOR_ID_INTEL, 0x081f), .driver_data = 96 },
236         { PCI_DEVICE(PCI_VENDOR_ID_INTEL, 0x081a), .driver_data = 96 },
237         { 0, }
238 };
239 MODULE_DEVICE_TABLE(pci, lnw_gpio_ids);
240
241 static void lnw_irq_handler(unsigned irq, struct irq_desc *desc)
242 {
243         struct irq_data *data = irq_desc_get_irq_data(desc);
244         struct lnw_gpio *lnw = irq_data_get_irq_handler_data(data);
245         struct irq_chip *chip = irq_data_get_irq_chip(data);
246         u32 base, gpio, mask;
247         unsigned long pending;
248         void __iomem *gedr;
249
250         /* check GPIO controller to check which pin triggered the interrupt */
251         for (base = 0; base < lnw->chip.ngpio; base += 32) {
252                 gedr = gpio_reg(&lnw->chip, base, GEDR);
253                 while ((pending = readl(gedr))) {
254                         gpio = __ffs(pending);
255                         mask = BIT(gpio);
256                         /* Clear before handling so we can't lose an edge */
257                         writel(mask, gedr);
258                         generic_handle_irq(irq_find_mapping(lnw->domain,
259                                                             base + gpio));
260                 }
261         }
262
263         chip->irq_eoi(data);
264 }
265
266 static void lnw_irq_init_hw(struct lnw_gpio *lnw)
267 {
268         void __iomem *reg;
269         unsigned base;
270
271         for (base = 0; base < lnw->chip.ngpio; base += 32) {
272                 /* Clear the rising-edge detect register */
273                 reg = gpio_reg(&lnw->chip, base, GRER);
274                 writel(0, reg);
275                 /* Clear the falling-edge detect register */
276                 reg = gpio_reg(&lnw->chip, base, GFER);
277                 writel(0, reg);
278                 /* Clear the edge detect status register */
279                 reg = gpio_reg(&lnw->chip, base, GEDR);
280                 writel(~0, reg);
281         }
282 }
283
284 static int lnw_gpio_irq_map(struct irq_domain *d, unsigned int virq,
285                             irq_hw_number_t hw)
286 {
287         struct lnw_gpio *lnw = d->host_data;
288
289         irq_set_chip_and_handler_name(virq, &lnw_irqchip, handle_simple_irq,
290                                       "demux");
291         irq_set_chip_data(virq, lnw);
292         irq_set_irq_type(virq, IRQ_TYPE_NONE);
293
294         return 0;
295 }
296
297 static const struct irq_domain_ops lnw_gpio_irq_ops = {
298         .map = lnw_gpio_irq_map,
299         .xlate = irq_domain_xlate_twocell,
300 };
301
302 #ifdef CONFIG_PM
303 static int lnw_gpio_runtime_resume(struct device *dev)
304 {
305         return 0;
306 }
307
308 static int lnw_gpio_runtime_suspend(struct device *dev)
309 {
310         return 0;
311 }
312
313 static int lnw_gpio_runtime_idle(struct device *dev)
314 {
315         int err = pm_schedule_suspend(dev, 500);
316
317         if (!err)
318                 return 0;
319
320         return -EBUSY;
321 }
322
323 #else
324 #define lnw_gpio_runtime_suspend        NULL
325 #define lnw_gpio_runtime_resume         NULL
326 #define lnw_gpio_runtime_idle           NULL
327 #endif
328
329 static const struct dev_pm_ops lnw_gpio_pm_ops = {
330         .runtime_suspend = lnw_gpio_runtime_suspend,
331         .runtime_resume = lnw_gpio_runtime_resume,
332         .runtime_idle = lnw_gpio_runtime_idle,
333 };
334
335 static int __devinit lnw_gpio_probe(struct pci_dev *pdev,
336                         const struct pci_device_id *id)
337 {
338         void *base;
339         resource_size_t start, len;
340         struct lnw_gpio *lnw;
341         u32 gpio_base;
342         int retval = 0;
343         int ngpio = id->driver_data;
344
345         retval = pci_enable_device(pdev);
346         if (retval)
347                 return retval;
348
349         retval = pci_request_regions(pdev, "langwell_gpio");
350         if (retval) {
351                 dev_err(&pdev->dev, "error requesting resources\n");
352                 goto err2;
353         }
354         /* get the gpio_base from bar1 */
355         start = pci_resource_start(pdev, 1);
356         len = pci_resource_len(pdev, 1);
357         base = ioremap_nocache(start, len);
358         if (!base) {
359                 dev_err(&pdev->dev, "error mapping bar1\n");
360                 goto err3;
361         }
362         gpio_base = *((u32 *)base + 1);
363         /* release the IO mapping, since we already get the info from bar1 */
364         iounmap(base);
365         /* get the register base from bar0 */
366         start = pci_resource_start(pdev, 0);
367         len = pci_resource_len(pdev, 0);
368         base = devm_ioremap_nocache(&pdev->dev, start, len);
369         if (!base) {
370                 dev_err(&pdev->dev, "error mapping bar0\n");
371                 retval = -EFAULT;
372                 goto err3;
373         }
374
375         lnw = devm_kzalloc(&pdev->dev, sizeof(struct lnw_gpio), GFP_KERNEL);
376         if (!lnw) {
377                 dev_err(&pdev->dev, "can't allocate langwell_gpio chip data\n");
378                 retval = -ENOMEM;
379                 goto err3;
380         }
381
382         lnw->domain = irq_domain_add_linear(pdev->dev.of_node, ngpio,
383                                             &lnw_gpio_irq_ops, lnw);
384         if (!lnw->domain)
385                 goto err3;
386
387         lnw->reg_base = base;
388         lnw->chip.label = dev_name(&pdev->dev);
389         lnw->chip.request = lnw_gpio_request;
390         lnw->chip.direction_input = lnw_gpio_direction_input;
391         lnw->chip.direction_output = lnw_gpio_direction_output;
392         lnw->chip.get = lnw_gpio_get;
393         lnw->chip.set = lnw_gpio_set;
394         lnw->chip.to_irq = lnw_gpio_to_irq;
395         lnw->chip.base = gpio_base;
396         lnw->chip.ngpio = ngpio;
397         lnw->chip.can_sleep = 0;
398         lnw->pdev = pdev;
399         pci_set_drvdata(pdev, lnw);
400         retval = gpiochip_add(&lnw->chip);
401         if (retval) {
402                 dev_err(&pdev->dev, "langwell gpiochip_add error %d\n", retval);
403                 goto err3;
404         }
405
406         lnw_irq_init_hw(lnw);
407
408         irq_set_handler_data(pdev->irq, lnw);
409         irq_set_chained_handler(pdev->irq, lnw_irq_handler);
410
411         spin_lock_init(&lnw->lock);
412
413         pm_runtime_put_noidle(&pdev->dev);
414         pm_runtime_allow(&pdev->dev);
415
416         return 0;
417
418 err3:
419         pci_release_regions(pdev);
420 err2:
421         pci_disable_device(pdev);
422         return retval;
423 }
424
425 static struct pci_driver lnw_gpio_driver = {
426         .name           = "langwell_gpio",
427         .id_table       = lnw_gpio_ids,
428         .probe          = lnw_gpio_probe,
429         .driver         = {
430                 .pm     = &lnw_gpio_pm_ops,
431         },
432 };
433
434
435 static int __devinit wp_gpio_probe(struct platform_device *pdev)
436 {
437         struct lnw_gpio *lnw;
438         struct gpio_chip *gc;
439         struct resource *rc;
440         int retval = 0;
441
442         rc = platform_get_resource(pdev, IORESOURCE_MEM, 0);
443         if (!rc)
444                 return -EINVAL;
445
446         lnw = kzalloc(sizeof(struct lnw_gpio), GFP_KERNEL);
447         if (!lnw) {
448                 dev_err(&pdev->dev,
449                         "can't allocate whitneypoint_gpio chip data\n");
450                 return -ENOMEM;
451         }
452         lnw->reg_base = ioremap_nocache(rc->start, resource_size(rc));
453         if (lnw->reg_base == NULL) {
454                 retval = -EINVAL;
455                 goto err_kmalloc;
456         }
457         spin_lock_init(&lnw->lock);
458         gc = &lnw->chip;
459         gc->label = dev_name(&pdev->dev);
460         gc->owner = THIS_MODULE;
461         gc->direction_input = lnw_gpio_direction_input;
462         gc->direction_output = lnw_gpio_direction_output;
463         gc->get = lnw_gpio_get;
464         gc->set = lnw_gpio_set;
465         gc->to_irq = NULL;
466         gc->base = 0;
467         gc->ngpio = 64;
468         gc->can_sleep = 0;
469         retval = gpiochip_add(gc);
470         if (retval) {
471                 dev_err(&pdev->dev, "whitneypoint gpiochip_add error %d\n",
472                                                                 retval);
473                 goto err_ioremap;
474         }
475         platform_set_drvdata(pdev, lnw);
476         return 0;
477 err_ioremap:
478         iounmap(lnw->reg_base);
479 err_kmalloc:
480         kfree(lnw);
481         return retval;
482 }
483
484 static int __devexit wp_gpio_remove(struct platform_device *pdev)
485 {
486         struct lnw_gpio *lnw = platform_get_drvdata(pdev);
487         int err;
488         err = gpiochip_remove(&lnw->chip);
489         if (err)
490                 dev_err(&pdev->dev, "failed to remove gpio_chip.\n");
491         iounmap(lnw->reg_base);
492         kfree(lnw);
493         platform_set_drvdata(pdev, NULL);
494         return 0;
495 }
496
497 static struct platform_driver wp_gpio_driver = {
498         .probe          = wp_gpio_probe,
499         .remove         = __devexit_p(wp_gpio_remove),
500         .driver         = {
501                 .name   = "wp_gpio",
502                 .owner  = THIS_MODULE,
503         },
504 };
505
506 static int __init lnw_gpio_init(void)
507 {
508         int ret;
509         ret =  pci_register_driver(&lnw_gpio_driver);
510         if (ret < 0)
511                 return ret;
512         ret = platform_driver_register(&wp_gpio_driver);
513         if (ret < 0)
514                 pci_unregister_driver(&lnw_gpio_driver);
515         return ret;
516 }
517
518 device_initcall(lnw_gpio_init);