]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/pinctrl/sh-pfc/sh_pfc.h
Merge tag 'nfs-for-4.12-1' of git://git.linux-nfs.org/projects/trondmy/linux-nfs
[karo-tx-linux.git] / drivers / pinctrl / sh-pfc / sh_pfc.h
1 /*
2  * SuperH Pin Function Controller Support
3  *
4  * Copyright (c) 2008 Magnus Damm
5  *
6  * This file is subject to the terms and conditions of the GNU General Public
7  * License.  See the file "COPYING" in the main directory of this archive
8  * for more details.
9  */
10
11 #ifndef __SH_PFC_H
12 #define __SH_PFC_H
13
14 #include <linux/bug.h>
15 #include <linux/pinctrl/pinconf-generic.h>
16 #include <linux/spinlock.h>
17 #include <linux/stringify.h>
18
19 enum {
20         PINMUX_TYPE_NONE,
21         PINMUX_TYPE_FUNCTION,
22         PINMUX_TYPE_GPIO,
23         PINMUX_TYPE_OUTPUT,
24         PINMUX_TYPE_INPUT,
25 };
26
27 #define SH_PFC_PIN_CFG_INPUT            (1 << 0)
28 #define SH_PFC_PIN_CFG_OUTPUT           (1 << 1)
29 #define SH_PFC_PIN_CFG_PULL_UP          (1 << 2)
30 #define SH_PFC_PIN_CFG_PULL_DOWN        (1 << 3)
31 #define SH_PFC_PIN_CFG_IO_VOLTAGE       (1 << 4)
32 #define SH_PFC_PIN_CFG_DRIVE_STRENGTH   (1 << 5)
33 #define SH_PFC_PIN_CFG_NO_GPIO          (1 << 31)
34
35 struct sh_pfc_pin {
36         u16 pin;
37         u16 enum_id;
38         const char *name;
39         unsigned int configs;
40 };
41
42 #define SH_PFC_PIN_GROUP(n)                             \
43         {                                               \
44                 .name = #n,                             \
45                 .pins = n##_pins,                       \
46                 .mux = n##_mux,                         \
47                 .nr_pins = ARRAY_SIZE(n##_pins),        \
48         }
49
50 struct sh_pfc_pin_group {
51         const char *name;
52         const unsigned int *pins;
53         const unsigned int *mux;
54         unsigned int nr_pins;
55 };
56
57 /*
58  * Using union vin_data saves memory occupied by the VIN data pins.
59  * VIN_DATA_PIN_GROUP() is  a macro  used  to describe the VIN pin groups
60  * in this case.
61  */
62 #define VIN_DATA_PIN_GROUP(n, s)                                \
63         {                                                       \
64                 .name = #n#s,                                   \
65                 .pins = n##_pins.data##s,                       \
66                 .mux = n##_mux.data##s,                         \
67                 .nr_pins = ARRAY_SIZE(n##_pins.data##s),        \
68         }
69
70 union vin_data {
71         unsigned int data24[24];
72         unsigned int data20[20];
73         unsigned int data16[16];
74         unsigned int data12[12];
75         unsigned int data10[10];
76         unsigned int data8[8];
77         unsigned int data4[4];
78 };
79
80 #define SH_PFC_FUNCTION(n)                              \
81         {                                               \
82                 .name = #n,                             \
83                 .groups = n##_groups,                   \
84                 .nr_groups = ARRAY_SIZE(n##_groups),    \
85         }
86
87 struct sh_pfc_function {
88         const char *name;
89         const char * const *groups;
90         unsigned int nr_groups;
91 };
92
93 struct pinmux_func {
94         u16 enum_id;
95         const char *name;
96 };
97
98 struct pinmux_cfg_reg {
99         u32 reg;
100         u8 reg_width, field_width;
101         const u16 *enum_ids;
102         const u8 *var_field_width;
103 };
104
105 /*
106  * Describe a config register consisting of several fields of the same width
107  *   - name: Register name (unused, for documentation purposes only)
108  *   - r: Physical register address
109  *   - r_width: Width of the register (in bits)
110  *   - f_width: Width of the fixed-width register fields (in bits)
111  * This macro must be followed by initialization data: For each register field
112  * (from left to right, i.e. MSB to LSB), 2^f_width enum IDs must be specified,
113  * one for each possible combination of the register field bit values.
114  */
115 #define PINMUX_CFG_REG(name, r, r_width, f_width) \
116         .reg = r, .reg_width = r_width, .field_width = f_width,         \
117         .enum_ids = (const u16 [(r_width / f_width) * (1 << f_width)])
118
119 /*
120  * Describe a config register consisting of several fields of different widths
121  *   - name: Register name (unused, for documentation purposes only)
122  *   - r: Physical register address
123  *   - r_width: Width of the register (in bits)
124  *   - var_fw0, var_fwn...: List of widths of the register fields (in bits),
125  *                          From left to right (i.e. MSB to LSB)
126  * This macro must be followed by initialization data: For each register field
127  * (from left to right, i.e. MSB to LSB), 2^var_fwi enum IDs must be specified,
128  * one for each possible combination of the register field bit values.
129  */
130 #define PINMUX_CFG_REG_VAR(name, r, r_width, var_fw0, var_fwn...) \
131         .reg = r, .reg_width = r_width, \
132         .var_field_width = (const u8 [r_width]) \
133                 { var_fw0, var_fwn, 0 }, \
134         .enum_ids = (const u16 [])
135
136 struct pinmux_drive_reg_field {
137         u16 pin;
138         u8 offset;
139         u8 size;
140 };
141
142 struct pinmux_drive_reg {
143         u32 reg;
144         const struct pinmux_drive_reg_field fields[8];
145 };
146
147 #define PINMUX_DRIVE_REG(name, r) \
148         .reg = r, \
149         .fields =
150
151 struct pinmux_data_reg {
152         u32 reg;
153         u8 reg_width;
154         const u16 *enum_ids;
155 };
156
157 /*
158  * Describe a data register
159  *   - name: Register name (unused, for documentation purposes only)
160  *   - r: Physical register address
161  *   - r_width: Width of the register (in bits)
162  * This macro must be followed by initialization data: For each register bit
163  * (from left to right, i.e. MSB to LSB), one enum ID must be specified.
164  */
165 #define PINMUX_DATA_REG(name, r, r_width) \
166         .reg = r, .reg_width = r_width, \
167         .enum_ids = (const u16 [r_width]) \
168
169 struct pinmux_irq {
170         const short *gpios;
171 };
172
173 /*
174  * Describe the mapping from GPIOs to a single IRQ
175  *   - ids...: List of GPIOs that are mapped to the same IRQ
176  */
177 #define PINMUX_IRQ(ids...)                         \
178         { .gpios = (const short []) { ids, -1 } }
179
180 struct pinmux_range {
181         u16 begin;
182         u16 end;
183         u16 force;
184 };
185
186 struct sh_pfc_window {
187         phys_addr_t phys;
188         void __iomem *virt;
189         unsigned long size;
190 };
191
192 struct sh_pfc_bias_info {
193         u16 pin;
194         u16 reg : 11;
195         u16 bit : 5;
196 };
197
198 struct sh_pfc_pin_range;
199
200 struct sh_pfc {
201         struct device *dev;
202         const struct sh_pfc_soc_info *info;
203         spinlock_t lock;
204
205         unsigned int num_windows;
206         struct sh_pfc_window *windows;
207         unsigned int num_irqs;
208         unsigned int *irqs;
209
210         struct sh_pfc_pin_range *ranges;
211         unsigned int nr_ranges;
212
213         unsigned int nr_gpio_pins;
214
215         struct sh_pfc_chip *gpio;
216 };
217
218 struct sh_pfc_soc_operations {
219         int (*init)(struct sh_pfc *pfc);
220         unsigned int (*get_bias)(struct sh_pfc *pfc, unsigned int pin);
221         void (*set_bias)(struct sh_pfc *pfc, unsigned int pin,
222                          unsigned int bias);
223         int (*pin_to_pocctrl)(struct sh_pfc *pfc, unsigned int pin, u32 *pocctrl);
224 };
225
226 struct sh_pfc_soc_info {
227         const char *name;
228         const struct sh_pfc_soc_operations *ops;
229
230         struct pinmux_range input;
231         struct pinmux_range output;
232         struct pinmux_range function;
233
234         const struct sh_pfc_pin *pins;
235         unsigned int nr_pins;
236         const struct sh_pfc_pin_group *groups;
237         unsigned int nr_groups;
238         const struct sh_pfc_function *functions;
239         unsigned int nr_functions;
240
241 #ifdef CONFIG_SUPERH
242         const struct pinmux_func *func_gpios;
243         unsigned int nr_func_gpios;
244 #endif
245
246         const struct pinmux_cfg_reg *cfg_regs;
247         const struct pinmux_drive_reg *drive_regs;
248         const struct pinmux_data_reg *data_regs;
249
250         const u16 *pinmux_data;
251         unsigned int pinmux_data_size;
252
253         const struct pinmux_irq *gpio_irq;
254         unsigned int gpio_irq_size;
255
256         u32 unlock_reg;
257 };
258
259 extern const struct sh_pfc_soc_info emev2_pinmux_info;
260 extern const struct sh_pfc_soc_info r8a73a4_pinmux_info;
261 extern const struct sh_pfc_soc_info r8a7740_pinmux_info;
262 extern const struct sh_pfc_soc_info r8a7778_pinmux_info;
263 extern const struct sh_pfc_soc_info r8a7779_pinmux_info;
264 extern const struct sh_pfc_soc_info r8a7790_pinmux_info;
265 extern const struct sh_pfc_soc_info r8a7791_pinmux_info;
266 extern const struct sh_pfc_soc_info r8a7792_pinmux_info;
267 extern const struct sh_pfc_soc_info r8a7793_pinmux_info;
268 extern const struct sh_pfc_soc_info r8a7794_pinmux_info;
269 extern const struct sh_pfc_soc_info r8a7795_pinmux_info;
270 extern const struct sh_pfc_soc_info r8a7795es1_pinmux_info;
271 extern const struct sh_pfc_soc_info r8a7796_pinmux_info;
272 extern const struct sh_pfc_soc_info sh7203_pinmux_info;
273 extern const struct sh_pfc_soc_info sh7264_pinmux_info;
274 extern const struct sh_pfc_soc_info sh7269_pinmux_info;
275 extern const struct sh_pfc_soc_info sh73a0_pinmux_info;
276 extern const struct sh_pfc_soc_info sh7720_pinmux_info;
277 extern const struct sh_pfc_soc_info sh7722_pinmux_info;
278 extern const struct sh_pfc_soc_info sh7723_pinmux_info;
279 extern const struct sh_pfc_soc_info sh7724_pinmux_info;
280 extern const struct sh_pfc_soc_info sh7734_pinmux_info;
281 extern const struct sh_pfc_soc_info sh7757_pinmux_info;
282 extern const struct sh_pfc_soc_info sh7785_pinmux_info;
283 extern const struct sh_pfc_soc_info sh7786_pinmux_info;
284 extern const struct sh_pfc_soc_info shx3_pinmux_info;
285
286 /* -----------------------------------------------------------------------------
287  * Helper macros to create pin and port lists
288  */
289
290 /*
291  * sh_pfc_soc_info pinmux_data array macros
292  */
293
294 /*
295  * Describe generic pinmux data
296  *   - data_or_mark: *_DATA or *_MARK enum ID
297  *   - ids...: List of enum IDs to associate with data_or_mark
298  */
299 #define PINMUX_DATA(data_or_mark, ids...)       data_or_mark, ids, 0
300
301 /*
302  * Describe a pinmux configuration without GPIO function that needs
303  * configuration in a Peripheral Function Select Register (IPSR)
304  *   - ipsr: IPSR field (unused, for documentation purposes only)
305  *   - fn: Function name, referring to a field in the IPSR
306  */
307 #define PINMUX_IPSR_NOGP(ipsr, fn)                                      \
308         PINMUX_DATA(fn##_MARK, FN_##fn)
309
310 /*
311  * Describe a pinmux configuration with GPIO function that needs configuration
312  * in both a Peripheral Function Select Register (IPSR) and in a
313  * GPIO/Peripheral Function Select Register (GPSR)
314  *   - ipsr: IPSR field
315  *   - fn: Function name, also referring to the IPSR field
316  */
317 #define PINMUX_IPSR_GPSR(ipsr, fn)                                      \
318         PINMUX_DATA(fn##_MARK, FN_##fn, FN_##ipsr)
319
320 /*
321  * Describe a pinmux configuration without GPIO function that needs
322  * configuration in a Peripheral Function Select Register (IPSR), and where the
323  * pinmux function has a representation in a Module Select Register (MOD_SEL).
324  *   - ipsr: IPSR field (unused, for documentation purposes only)
325  *   - fn: Function name, also referring to the IPSR field
326  *   - msel: Module selector
327  */
328 #define PINMUX_IPSR_NOGM(ipsr, fn, msel)                                \
329         PINMUX_DATA(fn##_MARK, FN_##fn, FN_##msel)
330
331 /*
332  * Describe a pinmux configuration with GPIO function where the pinmux function
333  * has no representation in a Peripheral Function Select Register (IPSR), but
334  * instead solely depends on a group selection.
335  *   - gpsr: GPSR field
336  *   - fn: Function name, also referring to the GPSR field
337  *   - gsel: Group selector
338  */
339 #define PINMUX_IPSR_NOFN(gpsr, fn, gsel)                                \
340         PINMUX_DATA(fn##_MARK, FN_##gpsr, FN_##gsel)
341
342 /*
343  * Describe a pinmux configuration with GPIO function that needs configuration
344  * in both a Peripheral Function Select Register (IPSR) and a GPIO/Peripheral
345  * Function Select Register (GPSR), and where the pinmux function has a
346  * representation in a Module Select Register (MOD_SEL).
347  *   - ipsr: IPSR field
348  *   - fn: Function name, also referring to the IPSR field
349  *   - msel: Module selector
350  */
351 #define PINMUX_IPSR_MSEL(ipsr, fn, msel)                                \
352         PINMUX_DATA(fn##_MARK, FN_##msel, FN_##fn, FN_##ipsr)
353
354 /*
355  * Describe a pinmux configuration for a single-function pin with GPIO
356  * capability.
357  *   - fn: Function name
358  */
359 #define PINMUX_SINGLE(fn)                                               \
360         PINMUX_DATA(fn##_MARK, FN_##fn)
361
362 /*
363  * GP port style (32 ports banks)
364  */
365
366 #define PORT_GP_CFG_1(bank, pin, fn, sfx, cfg)                          \
367         fn(bank, pin, GP_##bank##_##pin, sfx, cfg)
368 #define PORT_GP_1(bank, pin, fn, sfx)   PORT_GP_CFG_1(bank, pin, fn, sfx, 0)
369
370 #define PORT_GP_CFG_4(bank, fn, sfx, cfg)                               \
371         PORT_GP_CFG_1(bank, 0,  fn, sfx, cfg),                          \
372         PORT_GP_CFG_1(bank, 1,  fn, sfx, cfg),                          \
373         PORT_GP_CFG_1(bank, 2,  fn, sfx, cfg),                          \
374         PORT_GP_CFG_1(bank, 3,  fn, sfx, cfg)
375 #define PORT_GP_4(bank, fn, sfx)        PORT_GP_CFG_4(bank, fn, sfx, 0)
376
377 #define PORT_GP_CFG_8(bank, fn, sfx, cfg)                               \
378         PORT_GP_CFG_4(bank, fn, sfx, cfg),                              \
379         PORT_GP_CFG_1(bank, 4,  fn, sfx, cfg),                          \
380         PORT_GP_CFG_1(bank, 5,  fn, sfx, cfg),                          \
381         PORT_GP_CFG_1(bank, 6,  fn, sfx, cfg),                          \
382         PORT_GP_CFG_1(bank, 7,  fn, sfx, cfg)
383 #define PORT_GP_8(bank, fn, sfx)        PORT_GP_CFG_8(bank, fn, sfx, 0)
384
385 #define PORT_GP_CFG_9(bank, fn, sfx, cfg)                               \
386         PORT_GP_CFG_8(bank, fn, sfx, cfg),                              \
387         PORT_GP_CFG_1(bank, 8,  fn, sfx, cfg)
388 #define PORT_GP_9(bank, fn, sfx)        PORT_GP_CFG_9(bank, fn, sfx, 0)
389
390 #define PORT_GP_CFG_12(bank, fn, sfx, cfg)                              \
391         PORT_GP_CFG_9(bank, fn, sfx, cfg),                              \
392         PORT_GP_CFG_1(bank, 9,  fn, sfx, cfg),                          \
393         PORT_GP_CFG_1(bank, 10, fn, sfx, cfg),                          \
394         PORT_GP_CFG_1(bank, 11, fn, sfx, cfg)
395 #define PORT_GP_12(bank, fn, sfx)       PORT_GP_CFG_12(bank, fn, sfx, 0)
396
397 #define PORT_GP_CFG_14(bank, fn, sfx, cfg)                              \
398         PORT_GP_CFG_12(bank, fn, sfx, cfg),                             \
399         PORT_GP_CFG_1(bank, 12, fn, sfx, cfg),                          \
400         PORT_GP_CFG_1(bank, 13, fn, sfx, cfg)
401 #define PORT_GP_14(bank, fn, sfx)       PORT_GP_CFG_14(bank, fn, sfx, 0)
402
403 #define PORT_GP_CFG_15(bank, fn, sfx, cfg)                              \
404         PORT_GP_CFG_14(bank, fn, sfx, cfg),                             \
405         PORT_GP_CFG_1(bank, 14, fn, sfx, cfg)
406 #define PORT_GP_15(bank, fn, sfx)       PORT_GP_CFG_15(bank, fn, sfx, 0)
407
408 #define PORT_GP_CFG_16(bank, fn, sfx, cfg)                              \
409         PORT_GP_CFG_15(bank, fn, sfx, cfg),                             \
410         PORT_GP_CFG_1(bank, 15, fn, sfx, cfg)
411 #define PORT_GP_16(bank, fn, sfx)       PORT_GP_CFG_16(bank, fn, sfx, 0)
412
413 #define PORT_GP_CFG_17(bank, fn, sfx, cfg)                              \
414         PORT_GP_CFG_16(bank, fn, sfx, cfg),                             \
415         PORT_GP_CFG_1(bank, 16, fn, sfx, cfg)
416 #define PORT_GP_17(bank, fn, sfx)       PORT_GP_CFG_17(bank, fn, sfx, 0)
417
418 #define PORT_GP_CFG_18(bank, fn, sfx, cfg)                              \
419         PORT_GP_CFG_17(bank, fn, sfx, cfg),                             \
420         PORT_GP_CFG_1(bank, 17, fn, sfx, cfg)
421 #define PORT_GP_18(bank, fn, sfx)       PORT_GP_CFG_18(bank, fn, sfx, 0)
422
423 #define PORT_GP_CFG_23(bank, fn, sfx, cfg)                              \
424         PORT_GP_CFG_18(bank, fn, sfx, cfg),                             \
425         PORT_GP_CFG_1(bank, 18, fn, sfx, cfg),                          \
426         PORT_GP_CFG_1(bank, 19, fn, sfx, cfg),                          \
427         PORT_GP_CFG_1(bank, 20, fn, sfx, cfg),                          \
428         PORT_GP_CFG_1(bank, 21, fn, sfx, cfg),                          \
429         PORT_GP_CFG_1(bank, 22, fn, sfx, cfg)
430 #define PORT_GP_23(bank, fn, sfx)       PORT_GP_CFG_23(bank, fn, sfx, 0)
431
432 #define PORT_GP_CFG_24(bank, fn, sfx, cfg)                              \
433         PORT_GP_CFG_23(bank, fn, sfx, cfg),                             \
434         PORT_GP_CFG_1(bank, 23, fn, sfx, cfg)
435 #define PORT_GP_24(bank, fn, sfx)       PORT_GP_CFG_24(bank, fn, sfx, 0)
436
437 #define PORT_GP_CFG_26(bank, fn, sfx, cfg)                              \
438         PORT_GP_CFG_24(bank, fn, sfx, cfg),                             \
439         PORT_GP_CFG_1(bank, 24, fn, sfx, cfg),                          \
440         PORT_GP_CFG_1(bank, 25, fn, sfx, cfg)
441 #define PORT_GP_26(bank, fn, sfx)       PORT_GP_CFG_26(bank, fn, sfx, 0)
442
443 #define PORT_GP_CFG_28(bank, fn, sfx, cfg)                              \
444         PORT_GP_CFG_26(bank, fn, sfx, cfg),                             \
445         PORT_GP_CFG_1(bank, 26, fn, sfx, cfg),                          \
446         PORT_GP_CFG_1(bank, 27, fn, sfx, cfg)
447 #define PORT_GP_28(bank, fn, sfx)       PORT_GP_CFG_28(bank, fn, sfx, 0)
448
449 #define PORT_GP_CFG_29(bank, fn, sfx, cfg)                              \
450         PORT_GP_CFG_28(bank, fn, sfx, cfg),                             \
451         PORT_GP_CFG_1(bank, 28, fn, sfx, cfg)
452 #define PORT_GP_29(bank, fn, sfx)       PORT_GP_CFG_29(bank, fn, sfx, 0)
453
454 #define PORT_GP_CFG_30(bank, fn, sfx, cfg)                              \
455         PORT_GP_CFG_29(bank, fn, sfx, cfg),                             \
456         PORT_GP_CFG_1(bank, 29, fn, sfx, cfg)
457 #define PORT_GP_30(bank, fn, sfx)       PORT_GP_CFG_30(bank, fn, sfx, 0)
458
459 #define PORT_GP_CFG_32(bank, fn, sfx, cfg)                              \
460         PORT_GP_CFG_30(bank, fn, sfx, cfg),                             \
461         PORT_GP_CFG_1(bank, 30, fn, sfx, cfg),                          \
462         PORT_GP_CFG_1(bank, 31, fn, sfx, cfg)
463 #define PORT_GP_32(bank, fn, sfx)       PORT_GP_CFG_32(bank, fn, sfx, 0)
464
465 #define PORT_GP_32_REV(bank, fn, sfx)                                   \
466         PORT_GP_1(bank, 31, fn, sfx), PORT_GP_1(bank, 30, fn, sfx),     \
467         PORT_GP_1(bank, 29, fn, sfx), PORT_GP_1(bank, 28, fn, sfx),     \
468         PORT_GP_1(bank, 27, fn, sfx), PORT_GP_1(bank, 26, fn, sfx),     \
469         PORT_GP_1(bank, 25, fn, sfx), PORT_GP_1(bank, 24, fn, sfx),     \
470         PORT_GP_1(bank, 23, fn, sfx), PORT_GP_1(bank, 22, fn, sfx),     \
471         PORT_GP_1(bank, 21, fn, sfx), PORT_GP_1(bank, 20, fn, sfx),     \
472         PORT_GP_1(bank, 19, fn, sfx), PORT_GP_1(bank, 18, fn, sfx),     \
473         PORT_GP_1(bank, 17, fn, sfx), PORT_GP_1(bank, 16, fn, sfx),     \
474         PORT_GP_1(bank, 15, fn, sfx), PORT_GP_1(bank, 14, fn, sfx),     \
475         PORT_GP_1(bank, 13, fn, sfx), PORT_GP_1(bank, 12, fn, sfx),     \
476         PORT_GP_1(bank, 11, fn, sfx), PORT_GP_1(bank, 10, fn, sfx),     \
477         PORT_GP_1(bank, 9,  fn, sfx), PORT_GP_1(bank, 8,  fn, sfx),     \
478         PORT_GP_1(bank, 7,  fn, sfx), PORT_GP_1(bank, 6,  fn, sfx),     \
479         PORT_GP_1(bank, 5,  fn, sfx), PORT_GP_1(bank, 4,  fn, sfx),     \
480         PORT_GP_1(bank, 3,  fn, sfx), PORT_GP_1(bank, 2,  fn, sfx),     \
481         PORT_GP_1(bank, 1,  fn, sfx), PORT_GP_1(bank, 0,  fn, sfx)
482
483 /* GP_ALL(suffix) - Expand to a list of GP_#_#_suffix */
484 #define _GP_ALL(bank, pin, name, sfx, cfg)      name##_##sfx
485 #define GP_ALL(str)                     CPU_ALL_PORT(_GP_ALL, str)
486
487 /* PINMUX_GPIO_GP_ALL - Expand to a list of sh_pfc_pin entries */
488 #define _GP_GPIO(bank, _pin, _name, sfx, cfg)                           \
489         {                                                               \
490                 .pin = (bank * 32) + _pin,                              \
491                 .name = __stringify(_name),                             \
492                 .enum_id = _name##_DATA,                                \
493                 .configs = cfg,                                         \
494         }
495 #define PINMUX_GPIO_GP_ALL()            CPU_ALL_PORT(_GP_GPIO, unused)
496
497 /* PINMUX_DATA_GP_ALL -  Expand to a list of name_DATA, name_FN marks */
498 #define _GP_DATA(bank, pin, name, sfx, cfg)     PINMUX_DATA(name##_DATA, name##_FN)
499 #define PINMUX_DATA_GP_ALL()            CPU_ALL_PORT(_GP_DATA, unused)
500
501 /*
502  * PORT style (linear pin space)
503  */
504
505 #define PORT_1(pn, fn, pfx, sfx) fn(pn, pfx, sfx)
506
507 #define PORT_10(pn, fn, pfx, sfx)                                         \
508         PORT_1(pn,   fn, pfx##0, sfx), PORT_1(pn+1, fn, pfx##1, sfx),     \
509         PORT_1(pn+2, fn, pfx##2, sfx), PORT_1(pn+3, fn, pfx##3, sfx),     \
510         PORT_1(pn+4, fn, pfx##4, sfx), PORT_1(pn+5, fn, pfx##5, sfx),     \
511         PORT_1(pn+6, fn, pfx##6, sfx), PORT_1(pn+7, fn, pfx##7, sfx),     \
512         PORT_1(pn+8, fn, pfx##8, sfx), PORT_1(pn+9, fn, pfx##9, sfx)
513
514 #define PORT_90(pn, fn, pfx, sfx)                                         \
515         PORT_10(pn+10, fn, pfx##1, sfx), PORT_10(pn+20, fn, pfx##2, sfx), \
516         PORT_10(pn+30, fn, pfx##3, sfx), PORT_10(pn+40, fn, pfx##4, sfx), \
517         PORT_10(pn+50, fn, pfx##5, sfx), PORT_10(pn+60, fn, pfx##6, sfx), \
518         PORT_10(pn+70, fn, pfx##7, sfx), PORT_10(pn+80, fn, pfx##8, sfx), \
519         PORT_10(pn+90, fn, pfx##9, sfx)
520
521 /* PORT_ALL(suffix) - Expand to a list of PORT_#_suffix */
522 #define _PORT_ALL(pn, pfx, sfx)         pfx##_##sfx
523 #define PORT_ALL(str)                   CPU_ALL_PORT(_PORT_ALL, PORT, str)
524
525 /* PINMUX_GPIO - Expand to a sh_pfc_pin entry */
526 #define PINMUX_GPIO(_pin)                                               \
527         [GPIO_##_pin] = {                                               \
528                 .pin = (u16)-1,                                         \
529                 .name = __stringify(GPIO_##_pin),                       \
530                 .enum_id = _pin##_DATA,                                 \
531         }
532
533 /* SH_PFC_PIN_CFG - Expand to a sh_pfc_pin entry (named PORT#) with config */
534 #define SH_PFC_PIN_CFG(_pin, cfgs)                                      \
535         {                                                               \
536                 .pin = _pin,                                            \
537                 .name = __stringify(PORT##_pin),                        \
538                 .enum_id = PORT##_pin##_DATA,                           \
539                 .configs = cfgs,                                        \
540         }
541
542 /* SH_PFC_PIN_NAMED - Expand to a sh_pfc_pin entry with the given name */
543 #define SH_PFC_PIN_NAMED(row, col, _name)                               \
544         {                                                               \
545                 .pin = PIN_NUMBER(row, col),                            \
546                 .name = __stringify(PIN_##_name),                       \
547                 .configs = SH_PFC_PIN_CFG_NO_GPIO,                      \
548         }
549
550 /* SH_PFC_PIN_NAMED_CFG - Expand to a sh_pfc_pin entry with the given name */
551 #define SH_PFC_PIN_NAMED_CFG(row, col, _name, cfgs)                     \
552         {                                                               \
553                 .pin = PIN_NUMBER(row, col),                            \
554                 .name = __stringify(PIN_##_name),                       \
555                 .configs = SH_PFC_PIN_CFG_NO_GPIO | cfgs,               \
556         }
557
558 /* PINMUX_DATA_ALL - Expand to a list of PORT_name_DATA, PORT_name_FN0,
559  *                   PORT_name_OUT, PORT_name_IN marks
560  */
561 #define _PORT_DATA(pn, pfx, sfx)                                        \
562         PINMUX_DATA(PORT##pfx##_DATA, PORT##pfx##_FN0,                  \
563                     PORT##pfx##_OUT, PORT##pfx##_IN)
564 #define PINMUX_DATA_ALL()               CPU_ALL_PORT(_PORT_DATA, , unused)
565
566 /* GPIO_FN(name) - Expand to a sh_pfc_pin entry for a function GPIO */
567 #define PINMUX_GPIO_FN(gpio, base, data_or_mark)                        \
568         [gpio - (base)] = {                                             \
569                 .name = __stringify(gpio),                              \
570                 .enum_id = data_or_mark,                                \
571         }
572 #define GPIO_FN(str)                                                    \
573         PINMUX_GPIO_FN(GPIO_FN_##str, PINMUX_FN_BASE, str##_MARK)
574
575 /*
576  * PORTnCR helper macro for SH-Mobile/R-Mobile
577  */
578 #define PORTCR(nr, reg)                                                 \
579         {                                                               \
580                 PINMUX_CFG_REG_VAR("PORT" nr "CR", reg, 8, 2, 2, 1, 3) {\
581                         /* PULMD[1:0], handled by .set_bias() */        \
582                         0, 0, 0, 0,                                     \
583                         /* IE and OE */                                 \
584                         0, PORT##nr##_OUT, PORT##nr##_IN, 0,            \
585                         /* SEC, not supported */                        \
586                         0, 0,                                           \
587                         /* PTMD[2:0] */                                 \
588                         PORT##nr##_FN0, PORT##nr##_FN1,                 \
589                         PORT##nr##_FN2, PORT##nr##_FN3,                 \
590                         PORT##nr##_FN4, PORT##nr##_FN5,                 \
591                         PORT##nr##_FN6, PORT##nr##_FN7                  \
592                 }                                                       \
593         }
594
595 /*
596  * GPIO number helper macro for R-Car
597  */
598 #define RCAR_GP_PIN(bank, pin)          (((bank) * 32) + (pin))
599
600 #endif /* __SH_PFC_H */