]> git.kernelconcepts.de Git - karo-tx-uboot.git/blobdiff - include/configs/M5329EVB.h
ARM: enable device tree for beagle
[karo-tx-uboot.git] / include / configs / M5329EVB.h
index d1ac340048124b5020d0c4e1166ebc406357d6ab..159b178f401757e3104912d951ee69a1a5c09918 100644 (file)
 #define CONFIG_MCF532x         /* define processor family */
 #define CONFIG_M5329           /* define processor type */
 
-#undef DEBUG
-
-#define CONFIG_MCFSERIAL
+#define CONFIG_MCFUART
+#define CONFIG_SYS_UART_PORT           (0)
 #define CONFIG_BAUDRATE                115200
-#define CFG_BAUDRATE_TABLE     { 9600 , 19200 , 38400 , 57600, 115200 }
+#define CONFIG_SYS_BAUDRATE_TABLE      { 9600 , 19200 , 38400 , 57600, 115200 }
 
 #undef CONFIG_WATCHDOG
 #define CONFIG_WATCHDOG_TIMEOUT        5000    /* timeout in milliseconds, max timeout is 6.71sec */
 
-#define CONFIG_COMMANDS                ( CONFIG_CMD_DFL | \
-                                 CFG_CMD_CACHE | \
-                                 CFG_CMD_DATE | \
-                                 CFG_CMD_ELF | \
-                                 CFG_CMD_FLASH | \
-                                 (CFG_CMD_LOADB | CFG_CMD_LOADS) | \
-                                 CFG_CMD_MEMORY | \
-                                 CFG_CMD_MISC | \
-                                 CFG_CMD_MII | \
-                                 CFG_CMD_NET | \
-                                 CFG_CMD_PING | \
-                                 CFG_CMD_REGINFO \
-                               )
-
-#define CFG_UNIFY_CACHE
+/* Command line configuration */
+#include <config_cmd_default.h>
+
+#define CONFIG_CMD_CACHE
+#define CONFIG_CMD_DATE
+#define CONFIG_CMD_ELF
+#define CONFIG_CMD_FLASH
+#define CONFIG_CMD_I2C
+#define CONFIG_CMD_MEMORY
+#define CONFIG_CMD_MISC
+#define CONFIG_CMD_MII
+#define CONFIG_CMD_NET
+#define CONFIG_CMD_PING
+#define CONFIG_CMD_REGINFO
+
+#ifdef NANDFLASH_SIZE
+#      define CONFIG_CMD_NAND
+#endif
+
+#define CONFIG_SYS_UNIFY_CACHE
 
 #define CONFIG_MCFFEC
 #ifdef CONFIG_MCFFEC
-#      define CONFIG_NET_MULTI 1
+#      define CONFIG_NET_MULTI         1
 #      define CONFIG_MII               1
-#      define CFG_DISCOVER_PHY
-#      define CFG_RX_ETH_BUFFER        8
-#      define CFG_FAULT_ECHO_LINK_DOWN
-
-#      define CFG_FEC0_PINMUX  0
-#      define CFG_FEC0_MIIBASE CFG_FEC0_IOBASE
-#      define MCFFEC_TOUT_LOOP 50000
-/* If CFG_DISCOVER_PHY is not defined - hardcoded */
-#      ifndef CFG_DISCOVER_PHY
+#      define CONFIG_MII_INIT          1
+#      define CONFIG_SYS_DISCOVER_PHY
+#      define CONFIG_SYS_RX_ETH_BUFFER 8
+#      define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
+
+#      define CONFIG_SYS_FEC0_PINMUX           0
+#      define CONFIG_SYS_FEC0_MIIBASE          CONFIG_SYS_FEC0_IOBASE
+#      define MCFFEC_TOUT_LOOP         50000
+/* If CONFIG_SYS_DISCOVER_PHY is not defined - hardcoded */
+#      ifndef CONFIG_SYS_DISCOVER_PHY
 #              define FECDUPLEX        FULL
 #              define FECSPEED         _100BASET
 #      else
-#              ifndef CFG_FAULT_ECHO_LINK_DOWN
-#                      define CFG_FAULT_ECHO_LINK_DOWN
+#              ifndef CONFIG_SYS_FAULT_ECHO_LINK_DOWN
+#                      define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
 #              endif
-#      endif                   /* CFG_DISCOVER_PHY */
+#      endif                   /* CONFIG_SYS_DISCOVER_PHY */
 #endif
 
-#define CONFIG_MCFUART
-#define CFG_UART_PORT          (0)
-
 #define CONFIG_MCFRTC
 #undef RTC_DEBUG
 
 #define CONFIG_MCFTMR
 #undef CONFIG_MCFPIT
 
-/* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
-#include <cmd_confdefs.h>
+/* I2C */
+#define CONFIG_FSL_I2C
+#define CONFIG_HARD_I2C                        /* I2C with hw support */
+#undef CONFIG_SOFT_I2C                 /* I2C bit-banged */
+#define CONFIG_SYS_I2C_SPEED           80000
+#define CONFIG_SYS_I2C_SLAVE           0x7F
+#define CONFIG_SYS_I2C_OFFSET          0x58000
+#define CONFIG_SYS_IMMR                CONFIG_SYS_MBAR
+
 #define CONFIG_BOOTDELAY       1       /* autoboot after 5 seconds */
+#define CONFIG_UDP_CHECKSUM
+
 #ifdef CONFIG_MCFFEC
-#      define CONFIG_ETHADDR           00:e0:0c:bc:e5:60
-#      define CONFIG_IPADDR            192.162.1.2
-#      define CONFIG_NETMASK           255.255.255.0
-#      define CONFIG_SERVERIP          192.162.1.1
+#      define CONFIG_ETHADDR   00:e0:0c:bc:e5:60
+#      define CONFIG_IPADDR    192.162.1.2
+#      define CONFIG_NETMASK   255.255.255.0
+#      define CONFIG_SERVERIP  192.162.1.1
 #      define CONFIG_GATEWAYIP 192.162.1.1
 #      define CONFIG_OVERWRITE_ETHADDR_ONCE
 #endif                         /* FEC_ENET */
        "save\0"        \
        ""
 
-#define CONFIG_PRAM                    512     /* 512 KB */
-#define CFG_PROMPT                     "-> "
-#define CFG_LONGHELP           /* undef to save memory */
+#define CONFIG_PRAM            512     /* 512 KB */
+#define CONFIG_SYS_PROMPT              "-> "
+#define CONFIG_SYS_LONGHELP            /* undef to save memory */
 
-#if (CONFIG_COMMANDS & CFG_CMD_KGDB)
-#      define CFG_CBSIZE                       1024    /* Console I/O Buffer Size */
+#ifdef CONFIG_CMD_KGDB
+#      define CONFIG_SYS_CBSIZE        1024    /* Console I/O Buffer Size */
 #else
-#      define CFG_CBSIZE                       256     /* Console I/O Buffer Size */
+#      define CONFIG_SYS_CBSIZE        256     /* Console I/O Buffer Size */
 #endif
 
-#define CFG_PBSIZE                     (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)      /* Print Buffer Size */
-#define CFG_MAXARGS                    16      /* max number of command args */
-#define CFG_BARGSIZE           CFG_CBSIZE      /* Boot Argument Buffer Size    */
-#define CFG_LOAD_ADDR          0x40010000
+#define CONFIG_SYS_PBSIZE                      (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)        /* Print Buffer Size */
+#define CONFIG_SYS_MAXARGS             16      /* max number of command args */
+#define CONFIG_SYS_BARGSIZE            CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
+#define CONFIG_SYS_LOAD_ADDR           0x40010000
 
-#define CFG_HZ                         1000
-#define CFG_CLK                                80000000
-#define CFG_CPU_CLK                    CFG_CLK * 3
+#define CONFIG_SYS_HZ                  1000
+#define CONFIG_SYS_CLK                 80000000
+#define CONFIG_SYS_CPU_CLK             CONFIG_SYS_CLK * 3
 
-#define CFG_MBAR                       0xFC000000
+#define CONFIG_SYS_MBAR                0xFC000000
+
+#define CONFIG_SYS_LATCH_ADDR          (CONFIG_SYS_CS1_BASE + 0x80000)
 
 /*
  * Low Level Configuration Settings
 /*-----------------------------------------------------------------------
  * Definitions for initial stack pointer and data area (in DPRAM)
  */
-#define CFG_INIT_RAM_ADDR      0x80000000
-#define CFG_INIT_RAM_END       0x8000  /* End of used area in internal SRAM */
-#define CFG_INIT_RAM_CTRL      0x221
-#define CFG_GBL_DATA_SIZE      128     /* size in bytes reserved for initial data */
-#define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
-#define CFG_INIT_SP_OFFSET     CFG_GBL_DATA_OFFSET
+#define CONFIG_SYS_INIT_RAM_ADDR       0x80000000
+#define CONFIG_SYS_INIT_RAM_END        0x8000  /* End of used area in internal SRAM */
+#define CONFIG_SYS_INIT_RAM_CTRL       0x221
+#define CONFIG_SYS_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
+#define CONFIG_SYS_GBL_DATA_OFFSET     ((CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE) - 0x10)
+#define CONFIG_SYS_INIT_SP_OFFSET      CONFIG_SYS_GBL_DATA_OFFSET
 
 /*-----------------------------------------------------------------------
  * Start addresses for the final memory configuration
  * (Set up by the startup code)
- * Please note that CFG_SDRAM_BASE _must_ start at 0
+ * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
  */
-#define CFG_SDRAM_BASE         0x40000000
-#define CFG_SDRAM_SIZE         16      /* SDRAM size in MB */
-#define CFG_SDRAM_CFG1         0x53722730
-#define CFG_SDRAM_CFG2         0x56670000
-#define CFG_SDRAM_CTRL         0xE1092000
-#define CFG_SDRAM_EMOD         0x40010000
-#define CFG_SDRAM_MODE         0x018D0000
+#define CONFIG_SYS_SDRAM_BASE          0x40000000
+#define CONFIG_SYS_SDRAM_SIZE          32      /* SDRAM size in MB */
+#define CONFIG_SYS_SDRAM_CFG1          0x53722730
+#define CONFIG_SYS_SDRAM_CFG2          0x56670000
+#define CONFIG_SYS_SDRAM_CTRL          0xE1092000
+#define CONFIG_SYS_SDRAM_EMOD          0x40010000
+#define CONFIG_SYS_SDRAM_MODE          0x018D0000
 
-#define CFG_MEMTEST_START      CFG_SDRAM_BASE + 0x400
-#define CFG_MEMTEST_END                ((CFG_SDRAM_SIZE - 3) << 20)
+#define CONFIG_SYS_MEMTEST_START       CONFIG_SYS_SDRAM_BASE + 0x400
+#define CONFIG_SYS_MEMTEST_END         ((CONFIG_SYS_SDRAM_SIZE - 3) << 20)
 
-#define CFG_MONITOR_BASE       (CFG_FLASH_BASE + 0x400)
-#define CFG_MONITOR_LEN                (256 << 10)     /* Reserve 256 kB for Monitor */
+#define CONFIG_SYS_MONITOR_BASE        (CONFIG_SYS_FLASH_BASE + 0x400)
+#define CONFIG_SYS_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor */
 
-#define CFG_BOOTPARAMS_LEN     64*1024
-#define CFG_MALLOC_LEN         (128 << 10)     /* Reserve 128 kB for malloc() */
+#define CONFIG_SYS_BOOTPARAMS_LEN      64*1024
+#define CONFIG_SYS_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc() */
 
 /*
  * For booting Linux, the board info and command line data
  * have to be in the first 8 MB of memory, since this is
  * the maximum mapped by the Linux kernel during initialization ??
  */
-#define CFG_BOOTMAPSZ          (8 << 20)       /* Initial Memory map for Linux */
+#define CONFIG_SYS_BOOTMAPSZ           (CONFIG_SYS_SDRAM_BASE + (CONFIG_SYS_SDRAM_SIZE << 20))
+#define CONFIG_SYS_BOOTM_LEN           (CONFIG_SYS_SDRAM_SIZE << 20)
 
 /*-----------------------------------------------------------------------
  * FLASH organization
  */
-#define CFG_FLASH_CFI
-#ifdef CFG_FLASH_CFI
-#      define CFG_FLASH_CFI_DRIVER     1
-#      define CFG_FLASH_SIZE           0x800000        /* Max size that the board might have */
-#      define CFG_FLASH_CFI_WIDTH      FLASH_CFI_16BIT
-#      define CFG_MAX_FLASH_BANKS              1       /* max number of memory banks */
-#      define CFG_MAX_FLASH_SECT               137     /* max number of sectors on one chip */
-#      define CFG_FLASH_PROTECTION     /* "Real" (hardware) sectors protection */
+#define CONFIG_SYS_FLASH_CFI
+#ifdef CONFIG_SYS_FLASH_CFI
+#      define CONFIG_FLASH_CFI_DRIVER  1
+#      define CONFIG_SYS_FLASH_SIZE            0x800000        /* Max size that the board might have */
+#      define CONFIG_SYS_FLASH_CFI_WIDTH       FLASH_CFI_16BIT
+#      define CONFIG_SYS_MAX_FLASH_BANKS       1       /* max number of memory banks */
+#      define CONFIG_SYS_MAX_FLASH_SECT        137     /* max number of sectors on one chip */
+#      define CONFIG_SYS_FLASH_PROTECTION      /* "Real" (hardware) sectors protection */
+#endif
+
+#ifdef NANDFLASH_SIZE
+#      define CONFIG_SYS_MAX_NAND_DEVICE       1
+#      define CONFIG_SYS_NAND_BASE             CONFIG_SYS_CS2_BASE
+#      define CONFIG_SYS_NAND_SIZE             1
+#      define CONFIG_SYS_NAND_BASE_LIST        { CONFIG_SYS_NAND_BASE }
+#      define NAND_ALLOW_ERASE_ALL     1
+#      define CONFIG_JFFS2_NAND        1
+#      define CONFIG_JFFS2_DEV         "nand0"
+#      define CONFIG_JFFS2_PART_SIZE   (CONFIG_SYS_CS2_MASK & ~1)
+#      define CONFIG_JFFS2_PART_OFFSET 0x00000000
 #endif
 
-#define CFG_FLASH_BASE                 0
-#define CFG_FLASH0_BASE                        (CFG_CS0_BASE << 16)
+#define CONFIG_SYS_FLASH_BASE          CONFIG_SYS_CS0_BASE
 
 /* Configuration for environment
  * Environment is embedded in u-boot in the second sector of the flash
  */
-#define CFG_ENV_OFFSET         0x4000
-#define CFG_ENV_SECT_SIZE      0x2000
-#define CFG_ENV_IS_IN_FLASH    1
-#define CFG_ENV_IS_EMBEDDED    1
+#define CONFIG_ENV_OFFSET              0x4000
+#define CONFIG_ENV_SECT_SIZE   0x2000
+#define CONFIG_ENV_IS_IN_FLASH 1
 
 /*-----------------------------------------------------------------------
  * Cache Configuration
  */
-#define CFG_CACHELINE_SIZE     16
+#define CONFIG_SYS_CACHELINE_SIZE      16
+
+#define ICACHE_STATUS                  (CONFIG_SYS_INIT_RAM_ADDR + \
+                                        CONFIG_SYS_INIT_RAM_END - 8)
+#define DCACHE_STATUS                  (CONFIG_SYS_INIT_RAM_ADDR + \
+                                        CONFIG_SYS_INIT_RAM_END - 4)
+#define CONFIG_SYS_ICACHE_INV          (CF_CACR_CINVA)
+#define CONFIG_SYS_CACHE_ACR0          (CONFIG_SYS_SDRAM_BASE | \
+                                        CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
+                                        CF_ACR_EN | CF_ACR_SM_ALL)
+#define CONFIG_SYS_CACHE_ICACR         (CF_CACR_EC | CF_CACR_CINVA | \
+                                        CF_CACR_DCM_P)
 
 /*-----------------------------------------------------------------------
  * Chipselect bank definitions
  * CS4 - Available
  * CS5 - Available
  */
-#define CFG_CS0_BASE           0
-#define CFG_CS0_MASK           0x007f0001
-#define CFG_CS0_CTRL           0x00001fa0
+#define CONFIG_SYS_CS0_BASE            0
+#define CONFIG_SYS_CS0_MASK            0x007f0001
+#define CONFIG_SYS_CS0_CTRL            0x00001fa0
 
-#define CFG_CS1_BASE           0x1000
-#define CFG_CS1_MASK           0x001f0001
-#define CFG_CS1_CTRL           0x002A3780
+#define CONFIG_SYS_CS1_BASE            0x10000000
+#define CONFIG_SYS_CS1_MASK            0x001f0001
+#define CONFIG_SYS_CS1_CTRL            0x002A3780
 
 #ifdef NANDFLASH_SIZE
-#define CFG_CS2_BASE           0x00800000
-#define CFG_CS2_MASK           0x00ff0001
-#define CFG_CS2_CTRL           0x00001f60
+#define CONFIG_SYS_CS2_BASE            0x20000000
+#define CONFIG_SYS_CS2_MASK            ((NANDFLASH_SIZE << 20) | 1)
+#define CONFIG_SYS_CS2_CTRL            0x00001f60
 #endif
 
-#define CONFIG_UDP_CHECKSUM
-
 #endif                         /* _M5329EVB_H */