]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/arm/boot/dts/imx6ul-pinfunc.h
Merge tag 'efi-next' of git://git.kernel.org/pub/scm/linux/kernel/git/mfleming/efi...
[karo-tx-linux.git] / arch / arm / boot / dts / imx6ul-pinfunc.h
1 /*
2  * Copyright (C) 2015 Freescale Semiconductor, Inc.
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  */
9
10 #ifndef __DTS_IMX6UL_PINFUNC_H
11 #define __DTS_IMX6UL_PINFUNC_H
12
13 /*
14  * The pin function ID is a tuple of
15  * <mux_reg conf_reg input_reg mux_mode input_val>
16  */
17 #define MX6UL_PAD_BOOT_MODE0__GPIO5_IO10                                0x0014 0x02a0 0x0000 5 0
18 #define MX6UL_PAD_BOOT_MODE1__GPIO5_IO11                                0x0018 0x02a4 0x0000 5 0
19
20 #define MX6UL_PAD_SNVS_TAMPER0__GPIO5_IO00                              0x001c 0x02a8 0x0000 5 0
21 #define MX6UL_PAD_SNVS_TAMPER1__GPIO5_IO01                              0x0020 0x02ac 0x0000 5 0
22 #define MX6UL_PAD_SNVS_TAMPER2__GPIO5_IO02                              0x0024 0x02b0 0x0000 5 0
23 #define MX6UL_PAD_SNVS_TAMPER3__GPIO5_IO03                              0x0028 0x02b4 0x0000 5 0
24 #define MX6UL_PAD_SNVS_TAMPER4__GPIO5_IO04                              0x002c 0x02b8 0x0000 5 0
25 #define MX6UL_PAD_SNVS_TAMPER5__GPIO5_IO05                              0x0030 0x02bc 0x0000 5 0
26 #define MX6UL_PAD_SNVS_TAMPER6__GPIO5_IO06                              0x0034 0x02c0 0x0000 5 0
27 #define MX6UL_PAD_SNVS_TAMPER7__GPIO5_IO07                              0x0038 0x02c4 0x0000 5 0
28 #define MX6UL_PAD_SNVS_TAMPER8__GPIO5_IO08                              0x003c 0x02c8 0x0000 5 0
29 #define MX6UL_PAD_SNVS_TAMPER9__GPIO5_IO09                              0x0040 0x02cc 0x0000 5 0
30
31 #define MX6UL_PAD_JTAG_MOD__SJC_MOD                                     0x0044 0x02d0 0x0000 0 0
32 #define MX6UL_PAD_JTAG_MOD__GPT2_CLK                                    0x0044 0x02d0 0x05a0 1 0
33 #define MX6UL_PAD_JTAG_MOD__SPDIF_OUT                                   0x0044 0x02d0 0x0000 2 0
34 #define MX6UL_PAD_JTAG_MOD__ENET1_REF_CLK_25M                           0x0044 0x02d0 0x0000 3 0
35 #define MX6UL_PAD_JTAG_MOD__CCM_PMIC_RDY                                0x0044 0x02d0 0x04c0 4 0
36 #define MX6UL_PAD_JTAG_MOD__GPIO1_IO10                                  0x0044 0x02d0 0x0000 5 0
37 #define MX6UL_PAD_JTAG_MOD__SDMA_EXT_EVENT00                            0x0044 0x02d0 0x0000 6 0
38 #define MX6UL_PAD_JTAG_TMS__SJC_TMS                                     0x0048 0x02d4 0x0000 0 0
39 #define MX6UL_PAD_JTAG_TMS__GPT2_CAPTURE1                               0x0048 0x02d4 0x0598 1 0
40 #define MX6UL_PAD_JTAG_TMS__SAI2_MCLK                                   0x0048 0x02d4 0x0000 2 0
41 #define MX6UL_PAD_JTAG_TMS__CCM_CLKO1                                   0x0048 0x02d4 0x0000 3 0
42 #define MX6UL_PAD_JTAG_TMS__CCM_WAIT                                    0x0048 0x02d4 0x0000 4 0
43 #define MX6UL_PAD_JTAG_TMS__GPIO1_IO11                                  0x0048 0x02d4 0x0000 5 0
44 #define MX6UL_PAD_JTAG_TMS__SDMA_EXT_EVENT01                            0x0048 0x02d4 0x0000 6 0
45 #define MX6UL_PAD_JTAG_TMS__EPIT1_OUT                                   0x0048 0x02d4 0x0000 8 0
46 #define MX6UL_PAD_JTAG_TDO__SJC_TDO                                     0x004c 0x02d8 0x0000 0 0
47 #define MX6UL_PAD_JTAG_TDO__GPT2_CAPTURE2                               0x004c 0x02d8 0x059c 1 0
48 #define MX6UL_PAD_JTAG_TDO__SAI2_TX_SYNC                                0x004c 0x02d8 0x05fc 2 0
49 #define MX6UL_PAD_JTAG_TDO__CCM_CLKO2                                   0x004c 0x02d8 0x0000 3 0
50 #define MX6UL_PAD_JTAG_TDO__CCM_STOP                                    0x004c 0x02d8 0x0000 4 0
51 #define MX6UL_PAD_JTAG_TDO__GPIO1_IO12                                  0x004c 0x02d8 0x0000 5 0
52 #define MX6UL_PAD_JTAG_TDO__MQS_RIGHT                                   0x004c 0x02d8 0x0000 6 0
53 #define MX6UL_PAD_JTAG_TDO__EPIT2_OUT                                   0x004c 0x02d8 0x0000 8 0
54 #define MX6UL_PAD_JTAG_TDI__SJC_TDI                                     0x0050 0x02dc 0x0000 0 0
55 #define MX6UL_PAD_JTAG_TDI__GPT2_COMPARE1                               0x0050 0x02dc 0x0000 1 0
56 #define MX6UL_PAD_JTAG_TDI__SAI2_TX_BCLK                                0x0050 0x02dc 0x05f8 2 0
57 #define MX6UL_PAD_JTAG_TDI__PWM6_OUT                                    0x0050 0x02dc 0x0000 4 0
58 #define MX6UL_PAD_JTAG_TDI__GPIO1_IO13                                  0x0050 0x02dc 0x0000 5 0
59 #define MX6UL_PAD_JTAG_TDI__MQS_LEFT                                    0x0050 0x02dc 0x0000 6 0
60 #define MX6UL_PAD_JTAG_TDI__SIM1_POWER_FAIL                             0x0050 0x02dc 0x0000 8 0
61 #define MX6UL_PAD_JTAG_TCK__SJC_TCK                                     0x0054 0x02e0 0x0000 0 0
62 #define MX6UL_PAD_JTAG_TCK__GPT2_COMPARE2                               0x0054 0x02e0 0x0000 1 0
63 #define MX6UL_PAD_JTAG_TCK__SAI2_RX_DATA                                0x0054 0x02e0 0x0000 2 0
64 #define MX6UL_PAD_JTAG_TCK__PWM7_OUT                                    0x0054 0x02e0 0x0000 4 0
65 #define MX6UL_PAD_JTAG_TCK__GPIO1_IO14                                  0x0054 0x02e0 0x0000 5 0
66 #define MX6UL_PAD_JTAG_TCK__SIM2_POWER_FAIL                             0x0054 0x02e0 0x0000 8 0
67 #define MX6UL_PAD_JTAG_TRST_B__SJC_TRSTB                                0x0058 0x02e4 0x0000 0 0
68 #define MX6UL_PAD_JTAG_TRST_B__GPT2_COMPARE3                            0x0058 0x02e4 0x0000 1 0
69 #define MX6UL_PAD_JTAG_TRST_B__SAI2_TX_DATA                             0x0058 0x02e4 0x0000 2 0
70 #define MX6UL_PAD_JTAG_TRST_B__PWM8_OUT                                 0x0058 0x02e4 0x0000 4 0
71 #define MX6UL_PAD_JTAG_TRST_B__GPIO1_IO15                               0x0058 0x02e4 0x0000 5 0
72 #define MX6UL_PAD_JTAG_TRST_B__CAAM_RNG_OSC_OBS                         0x0058 0x02e4 0x0000 8 0
73 #define MX6UL_PAD_GPIO1_IO00__I2C2_SCL                                  0x005c 0x02e8 0x05ac 0 1
74 #define MX6UL_PAD_GPIO1_IO00__GPT1_CAPTURE1                             0x005c 0x02e8 0x058c 1 0
75 #define MX6UL_PAD_GPIO1_IO00__ANATOP_OTG1_ID                            0x005c 0x02e8 0x04b8 2 0
76 #define MX6UL_PAD_GPIO1_IO00__ENET1_REF_CLK1                            0x005c 0x02e8 0x0574 3 0
77 #define MX6UL_PAD_GPIO1_IO00__MQS_RIGHT                                 0x005c 0x02e8 0x0000 4 0
78 #define MX6UL_PAD_GPIO1_IO00__GPIO1_IO00                                0x005c 0x02e8 0x0000 5 0
79 #define MX6UL_PAD_GPIO1_IO00__ENET1_1588_EVENT0_IN                      0x005c 0x02e8 0x0000 6 0
80 #define MX6UL_PAD_GPIO1_IO00__SRC_SYSTEM_RESET                          0x005c 0x02e8 0x0000 7 0
81 #define MX6UL_PAD_GPIO1_IO00__WDOG3_WDOG_B                              0x005c 0x02e8 0x0000 8 0
82 #define MX6UL_PAD_GPIO1_IO01__I2C2_SDA                                  0x0060 0x02ec 0x05b0 0 1
83 #define MX6UL_PAD_GPIO1_IO01__GPT1_COMPARE1                             0x0060 0x02ec 0x0000 1 0
84 #define MX6UL_PAD_GPIO1_IO01__USB_OTG1_OC                               0x0060 0x02ec 0x0664 2 0
85 #define MX6UL_PAD_GPIO1_IO01__ENET2_REF_CLK2                            0x0060 0x02ec 0x057c 3 0
86 #define MX6UL_PAD_GPIO1_IO01__MQS_LEFT                                  0x0060 0x02ec 0x0000 4 0
87 #define MX6UL_PAD_GPIO1_IO01__GPIO1_IO01                                0x0060 0x02ec 0x0000 5 0
88 #define MX6UL_PAD_GPIO1_IO01__ENET1_1588_EVENT0_OUT                     0x0060 0x02ec 0x0000 6 0
89 #define MX6UL_PAD_GPIO1_IO01__SRC_EARLY_RESET                           0x0060 0x02ec 0x0000 7 0
90 #define MX6UL_PAD_GPIO1_IO01__WDOG1_WDOG_B                              0x0060 0x02ec 0x0000 8 0
91 #define MX6UL_PAD_GPIO1_IO02__I2C1_SCL                                  0x0064 0x02f0 0x05a4 0 0
92 #define MX6UL_PAD_GPIO1_IO02__GPT1_COMPARE2                             0x0064 0x02f0 0x0000 1 0
93 #define MX6UL_PAD_GPIO1_IO02__USB_OTG2_PWR                              0x0064 0x02f0 0x0000 2 0
94 #define MX6UL_PAD_GPIO1_IO02__ENET1_REF_CLK_25M                         0x0064 0x02f0 0x0000 3 0
95 #define MX6UL_PAD_GPIO1_IO02__USDHC1_WP                                 0x0064 0x02f0 0x066c 4 0
96 #define MX6UL_PAD_GPIO1_IO02__GPIO1_IO02                                0x0064 0x02f0 0x0000 5 0
97 #define MX6UL_PAD_GPIO1_IO02__SDMA_EXT_EVENT00                          0x0064 0x02f0 0x0000 6 0
98 #define MX6UL_PAD_GPIO1_IO02__SRC_ANY_PU_RESET                          0x0064 0x02f0 0x0000 7 0
99 #define MX6UL_PAD_GPIO1_IO02__UART1_DCE_TX                              0x0064 0x02f0 0x0000 8 0
100 #define MX6UL_PAD_GPIO1_IO02__UART1_DTE_RX                              0x0064 0x02f0 0x0624 8 0
101 #define MX6UL_PAD_GPIO1_IO03__I2C1_SDA                                  0x0068 0x02f4 0x05a8 0 1
102 #define MX6UL_PAD_GPIO1_IO03__GPT1_COMPARE3                             0x0068 0x02f4 0x0000 1 0
103 #define MX6UL_PAD_GPIO1_IO03__USB_OTG2_OC                               0x0068 0x02f4 0x0660 2 0
104 #define MX6UL_PAD_GPIO1_IO03__USDHC1_CD_B                               0x0068 0x02f4 0x0668 4 0
105 #define MX6UL_PAD_GPIO1_IO03__GPIO1_IO03                                0x0068 0x02f4 0x0000 5 0
106 #define MX6UL_PAD_GPIO1_IO03__CCM_DI0_eXT_CLK                           0x0068 0x02f4 0x0000 6 0
107 #define MX6UL_PAD_GPIO1_IO03__SRC_TESTER_ACK                            0x0068 0x02f4 0x0000 7 0
108 #define MX6UL_PAD_GPIO1_IO03__UART1_DTE_TX                              0x0068 0x02f4 0x0000 8 0
109 #define MX6UL_PAD_GPIO1_IO03__UART1_DCE_RX                              0x0068 0x02f4 0x0624 8 1
110 #define MX6UL_PAD_GPIO1_IO04__ENET1_REF_CLK1                            0x006c 0x02f8 0x0574 0 1
111 #define MX6UL_PAD_GPIO1_IO04__PWM3_OUT                                  0x006c 0x02f8 0x0000 1 0
112 #define MX6UL_PAD_GPIO1_IO04__USB_OTG1_PWR                              0x006c 0x02f8 0x0000 2 0
113 #define MX6UL_PAD_GPIO1_IO04__USDHC1_RESET_B                            0x006c 0x02f8 0x0000 4 0
114 #define MX6UL_PAD_GPIO1_IO04__GPIO1_IO04                                0x006c 0x02f8 0x0000 5 0
115 #define MX6UL_PAD_GPIO1_IO04__ENET2_1588_EVENT0_IN                      0x006c 0x02f8 0x0000 6 0
116 #define MX6UL_PAD_GPIO1_IO04__UART5_DCE_TX                              0x006c 0x02f8 0x0000 8 0
117 #define MX6UL_PAD_GPIO1_IO04__UART5_DTE_RX                              0x006c 0x02f8 0x0644 8 2
118 #define MX6UL_PAD_GPIO1_IO05__ENET2_REF_CLK2                            0x0070 0x02fc 0x057c 0 1
119 #define MX6UL_PAD_GPIO1_IO05__PWM4_OUT                                  0x0070 0x02fc 0x0000 1 0
120 #define MX6UL_PAD_GPIO1_IO05__ANATOP_OTG2_ID                            0x0070 0x02fc 0x04bc 2 0
121 #define MX6UL_PAD_GPIO1_IO05__CSI_FIELD                                 0x0070 0x02fc 0x0530 3 0
122 #define MX6UL_PAD_GPIO1_IO05__USDHC1_VSELECT                            0x0070 0x02fc 0x0000 4 0
123 #define MX6UL_PAD_GPIO1_IO05__GPIO1_IO05                                0x0070 0x02fc 0x0000 5 0
124 #define MX6UL_PAD_GPIO1_IO05__ENET2_1588_EVENT0_OUT                     0x0070 0x02fc 0x0000 6 0
125 #define MX6UL_PAD_GPIO1_IO05__UART5_DCE_RX                              0x0070 0x02fc 0x0644 8 3
126 #define MX6UL_PAD_GPIO1_IO05__UART5_DTE_TX                              0x0070 0x02fc 0x0000 8 0
127 #define MX6UL_PAD_GPIO1_IO06__ENET1_MDIO                                0x0074 0x0300 0x0578 0 0
128 #define MX6UL_PAD_GPIO1_IO06__ENET2_MDIO                                0x0074 0x0300 0x0580 1 0
129 #define MX6UL_PAD_GPIO1_IO06__USB_OTG_PWR_WAKE                          0x0074 0x0300 0x0000 2 0
130 #define MX6UL_PAD_GPIO1_IO06__CSI_MCLK                                  0x0074 0x0300 0x0000 3 0
131 #define MX6UL_PAD_GPIO1_IO06__USDHC2_WP                                 0x0074 0x0300 0x069c 4 0
132 #define MX6UL_PAD_GPIO1_IO06__GPIO1_IO06                                0x0074 0x0300 0x0000 5 0
133 #define MX6UL_PAD_GPIO1_IO06__CCM_WAIT                                  0x0074 0x0300 0x0000 6 0
134 #define MX6UL_PAD_GPIO1_IO06__CCM_REF_EN_B                              0x0074 0x0300 0x0000 7 0
135 #define MX6UL_PAD_GPIO1_IO06__UART1_DCE_CTS                             0x0074 0x0300 0x0000 8 0
136 #define MX6UL_PAD_GPIO1_IO06__UART1_DTE_RTS                             0x0074 0x0300 0x0620 8 0
137 #define MX6UL_PAD_GPIO1_IO07__ENET1_MDC                                 0x0078 0x0304 0x0000 0 0
138 #define MX6UL_PAD_GPIO1_IO07__ENET2_MDC                                 0x0078 0x0304 0x0000 1 0
139 #define MX6UL_PAD_GPIO1_IO07__USB_OTG_HOST_MODE                         0x0078 0x0304 0x0000 2 0
140 #define MX6UL_PAD_GPIO1_IO07__CSI_PIXCLK                                0x0078 0x0304 0x0528 3 0
141 #define MX6UL_PAD_GPIO1_IO07__USDHC2_CD_B                               0x0078 0x0304 0x0674 4 1
142 #define MX6UL_PAD_GPIO1_IO07__GPIO1_IO07                                0x0078 0x0304 0x0000 5 0
143 #define MX6UL_PAD_GPIO1_IO07__CCM_STOP                                  0x0078 0x0304 0x0000 6 0
144 #define MX6UL_PAD_GPIO1_IO07__UART1_DCE_RTS                             0x0078 0x0304 0x0620 8 1
145 #define MX6UL_PAD_GPIO1_IO07__UART1_DTE_CTS                             0x0078 0x0304 0x0000 8 0
146 #define MX6UL_PAD_GPIO1_IO08__PWM1_OUT                                  0x007c 0x0308 0x0000 0 0
147 #define MX6UL_PAD_GPIO1_IO08__WDOG1_WDOG_B                              0x007c 0x0308 0x0000 1 0
148 #define MX6UL_PAD_GPIO1_IO08__SPDIF_OUT                                 0x007c 0x0308 0x0000 2 0
149 #define MX6UL_PAD_GPIO1_IO08__CSI_VSYNC                                 0x007c 0x0308 0x052c 3 1
150 #define MX6UL_PAD_GPIO1_IO08__USDHC2_VSELECT                            0x007c 0x0308 0x0000 4 0
151 #define MX6UL_PAD_GPIO1_IO08__GPIO1_IO08                                0x007c 0x0308 0x0000 5 0
152 #define MX6UL_PAD_GPIO1_IO08__CCM_PMIC_RDY                              0x007c 0x0308 0x04c0 6 1
153 #define MX6UL_PAD_GPIO1_IO08__UART5_DCE_RTS                             0x007c 0x0308 0x0640 8 1
154 #define MX6UL_PAD_GPIO1_IO08__UART5_DTE_CTS                             0x007c 0x0308 0x0000 8 0
155 #define MX6UL_PAD_GPIO1_IO09__PWM2_OUT                                  0x0080 0x030c 0x0000 0 0
156 #define MX6UL_PAD_GPIO1_IO09__WDOG1_WDOG_ANY                            0x0080 0x030c 0x0000 1 0
157 #define MX6UL_PAD_GPIO1_IO09__SPDIF_IN                                  0x0080 0x030c 0x0618 2 0
158 #define MX6UL_PAD_GPIO1_IO09__CSI_HSYNC                                 0x0080 0x030c 0x0524 3 1
159 #define MX6UL_PAD_GPIO1_IO09__USDHC2_RESET_B                            0x0080 0x030c 0x0000 4 0
160 #define MX6UL_PAD_GPIO1_IO09__GPIO1_IO09                                0x0080 0x030c 0x0000 5 0
161 #define MX6UL_PAD_GPIO1_IO09__USDHC1_RESET_B                            0x0080 0x030c 0x0000 6 0
162 #define MX6UL_PAD_GPIO1_IO09__UART5_DCE_CTS                             0x0080 0x030c 0x0000 8 0
163 #define MX6UL_PAD_GPIO1_IO09__UART5_DTE_RTS                             0x0080 0x030c 0x0640 8 2
164 #define MX6UL_PAD_UART1_TX_DATA__UART1_DCE_TX                           0x0084 0x0310 0x0000 0 0
165 #define MX6UL_PAD_UART1_TX_DATA__UART1_DTE_RX                           0x0084 0x0310 0x0624 0 2
166 #define MX6UL_PAD_UART1_TX_DATA__ENET1_RDATA02                          0x0084 0x0310 0x0000 1 0
167 #define MX6UL_PAD_UART1_TX_DATA__I2C3_SCL                               0x0084 0x0310 0x05b4 2 0
168 #define MX6UL_PAD_UART1_TX_DATA__CSI_DATA02                             0x0084 0x0310 0x0000 3 0
169 #define MX6UL_PAD_UART1_TX_DATA__GPT1_COMPARE1                          0x0084 0x0310 0x0000 4 0
170 #define MX6UL_PAD_UART1_TX_DATA__GPIO1_IO16                             0x0084 0x0310 0x0000 5 0
171 #define MX6UL_PAD_UART1_TX_DATA__SPDIF_OUT                              0x0084 0x0310 0x0000 8 0
172 #define MX6UL_PAD_UART1_RX_DATA__UART1_DCE_RX                           0x0088 0x0314 0x0624 0 3
173 #define MX6UL_PAD_UART1_RX_DATA__UART1_DTE_TX                           0x0088 0x0314 0x0000 0 0
174 #define MX6UL_PAD_UART1_RX_DATA__ENET1_RDATA03                          0x0088 0x0314 0x0000 1 0
175 #define MX6UL_PAD_UART1_RX_DATA__I2C3_SDA                               0x0088 0x0314 0x05b8 2 0
176 #define MX6UL_PAD_UART1_RX_DATA__CSI_DATA03                             0x0088 0x0314 0x0000 3 0
177 #define MX6UL_PAD_UART1_RX_DATA__GPT1_CLK                               0x0088 0x0314 0x0594 4 0
178 #define MX6UL_PAD_UART1_RX_DATA__GPIO1_IO17                             0x0088 0x0314 0x0000 5 0
179 #define MX6UL_PAD_UART1_RX_DATA__SPDIF_IN                               0x0088 0x0314 0x0000 8 0
180 #define MX6UL_PAD_UART1_CTS_B__UART1_DCE_CTS                            0x008c 0x0318 0x0000 0 0
181 #define MX6UL_PAD_UART1_CTS_B__UART1_DTE_RTS                            0x008c 0x0318 0x0620 0 2
182 #define MX6UL_PAD_UART1_CTS_B__ENET1_RX_CLK                             0x008c 0x0318 0x0000 1 0
183 #define MX6UL_PAD_UART1_CTS_B__USDHC1_WP                                0x008c 0x0318 0x066c 2 1
184 #define MX6UL_PAD_UART1_CTS_B__CSI_DATA04                               0x008c 0x0318 0x0000 3 0
185 #define MX6UL_PAD_UART1_CTS_B__ENET2_1588_EVENT1_IN                     0x008c 0x0318 0x0000 4 0
186 #define MX6UL_PAD_UART1_CTS_B__GPIO1_IO18                               0x008c 0x0318 0x0000 5 0
187 #define MX6UL_PAD_UART1_CTS_B__USDHC2_WP                                0x008c 0x0318 0x0000 8 0
188 #define MX6UL_PAD_UART1_RTS_B__UART1_DCE_RTS                            0x0090 0x031c 0x0620 0 3
189 #define MX6UL_PAD_UART1_RTS_B__UART1_DTE_CTS                            0x0090 0x031c 0x0000 0 0
190 #define MX6UL_PAD_UART1_RTS_B__ENET1_TX_ER                              0x0090 0x031c 0x0000 1 0
191 #define MX6UL_PAD_UART1_RTS_B__USDHC1_CD_B                              0x0090 0x031c 0x0668 2 1
192 #define MX6UL_PAD_UART1_RTS_B__CSI_DATA05                               0x0090 0x031c 0x0000 3 0
193 #define MX6UL_PAD_UART1_RTS_B__ENET2_1588_EVENT1_OUT                    0x0090 0x031c 0x0000 4 0
194 #define MX6UL_PAD_UART1_RTS_B__GPIO1_IO19                               0x0090 0x031c 0x0000 5 0
195 #define MX6UL_PAD_UART1_RTS_B__USDHC2_CD_B                              0x0090 0x031c 0x0000 8 0
196 #define MX6UL_PAD_UART2_TX_DATA__UART2_DCE_TX                           0x0094 0x0320 0x0000 0 0
197 #define MX6UL_PAD_UART2_TX_DATA__UART2_DTE_RX                           0x0094 0x0320 0x062c 0 0
198 #define MX6UL_PAD_UART2_TX_DATA__ENET1_TDATA02                          0x0094 0x0320 0x0000 1 0
199 #define MX6UL_PAD_UART2_TX_DATA__I2C4_SCL                               0x0094 0x0320 0x05bc 2 0
200 #define MX6UL_PAD_UART2_TX_DATA__CSI_DATA06                             0x0094 0x0320 0x0000 3 0
201 #define MX6UL_PAD_UART2_TX_DATA__GPT1_CAPTURE1                          0x0094 0x0320 0x058c 4 1
202 #define MX6UL_PAD_UART2_TX_DATA__GPIO1_IO20                             0x0094 0x0320 0x0000 5 0
203 #define MX6UL_PAD_UART2_TX_DATA__ECSPI3_SS0                             0x0094 0x0320 0x0000 8 0
204 #define MX6UL_PAD_UART2_RX_DATA__UART2_DCE_RX                           0x0098 0x0324 0x062c 0 1
205 #define MX6UL_PAD_UART2_RX_DATA__UART2_DTE_TX                           0x0098 0x0324 0x0000 0 0
206 #define MX6UL_PAD_UART2_RX_DATA__ENET1_TDATA03                          0x0098 0x0324 0x0000 1 0
207 #define MX6UL_PAD_UART2_RX_DATA__I2C4_SDA                               0x0098 0x0324 0x05c0 2 0
208 #define MX6UL_PAD_UART2_RX_DATA__CSI_DATA07                             0x0098 0x0324 0x0000 3 0
209 #define MX6UL_PAD_UART2_RX_DATA__GPT1_CAPTURE2                          0x0098 0x0324 0x0590 4 0
210 #define MX6UL_PAD_UART2_RX_DATA__GPIO1_IO21                             0x0098 0x0324 0x0000 5 0
211 #define MX6UL_PAD_UART2_RX_DATA__SJC_DONE                               0x0098 0x0324 0x0000 7 0
212 #define MX6UL_PAD_UART2_RX_DATA__ECSPI3_SCLK                            0x0098 0x0324 0x0000 8 0
213 #define MX6UL_PAD_UART2_CTS_B__UART2_DCE_CTS                            0x009c 0x0328 0x0000 0 0
214 #define MX6UL_PAD_UART2_CTS_B__UART2_DTE_RTS                            0x009c 0x0328 0x0628 0 0
215 #define MX6UL_PAD_UART2_CTS_B__ENET1_CRS                                0x009c 0x0328 0x0000 1 0
216 #define MX6UL_PAD_UART2_CTS_B__FLEXCAN2_TX                              0x009c 0x0328 0x0000 2 0
217 #define MX6UL_PAD_UART2_CTS_B__CSI_DATA08                               0x009c 0x0328 0x0000 3 0
218 #define MX6UL_PAD_UART2_CTS_B__GPT1_COMPARE2                            0x009c 0x0328 0x0000 4 0
219 #define MX6UL_PAD_UART2_CTS_B__GPIO1_IO22                               0x009c 0x0328 0x0000 5 0
220 #define MX6UL_PAD_UART2_CTS_B__SJC_DE_B                                 0x009c 0x0328 0x0000 7 0
221 #define MX6UL_PAD_UART2_CTS_B__ECSPI3_MOSI                              0x009c 0x0328 0x0000 8 0
222 #define MX6UL_PAD_UART2_RTS_B__UART2_DCE_RTS                            0x00a0 0x032c 0x0628 0 1
223 #define MX6UL_PAD_UART2_RTS_B__UART2_DTE_CTS                            0x00a0 0x032c 0x0000 0 0
224 #define MX6UL_PAD_UART2_RTS_B__ENET1_COL                                0x00a0 0x032c 0x0000 1 0
225 #define MX6UL_PAD_UART2_RTS_B__FLEXCAN2_RX                              0x00a0 0x032c 0x0588 2 0
226 #define MX6UL_PAD_UART2_RTS_B__CSI_DATA09                               0x00a0 0x032c 0x0000 3 0
227 #define MX6UL_PAD_UART2_RTS_B__GPT1_COMPARE3                            0x00a0 0x032c 0x0000 4 0
228 #define MX6UL_PAD_UART2_RTS_B__GPIO1_IO23                               0x00a0 0x032c 0x0000 5 0
229 #define MX6UL_PAD_UART2_RTS_B__SJC_FAIL                                 0x00a0 0x032c 0x0000 7 0
230 #define MX6UL_PAD_UART2_RTS_B__ECSPI3_MISO                              0x00a0 0x032c 0x0000 8 0
231 #define MX6UL_PAD_UART3_TX_DATA__UART3_DCE_TX                           0x00a4 0x0330 0x0000 0 0
232 #define MX6UL_PAD_UART3_TX_DATA__UART3_DTE_RX                           0x00a4 0x0330 0x0634 0 0
233 #define MX6UL_PAD_UART3_TX_DATA__ENET2_RDATA02                          0x00a4 0x0330 0x0000 1 0
234 #define MX6UL_PAD_UART3_TX_DATA__SIM1_PORT0_PD                          0x00a4 0x0330 0x0000 2 0
235 #define MX6UL_PAD_UART3_TX_DATA__CSI_DATA01                             0x00a4 0x0330 0x0000 3 0
236 #define MX6UL_PAD_UART3_TX_DATA__UART2_DCE_CTS                          0x00a4 0x0330 0x0000 4 0
237 #define MX6UL_PAD_UART3_TX_DATA__UART2_DTE_RTS                          0x00a4 0x0330 0x0628 4 2
238 #define MX6UL_PAD_UART3_TX_DATA__GPIO1_IO24                             0x00a4 0x0330 0x0000 5 0
239 #define MX6UL_PAD_UART3_TX_DATA__SJC_JTAG_ACT                           0x00a4 0x0330 0x0000 7 0
240 #define MX6UL_PAD_UART3_TX_DATA__ANATOP_OTG1_ID                         0x00a4 0x0330 0x0000 8 0
241 #define MX6UL_PAD_UART3_RX_DATA__UART3_DCE_RX                           0x00a8 0x0334 0x0634 0 1
242 #define MX6UL_PAD_UART3_RX_DATA__UART3_DTE_TX                           0x00a8 0x0334 0x0000 0 0
243 #define MX6UL_PAD_UART3_RX_DATA__ENET2_RDATA03                          0x00a8 0x0334 0x0000 1 0
244 #define MX6UL_PAD_UART3_RX_DATA__SIM2_PORT0_PD                          0x00a8 0x0334 0x0000 2 0
245 #define MX6UL_PAD_UART3_RX_DATA__CSI_DATA00                             0x00a8 0x0334 0x0000 3 0
246 #define MX6UL_PAD_UART3_RX_DATA__UART2_DCE_RTS                          0x00a8 0x0334 0x0628 4 3
247 #define MX6UL_PAD_UART3_RX_DATA__UART2_DTE_CTS                          0x00a8 0x0334 0x0000 4 0
248 #define MX6UL_PAD_UART3_RX_DATA__GPIO1_IO25                             0x00a8 0x0334 0x0000 5 0
249 #define MX6UL_PAD_UART3_RX_DATA__EPIT1_OUT                              0x00a8 0x0334 0x0000 8 0
250 #define MX6UL_PAD_UART3_CTS_B__UART3_DCE_CTS                            0x00ac 0x0338 0x0000 0 0
251 #define MX6UL_PAD_UART3_CTS_B__UART3_DTE_RTS                            0x00ac 0x0338 0x0630 0 0
252 #define MX6UL_PAD_UART3_CTS_B__ENET2_RX_CLK                             0x00ac 0x0338 0x0000 1 0
253 #define MX6UL_PAD_UART3_CTS_B__FLEXCAN1_TX                              0x00ac 0x0338 0x0000 2 0
254 #define MX6UL_PAD_UART3_CTS_B__CSI_DATA10                               0x00ac 0x0338 0x0000 3 0
255 #define MX6UL_PAD_UART3_CTS_B__ENET1_1588_EVENT1_IN                     0x00ac 0x0338 0x0000 4 0
256 #define MX6UL_PAD_UART3_CTS_B__GPIO1_IO26                               0x00ac 0x0338 0x0000 5 0
257 #define MX6UL_PAD_UART3_CTS_B__EPIT2_OUT                                0x00ac 0x0338 0x0000 8 0
258 #define MX6UL_PAD_UART3_RTS_B__UART3_DCE_RTS                            0x00b0 0x033c 0x0630 0 1
259 #define MX6UL_PAD_UART3_RTS_B__UART3_DTE_CTS                            0x00b0 0x033c 0x0000 0 0
260 #define MX6UL_PAD_UART3_RTS_B__ENET2_TX_ER                              0x00b0 0x033c 0x0000 1 0
261 #define MX6UL_PAD_UART3_RTS_B__FLEXCAN1_RX                              0x00b0 0x033c 0x0584 2 0
262 #define MX6UL_PAD_UART3_RTS_B__CSI_DATA11                               0x00b0 0x033c 0x0000 3 0
263 #define MX6UL_PAD_UART3_RTS_B__ENET1_1588_EVENT1_OUT                    0x00b0 0x033c 0x0000 4 0
264 #define MX6UL_PAD_UART3_RTS_B__GPIO1_IO27                               0x00b0 0x033c 0x0000 5 0
265 #define MX6UL_PAD_UART3_RTS_B__WDOG1_WDOG_B                             0x00b0 0x033c 0x0000 8 0
266 #define MX6UL_PAD_UART4_TX_DATA__UART4_DCE_TX                           0x00b4 0x0340 0x0000 0 0
267 #define MX6UL_PAD_UART4_TX_DATA__UART4_DTE_RX                           0x00b4 0x0340 0x063c 0 0
268 #define MX6UL_PAD_UART4_TX_DATA__ENET2_TDATA02                          0x00b4 0x0340 0x0000 1 0
269 #define MX6UL_PAD_UART4_TX_DATA__I2C1_SCL                               0x00b4 0x0340 0x05a4 2 1
270 #define MX6UL_PAD_UART4_TX_DATA__CSI_DATA12                             0x00b4 0x0340 0x0000 3 0
271 #define MX6UL_PAD_UART4_TX_DATA__CSU_CSU_ALARM_AUT02                    0x00b4 0x0340 0x0000 4 0
272 #define MX6UL_PAD_UART4_TX_DATA__GPIO1_IO28                             0x00b4 0x0340 0x0000 5 0
273 #define MX6UL_PAD_UART4_TX_DATA__ECSPI2_SCLK                            0x00b4 0x0340 0x0000 8 0
274 #define MX6UL_PAD_UART4_RX_DATA__UART4_DCE_RX                           0x00b8 0x0344 0x063c 0 1
275 #define MX6UL_PAD_UART4_RX_DATA__UART4_DTE_TX                           0x00b8 0x0344 0x0000 0 0
276 #define MX6UL_PAD_UART4_RX_DATA__ENET2_TDATA03                          0x00b8 0x0344 0x0000 1 0
277 #define MX6UL_PAD_UART4_RX_DATA__I2C1_SDA                               0x00b8 0x0344 0x05a8 2 2
278 #define MX6UL_PAD_UART4_RX_DATA__CSI_DATA13                             0x00b8 0x0344 0x0000 3 0
279 #define MX6UL_PAD_UART4_RX_DATA__CSU_CSU_ALARM_AUT01                    0x00b8 0x0344 0x0000 4 0
280 #define MX6UL_PAD_UART4_RX_DATA__GPIO1_IO29                             0x00b8 0x0344 0x0000 5 0
281 #define MX6UL_PAD_UART4_RX_DATA__ECSPI2_SS0                             0x00b8 0x0344 0x0000 8 0
282 #define MX6UL_PAD_UART5_TX_DATA__GPIO1_IO30                             0x00bc 0x0348 0x0000 5 0
283 #define MX6UL_PAD_UART5_TX_DATA__ECSPI2_MOSI                            0x00bc 0x0348 0x0000 8 0
284 #define MX6UL_PAD_UART5_TX_DATA__UART5_DCE_TX                           0x00bc 0x0348 0x0000 0 0
285 #define MX6UL_PAD_UART5_TX_DATA__UART5_DTE_RX                           0x00bc 0x0348 0x0644 0 4
286 #define MX6UL_PAD_UART5_TX_DATA__ENET2_CRS                              0x00bc 0x0348 0x0000 1 0
287 #define MX6UL_PAD_UART5_TX_DATA__I2C2_SCL                               0x00bc 0x0348 0x05ac 2 2
288 #define MX6UL_PAD_UART5_TX_DATA__CSI_DATA14                             0x00bc 0x0348 0x0000 3 0
289 #define MX6UL_PAD_UART5_TX_DATA__CSU_CSU_ALARM_AUT00                    0x00bc 0x0348 0x0000 4 0
290 #define MX6UL_PAD_UART5_RX_DATA__UART5_DCE_RX                           0x00c0 0x034c 0x0644 0 5
291 #define MX6UL_PAD_UART5_RX_DATA__UART5_DTE_TX                           0x00c0 0x034c 0x0000 0 0
292 #define MX6UL_PAD_UART5_RX_DATA__ENET2_COL                              0x00c0 0x034c 0x0000 1 0
293 #define MX6UL_PAD_UART5_RX_DATA__I2C2_SDA                               0x00c0 0x034c 0x05b0 2 2
294 #define MX6UL_PAD_UART5_RX_DATA__CSI_DATA15                             0x00c0 0x034c 0x0000 3 0
295 #define MX6UL_PAD_UART5_RX_DATA__CSU_CSU_INT_DEB                        0x00c0 0x034c 0x0000 4 0
296 #define MX6UL_PAD_UART5_RX_DATA__GPIO1_IO31                             0x00c0 0x034c 0x0000 5 0
297 #define MX6UL_PAD_UART5_RX_DATA__ECSPI2_MISO                            0x00c0 0x034c 0x0000 8 0
298 #define MX6UL_PAD_ENET1_RX_DATA0__ENET1_RDATA00                         0x00c4 0x0350 0x0000 0 0
299 #define MX6UL_PAD_ENET1_RX_DATA0__UART4_DCE_RTS                         0x00c4 0x0350 0x0638 1 0
300 #define MX6UL_PAD_ENET1_RX_DATA0__UART4_DTE_CTS                         0x00c4 0x0350 0x0000 1 0
301 #define MX6UL_PAD_ENET1_RX_DATA0__PWM1_OUT                              0x00c4 0x0350 0x0000 2 0
302 #define MX6UL_PAD_ENET1_RX_DATA0__CSI_DATA16                            0x00c4 0x0350 0x0000 3 0
303 #define MX6UL_PAD_ENET1_RX_DATA0__FLEXCAN1_TX                           0x00c4 0x0350 0x0000 4 0
304 #define MX6UL_PAD_ENET1_RX_DATA0__GPIO2_IO00                            0x00c4 0x0350 0x0000 5 0
305 #define MX6UL_PAD_ENET1_RX_DATA0__KPP_ROW00                             0x00c4 0x0350 0x0000 6 0
306 #define MX6UL_PAD_ENET1_RX_DATA0__USDHC1_LCTL                           0x00c4 0x0350 0x0000 8 0
307 #define MX6UL_PAD_ENET1_RX_DATA1__ENET1_RDATA01                         0x00c8 0x0354 0x0000 0 0
308 #define MX6UL_PAD_ENET1_RX_DATA1__UART4_DCE_CTS                         0x00c8 0x0354 0x0000 1 0
309 #define MX6UL_PAD_ENET1_RX_DATA1__UART4_DTE_RTS                         0x00c8 0x0354 0x0638 1 1
310 #define MX6UL_PAD_ENET1_RX_DATA1__PWM2_OUT                              0x00c8 0x0354 0x0000 2 0
311 #define MX6UL_PAD_ENET1_RX_DATA1__CSI_DATA17                            0x00c8 0x0354 0x0000 3 0
312 #define MX6UL_PAD_ENET1_RX_DATA1__FLEXCAN1_RX                           0x00c8 0x0354 0x0584 4 1
313 #define MX6UL_PAD_ENET1_RX_DATA1__GPIO2_IO01                            0x00c8 0x0354 0x0000 5 0
314 #define MX6UL_PAD_ENET1_RX_DATA1__KPP_COL00                             0x00c8 0x0354 0x0000 6 0
315 #define MX6UL_PAD_ENET1_RX_DATA1__USDHC2_LCTL                           0x00c8 0x0354 0x0000 8 0
316 #define MX6UL_PAD_ENET1_RX_EN__ENET1_RX_EN                              0x00cc 0x0358 0x0000 0 0
317 #define MX6UL_PAD_ENET1_RX_EN__UART5_DCE_RTS                            0x00cc 0x0358 0x0640 1 3
318 #define MX6UL_PAD_ENET1_RX_EN__UART5_DTE_CTS                            0x00cc 0x0358 0x0000 1 0
319 #define MX6UL_PAD_ENET1_RX_EN__CSI_DATA18                               0x00cc 0x0358 0x0000 3 0
320 #define MX6UL_PAD_ENET1_RX_EN__FLEXCAN2_TX                              0x00cc 0x0358 0x0000 4 0
321 #define MX6UL_PAD_ENET1_RX_EN__GPIO2_IO02                               0x00cc 0x0358 0x0000 5 0
322 #define MX6UL_PAD_ENET1_RX_EN__KPP_ROW01                                0x00cc 0x0358 0x0000 6 0
323 #define MX6UL_PAD_ENET1_RX_EN__USDHC1_VSELECT                           0x00cc 0x0358 0x0000 8 0
324 #define MX6UL_PAD_ENET1_TX_DATA0__ENET1_TDATA00                         0x00d0 0x035c 0x0000 0 0
325 #define MX6UL_PAD_ENET1_TX_DATA0__UART5_DCE_CTS                         0x00d0 0x035c 0x0000 1 0
326 #define MX6UL_PAD_ENET1_TX_DATA0__UART5_DTE_RTS                         0x00d0 0x035c 0x0640 1 4
327 #define MX6UL_PAD_ENET1_TX_DATA0__CSI_DATA19                            0x00d0 0x035c 0x0000 3 0
328 #define MX6UL_PAD_ENET1_TX_DATA0__FLEXCAN2_RX                           0x00d0 0x035c 0x0588 4 1
329 #define MX6UL_PAD_ENET1_TX_DATA0__GPIO2_IO03                            0x00d0 0x035c 0x0000 5 0
330 #define MX6UL_PAD_ENET1_TX_DATA0__KPP_COL01                             0x00d0 0x035c 0x0000 6 0
331 #define MX6UL_PAD_ENET1_TX_DATA0__USDHC2_VSELECT                        0x00d0 0x035c 0x0000 8 0
332 #define MX6UL_PAD_ENET1_TX_DATA1__ENET1_TDATA01                         0x00d4 0x0360 0x0000 0 0
333 #define MX6UL_PAD_ENET1_TX_DATA1__UART6_DCE_CTS                         0x00d4 0x0360 0x0000 1 0
334 #define MX6UL_PAD_ENET1_TX_DATA1__UART6_DTE_RTS                         0x00d4 0x0360 0x0648 1 2
335 #define MX6UL_PAD_ENET1_TX_DATA1__PWM5_OUT                              0x00d4 0x0360 0x0000 2 0
336 #define MX6UL_PAD_ENET1_TX_DATA1__CSI_DATA20                            0x00d4 0x0360 0x0000 3 0
337 #define MX6UL_PAD_ENET1_TX_DATA1__ENET2_MDIO                            0x00d4 0x0360 0x0580 4 1
338 #define MX6UL_PAD_ENET1_TX_DATA1__GPIO2_IO04                            0x00d4 0x0360 0x0000 5 0
339 #define MX6UL_PAD_ENET1_TX_DATA1__KPP_ROW02                             0x00d4 0x0360 0x0000 6 0
340 #define MX6UL_PAD_ENET1_TX_DATA1__WDOG1_WDOG_RST_B_DEB                  0x00d4 0x0360 0x0000 8 0
341 #define MX6UL_PAD_ENET1_TX_EN__ENET1_TX_EN                              0x00d8 0x0364 0x0000 0 0
342 #define MX6UL_PAD_ENET1_TX_EN__UART6_DCE_RTS                            0x00d8 0x0364 0x0648 1 3
343 #define MX6UL_PAD_ENET1_TX_EN__UART6_DTE_CTS                            0x00d8 0x0364 0x0000 1 0
344 #define MX6UL_PAD_ENET1_TX_EN__PWM6_OUT                                 0x00d8 0x0364 0x0000 2 0
345 #define MX6UL_PAD_ENET1_TX_EN__CSI_DATA21                               0x00d8 0x0364 0x0000 3 0
346 #define MX6UL_PAD_ENET1_TX_EN__ENET2_MDC                                0x00d8 0x0364 0x0000 4 0
347 #define MX6UL_PAD_ENET1_TX_EN__GPIO2_IO05                               0x00d8 0x0364 0x0000 5 0
348 #define MX6UL_PAD_ENET1_TX_EN__KPP_COL02                                0x00d8 0x0364 0x0000 6 0
349 #define MX6UL_PAD_ENET1_TX_EN__WDOG2_WDOG_RST_B_DEB                     0x00d8 0x0364 0x0000 8 0
350 #define MX6UL_PAD_ENET1_TX_CLK__ENET1_TX_CLK                            0x00dc 0x0368 0x0000 0 0
351 #define MX6UL_PAD_ENET1_TX_CLK__UART7_DCE_CTS                           0x00dc 0x0368 0x0000 1 0
352 #define MX6UL_PAD_ENET1_TX_CLK__UART7_DTE_RTS                           0x00dc 0x0368 0x0650 1 0
353 #define MX6UL_PAD_ENET1_TX_CLK__PWM7_OUT                                0x00dc 0x0368 0x0000 2 0
354 #define MX6UL_PAD_ENET1_TX_CLK__CSI_DATA22                              0x00dc 0x0368 0x0000 3 0
355 #define MX6UL_PAD_ENET1_TX_CLK__ENET1_REF_CLK1                          0x00dc 0x0368 0x0574 4 2
356 #define MX6UL_PAD_ENET1_TX_CLK__GPIO2_IO06                              0x00dc 0x0368 0x0000 5 0
357 #define MX6UL_PAD_ENET1_TX_CLK__KPP_ROW03                               0x00dc 0x0368 0x0000 6 0
358 #define MX6UL_PAD_ENET1_TX_CLK__GPT1_CLK                                0x00dc 0x0368 0x0000 8 0
359 #define MX6UL_PAD_ENET1_RX_ER__ENET1_RX_ER                              0x00e0 0x036c 0x0000 0 0
360 #define MX6UL_PAD_ENET1_RX_ER__UART7_DCE_RTS                            0x00e0 0x036c 0x0650 1 1
361 #define MX6UL_PAD_ENET1_RX_ER__UART7_DTE_CTS                            0x00e0 0x036c 0x0000 1 0
362 #define MX6UL_PAD_ENET1_RX_ER__PWM8_OUT                                 0x00e0 0x036c 0x0000 2 0
363 #define MX6UL_PAD_ENET1_RX_ER__CSI_DATA23                               0x00e0 0x036c 0x0000 3 0
364 #define MX6UL_PAD_ENET1_RX_ER__EIM_CRE                                  0x00e0 0x036c 0x0000 4 0
365 #define MX6UL_PAD_ENET1_RX_ER__GPIO2_IO07                               0x00e0 0x036c 0x0000 5 0
366 #define MX6UL_PAD_ENET1_RX_ER__KPP_COL03                                0x00e0 0x036c 0x0000 6 0
367 #define MX6UL_PAD_ENET1_RX_ER__GPT1_CAPTURE2                            0x00e0 0x036c 0x0000 8 0
368 #define MX6UL_PAD_ENET2_RX_DATA0__ENET2_RDATA00                         0x00e4 0x0370 0x0000 0 0
369 #define MX6UL_PAD_ENET2_RX_DATA0__UART6_DCE_TX                          0x00e4 0x0370 0x0000 1 0
370 #define MX6UL_PAD_ENET2_RX_DATA0__UART6_DTE_RX                          0x00e4 0x0370 0x064c 1 1
371 #define MX6UL_PAD_ENET2_RX_DATA0__SIM1_PORT0_TRXD                       0x00e4 0x0370 0x0000 2 0
372 #define MX6UL_PAD_ENET2_RX_DATA0__I2C3_SCL                              0x00e4 0x0370 0x05b4 3 1
373 #define MX6UL_PAD_ENET2_RX_DATA0__ENET1_MDIO                            0x00e4 0x0370 0x0578 4 1
374 #define MX6UL_PAD_ENET2_RX_DATA0__GPIO2_IO08                            0x00e4 0x0370 0x0000 5 0
375 #define MX6UL_PAD_ENET2_RX_DATA0__KPP_ROW04                             0x00e4 0x0370 0x0000 6 0
376 #define MX6UL_PAD_ENET2_RX_DATA0__USB_OTG1_PWR                          0x00e4 0x0370 0x0000 8 0
377 #define MX6UL_PAD_ENET2_RX_DATA1__ENET2_RDATA01                         0x00e8 0x0374 0x0000 0 0
378 #define MX6UL_PAD_ENET2_RX_DATA1__UART6_DCE_RX                          0x00e8 0x0374 0x064c 1 2
379 #define MX6UL_PAD_ENET2_RX_DATA1__UART6_DTE_TX                          0x00e8 0x0374 0x0000 1 0
380 #define MX6UL_PAD_ENET2_RX_DATA1__SIM1_PORT0_cLK                        0x00e8 0x0374 0x0000 2 0
381 #define MX6UL_PAD_ENET2_RX_DATA1__I2C3_SDA                              0x00e8 0x0374 0x05b8 3 1
382 #define MX6UL_PAD_ENET2_RX_DATA1__ENET1_MDC                             0x00e8 0x0374 0x0000 4 0
383 #define MX6UL_PAD_ENET2_RX_DATA1__GPIO2_IO09                            0x00e8 0x0374 0x0000 5 0
384 #define MX6UL_PAD_ENET2_RX_DATA1__KPP_COL04                             0x00e8 0x0374 0x0000 6 0
385 #define MX6UL_PAD_ENET2_RX_DATA1__USB_OTG1_OC                           0x00e8 0x0374 0x0000 8 0
386 #define MX6UL_PAD_ENET2_RX_EN__ENET2_RX_EN                              0x00ec 0x0378 0x0000 0 0
387 #define MX6UL_PAD_ENET2_RX_EN__UART7_DCE_TX                             0x00ec 0x0378 0x0000 1 0
388 #define MX6UL_PAD_ENET2_RX_EN__UART7_DTE_RX                             0x00ec 0x0378 0x0654 1 0
389 #define MX6UL_PAD_ENET2_RX_EN__SIM1_PORT0_RST_B                         0x00ec 0x0378 0x0000 2 0
390 #define MX6UL_PAD_ENET2_RX_EN__I2C4_SCL                                 0x00ec 0x0378 0x05bc 3 1
391 #define MX6UL_PAD_ENET2_RX_EN__EIM_ADDR26                               0x00ec 0x0378 0x0000 4 0
392 #define MX6UL_PAD_ENET2_RX_EN__GPIO2_IO10                               0x00ec 0x0378 0x0000 5 0
393 #define MX6UL_PAD_ENET2_RX_EN__KPP_ROW05                                0x00ec 0x0378 0x0000 6 0
394 #define MX6UL_PAD_ENET2_RX_EN__ENET1_REF_CLK_25M                        0x00ec 0x0378 0x0000 8 0
395 #define MX6UL_PAD_ENET2_TX_DATA0__ENET2_TDATA00                         0x00f0 0x037c 0x0000 0 0
396 #define MX6UL_PAD_ENET2_TX_DATA0__UART7_DCE_RX                          0x00f0 0x037c 0x0654 1 1
397 #define MX6UL_PAD_ENET2_TX_DATA0__UART7_DTE_TX                          0x00f0 0x037c 0x0000 1 0
398 #define MX6UL_PAD_ENET2_TX_DATA0__SIM1_PORT0_SVEN                       0x00f0 0x037c 0x0000 2 0
399 #define MX6UL_PAD_ENET2_TX_DATA0__I2C4_SDA                              0x00f0 0x037c 0x05c0 3 1
400 #define MX6UL_PAD_ENET2_TX_DATA0__EIM_EB_B02                            0x00f0 0x037c 0x0000 4 0
401 #define MX6UL_PAD_ENET2_TX_DATA0__GPIO2_IO11                            0x00f0 0x037c 0x0000 5 0
402 #define MX6UL_PAD_ENET2_TX_DATA0__KPP_COL05                             0x00f0 0x037c 0x0000 6 0
403 #define MX6UL_PAD_ENET2_TX_DATA1__ENET2_TDATA01                         0x00f4 0x0380 0x0000 0 0
404 #define MX6UL_PAD_ENET2_TX_DATA1__UART8_DCE_TX                          0x00f4 0x0380 0x0000 1 0
405 #define MX6UL_PAD_ENET2_TX_DATA1__UART8_DTE_RX                          0x00f4 0x0380 0x065c 1 0
406 #define MX6UL_PAD_ENET2_TX_DATA1__SIM2_PORT0_TRXD                       0x00f4 0x0380 0x0000 2 0
407 #define MX6UL_PAD_ENET2_TX_DATA1__ECSPI4_SCLK                           0x00f4 0x0380 0x0564 3 0
408 #define MX6UL_PAD_ENET2_TX_DATA1__EIM_EB_B03                            0x00f4 0x0380 0x0000 4 0
409 #define MX6UL_PAD_ENET2_TX_DATA1__GPIO2_IO12                            0x00f4 0x0380 0x0000 5 0
410 #define MX6UL_PAD_ENET2_TX_DATA1__KPP_ROW06                             0x00f4 0x0380 0x0000 6 0
411 #define MX6UL_PAD_ENET2_TX_DATA1__USB_OTG2_PWR                          0x00f4 0x0380 0x0000 8 0
412 #define MX6UL_PAD_ENET2_TX_EN__ENET2_TX_EN                              0x00f8 0x0384 0x0000 0 0
413 #define MX6UL_PAD_ENET2_TX_EN__UART8_DCE_RX                             0x00f8 0x0384 0x065c 1 1
414 #define MX6UL_PAD_ENET2_TX_EN__UART8_DTE_TX                             0x00f8 0x0384 0x0000 1 0
415 #define MX6UL_PAD_ENET2_TX_EN__SIM2_PORT0_cLK                           0x00f8 0x0384 0x0000 2 0
416 #define MX6UL_PAD_ENET2_TX_EN__ECSPI4_MOSI                              0x00f8 0x0384 0x056c 3 0
417 #define MX6UL_PAD_ENET2_TX_EN__EIM_ACLK_FREERUN                         0x00f8 0x0384 0x0000 4 0
418 #define MX6UL_PAD_ENET2_TX_EN__GPIO2_IO13                               0x00f8 0x0384 0x0000 5 0
419 #define MX6UL_PAD_ENET2_TX_EN__KPP_COL06                                0x00f8 0x0384 0x0000 6 0
420 #define MX6UL_PAD_ENET2_TX_EN__USB_OTG2_OC                              0x00f8 0x0384 0x0000 8 0
421 #define MX6UL_PAD_ENET2_TX_CLK__ENET2_TX_CLK                            0x00fc 0x0388 0x0000 0 0
422 #define MX6UL_PAD_ENET2_TX_CLK__UART8_DCE_CTS                           0x00fc 0x0388 0x0000 1 0
423 #define MX6UL_PAD_ENET2_TX_CLK__UART8_DTE_RTS                           0x00fc 0x0388 0x0658 1 0
424 #define MX6UL_PAD_ENET2_TX_CLK__SIM2_PORT0_RST_B                        0x00fc 0x0388 0x0000 2 0
425 #define MX6UL_PAD_ENET2_TX_CLK__ECSPI4_MISO                             0x00fc 0x0388 0x0568 3 0
426 #define MX6UL_PAD_ENET2_TX_CLK__ENET2_REF_CLK2                          0x00fc 0x0388 0x057c 4 2
427 #define MX6UL_PAD_ENET2_TX_CLK__GPIO2_IO14                              0x00fc 0x0388 0x0000 5 0
428 #define MX6UL_PAD_ENET2_TX_CLK__KPP_ROW07                               0x00fc 0x0388 0x0000 6 0
429 #define MX6UL_PAD_ENET2_TX_CLK__ANATOP_OTG2_ID                          0x00fc 0x0388 0x0000 8 0
430 #define MX6UL_PAD_ENET2_RX_ER__ENET2_RX_ER                              0x0100 0x038c 0x0000 0 0
431 #define MX6UL_PAD_ENET2_RX_ER__UART8_DCE_RTS                            0x0100 0x038c 0x0658 1 1
432 #define MX6UL_PAD_ENET2_RX_ER__UART8_DTE_CTS                            0x0100 0x038c 0x0000 1 0
433 #define MX6UL_PAD_ENET2_RX_ER__SIM2_PORT0_SVEN                          0x0100 0x038c 0x0000 2 0
434 #define MX6UL_PAD_ENET2_RX_ER__ECSPI4_SS0                               0x0100 0x038c 0x0000 3 0
435 #define MX6UL_PAD_ENET2_RX_ER__EIM_ADDR25                               0x0100 0x038c 0x0000 4 0
436 #define MX6UL_PAD_ENET2_RX_ER__GPIO2_IO15                               0x0100 0x038c 0x0000 5 0
437 #define MX6UL_PAD_ENET2_RX_ER__KPP_COL07                                0x0100 0x038c 0x0000 6 0
438 #define MX6UL_PAD_ENET2_RX_ER__WDOG1_WDOG_ANY                           0x0100 0x038c 0x0000 8 0
439 #define MX6UL_PAD_LCD_CLK__LCDIF_CLK                                    0x0104 0x0390 0x0000 0 0
440 #define MX6UL_PAD_LCD_CLK__LCDIF_WR_RWN                                 0x0104 0x0390 0x0000 1 0
441 #define MX6UL_PAD_LCD_CLK__UART4_DCE_TX                                 0x0104 0x0390 0x0000 2 0
442 #define MX6UL_PAD_LCD_CLK__UART4_DTE_RX                                 0x0104 0x0390 0x063c 2 2
443 #define MX6UL_PAD_LCD_CLK__SAI3_MCLK                                    0x0104 0x0390 0x0000 3 0
444 #define MX6UL_PAD_LCD_CLK__EIM_CS2_B                                    0x0104 0x0390 0x0000 4 0
445 #define MX6UL_PAD_LCD_CLK__GPIO3_IO00                                   0x0104 0x0390 0x0000 5 0
446 #define MX6UL_PAD_LCD_CLK__WDOG1_WDOG_RST_B_DEB                         0x0104 0x0390 0x0000 8 0
447 #define MX6UL_PAD_LCD_ENABLE__LCDIF_ENABLE                              0x0108 0x0394 0x0000 0 0
448 #define MX6UL_PAD_LCD_ENABLE__LCDIF_RD_E                                0x0108 0x0394 0x0000 1 0
449 #define MX6UL_PAD_LCD_ENABLE__UART4_DCE_RX                              0x0108 0x0394 0x063c 2 3
450 #define MX6UL_PAD_LCD_ENABLE__UART4_DTE_TX                              0x0108 0x0394 0x0000 2 0
451 #define MX6UL_PAD_LCD_ENABLE__SAI3_TX_SYNC                              0x0108 0x0394 0x060c 3 0
452 #define MX6UL_PAD_LCD_ENABLE__EIM_CS3_B                                 0x0108 0x0394 0x0000 4 0
453 #define MX6UL_PAD_LCD_ENABLE__GPIO3_IO01                                0x0108 0x0394 0x0000 5 0
454 #define MX6UL_PAD_LCD_ENABLE__ECSPI2_RDY                                0x0108 0x0394 0x0000 8 0
455 #define MX6UL_PAD_LCD_HSYNC__LCDIF_HSYNC                                0x010c 0x0398 0x05dc 0 0
456 #define MX6UL_PAD_LCD_HSYNC__LCDIF_RS                                   0x010c 0x0398 0x0000 1 0
457 #define MX6UL_PAD_LCD_HSYNC__UART4_DCE_CTS                              0x010c 0x0398 0x0000 2 0
458 #define MX6UL_PAD_LCD_HSYNC__UART4_DTE_RTS                              0x010c 0x0398 0x0638 2 2
459 #define MX6UL_PAD_LCD_HSYNC__SAI3_TX_BCLK                               0x010c 0x0398 0x0608 3 0
460 #define MX6UL_PAD_LCD_HSYNC__WDOG3_WDOG_RST_B_DEB                       0x010c 0x0398 0x0000 4 0
461 #define MX6UL_PAD_LCD_HSYNC__GPIO3_IO02                                 0x010c 0x0398 0x0000 5 0
462 #define MX6UL_PAD_LCD_HSYNC__ECSPI2_SS1                                 0x010c 0x0398 0x0000 8 0
463 #define MX6UL_PAD_LCD_VSYNC__LCDIF_VSYNC                                0x0110 0x039c 0x0000 0 0
464 #define MX6UL_PAD_LCD_VSYNC__LCDIF_BUSY                                 0x0110 0x039c 0x05dc 1 1
465 #define MX6UL_PAD_LCD_VSYNC__UART4_DCE_RTS                              0x0110 0x039c 0x0638 2 3
466 #define MX6UL_PAD_LCD_VSYNC__UART4_DTE_CTS                              0x0110 0x039c 0x0000 2 0
467 #define MX6UL_PAD_LCD_VSYNC__SAI3_RX_DATA                               0x0110 0x039c 0x0000 3 0
468 #define MX6UL_PAD_LCD_VSYNC__WDOG2_WDOG_B                               0x0110 0x039c 0x0000 4 0
469 #define MX6UL_PAD_LCD_VSYNC__GPIO3_IO03                                 0x0110 0x039c 0x0000 5 0
470 #define MX6UL_PAD_LCD_VSYNC__ECSPI2_SS2                                 0x0110 0x039c 0x0000 8 0
471 #define MX6UL_PAD_LCD_RESET__LCDIF_RESET                                0x0114 0x03a0 0x0000 0 0
472 #define MX6UL_PAD_LCD_RESET__LCDIF_CS                                   0x0114 0x03a0 0x0000 1 0
473 #define MX6UL_PAD_LCD_RESET__CA7_MX6UL_EVENTI                           0x0114 0x03a0 0x0000 2 0
474 #define MX6UL_PAD_LCD_RESET__SAI3_TX_DATA                               0x0114 0x03a0 0x0000 3 0
475 #define MX6UL_PAD_LCD_RESET__WDOG1_WDOG_ANY                             0x0114 0x03a0 0x0000 4 0
476 #define MX6UL_PAD_LCD_RESET__GPIO3_IO04                                 0x0114 0x03a0 0x0000 5 0
477 #define MX6UL_PAD_LCD_RESET__ECSPI2_SS3                                 0x0114 0x03a0 0x0000 8 0
478 #define MX6UL_PAD_LCD_DATA00__LCDIF_DATA00                              0x0118 0x03a4 0x0000 0 0
479 #define MX6UL_PAD_LCD_DATA00__PWM1_OUT                                  0x0118 0x03a4 0x0000 1 0
480 #define MX6UL_PAD_LCD_DATA00__ENET1_1588_EVENT2_IN                      0x0118 0x03a4 0x0000 3 0
481 #define MX6UL_PAD_LCD_DATA00__I2C3_SDA                                  0x0118 0x03a4 0x05b8 4 2
482 #define MX6UL_PAD_LCD_DATA00__GPIO3_IO05                                0x0118 0x03a4 0x0000 5 0
483 #define MX6UL_PAD_LCD_DATA00__SRC_BT_CFG00                              0x0118 0x03a4 0x0000 6 0
484 #define MX6UL_PAD_LCD_DATA00__SAI1_MCLK                                 0x0118 0x03a4 0x0000 8 0
485 #define MX6UL_PAD_LCD_DATA01__LCDIF_DATA01                              0x011c 0x03a8 0x0000 0 0
486 #define MX6UL_PAD_LCD_DATA01__PWM2_OUT                                  0x011c 0x03a8 0x0000 1 0
487 #define MX6UL_PAD_LCD_DATA01__ENET1_1588_EVENT2_OUT                     0x011c 0x03a8 0x0000 3 0
488 #define MX6UL_PAD_LCD_DATA01__I2C3_SCL                                  0x011c 0x03a8 0x05b4 4 2
489 #define MX6UL_PAD_LCD_DATA01__GPIO3_IO06                                0x011c 0x03a8 0x0000 5 0
490 #define MX6UL_PAD_LCD_DATA01__SRC_BT_CFG01                              0x011c 0x03a8 0x0000 6 0
491 #define MX6UL_PAD_LCD_DATA01__SAI1_TX_SYNC                              0x011c 0x03a8 0x0000 8 0
492 #define MX6UL_PAD_LCD_DATA02__LCDIF_DATA02                              0x0120 0x03ac 0x0000 0 0
493 #define MX6UL_PAD_LCD_DATA02__PWM3_OUT                                  0x0120 0x03ac 0x0000 1 0
494 #define MX6UL_PAD_LCD_DATA02__ENET1_1588_EVENT3_IN                      0x0120 0x03ac 0x0000 3 0
495 #define MX6UL_PAD_LCD_DATA02__I2C4_SDA                                  0x0120 0x03ac 0x05c0 4 2
496 #define MX6UL_PAD_LCD_DATA02__GPIO3_IO07                                0x0120 0x03ac 0x0000 5 0
497 #define MX6UL_PAD_LCD_DATA02__SRC_BT_CFG02                              0x0120 0x03ac 0x0000 6 0
498 #define MX6UL_PAD_LCD_DATA02__SAI1_TX_BCLK                              0x0120 0x03ac 0x0000 8 0
499 #define MX6UL_PAD_LCD_DATA03__LCDIF_DATA03                              0x0124 0x03b0 0x0000 0 0
500 #define MX6UL_PAD_LCD_DATA03__PWM4_OUT                                  0x0124 0x03b0 0x0000 1 0
501 #define MX6UL_PAD_LCD_DATA03__ENET1_1588_EVENT3_OUT                     0x0124 0x03b0 0x0000 3 0
502 #define MX6UL_PAD_LCD_DATA03__I2C4_SCL                                  0x0124 0x03b0 0x05bc 4 2
503 #define MX6UL_PAD_LCD_DATA03__GPIO3_IO08                                0x0124 0x03b0 0x0000 5 0
504 #define MX6UL_PAD_LCD_DATA03__SRC_BT_CFG03                              0x0124 0x03b0 0x0000 6 0
505 #define MX6UL_PAD_LCD_DATA03__SAI1_RX_DATA                              0x0124 0x03b0 0x0000 8 0
506 #define MX6UL_PAD_LCD_DATA04__LCDIF_DATA04                              0x0128 0x03b4 0x0000 0 0
507 #define MX6UL_PAD_LCD_DATA04__UART8_DCE_CTS                             0x0128 0x03b4 0x0000 1 0
508 #define MX6UL_PAD_LCD_DATA04__UART8_DTE_RTS                             0x0128 0x03b4 0x0658 1 2
509 #define MX6UL_PAD_LCD_DATA04__ENET2_1588_EVENT2_IN                      0x0128 0x03b4 0x0000 3 0
510 #define MX6UL_PAD_LCD_DATA04__SPDIF_SR_CLK                              0x0128 0x03b4 0x0000 4 0
511 #define MX6UL_PAD_LCD_DATA04__GPIO3_IO09                                0x0128 0x03b4 0x0000 5 0
512 #define MX6UL_PAD_LCD_DATA04__SRC_BT_CFG04                              0x0128 0x03b4 0x0000 6 0
513 #define MX6UL_PAD_LCD_DATA04__SAI1_TX_DATA                              0x0128 0x03b4 0x0000 8 0
514 #define MX6UL_PAD_LCD_DATA05__LCDIF_DATA05                              0x012c 0x03b8 0x0000 0 0
515 #define MX6UL_PAD_LCD_DATA05__UART8_DCE_RTS                             0x012c 0x03b8 0x0658 1 3
516 #define MX6UL_PAD_LCD_DATA05__UART8_DTE_CTS                             0x012c 0x03b8 0x0000 1 0
517 #define MX6UL_PAD_LCD_DATA05__ENET2_1588_EVENT2_OUT                     0x012c 0x03b8 0x0000 3 0
518 #define MX6UL_PAD_LCD_DATA05__SPDIF_OUT                                 0x012c 0x03b8 0x0000 4 0
519 #define MX6UL_PAD_LCD_DATA05__GPIO3_IO10                                0x012c 0x03b8 0x0000 5 0
520 #define MX6UL_PAD_LCD_DATA05__SRC_BT_CFG05                              0x012c 0x03b8 0x0000 6 0
521 #define MX6UL_PAD_LCD_DATA05__ECSPI1_SS1                                0x012c 0x03b8 0x0000 8 0
522 #define MX6UL_PAD_LCD_DATA06__LCDIF_DATA06                              0x0130 0x03bc 0x0000 0 0
523 #define MX6UL_PAD_LCD_DATA06__UART7_DCE_CTS                             0x0130 0x03bc 0x0000 1 0
524 #define MX6UL_PAD_LCD_DATA06__UART7_DTE_RTS                             0x0130 0x03bc 0x0650 1 2
525 #define MX6UL_PAD_LCD_DATA06__ENET2_1588_EVENT3_IN                      0x0130 0x03bc 0x0000 3 0
526 #define MX6UL_PAD_LCD_DATA06__SPDIF_LOCK                                0x0130 0x03bc 0x0000 4 0
527 #define MX6UL_PAD_LCD_DATA06__GPIO3_IO11                                0x0130 0x03bc 0x0000 5 0
528 #define MX6UL_PAD_LCD_DATA06__SRC_BT_CFG06                              0x0130 0x03bc 0x0000 6 0
529 #define MX6UL_PAD_LCD_DATA06__ECSPI1_SS2                                0x0130 0x03bc 0x0000 8 0
530 #define MX6UL_PAD_LCD_DATA07__LCDIF_DATA07                              0x0134 0x03c0 0x0000 0 0
531 #define MX6UL_PAD_LCD_DATA07__UART7_DCE_RTS                             0x0134 0x03c0 0x0650 1 3
532 #define MX6UL_PAD_LCD_DATA07__UART7_DTE_CTS                             0x0134 0x03c0 0x0000 1 0
533 #define MX6UL_PAD_LCD_DATA07__ENET2_1588_EVENT3_OUT                     0x0134 0x03c0 0x0000 3 0
534 #define MX6UL_PAD_LCD_DATA07__SPDIF_EXT_CLK                             0x0134 0x03c0 0x061c 4 0
535 #define MX6UL_PAD_LCD_DATA07__GPIO3_IO12                                0x0134 0x03c0 0x0000 5 0
536 #define MX6UL_PAD_LCD_DATA07__SRC_BT_CFG07                              0x0134 0x03c0 0x0000 6 0
537 #define MX6UL_PAD_LCD_DATA07__ECSPI1_SS3                                0x0134 0x03c0 0x0000 8 0
538 #define MX6UL_PAD_LCD_DATA08__LCDIF_DATA08                              0x0138 0x03c4 0x0000 0 0
539 #define MX6UL_PAD_LCD_DATA08__SPDIF_IN                                  0x0138 0x03c4 0x0618 1 2
540 #define MX6UL_PAD_LCD_DATA08__CSI_DATA16                                0x0138 0x03c4 0x0000 3 0
541 #define MX6UL_PAD_LCD_DATA08__EIM_DATA00                                0x0138 0x03c4 0x0000 4 0
542 #define MX6UL_PAD_LCD_DATA08__GPIO3_IO13                                0x0138 0x03c4 0x0000 5 0
543 #define MX6UL_PAD_LCD_DATA08__SRC_BT_CFG08                              0x0138 0x03c4 0x0000 6 0
544 #define MX6UL_PAD_LCD_DATA08__FLEXCAN1_TX                               0x0138 0x03c4 0x0000 8 0
545 #define MX6UL_PAD_LCD_DATA09__LCDIF_DATA09                              0x013c 0x03c8 0x0000 0 0
546 #define MX6UL_PAD_LCD_DATA09__SAI3_MCLK                                 0x013c 0x03c8 0x0000 1 0
547 #define MX6UL_PAD_LCD_DATA09__CSI_DATA17                                0x013c 0x03c8 0x0000 3 0
548 #define MX6UL_PAD_LCD_DATA09__EIM_DATA01                                0x013c 0x03c8 0x0000 4 0
549 #define MX6UL_PAD_LCD_DATA09__GPIO3_IO14                                0x013c 0x03c8 0x0000 5 0
550 #define MX6UL_PAD_LCD_DATA09__SRC_BT_CFG09                              0x013c 0x03c8 0x0000 6 0
551 #define MX6UL_PAD_LCD_DATA09__FLEXCAN1_RX                               0x013c 0x03c8 0x0000 8 0
552 #define MX6UL_PAD_LCD_DATA10__LCDIF_DATA10                              0x0140 0x03cc 0x0000 0 0
553 #define MX6UL_PAD_LCD_DATA10__SAI3_RX_SYNC                              0x0140 0x03cc 0x0000 1 0
554 #define MX6UL_PAD_LCD_DATA10__CSI_DATA18                                0x0140 0x03cc 0x0000 3 0
555 #define MX6UL_PAD_LCD_DATA10__EIM_DATA02                                0x0140 0x03cc 0x0000 4 0
556 #define MX6UL_PAD_LCD_DATA10__GPIO3_IO15                                0x0140 0x03cc 0x0000 5 0
557 #define MX6UL_PAD_LCD_DATA10__SRC_BT_CFG10                              0x0140 0x03cc 0x0000 6 0
558 #define MX6UL_PAD_LCD_DATA10__FLEXCAN2_TX                               0x0140 0x03cc 0x0000 8 0
559 #define MX6UL_PAD_LCD_DATA11__LCDIF_DATA11                              0x0144 0x03d0 0x0000 0 0
560 #define MX6UL_PAD_LCD_DATA11__SAI3_RX_BCLK                              0x0144 0x03d0 0x0000 1 0
561 #define MX6UL_PAD_LCD_DATA11__CSI_DATA19                                0x0144 0x03d0 0x0000 3 0
562 #define MX6UL_PAD_LCD_DATA11__EIM_DATA03                                0x0144 0x03d0 0x0000 4 0
563 #define MX6UL_PAD_LCD_DATA11__GPIO3_IO16                                0x0144 0x03d0 0x0000 5 0
564 #define MX6UL_PAD_LCD_DATA11__SRC_BT_CFG11                              0x0144 0x03d0 0x0000 6 0
565 #define MX6UL_PAD_LCD_DATA11__FLEXCAN2_RX                               0x0144 0x03d0 0x0000 8 0
566 #define MX6UL_PAD_LCD_DATA12__LCDIF_DATA12                              0x0148 0x03d4 0x0000 0 0
567 #define MX6UL_PAD_LCD_DATA12__SAI3_TX_SYNC                              0x0148 0x03d4 0x060c 1 1
568 #define MX6UL_PAD_LCD_DATA12__CSI_DATA20                                0x0148 0x03d4 0x0000 3 0
569 #define MX6UL_PAD_LCD_DATA12__EIM_DATA04                                0x0148 0x03d4 0x0000 4 0
570 #define MX6UL_PAD_LCD_DATA12__GPIO3_IO17                                0x0148 0x03d4 0x0000 5 0
571 #define MX6UL_PAD_LCD_DATA12__SRC_BT_CFG12                              0x0148 0x03d4 0x0000 6 0
572 #define MX6UL_PAD_LCD_DATA12__ECSPI1_RDY                                0x0148 0x03d4 0x0000 8 0
573 #define MX6UL_PAD_LCD_DATA13__LCDIF_DATA13                              0x014c 0x03d8 0x0000 0 0
574 #define MX6UL_PAD_LCD_DATA13__SAI3_TX_BCLK                              0x014c 0x03d8 0x0608 1 1
575 #define MX6UL_PAD_LCD_DATA13__CSI_DATA21                                0x014c 0x03d8 0x0000 3 0
576 #define MX6UL_PAD_LCD_DATA13__EIM_DATA05                                0x014c 0x03d8 0x0000 4 0
577 #define MX6UL_PAD_LCD_DATA13__GPIO3_IO18                                0x014c 0x03d8 0x0000 5 0
578 #define MX6UL_PAD_LCD_DATA13__SRC_BT_CFG13                              0x014c 0x03d8 0x0000 6 0
579 #define MX6UL_PAD_LCD_DATA13__USDHC2_RESET_B                            0x014c 0x03d8 0x0000 8 0
580 #define MX6UL_PAD_LCD_DATA14__LCDIF_DATA14                              0x0150 0x03dc 0x0000 0 0
581 #define MX6UL_PAD_LCD_DATA14__SAI3_RX_DATA                              0x0150 0x03dc 0x0000 1 0
582 #define MX6UL_PAD_LCD_DATA14__CSI_DATA22                                0x0150 0x03dc 0x0000 3 0
583 #define MX6UL_PAD_LCD_DATA14__EIM_DATA06                                0x0150 0x03dc 0x0000 4 0
584 #define MX6UL_PAD_LCD_DATA14__GPIO3_IO19                                0x0150 0x03dc 0x0000 5 0
585 #define MX6UL_PAD_LCD_DATA14__SRC_BT_CFG14                              0x0150 0x03dc 0x0000 6 0
586 #define MX6UL_PAD_LCD_DATA14__USDHC2_DATA4                              0x0150 0x03dc 0x0000 8 0
587 #define MX6UL_PAD_LCD_DATA15__LCDIF_DATA15                              0x0154 0x03e0 0x0000 0 0
588 #define MX6UL_PAD_LCD_DATA15__SAI3_TX_DATA                              0x0154 0x03e0 0x0000 1 0
589 #define MX6UL_PAD_LCD_DATA15__CSI_DATA23                                0x0154 0x03e0 0x0000 3 0
590 #define MX6UL_PAD_LCD_DATA15__EIM_DATA07                                0x0154 0x03e0 0x0000 4 0
591 #define MX6UL_PAD_LCD_DATA15__GPIO3_IO20                                0x0154 0x03e0 0x0000 5 0
592 #define MX6UL_PAD_LCD_DATA15__SRC_BT_CFG15                              0x0154 0x03e0 0x0000 6 0
593 #define MX6UL_PAD_LCD_DATA15__USDHC2_DATA5                              0x0154 0x03e0 0x0000 8 0
594 #define MX6UL_PAD_LCD_DATA16__LCDIF_DATA16                              0x0158 0x03e4 0x0000 0 0
595 #define MX6UL_PAD_LCD_DATA16__UART7_DCE_TX                              0x0158 0x03e4 0x0000 1 0
596 #define MX6UL_PAD_LCD_DATA16__UART7_DTE_RX                              0x0158 0x03e4 0x0654 1 2
597 #define MX6UL_PAD_LCD_DATA16__CSI_DATA01                                0x0158 0x03e4 0x0000 3 0
598 #define MX6UL_PAD_LCD_DATA16__EIM_DATA08                                0x0158 0x03e4 0x0000 4 0
599 #define MX6UL_PAD_LCD_DATA16__GPIO3_IO21                                0x0158 0x03e4 0x0000 5 0
600 #define MX6UL_PAD_LCD_DATA16__SRC_BT_CFG24                              0x0158 0x03e4 0x0000 6 0
601 #define MX6UL_PAD_LCD_DATA16__USDHC2_DATA6                              0x0158 0x03e4 0x0000 8 0
602 #define MX6UL_PAD_LCD_DATA17__LCDIF_DATA17                              0x015c 0x03e8 0x0000 0 0
603 #define MX6UL_PAD_LCD_DATA17__UART7_DCE_RX                              0x015c 0x03e8 0x0654 1 3
604 #define MX6UL_PAD_LCD_DATA17__UART7_DTE_TX                              0x015c 0x03e8 0x0000 1 0
605 #define MX6UL_PAD_LCD_DATA17__CSI_DATA00                                0x015c 0x03e8 0x0000 3 0
606 #define MX6UL_PAD_LCD_DATA17__EIM_DATA09                                0x015c 0x03e8 0x0000 4 0
607 #define MX6UL_PAD_LCD_DATA17__GPIO3_IO22                                0x015c 0x03e8 0x0000 5 0
608 #define MX6UL_PAD_LCD_DATA17__SRC_BT_CFG25                              0x015c 0x03e8 0x0000 6 0
609 #define MX6UL_PAD_LCD_DATA17__USDHC2_DATA7                              0x015c 0x03e8 0x0000 8 0
610 #define MX6UL_PAD_LCD_DATA18__LCDIF_DATA18                              0x0160 0x03ec 0x0000 0 0
611 #define MX6UL_PAD_LCD_DATA18__PWM5_OUT                                  0x0160 0x03ec 0x0000 1 0
612 #define MX6UL_PAD_LCD_DATA18__CA7_MX6UL_EVENTO                          0x0160 0x03ec 0x0000 2 0
613 #define MX6UL_PAD_LCD_DATA18__CSI_DATA10                                0x0160 0x03ec 0x0000 3 0
614 #define MX6UL_PAD_LCD_DATA18__EIM_DATA10                                0x0160 0x03ec 0x0000 4 0
615 #define MX6UL_PAD_LCD_DATA18__GPIO3_IO23                                0x0160 0x03ec 0x0000 5 0
616 #define MX6UL_PAD_LCD_DATA18__SRC_BT_CFG26                              0x0160 0x03ec 0x0000 6 0
617 #define MX6UL_PAD_LCD_DATA18__USDHC2_CMD                                0x0160 0x03ec 0x0000 8 0
618 #define MX6UL_PAD_LCD_DATA19__EIM_DATA11                                0x0164 0x03f0 0x0000 4 0
619 #define MX6UL_PAD_LCD_DATA19__GPIO3_IO24                                0x0164 0x03f0 0x0000 5 0
620 #define MX6UL_PAD_LCD_DATA19__SRC_BT_CFG27                              0x0164 0x03f0 0x0000 6 0
621 #define MX6UL_PAD_LCD_DATA19__USDHC2_CLK                                0x0164 0x03f0 0x0000 8 0
622 #define MX6UL_PAD_LCD_DATA19__LCDIF_DATA19                              0x0164 0x03f0 0x0000 0 0
623 #define MX6UL_PAD_LCD_DATA19__PWM6_OUT                                  0x0164 0x03f0 0x0000 1 0
624 #define MX6UL_PAD_LCD_DATA19__WDOG1_WDOG_ANY                            0x0164 0x03f0 0x0000 2 0
625 #define MX6UL_PAD_LCD_DATA19__CSI_DATA11                                0x0164 0x03f0 0x0000 3 0
626 #define MX6UL_PAD_LCD_DATA20__EIM_DATA12                                0x0168 0x03f4 0x0000 4 0
627 #define MX6UL_PAD_LCD_DATA20__GPIO3_IO25                                0x0168 0x03f4 0x0000 5 0
628 #define MX6UL_PAD_LCD_DATA20__SRC_BT_CFG28                              0x0168 0x03f4 0x0000 6 0
629 #define MX6UL_PAD_LCD_DATA20__USDHC2_DATA0                              0x0168 0x03f4 0x0000 8 0
630 #define MX6UL_PAD_LCD_DATA20__LCDIF_DATA20                              0x0168 0x03f4 0x0000 0 0
631 #define MX6UL_PAD_LCD_DATA20__UART8_DCE_TX                              0x0168 0x03f4 0x0000 1 0
632 #define MX6UL_PAD_LCD_DATA20__UART8_DTE_RX                              0x0168 0x03f4 0x065c 1 2
633 #define MX6UL_PAD_LCD_DATA20__ECSPI1_SCLK                               0x0168 0x03f4 0x0534 2 0
634 #define MX6UL_PAD_LCD_DATA20__CSI_DATA12                                0x0168 0x03f4 0x0000 3 0
635 #define MX6UL_PAD_LCD_DATA21__LCDIF_DATA21                              0x016c 0x03f8 0x0000 0 0
636 #define MX6UL_PAD_LCD_DATA21__UART8_DCE_RX                              0x016c 0x03f8 0x065c 1 3
637 #define MX6UL_PAD_LCD_DATA21__UART8_DTE_TX                              0x016c 0x03f8 0x0000 1 0
638 #define MX6UL_PAD_LCD_DATA21__ECSPI1_SS0                                0x016c 0x03f8 0x0000 2 0
639 #define MX6UL_PAD_LCD_DATA21__CSI_DATA13                                0x016c 0x03f8 0x0000 3 0
640 #define MX6UL_PAD_LCD_DATA21__EIM_DATA13                                0x016c 0x03f8 0x0000 4 0
641 #define MX6UL_PAD_LCD_DATA21__GPIO3_IO26                                0x016c 0x03f8 0x0000 5 0
642 #define MX6UL_PAD_LCD_DATA21__SRC_BT_CFG29                              0x016c 0x03f8 0x0000 6 0
643 #define MX6UL_PAD_LCD_DATA21__USDHC2_DATA1                              0x016c 0x03f8 0x0000 8 0
644 #define MX6UL_PAD_LCD_DATA22__LCDIF_DATA22                              0x0170 0x03fc 0x0000 0 0
645 #define MX6UL_PAD_LCD_DATA22__MQS_RIGHT                                 0x0170 0x03fc 0x0000 1 0
646 #define MX6UL_PAD_LCD_DATA22__ECSPI1_MOSI                               0x0170 0x03fc 0x053c 2 0
647 #define MX6UL_PAD_LCD_DATA22__CSI_DATA14                                0x0170 0x03fc 0x0000 3 0
648 #define MX6UL_PAD_LCD_DATA22__EIM_DATA14                                0x0170 0x03fc 0x0000 4 0
649 #define MX6UL_PAD_LCD_DATA22__GPIO3_IO27                                0x0170 0x03fc 0x0000 5 0
650 #define MX6UL_PAD_LCD_DATA22__SRC_BT_CFG30                              0x0170 0x03fc 0x0000 6 0
651 #define MX6UL_PAD_LCD_DATA22__USDHC2_DATA2                              0x0170 0x03fc 0x0000 8 0
652 #define MX6UL_PAD_LCD_DATA23__LCDIF_DATA23                              0x0174 0x0400 0x0000 0 0
653 #define MX6UL_PAD_LCD_DATA23__MQS_LEFT                                  0x0174 0x0400 0x0000 1 0
654 #define MX6UL_PAD_LCD_DATA23__ECSPI1_MISO                               0x0174 0x0400 0x0538 2 0
655 #define MX6UL_PAD_LCD_DATA23__CSI_DATA15                                0x0174 0x0400 0x0000 3 0
656 #define MX6UL_PAD_LCD_DATA23__EIM_DATA15                                0x0174 0x0400 0x0000 4 0
657 #define MX6UL_PAD_LCD_DATA23__GPIO3_IO28                                0x0174 0x0400 0x0000 5 0
658 #define MX6UL_PAD_LCD_DATA23__SRC_BT_CFG31                              0x0174 0x0400 0x0000 6 0
659 #define MX6UL_PAD_LCD_DATA23__USDHC2_DATA3                              0x0174 0x0400 0x0000 8 0
660 #define MX6UL_PAD_NAND_RE_B__RAWNAND_RE_B                               0x0178 0x0404 0x0000 0 0
661 #define MX6UL_PAD_NAND_RE_B__USDHC2_CLK                                 0x0178 0x0404 0x0670 1 2
662 #define MX6UL_PAD_NAND_RE_B__QSPI_B_SCLK                                0x0178 0x0404 0x0000 2 0
663 #define MX6UL_PAD_NAND_RE_B__KPP_ROW00                                  0x0178 0x0404 0x0000 3 0
664 #define MX6UL_PAD_NAND_RE_B__EIM_EB_B00                                 0x0178 0x0404 0x0000 4 0
665 #define MX6UL_PAD_NAND_RE_B__GPIO4_IO00                                 0x0178 0x0404 0x0000 5 0
666 #define MX6UL_PAD_NAND_RE_B__ECSPI3_SS2                                 0x0178 0x0404 0x0000 8 0
667 #define MX6UL_PAD_NAND_WE_B__RAWNAND_WE_B                               0x017c 0x0408 0x0000 0 0
668 #define MX6UL_PAD_NAND_WE_B__USDHC2_CMD                                 0x017c 0x0408 0x0678 1 2
669 #define MX6UL_PAD_NAND_WE_B__QSPI_B_SS0_B                               0x017c 0x0408 0x0000 2 0
670 #define MX6UL_PAD_NAND_WE_B__KPP_COL00                                  0x017c 0x0408 0x0000 3 0
671 #define MX6UL_PAD_NAND_WE_B__EIM_EB_B01                                 0x017c 0x0408 0x0000 4 0
672 #define MX6UL_PAD_NAND_WE_B__GPIO4_IO01                                 0x017c 0x0408 0x0000 5 0
673 #define MX6UL_PAD_NAND_WE_B__ECSPI3_SS3                                 0x017c 0x0408 0x0000 8 0
674 #define MX6UL_PAD_NAND_DATA00__RAWNAND_DATA00                           0x0180 0x040c 0x0000 0 0
675 #define MX6UL_PAD_NAND_DATA00__USDHC2_DATA0                             0x0180 0x040c 0x067c 1 2
676 #define MX6UL_PAD_NAND_DATA00__QSPI_B_SS1_B                             0x0180 0x040c 0x0000 2 0
677 #define MX6UL_PAD_NAND_DATA00__KPP_ROW01                                0x0180 0x040c 0x0000 3 0
678 #define MX6UL_PAD_NAND_DATA00__EIM_AD08                                 0x0180 0x040c 0x0000 4 0
679 #define MX6UL_PAD_NAND_DATA00__GPIO4_IO02                               0x0180 0x040c 0x0000 5 0
680 #define MX6UL_PAD_NAND_DATA00__ECSPI4_RDY                               0x0180 0x040c 0x0000 8 0
681 #define MX6UL_PAD_NAND_DATA01__RAWNAND_DATA01                           0x0184 0x0410 0x0000 0 0
682 #define MX6UL_PAD_NAND_DATA01__USDHC2_DATA1                             0x0184 0x0410 0x0680 1 2
683 #define MX6UL_PAD_NAND_DATA01__QSPI_B_DQS                               0x0184 0x0410 0x0000 2 0
684 #define MX6UL_PAD_NAND_DATA01__KPP_COL01                                0x0184 0x0410 0x0000 3 0
685 #define MX6UL_PAD_NAND_DATA01__EIM_AD09                                 0x0184 0x0410 0x0000 4 0
686 #define MX6UL_PAD_NAND_DATA01__GPIO4_IO03                               0x0184 0x0410 0x0000 5 0
687 #define MX6UL_PAD_NAND_DATA01__ECSPI4_SS1                               0x0184 0x0410 0x0000 8 0
688 #define MX6UL_PAD_NAND_DATA02__RAWNAND_DATA02                           0x0188 0x0414 0x0000 0 0
689 #define MX6UL_PAD_NAND_DATA02__USDHC2_DATA2                             0x0188 0x0414 0x0684 1 1
690 #define MX6UL_PAD_NAND_DATA02__QSPI_B_DATA00                            0x0188 0x0414 0x0000 2 0
691 #define MX6UL_PAD_NAND_DATA02__KPP_ROW02                                0x0188 0x0414 0x0000 3 0
692 #define MX6UL_PAD_NAND_DATA02__EIM_AD10                                 0x0188 0x0414 0x0000 4 0
693 #define MX6UL_PAD_NAND_DATA02__GPIO4_IO04                               0x0188 0x0414 0x0000 5 0
694 #define MX6UL_PAD_NAND_DATA02__ECSPI4_SS2                               0x0188 0x0414 0x0000 8 0
695 #define MX6UL_PAD_NAND_DATA03__RAWNAND_DATA03                           0x018c 0x0418 0x0000 0 0
696 #define MX6UL_PAD_NAND_DATA03__USDHC2_DATA3                             0x018c 0x0418 0x0688 1 2
697 #define MX6UL_PAD_NAND_DATA03__QSPI_B_DATA01                            0x018c 0x0418 0x0000 2 0
698 #define MX6UL_PAD_NAND_DATA03__KPP_COL02                                0x018c 0x0418 0x0000 3 0
699 #define MX6UL_PAD_NAND_DATA03__EIM_AD11                                 0x018c 0x0418 0x0000 4 0
700 #define MX6UL_PAD_NAND_DATA03__GPIO4_IO05                               0x018c 0x0418 0x0000 5 0
701 #define MX6UL_PAD_NAND_DATA03__ECSPI4_SS3                               0x018c 0x0418 0x0000 8 0
702 #define MX6UL_PAD_NAND_DATA04__RAWNAND_DATA04                           0x0190 0x041c 0x0000 0 0
703 #define MX6UL_PAD_NAND_DATA04__USDHC2_DATA4                             0x0190 0x041c 0x068c 1 1
704 #define MX6UL_PAD_NAND_DATA04__QSPI_B_DATA02                            0x0190 0x041c 0x0000 2 0
705 #define MX6UL_PAD_NAND_DATA04__ECSPI4_SCLK                              0x0190 0x041c 0x0564 3 1
706 #define MX6UL_PAD_NAND_DATA04__EIM_AD12                                 0x0190 0x041c 0x0000 4 0
707 #define MX6UL_PAD_NAND_DATA04__GPIO4_IO06                               0x0190 0x041c 0x0000 5 0
708 #define MX6UL_PAD_NAND_DATA04__UART2_DCE_TX                             0x0190 0x041c 0x0000 8 0
709 #define MX6UL_PAD_NAND_DATA04__UART2_DTE_RX                             0x0190 0x041c 0x062c 8 2
710 #define MX6UL_PAD_NAND_DATA05__RAWNAND_DATA05                           0x0194 0x0420 0x0000 0 0
711 #define MX6UL_PAD_NAND_DATA05__USDHC2_DATA5                             0x0194 0x0420 0x0690 1 1
712 #define MX6UL_PAD_NAND_DATA05__QSPI_B_DATA03                            0x0194 0x0420 0x0000 2 0
713 #define MX6UL_PAD_NAND_DATA05__ECSPI4_MOSI                              0x0194 0x0420 0x056c 3 1
714 #define MX6UL_PAD_NAND_DATA05__EIM_AD13                                 0x0194 0x0420 0x0000 4 0
715 #define MX6UL_PAD_NAND_DATA05__GPIO4_IO07                               0x0194 0x0420 0x0000 5 0
716 #define MX6UL_PAD_NAND_DATA05__UART2_DCE_RX                             0x0194 0x0420 0x062c 8 3
717 #define MX6UL_PAD_NAND_DATA05__UART2_DTE_TX                             0x0194 0x0420 0x0000 8 0
718 #define MX6UL_PAD_NAND_DATA06__RAWNAND_DATA06                           0x0198 0x0424 0x0000 0 0
719 #define MX6UL_PAD_NAND_DATA06__USDHC2_DATA6                             0x0198 0x0424 0x0694 1 1
720 #define MX6UL_PAD_NAND_DATA06__SAI2_RX_BCLK                             0x0198 0x0424 0x0000 2 0
721 #define MX6UL_PAD_NAND_DATA06__ECSPI4_MISO                              0x0198 0x0424 0x0568 3 1
722 #define MX6UL_PAD_NAND_DATA06__EIM_AD14                                 0x0198 0x0424 0x0000 4 0
723 #define MX6UL_PAD_NAND_DATA06__GPIO4_IO08                               0x0198 0x0424 0x0000 5 0
724 #define MX6UL_PAD_NAND_DATA06__UART2_DCE_CTS                            0x0198 0x0424 0x0000 8 0
725 #define MX6UL_PAD_NAND_DATA06__UART2_DTE_RTS                            0x0198 0x0424 0x0628 8 4
726 #define MX6UL_PAD_NAND_DATA07__RAWNAND_DATA07                           0x019c 0x0428 0x0000 0 0
727 #define MX6UL_PAD_NAND_DATA07__USDHC2_DATA7                             0x019c 0x0428 0x0698 1 1
728 #define MX6UL_PAD_NAND_DATA07__QSPI_A_SS1_B                             0x019c 0x0428 0x0000 2 0
729 #define MX6UL_PAD_NAND_DATA07__ECSPI4_SS0                               0x019c 0x0428 0x0000 3 0
730 #define MX6UL_PAD_NAND_DATA07__EIM_AD15                                 0x019c 0x0428 0x0000 4 0
731 #define MX6UL_PAD_NAND_DATA07__GPIO4_IO09                               0x019c 0x0428 0x0000 5 0
732 #define MX6UL_PAD_NAND_DATA07__UART2_DCE_RTS                            0x019c 0x0428 0x0628 8 5
733 #define MX6UL_PAD_NAND_DATA07__UART2_DTE_CTS                            0x019c 0x0428 0x0000 8 0
734 #define MX6UL_PAD_NAND_ALE__RAWNAND_ALE                                 0x01a0 0x042c 0x0000 0 0
735 #define MX6UL_PAD_NAND_ALE__USDHC2_RESET_B                              0x01a0 0x042c 0x0000 1 0
736 #define MX6UL_PAD_NAND_ALE__QSPI_A_DQS                                  0x01a0 0x042c 0x0000 2 0
737 #define MX6UL_PAD_NAND_ALE__PWM3_OUT                                    0x01a0 0x042c 0x0000 3 0
738 #define MX6UL_PAD_NAND_ALE__EIM_ADDR17                                  0x01a0 0x042c 0x0000 4 0
739 #define MX6UL_PAD_NAND_ALE__GPIO4_IO10                                  0x01a0 0x042c 0x0000 5 0
740 #define MX6UL_PAD_NAND_ALE__ECSPI3_SS1                                  0x01a0 0x042c 0x0000 8 0
741 #define MX6UL_PAD_NAND_WP_B__RAWNAND_WP_B                               0x01a4 0x0430 0x0000 0 0
742 #define MX6UL_PAD_NAND_WP_B__USDHC1_RESET_B                             0x01a4 0x0430 0x0000 1 0
743 #define MX6UL_PAD_NAND_WP_B__QSPI_A_SCLK                                0x01a4 0x0430 0x0000 2 0
744 #define MX6UL_PAD_NAND_WP_B__PWM4_OUT                                   0x01a4 0x0430 0x0000 3 0
745 #define MX6UL_PAD_NAND_WP_B__EIM_BCLK                                   0x01a4 0x0430 0x0000 4 0
746 #define MX6UL_PAD_NAND_WP_B__GPIO4_IO11                                 0x01a4 0x0430 0x0000 5 0
747 #define MX6UL_PAD_NAND_WP_B__ECSPI3_RDY                                 0x01a4 0x0430 0x0000 8 0
748 #define MX6UL_PAD_NAND_READY_B__RAWNAND_READY_B                         0x01a8 0x0434 0x0000 0 0
749 #define MX6UL_PAD_NAND_READY_B__USDHC1_DATA4                            0x01a8 0x0434 0x0000 1 0
750 #define MX6UL_PAD_NAND_READY_B__QSPI_A_DATA00                           0x01a8 0x0434 0x0000 2 0
751 #define MX6UL_PAD_NAND_READY_B__ECSPI3_SS0                              0x01a8 0x0434 0x0000 3 0
752 #define MX6UL_PAD_NAND_READY_B__EIM_CS1_B                               0x01a8 0x0434 0x0000 4 0
753 #define MX6UL_PAD_NAND_READY_B__GPIO4_IO12                              0x01a8 0x0434 0x0000 5 0
754 #define MX6UL_PAD_NAND_READY_B__UART3_DCE_TX                            0x01a8 0x0434 0x0000 8 0
755 #define MX6UL_PAD_NAND_READY_B__UART3_DTE_RX                            0x01a8 0x0434 0x0634 8 2
756 #define MX6UL_PAD_NAND_CE0_B__RAWNAND_CE0_B                             0x01ac 0x0438 0x0000 0 0
757 #define MX6UL_PAD_NAND_CE0_B__USDHC1_DATA5                              0x01ac 0x0438 0x0000 1 0
758 #define MX6UL_PAD_NAND_CE0_B__QSPI_A_DATA01                             0x01ac 0x0438 0x0000 2 0
759 #define MX6UL_PAD_NAND_CE0_B__ECSPI3_SCLK                               0x01ac 0x0438 0x0554 3 1
760 #define MX6UL_PAD_NAND_CE0_B__EIM_DTACK_B                               0x01ac 0x0438 0x0000 4 0
761 #define MX6UL_PAD_NAND_CE0_B__GPIO4_IO13                                0x01ac 0x0438 0x0000 5 0
762 #define MX6UL_PAD_NAND_CE0_B__UART3_DCE_RX                              0x01ac 0x0438 0x0634 8 3
763 #define MX6UL_PAD_NAND_CE0_B__UART3_DTE_TX                              0x01ac 0x0438 0x0000 8 0
764 #define MX6UL_PAD_NAND_CE1_B__RAWNAND_CE1_B                             0x01b0 0x043c 0x0000 0 0
765 #define MX6UL_PAD_NAND_CE1_B__USDHC1_DATA6                              0x01b0 0x043c 0x0000 1 0
766 #define MX6UL_PAD_NAND_CE1_B__QSPI_A_DATA02                             0x01b0 0x043c 0x0000 2 0
767 #define MX6UL_PAD_NAND_CE1_B__ECSPI3_MOSI                               0x01b0 0x043c 0x055c 3 1
768 #define MX6UL_PAD_NAND_CE1_B__EIM_ADDR18                                0x01b0 0x043c 0x0000 4 0
769 #define MX6UL_PAD_NAND_CE1_B__GPIO4_IO14                                0x01b0 0x043c 0x0000 5 0
770 #define MX6UL_PAD_NAND_CE1_B__UART3_DCE_CTS                             0x01b0 0x043c 0x0000 8 0
771 #define MX6UL_PAD_NAND_CE1_B__UART3_DTE_RTS                             0x01b0 0x043c 0x0630 8 2
772 #define MX6UL_PAD_NAND_CLE__RAWNAND_CLE                                 0x01b4 0x0440 0x0000 0 0
773 #define MX6UL_PAD_NAND_CLE__USDHC1_DATA7                                0x01b4 0x0440 0x0000 1 0
774 #define MX6UL_PAD_NAND_CLE__QSPI_A_DATA03                               0x01b4 0x0440 0x0000 2 0
775 #define MX6UL_PAD_NAND_CLE__ECSPI3_MISO                                 0x01b4 0x0440 0x0558 3 1
776 #define MX6UL_PAD_NAND_CLE__EIM_ADDR16                                  0x01b4 0x0440 0x0000 4 0
777 #define MX6UL_PAD_NAND_CLE__GPIO4_IO15                                  0x01b4 0x0440 0x0000 5 0
778 #define MX6UL_PAD_NAND_CLE__UART3_DCE_RTS                               0x01b4 0x0440 0x0630 8 3
779 #define MX6UL_PAD_NAND_CLE__UART3_DTE_CTS                               0x01b4 0x0440 0x0000 8 0
780 #define MX6UL_PAD_NAND_DQS__RAWNAND_DQS                                 0x01b8 0x0444 0x0000 0 0
781 #define MX6UL_PAD_NAND_DQS__CSI_FIELD                                   0x01b8 0x0444 0x0530 1 1
782 #define MX6UL_PAD_NAND_DQS__QSPI_A_SS0_B                                0x01b8 0x0444 0x0000 2 0
783 #define MX6UL_PAD_NAND_DQS__PWM5_OUT                                    0x01b8 0x0444 0x0000 3 0
784 #define MX6UL_PAD_NAND_DQS__EIM_WAIT                                    0x01b8 0x0444 0x0000 4 0
785 #define MX6UL_PAD_NAND_DQS__GPIO4_IO16                                  0x01b8 0x0444 0x0000 5 0
786 #define MX6UL_PAD_NAND_DQS__SDMA_EXT_EVENT01                            0x01b8 0x0444 0x0000 6 0
787 #define MX6UL_PAD_NAND_DQS__SPDIF_EXT_CLK                               0x01b8 0x0444 0x0000 8 0
788 #define MX6UL_PAD_SD1_CMD__USDHC1_CMD                                   0x01bc 0x0448 0x0000 0 0
789 #define MX6UL_PAD_SD1_CMD__GPT2_COMPARE1                                0x01bc 0x0448 0x0000 1 0
790 #define MX6UL_PAD_SD1_CMD__SAI2_RX_SYNC                                 0x01bc 0x0448 0x0000 2 0
791 #define MX6UL_PAD_SD1_CMD__SPDIF_OUT                                    0x01bc 0x0448 0x0000 3 0
792 #define MX6UL_PAD_SD1_CMD__EIM_ADDR19                                   0x01bc 0x0448 0x0000 4 0
793 #define MX6UL_PAD_SD1_CMD__GPIO2_IO16                                   0x01bc 0x0448 0x0000 5 0
794 #define MX6UL_PAD_SD1_CMD__SDMA_EXT_EVENT00                             0x01bc 0x0448 0x0000 6 0
795 #define MX6UL_PAD_SD1_CMD__USB_OTG1_PWR                                 0x01bc 0x0448 0x0000 8 0
796 #define MX6UL_PAD_SD1_CLK__USDHC1_CLK                                   0x01c0 0x044c 0x0000 0 0
797 #define MX6UL_PAD_SD1_CLK__GPT2_COMPARE2                                0x01c0 0x044c 0x0000 1 0
798 #define MX6UL_PAD_SD1_CLK__SAI2_MCLK                                    0x01c0 0x044c 0x0000 2 0
799 #define MX6UL_PAD_SD1_CLK__SPDIF_IN                                     0x01c0 0x044c 0x0618 3 3
800 #define MX6UL_PAD_SD1_CLK__EIM_ADDR20                                   0x01c0 0x044c 0x0000 4 0
801 #define MX6UL_PAD_SD1_CLK__GPIO2_IO17                                   0x01c0 0x044c 0x0000 5 0
802 #define MX6UL_PAD_SD1_CLK__USB_OTG1_OC                                  0x01c0 0x044c 0x0000 8 0
803 #define MX6UL_PAD_SD1_DATA0__USDHC1_DATA0                               0x01c4 0x0450 0x0000 0 0
804 #define MX6UL_PAD_SD1_DATA0__GPT2_COMPARE3                              0x01c4 0x0450 0x0000 1 0
805 #define MX6UL_PAD_SD1_DATA0__SAI2_TX_SYNC                               0x01c4 0x0450 0x05fc 2 1
806 #define MX6UL_PAD_SD1_DATA0__FLEXCAN1_TX                                0x01c4 0x0450 0x0000 3 0
807 #define MX6UL_PAD_SD1_DATA0__EIM_ADDR21                                 0x01c4 0x0450 0x0000 4 0
808 #define MX6UL_PAD_SD1_DATA0__GPIO2_IO18                                 0x01c4 0x0450 0x0000 5 0
809 #define MX6UL_PAD_SD1_DATA0__ANATOP_OTG1_ID                             0x01c4 0x0450 0x0000 8 0
810 #define MX6UL_PAD_SD1_DATA1__USDHC1_DATA1                               0x01c8 0x0454 0x0000 0 0
811 #define MX6UL_PAD_SD1_DATA1__GPT2_CLK                                   0x01c8 0x0454 0x05a0 1 1
812 #define MX6UL_PAD_SD1_DATA1__SAI2_TX_BCLK                               0x01c8 0x0454 0x05f8 2 1
813 #define MX6UL_PAD_SD1_DATA1__FLEXCAN1_RX                                0x01c8 0x0454 0x0584 3 3
814 #define MX6UL_PAD_SD1_DATA1__EIM_ADDR22                                 0x01c8 0x0454 0x0000 4 0
815 #define MX6UL_PAD_SD1_DATA1__GPIO2_IO19                                 0x01c8 0x0454 0x0000 5 0
816 #define MX6UL_PAD_SD1_DATA1__USB_OTG2_PWR                               0x01c8 0x0454 0x0000 8 0
817 #define MX6UL_PAD_SD1_DATA2__USDHC1_DATA2                               0x01cc 0x0458 0x0000 0 0
818 #define MX6UL_PAD_SD1_DATA2__GPT2_CAPTURE1                              0x01cc 0x0458 0x0598 1 1
819 #define MX6UL_PAD_SD1_DATA2__SAI2_RX_DATA                               0x01cc 0x0458 0x05f4 2 1
820 #define MX6UL_PAD_SD1_DATA2__FLEXCAN2_TX                                0x01cc 0x0458 0x0000 3 0
821 #define MX6UL_PAD_SD1_DATA2__EIM_ADDR23                                 0x01cc 0x0458 0x0000 4 0
822 #define MX6UL_PAD_SD1_DATA2__GPIO2_IO20                                 0x01cc 0x0458 0x0000 5 0
823 #define MX6UL_PAD_SD1_DATA2__CCM_CLKO1                                  0x01cc 0x0458 0x0000 6 0
824 #define MX6UL_PAD_SD1_DATA2__USB_OTG2_OC                                0x01cc 0x0458 0x0000 8 0
825 #define MX6UL_PAD_SD1_DATA3__USDHC1_DATA3                               0x01d0 0x045c 0x0000 0 0
826 #define MX6UL_PAD_SD1_DATA3__GPT2_CAPTURE2                              0x01d0 0x045c 0x059c 1 1
827 #define MX6UL_PAD_SD1_DATA3__SAI2_TX_DATA                               0x01d0 0x045c 0x0000 2 0
828 #define MX6UL_PAD_SD1_DATA3__FLEXCAN2_RX                                0x01d0 0x045c 0x0588 3 3
829 #define MX6UL_PAD_SD1_DATA3__EIM_ADDR24                                 0x01d0 0x045c 0x0000 4 0
830 #define MX6UL_PAD_SD1_DATA3__GPIO2_IO21                                 0x01d0 0x045c 0x0000 5 0
831 #define MX6UL_PAD_SD1_DATA3__CCM_CLKO2                                  0x01d0 0x045c 0x0000 6 0
832 #define MX6UL_PAD_SD1_DATA3__ANATOP_OTG2_ID                             0x01d0 0x045c 0x0000 8 0
833 #define MX6UL_PAD_CSI_MCLK__CSI_MCLK                                    0x01d4 0x0460 0x0000 0 0
834 #define MX6UL_PAD_CSI_MCLK__USDHC2_CD_B                                 0x01d4 0x0460 0x0674 1 0
835 #define MX6UL_PAD_CSI_MCLK__RAWNAND_CE2_B                               0x01d4 0x0460 0x0000 2 0
836 #define MX6UL_PAD_CSI_MCLK__I2C1_SDA                                    0x01d4 0x0460 0x05a8 3 0
837 #define MX6UL_PAD_CSI_MCLK__EIM_CS0_B                                   0x01d4 0x0460 0x0000 4 0
838 #define MX6UL_PAD_CSI_MCLK__GPIO4_IO17                                  0x01d4 0x0460 0x0000 5 0
839 #define MX6UL_PAD_CSI_MCLK__SNVS_HP_VIO_5_CTL                           0x01d4 0x0460 0x0000 6 0
840 #define MX6UL_PAD_CSI_MCLK__UART6_DCE_TX                                0x01d4 0x0460 0x0000 8 0
841 #define MX6UL_PAD_CSI_MCLK__UART6_DTE_RX                                0x01d4 0x0460 0x064c 8 0
842 #define MX6UL_PAD_CSI_PIXCLK__CSI_PIXCLK                                0x01d8 0x0464 0x0528 0 1
843 #define MX6UL_PAD_CSI_PIXCLK__USDHC2_WP                                 0x01d8 0x0464 0x069c 1 2
844 #define MX6UL_PAD_CSI_PIXCLK__RAWNAND_CE3_B                             0x01d8 0x0464 0x0000 2 0
845 #define MX6UL_PAD_CSI_PIXCLK__I2C1_SCL                                  0x01d8 0x0464 0x05a4 3 2
846 #define MX6UL_PAD_CSI_PIXCLK__EIM_OE                                    0x01d8 0x0464 0x0000 4 0
847 #define MX6UL_PAD_CSI_PIXCLK__GPIO4_IO18                                0x01d8 0x0464 0x0000 5 0
848 #define MX6UL_PAD_CSI_PIXCLK__SNVS_HP_VIO_5                             0x01d8 0x0464 0x0000 6 0
849 #define MX6UL_PAD_CSI_PIXCLK__UART6_DCE_RX                              0x01d8 0x0464 0x064c 8 3
850 #define MX6UL_PAD_CSI_PIXCLK__UART6_DTE_TX                              0x01d8 0x0464 0x0000 8 0
851 #define MX6UL_PAD_CSI_VSYNC__CSI_VSYNC                                  0x01dc 0x0468 0x052c 0 0
852 #define MX6UL_PAD_CSI_VSYNC__USDHC2_CLK                                 0x01dc 0x0468 0x0670 1 0
853 #define MX6UL_PAD_CSI_VSYNC__SIM1_PORT1_CLK                             0x01dc 0x0468 0x0000 2 0
854 #define MX6UL_PAD_CSI_VSYNC__I2C2_SDA                                   0x01dc 0x0468 0x05b0 3 0
855 #define MX6UL_PAD_CSI_VSYNC__EIM_RW                                     0x01dc 0x0468 0x0000 4 0
856 #define MX6UL_PAD_CSI_VSYNC__GPIO4_IO19                                 0x01dc 0x0468 0x0000 5 0
857 #define MX6UL_PAD_CSI_VSYNC__PWM7_OUT                                   0x01dc 0x0468 0x0000 6 0
858 #define MX6UL_PAD_CSI_VSYNC__UART6_DCE_RTS                              0x01dc 0x0468 0x0648 8 0
859 #define MX6UL_PAD_CSI_VSYNC__UART6_DTE_CTS                              0x01dc 0x0468 0x0000 8 0
860 #define MX6UL_PAD_CSI_HSYNC__CSI_HSYNC                                  0x01e0 0x046c 0x0524 0 0
861 #define MX6UL_PAD_CSI_HSYNC__USDHC2_CMD                                 0x01e0 0x046c 0x0678 1 0
862 #define MX6UL_PAD_CSI_HSYNC__SIM1_PORT1_PD                              0x01e0 0x046c 0x0000 2 0
863 #define MX6UL_PAD_CSI_HSYNC__I2C2_SCL                                   0x01e0 0x046c 0x05ac 3 0
864 #define MX6UL_PAD_CSI_HSYNC__EIM_LBA_B                                  0x01e0 0x046c 0x0000 4 0
865 #define MX6UL_PAD_CSI_HSYNC__GPIO4_IO20                                 0x01e0 0x046c 0x0000 5 0
866 #define MX6UL_PAD_CSI_HSYNC__PWM8_OUT                                   0x01e0 0x046c 0x0000 6 0
867 #define MX6UL_PAD_CSI_HSYNC__UART6_DCE_CTS                              0x01e0 0x046c 0x0000 8 0
868 #define MX6UL_PAD_CSI_HSYNC__UART6_DTE_RTS                              0x01e0 0x046c 0x0648 8 1
869 #define MX6UL_PAD_CSI_DATA00__CSI_DATA02                                0x01e4 0x0470 0x04c4 0 0
870 #define MX6UL_PAD_CSI_DATA00__USDHC2_DATA0                              0x01e4 0x0470 0x067c 1 0
871 #define MX6UL_PAD_CSI_DATA00__SIM1_PORT1_RST_B                          0x01e4 0x0470 0x0000 2 0
872 #define MX6UL_PAD_CSI_DATA00__ECSPI2_SCLK                               0x01e4 0x0470 0x0544 3 0
873 #define MX6UL_PAD_CSI_DATA00__EIM_AD00                                  0x01e4 0x0470 0x0000 4 0
874 #define MX6UL_PAD_CSI_DATA00__GPIO4_IO21                                0x01e4 0x0470 0x0000 5 0
875 #define MX6UL_PAD_CSI_DATA00__SRC_INT_BOOT                              0x01e4 0x0470 0x0000 6 0
876 #define MX6UL_PAD_CSI_DATA00__UART5_DCE_TX                              0x01e4 0x0470 0x0000 8 0
877 #define MX6UL_PAD_CSI_DATA00__UART5_DTE_RX                              0x01e4 0x0470 0x0644 8 0
878 #define MX6UL_PAD_CSI_DATA01__CSI_DATA03                                0x01e8 0x0474 0x04c8 0 0
879 #define MX6UL_PAD_CSI_DATA01__USDHC2_DATA1                              0x01e8 0x0474 0x0680 1 0
880 #define MX6UL_PAD_CSI_DATA01__SIM1_PORT1_SVEN                           0x01e8 0x0474 0x0000 2 0
881 #define MX6UL_PAD_CSI_DATA01__ECSPI2_SS0                                0x01e8 0x0474 0x0000 3 0
882 #define MX6UL_PAD_CSI_DATA01__EIM_AD01                                  0x01e8 0x0474 0x0000 4 0
883 #define MX6UL_PAD_CSI_DATA01__GPIO4_IO22                                0x01e8 0x0474 0x0000 5 0
884 #define MX6UL_PAD_CSI_DATA01__SAI1_MCLK                                 0x01e8 0x0474 0x0000 6 0
885 #define MX6UL_PAD_CSI_DATA01__UART5_DCE_RX                              0x01e8 0x0474 0x0644 8 1
886 #define MX6UL_PAD_CSI_DATA01__UART5_DTE_TX                              0x01e8 0x0474 0x0000 8 0
887 #define MX6UL_PAD_CSI_DATA02__CSI_DATA04                                0x01ec 0x0478 0x04d8 0 1
888 #define MX6UL_PAD_CSI_DATA02__USDHC2_DATA2                              0x01ec 0x0478 0x0684 1 2
889 #define MX6UL_PAD_CSI_DATA02__SIM1_PORT1_TRXD                           0x01ec 0x0478 0x0000 2 0
890 #define MX6UL_PAD_CSI_DATA02__ECSPI2_MOSI                               0x01ec 0x0478 0x054c 3 1
891 #define MX6UL_PAD_CSI_DATA02__EIM_AD02                                  0x01ec 0x0478 0x0000 4 0
892 #define MX6UL_PAD_CSI_DATA02__GPIO4_IO23                                0x01ec 0x0478 0x0000 5 0
893 #define MX6UL_PAD_CSI_DATA02__SAI1_RX_SYNC                              0x01ec 0x0478 0x0000 6 0
894 #define MX6UL_PAD_CSI_DATA02__UART5_DCE_RTS                             0x01ec 0x0478 0x0640 8 5
895 #define MX6UL_PAD_CSI_DATA02__UART5_DTE_CTS                             0x01ec 0x0478 0x0000 8 0
896 #define MX6UL_PAD_CSI_DATA03__CSI_DATA05                                0x01f0 0x047c 0x04cc 0 0
897 #define MX6UL_PAD_CSI_DATA03__USDHC2_DATA3                              0x01f0 0x047c 0x0688 1 0
898 #define MX6UL_PAD_CSI_DATA03__SIM2_PORT1_PD                             0x01f0 0x047c 0x0000 2 0
899 #define MX6UL_PAD_CSI_DATA03__ECSPI2_MISO                               0x01f0 0x047c 0x0548 3 0
900 #define MX6UL_PAD_CSI_DATA03__EIM_AD03                                  0x01f0 0x047c 0x0000 4 0
901 #define MX6UL_PAD_CSI_DATA03__GPIO4_IO24                                0x01f0 0x047c 0x0000 5 0
902 #define MX6UL_PAD_CSI_DATA03__SAI1_RX_BCLK                              0x01f0 0x047c 0x0000 6 0
903 #define MX6UL_PAD_CSI_DATA03__UART5_DCE_CTS                             0x01f0 0x047c 0x0000 8 0
904 #define MX6UL_PAD_CSI_DATA03__UART5_DTE_RTS                             0x01f0 0x047c 0x0640 8 0
905 #define MX6UL_PAD_CSI_DATA04__CSI_DATA06                                0x01f4 0x0480 0x04dc 0 1
906 #define MX6UL_PAD_CSI_DATA04__USDHC2_DATA4                              0x01f4 0x0480 0x068c 1 2
907 #define MX6UL_PAD_CSI_DATA04__SIM2_PORT1_CLK                            0x01f4 0x0480 0x0000 2 0
908 #define MX6UL_PAD_CSI_DATA04__ECSPI1_SCLK                               0x01f4 0x0480 0x0534 3 1
909 #define MX6UL_PAD_CSI_DATA04__EIM_AD04                                  0x01f4 0x0480 0x0000 4 0
910 #define MX6UL_PAD_CSI_DATA04__GPIO4_IO25                                0x01f4 0x0480 0x0000 5 0
911 #define MX6UL_PAD_CSI_DATA04__SAI1_TX_SYNC                              0x01f4 0x0480 0x05ec 6 1
912 #define MX6UL_PAD_CSI_DATA04__USDHC1_WP                                 0x01f4 0x0480 0x0000 8 0
913 #define MX6UL_PAD_CSI_DATA05__CSI_DATA07                                0x01f8 0x0484 0x04e0 0 1
914 #define MX6UL_PAD_CSI_DATA05__USDHC2_DATA5                              0x01f8 0x0484 0x0690 1 2
915 #define MX6UL_PAD_CSI_DATA05__SIM2_PORT1_RST_B                          0x01f8 0x0484 0x0000 2 0
916 #define MX6UL_PAD_CSI_DATA05__ECSPI1_SS0                                0x01f8 0x0484 0x0000 3 0
917 #define MX6UL_PAD_CSI_DATA05__EIM_AD05                                  0x01f8 0x0484 0x0000 4 0
918 #define MX6UL_PAD_CSI_DATA05__GPIO4_IO26                                0x01f8 0x0484 0x0000 5 0
919 #define MX6UL_PAD_CSI_DATA05__SAI1_TX_BCLK                              0x01f8 0x0484 0x05e8 6 1
920 #define MX6UL_PAD_CSI_DATA05__USDHC1_CD_B                               0x01f8 0x0484 0x0000 8 0
921 #define MX6UL_PAD_CSI_DATA06__CSI_DATA08                                0x01fc 0x0488 0x04e4 0 1
922 #define MX6UL_PAD_CSI_DATA06__USDHC2_DATA6                              0x01fc 0x0488 0x0694 1 2
923 #define MX6UL_PAD_CSI_DATA06__SIM2_PORT1_SVEN                           0x01fc 0x0488 0x0000 2 0
924 #define MX6UL_PAD_CSI_DATA06__ECSPI1_MOSI                               0x01fc 0x0488 0x053c 3 1
925 #define MX6UL_PAD_CSI_DATA06__EIM_AD06                                  0x01fc 0x0488 0x0000 4 0
926 #define MX6UL_PAD_CSI_DATA06__GPIO4_IO27                                0x01fc 0x0488 0x0000 5 0
927 #define MX6UL_PAD_CSI_DATA06__SAI1_RX_DATA                              0x01fc 0x0488 0x0000 6 0
928 #define MX6UL_PAD_CSI_DATA06__USDHC1_RESET_B                            0x01fc 0x0488 0x0000 8 0
929 #define MX6UL_PAD_CSI_DATA07__CSI_DATA09                                0x0200 0x048c 0x04e8 0 1
930 #define MX6UL_PAD_CSI_DATA07__USDHC2_DATA7                              0x0200 0x048c 0x0698 1 2
931 #define MX6UL_PAD_CSI_DATA07__SIM2_PORT1_TRXD                           0x0200 0x048c 0x0000 2 0
932 #define MX6UL_PAD_CSI_DATA07__ECSPI1_MISO                               0x0200 0x048c 0x0538 3 1
933 #define MX6UL_PAD_CSI_DATA07__EIM_AD07                                  0x0200 0x048c 0x0000 4 0
934 #define MX6UL_PAD_CSI_DATA07__GPIO4_IO28                                0x0200 0x048c 0x0000 5 0
935 #define MX6UL_PAD_CSI_DATA07__SAI1_TX_DATA                              0x0200 0x048c 0x0000 6 0
936 #define MX6UL_PAD_CSI_DATA07__USDHC1_VSELECT                            0x0200 0x048c 0x0000 8 0
937
938 #endif /* __DTS_IMX6UL_PINFUNC_H */