]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/x86/kernel/smpboot.c
Merge branch 'akpm-current/current'
[karo-tx-linux.git] / arch / x86 / kernel / smpboot.c
1  /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@lxorguk.ukuu.org.uk>
5  *      (c) 1998, 1999, 2000, 2009 Ingo Molnar <mingo@redhat.com>
6  *      Copyright 2001 Andi Kleen, SuSE Labs.
7  *
8  *      Much of the core SMP work is based on previous work by Thomas Radke, to
9  *      whom a great many thanks are extended.
10  *
11  *      Thanks to Intel for making available several different Pentium,
12  *      Pentium Pro and Pentium-II/Xeon MP machines.
13  *      Original development of Linux SMP code supported by Caldera.
14  *
15  *      This code is released under the GNU General Public License version 2 or
16  *      later.
17  *
18  *      Fixes
19  *              Felix Koop      :       NR_CPUS used properly
20  *              Jose Renau      :       Handle single CPU case.
21  *              Alan Cox        :       By repeated request 8) - Total BogoMIPS report.
22  *              Greg Wright     :       Fix for kernel stacks panic.
23  *              Erich Boleyn    :       MP v1.4 and additional changes.
24  *      Matthias Sattler        :       Changes for 2.1 kernel map.
25  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
26  *      Michael Chastain        :       Change trampoline.S to gnu as.
27  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
28  *              Ingo Molnar     :       Added APIC timers, based on code
29  *                                      from Jose Renau
30  *              Ingo Molnar     :       various cleanups and rewrites
31  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
32  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
33  *      Andi Kleen              :       Changed for SMP boot into long mode.
34  *              Martin J. Bligh :       Added support for multi-quad systems
35  *              Dave Jones      :       Report invalid combinations of Athlon CPUs.
36  *              Rusty Russell   :       Hacked into shape for new "hotplug" boot process.
37  *      Andi Kleen              :       Converted to new state machine.
38  *      Ashok Raj               :       CPU hotplug support
39  *      Glauber Costa           :       i386 and x86_64 integration
40  */
41
42 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
43
44 #include <linux/init.h>
45 #include <linux/smp.h>
46 #include <linux/module.h>
47 #include <linux/sched.h>
48 #include <linux/percpu.h>
49 #include <linux/bootmem.h>
50 #include <linux/err.h>
51 #include <linux/nmi.h>
52 #include <linux/tboot.h>
53 #include <linux/stackprotector.h>
54 #include <linux/gfp.h>
55 #include <linux/cpuidle.h>
56
57 #include <asm/acpi.h>
58 #include <asm/desc.h>
59 #include <asm/nmi.h>
60 #include <asm/irq.h>
61 #include <asm/idle.h>
62 #include <asm/realmode.h>
63 #include <asm/cpu.h>
64 #include <asm/numa.h>
65 #include <asm/pgtable.h>
66 #include <asm/tlbflush.h>
67 #include <asm/mtrr.h>
68 #include <asm/mwait.h>
69 #include <asm/apic.h>
70 #include <asm/io_apic.h>
71 #include <asm/fpu/internal.h>
72 #include <asm/setup.h>
73 #include <asm/uv/uv.h>
74 #include <linux/mc146818rtc.h>
75 #include <asm/i8259.h>
76 #include <asm/realmode.h>
77 #include <asm/misc.h>
78
79 /* Number of siblings per CPU package */
80 int smp_num_siblings = 1;
81 EXPORT_SYMBOL(smp_num_siblings);
82
83 /* Last level cache ID of each logical CPU */
84 DEFINE_PER_CPU_READ_MOSTLY(u16, cpu_llc_id) = BAD_APICID;
85
86 /* representing HT siblings of each logical CPU */
87 DEFINE_PER_CPU_READ_MOSTLY(cpumask_var_t, cpu_sibling_map);
88 EXPORT_PER_CPU_SYMBOL(cpu_sibling_map);
89
90 /* representing HT and core siblings of each logical CPU */
91 DEFINE_PER_CPU_READ_MOSTLY(cpumask_var_t, cpu_core_map);
92 EXPORT_PER_CPU_SYMBOL(cpu_core_map);
93
94 DEFINE_PER_CPU_READ_MOSTLY(cpumask_var_t, cpu_llc_shared_map);
95
96 /* Per CPU bogomips and other parameters */
97 DEFINE_PER_CPU_READ_MOSTLY(struct cpuinfo_x86, cpu_info);
98 EXPORT_PER_CPU_SYMBOL(cpu_info);
99
100 static inline void smpboot_setup_warm_reset_vector(unsigned long start_eip)
101 {
102         unsigned long flags;
103
104         spin_lock_irqsave(&rtc_lock, flags);
105         CMOS_WRITE(0xa, 0xf);
106         spin_unlock_irqrestore(&rtc_lock, flags);
107         local_flush_tlb();
108         pr_debug("1.\n");
109         *((volatile unsigned short *)phys_to_virt(TRAMPOLINE_PHYS_HIGH)) =
110                                                         start_eip >> 4;
111         pr_debug("2.\n");
112         *((volatile unsigned short *)phys_to_virt(TRAMPOLINE_PHYS_LOW)) =
113                                                         start_eip & 0xf;
114         pr_debug("3.\n");
115 }
116
117 static inline void smpboot_restore_warm_reset_vector(void)
118 {
119         unsigned long flags;
120
121         /*
122          * Install writable page 0 entry to set BIOS data area.
123          */
124         local_flush_tlb();
125
126         /*
127          * Paranoid:  Set warm reset code and vector here back
128          * to default values.
129          */
130         spin_lock_irqsave(&rtc_lock, flags);
131         CMOS_WRITE(0, 0xf);
132         spin_unlock_irqrestore(&rtc_lock, flags);
133
134         *((volatile u32 *)phys_to_virt(TRAMPOLINE_PHYS_LOW)) = 0;
135 }
136
137 /*
138  * Report back to the Boot Processor during boot time or to the caller processor
139  * during CPU online.
140  */
141 static void smp_callin(void)
142 {
143         int cpuid, phys_id;
144
145         /*
146          * If waken up by an INIT in an 82489DX configuration
147          * cpu_callout_mask guarantees we don't get here before
148          * an INIT_deassert IPI reaches our local APIC, so it is
149          * now safe to touch our local APIC.
150          */
151         cpuid = smp_processor_id();
152
153         /*
154          * (This works even if the APIC is not enabled.)
155          */
156         phys_id = read_apic_id();
157
158         set_numa_mem(local_memory_node(cpu_to_node(cpuid)));
159
160         /*
161          * the boot CPU has finished the init stage and is spinning
162          * on callin_map until we finish. We are free to set up this
163          * CPU, first the APIC. (this is probably redundant on most
164          * boards)
165          */
166         apic_ap_setup();
167
168         /*
169          * Save our processor parameters. Note: this information
170          * is needed for clock calibration.
171          */
172         smp_store_cpu_info(cpuid);
173
174         /*
175          * Get our bogomips.
176          * Update loops_per_jiffy in cpu_data. Previous call to
177          * smp_store_cpu_info() stored a value that is close but not as
178          * accurate as the value just calculated.
179          */
180         calibrate_delay();
181         cpu_data(cpuid).loops_per_jiffy = loops_per_jiffy;
182         pr_debug("Stack at about %p\n", &cpuid);
183
184         /*
185          * This must be done before setting cpu_online_mask
186          * or calling notify_cpu_starting.
187          */
188         set_cpu_sibling_map(raw_smp_processor_id());
189         wmb();
190
191         notify_cpu_starting(cpuid);
192
193         /*
194          * Allow the master to continue.
195          */
196         cpumask_set_cpu(cpuid, cpu_callin_mask);
197 }
198
199 static int cpu0_logical_apicid;
200 static int enable_start_cpu0;
201 /*
202  * Activate a secondary processor.
203  */
204 static void notrace start_secondary(void *unused)
205 {
206         /*
207          * Don't put *anything* before cpu_init(), SMP booting is too
208          * fragile that we want to limit the things done here to the
209          * most necessary things.
210          */
211         cpu_init();
212         x86_cpuinit.early_percpu_clock_init();
213         preempt_disable();
214         smp_callin();
215
216         enable_start_cpu0 = 0;
217
218 #ifdef CONFIG_X86_32
219         /* switch away from the initial page table */
220         load_cr3(swapper_pg_dir);
221         __flush_tlb_all();
222 #endif
223
224         /* otherwise gcc will move up smp_processor_id before the cpu_init */
225         barrier();
226         /*
227          * Check TSC synchronization with the BP:
228          */
229         check_tsc_sync_target();
230
231         /*
232          * Lock vector_lock and initialize the vectors on this cpu
233          * before setting the cpu online. We must set it online with
234          * vector_lock held to prevent a concurrent setup/teardown
235          * from seeing a half valid vector space.
236          */
237         lock_vector_lock();
238         setup_vector_irq(smp_processor_id());
239         set_cpu_online(smp_processor_id(), true);
240         unlock_vector_lock();
241         cpu_set_state_online(smp_processor_id());
242         x86_platform.nmi_init();
243
244         /* enable local interrupts */
245         local_irq_enable();
246
247         /* to prevent fake stack check failure in clock setup */
248         boot_init_stack_canary();
249
250         x86_cpuinit.setup_percpu_clockev();
251
252         wmb();
253         cpu_startup_entry(CPUHP_ONLINE);
254 }
255
256 void __init smp_store_boot_cpu_info(void)
257 {
258         int id = 0; /* CPU 0 */
259         struct cpuinfo_x86 *c = &cpu_data(id);
260
261         *c = boot_cpu_data;
262         c->cpu_index = id;
263 }
264
265 /*
266  * The bootstrap kernel entry code has set these up. Save them for
267  * a given CPU
268  */
269 void smp_store_cpu_info(int id)
270 {
271         struct cpuinfo_x86 *c = &cpu_data(id);
272
273         *c = boot_cpu_data;
274         c->cpu_index = id;
275         /*
276          * During boot time, CPU0 has this setup already. Save the info when
277          * bringing up AP or offlined CPU0.
278          */
279         identify_secondary_cpu(c);
280 }
281
282 static bool
283 topology_same_node(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
284 {
285         int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
286
287         return (cpu_to_node(cpu1) == cpu_to_node(cpu2));
288 }
289
290 static bool
291 topology_sane(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o, const char *name)
292 {
293         int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
294
295         return !WARN_ONCE(!topology_same_node(c, o),
296                 "sched: CPU #%d's %s-sibling CPU #%d is not on the same node! "
297                 "[node: %d != %d]. Ignoring dependency.\n",
298                 cpu1, name, cpu2, cpu_to_node(cpu1), cpu_to_node(cpu2));
299 }
300
301 #define link_mask(mfunc, c1, c2)                                        \
302 do {                                                                    \
303         cpumask_set_cpu((c1), mfunc(c2));                               \
304         cpumask_set_cpu((c2), mfunc(c1));                               \
305 } while (0)
306
307 static bool match_smt(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
308 {
309         if (cpu_has_topoext) {
310                 int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
311
312                 if (c->phys_proc_id == o->phys_proc_id &&
313                     per_cpu(cpu_llc_id, cpu1) == per_cpu(cpu_llc_id, cpu2) &&
314                     c->compute_unit_id == o->compute_unit_id)
315                         return topology_sane(c, o, "smt");
316
317         } else if (c->phys_proc_id == o->phys_proc_id &&
318                    c->cpu_core_id == o->cpu_core_id) {
319                 return topology_sane(c, o, "smt");
320         }
321
322         return false;
323 }
324
325 static bool match_llc(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
326 {
327         int cpu1 = c->cpu_index, cpu2 = o->cpu_index;
328
329         if (per_cpu(cpu_llc_id, cpu1) != BAD_APICID &&
330             per_cpu(cpu_llc_id, cpu1) == per_cpu(cpu_llc_id, cpu2))
331                 return topology_sane(c, o, "llc");
332
333         return false;
334 }
335
336 /*
337  * Unlike the other levels, we do not enforce keeping a
338  * multicore group inside a NUMA node.  If this happens, we will
339  * discard the MC level of the topology later.
340  */
341 static bool match_die(struct cpuinfo_x86 *c, struct cpuinfo_x86 *o)
342 {
343         if (c->phys_proc_id == o->phys_proc_id)
344                 return true;
345         return false;
346 }
347
348 static struct sched_domain_topology_level numa_inside_package_topology[] = {
349 #ifdef CONFIG_SCHED_SMT
350         { cpu_smt_mask, cpu_smt_flags, SD_INIT_NAME(SMT) },
351 #endif
352 #ifdef CONFIG_SCHED_MC
353         { cpu_coregroup_mask, cpu_core_flags, SD_INIT_NAME(MC) },
354 #endif
355         { NULL, },
356 };
357 /*
358  * set_sched_topology() sets the topology internal to a CPU.  The
359  * NUMA topologies are layered on top of it to build the full
360  * system topology.
361  *
362  * If NUMA nodes are observed to occur within a CPU package, this
363  * function should be called.  It forces the sched domain code to
364  * only use the SMT level for the CPU portion of the topology.
365  * This essentially falls back to relying on NUMA information
366  * from the SRAT table to describe the entire system topology
367  * (except for hyperthreads).
368  */
369 static void primarily_use_numa_for_topology(void)
370 {
371         set_sched_topology(numa_inside_package_topology);
372 }
373
374 void set_cpu_sibling_map(int cpu)
375 {
376         bool has_smt = smp_num_siblings > 1;
377         bool has_mp = has_smt || boot_cpu_data.x86_max_cores > 1;
378         struct cpuinfo_x86 *c = &cpu_data(cpu);
379         struct cpuinfo_x86 *o;
380         int i;
381
382         cpumask_set_cpu(cpu, cpu_sibling_setup_mask);
383
384         if (!has_mp) {
385                 cpumask_set_cpu(cpu, topology_sibling_cpumask(cpu));
386                 cpumask_set_cpu(cpu, cpu_llc_shared_mask(cpu));
387                 cpumask_set_cpu(cpu, topology_core_cpumask(cpu));
388                 c->booted_cores = 1;
389                 return;
390         }
391
392         for_each_cpu(i, cpu_sibling_setup_mask) {
393                 o = &cpu_data(i);
394
395                 if ((i == cpu) || (has_smt && match_smt(c, o)))
396                         link_mask(topology_sibling_cpumask, cpu, i);
397
398                 if ((i == cpu) || (has_mp && match_llc(c, o)))
399                         link_mask(cpu_llc_shared_mask, cpu, i);
400
401         }
402
403         /*
404          * This needs a separate iteration over the cpus because we rely on all
405          * topology_sibling_cpumask links to be set-up.
406          */
407         for_each_cpu(i, cpu_sibling_setup_mask) {
408                 o = &cpu_data(i);
409
410                 if ((i == cpu) || (has_mp && match_die(c, o))) {
411                         link_mask(topology_core_cpumask, cpu, i);
412
413                         /*
414                          *  Does this new cpu bringup a new core?
415                          */
416                         if (cpumask_weight(
417                             topology_sibling_cpumask(cpu)) == 1) {
418                                 /*
419                                  * for each core in package, increment
420                                  * the booted_cores for this new cpu
421                                  */
422                                 if (cpumask_first(
423                                     topology_sibling_cpumask(i)) == i)
424                                         c->booted_cores++;
425                                 /*
426                                  * increment the core count for all
427                                  * the other cpus in this package
428                                  */
429                                 if (i != cpu)
430                                         cpu_data(i).booted_cores++;
431                         } else if (i != cpu && !c->booted_cores)
432                                 c->booted_cores = cpu_data(i).booted_cores;
433                 }
434                 if (match_die(c, o) && !topology_same_node(c, o))
435                         primarily_use_numa_for_topology();
436         }
437 }
438
439 /* maps the cpu to the sched domain representing multi-core */
440 const struct cpumask *cpu_coregroup_mask(int cpu)
441 {
442         return cpu_llc_shared_mask(cpu);
443 }
444
445 static void impress_friends(void)
446 {
447         int cpu;
448         unsigned long bogosum = 0;
449         /*
450          * Allow the user to impress friends.
451          */
452         pr_debug("Before bogomips\n");
453         for_each_possible_cpu(cpu)
454                 if (cpumask_test_cpu(cpu, cpu_callout_mask))
455                         bogosum += cpu_data(cpu).loops_per_jiffy;
456         pr_info("Total of %d processors activated (%lu.%02lu BogoMIPS)\n",
457                 num_online_cpus(),
458                 bogosum/(500000/HZ),
459                 (bogosum/(5000/HZ))%100);
460
461         pr_debug("Before bogocount - setting activated=1\n");
462 }
463
464 void __inquire_remote_apic(int apicid)
465 {
466         unsigned i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
467         const char * const names[] = { "ID", "VERSION", "SPIV" };
468         int timeout;
469         u32 status;
470
471         pr_info("Inquiring remote APIC 0x%x...\n", apicid);
472
473         for (i = 0; i < ARRAY_SIZE(regs); i++) {
474                 pr_info("... APIC 0x%x %s: ", apicid, names[i]);
475
476                 /*
477                  * Wait for idle.
478                  */
479                 status = safe_apic_wait_icr_idle();
480                 if (status)
481                         pr_cont("a previous APIC delivery may have failed\n");
482
483                 apic_icr_write(APIC_DM_REMRD | regs[i], apicid);
484
485                 timeout = 0;
486                 do {
487                         udelay(100);
488                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
489                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
490
491                 switch (status) {
492                 case APIC_ICR_RR_VALID:
493                         status = apic_read(APIC_RRR);
494                         pr_cont("%08x\n", status);
495                         break;
496                 default:
497                         pr_cont("failed\n");
498                 }
499         }
500 }
501
502 /*
503  * The Multiprocessor Specification 1.4 (1997) example code suggests
504  * that there should be a 10ms delay between the BSP asserting INIT
505  * and de-asserting INIT, when starting a remote processor.
506  * But that slows boot and resume on modern processors, which include
507  * many cores and don't require that delay.
508  *
509  * Cmdline "init_cpu_udelay=" is available to over-ride this delay.
510  * Modern processor families are quirked to remove the delay entirely.
511  */
512 #define UDELAY_10MS_DEFAULT 10000
513
514 static unsigned int init_udelay = INT_MAX;
515
516 static int __init cpu_init_udelay(char *str)
517 {
518         get_option(&str, &init_udelay);
519
520         return 0;
521 }
522 early_param("cpu_init_udelay", cpu_init_udelay);
523
524 static void __init smp_quirk_init_udelay(void)
525 {
526         /* if cmdline changed it from default, leave it alone */
527         if (init_udelay != INT_MAX)
528                 return;
529
530         /* if modern processor, use no delay */
531         if (((boot_cpu_data.x86_vendor == X86_VENDOR_INTEL) && (boot_cpu_data.x86 == 6)) ||
532             ((boot_cpu_data.x86_vendor == X86_VENDOR_AMD) && (boot_cpu_data.x86 >= 0xF)))
533                 init_udelay = 0;
534
535         /* else, use legacy delay */
536         init_udelay = UDELAY_10MS_DEFAULT;
537 }
538
539 /*
540  * Poke the other CPU in the eye via NMI to wake it up. Remember that the normal
541  * INIT, INIT, STARTUP sequence will reset the chip hard for us, and this
542  * won't ... remember to clear down the APIC, etc later.
543  */
544 int
545 wakeup_secondary_cpu_via_nmi(int apicid, unsigned long start_eip)
546 {
547         unsigned long send_status, accept_status = 0;
548         int maxlvt;
549
550         /* Target chip */
551         /* Boot on the stack */
552         /* Kick the second */
553         apic_icr_write(APIC_DM_NMI | apic->dest_logical, apicid);
554
555         pr_debug("Waiting for send to finish...\n");
556         send_status = safe_apic_wait_icr_idle();
557
558         /*
559          * Give the other CPU some time to accept the IPI.
560          */
561         udelay(200);
562         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid])) {
563                 maxlvt = lapic_get_maxlvt();
564                 if (maxlvt > 3)                 /* Due to the Pentium erratum 3AP.  */
565                         apic_write(APIC_ESR, 0);
566                 accept_status = (apic_read(APIC_ESR) & 0xEF);
567         }
568         pr_debug("NMI sent\n");
569
570         if (send_status)
571                 pr_err("APIC never delivered???\n");
572         if (accept_status)
573                 pr_err("APIC delivery error (%lx)\n", accept_status);
574
575         return (send_status | accept_status);
576 }
577
578 static int
579 wakeup_secondary_cpu_via_init(int phys_apicid, unsigned long start_eip)
580 {
581         unsigned long send_status = 0, accept_status = 0;
582         int maxlvt, num_starts, j;
583
584         maxlvt = lapic_get_maxlvt();
585
586         /*
587          * Be paranoid about clearing APIC errors.
588          */
589         if (APIC_INTEGRATED(apic_version[phys_apicid])) {
590                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
591                         apic_write(APIC_ESR, 0);
592                 apic_read(APIC_ESR);
593         }
594
595         pr_debug("Asserting INIT\n");
596
597         /*
598          * Turn INIT on target chip
599          */
600         /*
601          * Send IPI
602          */
603         apic_icr_write(APIC_INT_LEVELTRIG | APIC_INT_ASSERT | APIC_DM_INIT,
604                        phys_apicid);
605
606         pr_debug("Waiting for send to finish...\n");
607         send_status = safe_apic_wait_icr_idle();
608
609         udelay(init_udelay);
610
611         pr_debug("Deasserting INIT\n");
612
613         /* Target chip */
614         /* Send IPI */
615         apic_icr_write(APIC_INT_LEVELTRIG | APIC_DM_INIT, phys_apicid);
616
617         pr_debug("Waiting for send to finish...\n");
618         send_status = safe_apic_wait_icr_idle();
619
620         mb();
621
622         /*
623          * Should we send STARTUP IPIs ?
624          *
625          * Determine this based on the APIC version.
626          * If we don't have an integrated APIC, don't send the STARTUP IPIs.
627          */
628         if (APIC_INTEGRATED(apic_version[phys_apicid]))
629                 num_starts = 2;
630         else
631                 num_starts = 0;
632
633         /*
634          * Paravirt / VMI wants a startup IPI hook here to set up the
635          * target processor state.
636          */
637         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
638                          stack_start);
639
640         /*
641          * Run STARTUP IPI loop.
642          */
643         pr_debug("#startup loops: %d\n", num_starts);
644
645         for (j = 1; j <= num_starts; j++) {
646                 pr_debug("Sending STARTUP #%d\n", j);
647                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
648                         apic_write(APIC_ESR, 0);
649                 apic_read(APIC_ESR);
650                 pr_debug("After apic_write\n");
651
652                 /*
653                  * STARTUP IPI
654                  */
655
656                 /* Target chip */
657                 /* Boot on the stack */
658                 /* Kick the second */
659                 apic_icr_write(APIC_DM_STARTUP | (start_eip >> 12),
660                                phys_apicid);
661
662                 /*
663                  * Give the other CPU some time to accept the IPI.
664                  */
665                 if (init_udelay == 0)
666                         udelay(10);
667                 else
668                         udelay(300);
669
670                 pr_debug("Startup point 1\n");
671
672                 pr_debug("Waiting for send to finish...\n");
673                 send_status = safe_apic_wait_icr_idle();
674
675                 /*
676                  * Give the other CPU some time to accept the IPI.
677                  */
678                 if (init_udelay == 0)
679                         udelay(10);
680                 else
681                         udelay(200);
682
683                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP.  */
684                         apic_write(APIC_ESR, 0);
685                 accept_status = (apic_read(APIC_ESR) & 0xEF);
686                 if (send_status || accept_status)
687                         break;
688         }
689         pr_debug("After Startup\n");
690
691         if (send_status)
692                 pr_err("APIC never delivered???\n");
693         if (accept_status)
694                 pr_err("APIC delivery error (%lx)\n", accept_status);
695
696         return (send_status | accept_status);
697 }
698
699 void smp_announce(void)
700 {
701         int num_nodes = num_online_nodes();
702
703         printk(KERN_INFO "x86: Booted up %d node%s, %d CPUs\n",
704                num_nodes, (num_nodes > 1 ? "s" : ""), num_online_cpus());
705 }
706
707 /* reduce the number of lines printed when booting a large cpu count system */
708 static void announce_cpu(int cpu, int apicid)
709 {
710         static int current_node = -1;
711         int node = early_cpu_to_node(cpu);
712         static int width, node_width;
713
714         if (!width)
715                 width = num_digits(num_possible_cpus()) + 1; /* + '#' sign */
716
717         if (!node_width)
718                 node_width = num_digits(num_possible_nodes()) + 1; /* + '#' */
719
720         if (cpu == 1)
721                 printk(KERN_INFO "x86: Booting SMP configuration:\n");
722
723         if (system_state == SYSTEM_BOOTING) {
724                 if (node != current_node) {
725                         if (current_node > (-1))
726                                 pr_cont("\n");
727                         current_node = node;
728
729                         printk(KERN_INFO ".... node %*s#%d, CPUs:  ",
730                                node_width - num_digits(node), " ", node);
731                 }
732
733                 /* Add padding for the BSP */
734                 if (cpu == 1)
735                         pr_cont("%*s", width + 1, " ");
736
737                 pr_cont("%*s#%d", width - num_digits(cpu), " ", cpu);
738
739         } else
740                 pr_info("Booting Node %d Processor %d APIC 0x%x\n",
741                         node, cpu, apicid);
742 }
743
744 static int wakeup_cpu0_nmi(unsigned int cmd, struct pt_regs *regs)
745 {
746         int cpu;
747
748         cpu = smp_processor_id();
749         if (cpu == 0 && !cpu_online(cpu) && enable_start_cpu0)
750                 return NMI_HANDLED;
751
752         return NMI_DONE;
753 }
754
755 /*
756  * Wake up AP by INIT, INIT, STARTUP sequence.
757  *
758  * Instead of waiting for STARTUP after INITs, BSP will execute the BIOS
759  * boot-strap code which is not a desired behavior for waking up BSP. To
760  * void the boot-strap code, wake up CPU0 by NMI instead.
761  *
762  * This works to wake up soft offlined CPU0 only. If CPU0 is hard offlined
763  * (i.e. physically hot removed and then hot added), NMI won't wake it up.
764  * We'll change this code in the future to wake up hard offlined CPU0 if
765  * real platform and request are available.
766  */
767 static int
768 wakeup_cpu_via_init_nmi(int cpu, unsigned long start_ip, int apicid,
769                int *cpu0_nmi_registered)
770 {
771         int id;
772         int boot_error;
773
774         preempt_disable();
775
776         /*
777          * Wake up AP by INIT, INIT, STARTUP sequence.
778          */
779         if (cpu) {
780                 boot_error = wakeup_secondary_cpu_via_init(apicid, start_ip);
781                 goto out;
782         }
783
784         /*
785          * Wake up BSP by nmi.
786          *
787          * Register a NMI handler to help wake up CPU0.
788          */
789         boot_error = register_nmi_handler(NMI_LOCAL,
790                                           wakeup_cpu0_nmi, 0, "wake_cpu0");
791
792         if (!boot_error) {
793                 enable_start_cpu0 = 1;
794                 *cpu0_nmi_registered = 1;
795                 if (apic->dest_logical == APIC_DEST_LOGICAL)
796                         id = cpu0_logical_apicid;
797                 else
798                         id = apicid;
799                 boot_error = wakeup_secondary_cpu_via_nmi(id, start_ip);
800         }
801
802 out:
803         preempt_enable();
804
805         return boot_error;
806 }
807
808 void common_cpu_up(unsigned int cpu, struct task_struct *idle)
809 {
810         /* Just in case we booted with a single CPU. */
811         alternatives_enable_smp();
812
813         per_cpu(current_task, cpu) = idle;
814
815 #ifdef CONFIG_X86_32
816         /* Stack for startup_32 can be just as for start_secondary onwards */
817         irq_ctx_init(cpu);
818         per_cpu(cpu_current_top_of_stack, cpu) =
819                 (unsigned long)task_stack_page(idle) + THREAD_SIZE;
820 #else
821         clear_tsk_thread_flag(idle, TIF_FORK);
822         initial_gs = per_cpu_offset(cpu);
823 #endif
824 }
825
826 /*
827  * NOTE - on most systems this is a PHYSICAL apic ID, but on multiquad
828  * (ie clustered apic addressing mode), this is a LOGICAL apic ID.
829  * Returns zero if CPU booted OK, else error code from
830  * ->wakeup_secondary_cpu.
831  */
832 static int do_boot_cpu(int apicid, int cpu, struct task_struct *idle)
833 {
834         volatile u32 *trampoline_status =
835                 (volatile u32 *) __va(real_mode_header->trampoline_status);
836         /* start_ip had better be page-aligned! */
837         unsigned long start_ip = real_mode_header->trampoline_start;
838
839         unsigned long boot_error = 0;
840         int cpu0_nmi_registered = 0;
841         unsigned long timeout;
842
843         idle->thread.sp = (unsigned long) (((struct pt_regs *)
844                           (THREAD_SIZE +  task_stack_page(idle))) - 1);
845
846         early_gdt_descr.address = (unsigned long)get_cpu_gdt_table(cpu);
847         initial_code = (unsigned long)start_secondary;
848         stack_start  = idle->thread.sp;
849
850         /*
851          * Enable the espfix hack for this CPU
852         */
853 #ifdef CONFIG_X86_ESPFIX64
854         init_espfix_ap(cpu);
855 #endif
856
857         /* So we see what's up */
858         announce_cpu(cpu, apicid);
859
860         /*
861          * This grunge runs the startup process for
862          * the targeted processor.
863          */
864
865         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
866
867                 pr_debug("Setting warm reset code and vector.\n");
868
869                 smpboot_setup_warm_reset_vector(start_ip);
870                 /*
871                  * Be paranoid about clearing APIC errors.
872                 */
873                 if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid])) {
874                         apic_write(APIC_ESR, 0);
875                         apic_read(APIC_ESR);
876                 }
877         }
878
879         /*
880          * AP might wait on cpu_callout_mask in cpu_init() with
881          * cpu_initialized_mask set if previous attempt to online
882          * it timed-out. Clear cpu_initialized_mask so that after
883          * INIT/SIPI it could start with a clean state.
884          */
885         cpumask_clear_cpu(cpu, cpu_initialized_mask);
886         smp_mb();
887
888         /*
889          * Wake up a CPU in difference cases:
890          * - Use the method in the APIC driver if it's defined
891          * Otherwise,
892          * - Use an INIT boot APIC message for APs or NMI for BSP.
893          */
894         if (apic->wakeup_secondary_cpu)
895                 boot_error = apic->wakeup_secondary_cpu(apicid, start_ip);
896         else
897                 boot_error = wakeup_cpu_via_init_nmi(cpu, start_ip, apicid,
898                                                      &cpu0_nmi_registered);
899
900         if (!boot_error) {
901                 /*
902                  * Wait 10s total for first sign of life from AP
903                  */
904                 boot_error = -1;
905                 timeout = jiffies + 10*HZ;
906                 while (time_before(jiffies, timeout)) {
907                         if (cpumask_test_cpu(cpu, cpu_initialized_mask)) {
908                                 /*
909                                  * Tell AP to proceed with initialization
910                                  */
911                                 cpumask_set_cpu(cpu, cpu_callout_mask);
912                                 boot_error = 0;
913                                 break;
914                         }
915                         schedule();
916                 }
917         }
918
919         if (!boot_error) {
920                 /*
921                  * Wait till AP completes initial initialization
922                  */
923                 while (!cpumask_test_cpu(cpu, cpu_callin_mask)) {
924                         /*
925                          * Allow other tasks to run while we wait for the
926                          * AP to come online. This also gives a chance
927                          * for the MTRR work(triggered by the AP coming online)
928                          * to be completed in the stop machine context.
929                          */
930                         schedule();
931                 }
932         }
933
934         /* mark "stuck" area as not stuck */
935         *trampoline_status = 0;
936
937         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
938                 /*
939                  * Cleanup possible dangling ends...
940                  */
941                 smpboot_restore_warm_reset_vector();
942         }
943         /*
944          * Clean up the nmi handler. Do this after the callin and callout sync
945          * to avoid impact of possible long unregister time.
946          */
947         if (cpu0_nmi_registered)
948                 unregister_nmi_handler(NMI_LOCAL, "wake_cpu0");
949
950         return boot_error;
951 }
952
953 int native_cpu_up(unsigned int cpu, struct task_struct *tidle)
954 {
955         int apicid = apic->cpu_present_to_apicid(cpu);
956         unsigned long flags;
957         int err;
958
959         WARN_ON(irqs_disabled());
960
961         pr_debug("++++++++++++++++++++=_---CPU UP  %u\n", cpu);
962
963         if (apicid == BAD_APICID ||
964             !physid_isset(apicid, phys_cpu_present_map) ||
965             !apic->apic_id_valid(apicid)) {
966                 pr_err("%s: bad cpu %d\n", __func__, cpu);
967                 return -EINVAL;
968         }
969
970         /*
971          * Already booted CPU?
972          */
973         if (cpumask_test_cpu(cpu, cpu_callin_mask)) {
974                 pr_debug("do_boot_cpu %d Already started\n", cpu);
975                 return -ENOSYS;
976         }
977
978         /*
979          * Save current MTRR state in case it was changed since early boot
980          * (e.g. by the ACPI SMI) to initialize new CPUs with MTRRs in sync:
981          */
982         mtrr_save_state();
983
984         /* x86 CPUs take themselves offline, so delayed offline is OK. */
985         err = cpu_check_up_prepare(cpu);
986         if (err && err != -EBUSY)
987                 return err;
988
989         /* the FPU context is blank, nobody can own it */
990         __cpu_disable_lazy_restore(cpu);
991
992         common_cpu_up(cpu, tidle);
993
994         /*
995          * We have to walk the irq descriptors to setup the vector
996          * space for the cpu which comes online.  Prevent irq
997          * alloc/free across the bringup.
998          */
999         irq_lock_sparse();
1000
1001         err = do_boot_cpu(apicid, cpu, tidle);
1002
1003         if (err) {
1004                 irq_unlock_sparse();
1005                 pr_err("do_boot_cpu failed(%d) to wakeup CPU#%u\n", err, cpu);
1006                 return -EIO;
1007         }
1008
1009         /*
1010          * Check TSC synchronization with the AP (keep irqs disabled
1011          * while doing so):
1012          */
1013         local_irq_save(flags);
1014         check_tsc_sync_source(cpu);
1015         local_irq_restore(flags);
1016
1017         while (!cpu_online(cpu)) {
1018                 cpu_relax();
1019                 touch_nmi_watchdog();
1020         }
1021
1022         irq_unlock_sparse();
1023
1024         return 0;
1025 }
1026
1027 /**
1028  * arch_disable_smp_support() - disables SMP support for x86 at runtime
1029  */
1030 void arch_disable_smp_support(void)
1031 {
1032         disable_ioapic_support();
1033 }
1034
1035 /*
1036  * Fall back to non SMP mode after errors.
1037  *
1038  * RED-PEN audit/test this more. I bet there is more state messed up here.
1039  */
1040 static __init void disable_smp(void)
1041 {
1042         pr_info("SMP disabled\n");
1043
1044         disable_ioapic_support();
1045
1046         init_cpu_present(cpumask_of(0));
1047         init_cpu_possible(cpumask_of(0));
1048
1049         if (smp_found_config)
1050                 physid_set_mask_of_physid(boot_cpu_physical_apicid, &phys_cpu_present_map);
1051         else
1052                 physid_set_mask_of_physid(0, &phys_cpu_present_map);
1053         cpumask_set_cpu(0, topology_sibling_cpumask(0));
1054         cpumask_set_cpu(0, topology_core_cpumask(0));
1055 }
1056
1057 enum {
1058         SMP_OK,
1059         SMP_NO_CONFIG,
1060         SMP_NO_APIC,
1061         SMP_FORCE_UP,
1062 };
1063
1064 /*
1065  * Various sanity checks.
1066  */
1067 static int __init smp_sanity_check(unsigned max_cpus)
1068 {
1069         preempt_disable();
1070
1071 #if !defined(CONFIG_X86_BIGSMP) && defined(CONFIG_X86_32)
1072         if (def_to_bigsmp && nr_cpu_ids > 8) {
1073                 unsigned int cpu;
1074                 unsigned nr;
1075
1076                 pr_warn("More than 8 CPUs detected - skipping them\n"
1077                         "Use CONFIG_X86_BIGSMP\n");
1078
1079                 nr = 0;
1080                 for_each_present_cpu(cpu) {
1081                         if (nr >= 8)
1082                                 set_cpu_present(cpu, false);
1083                         nr++;
1084                 }
1085
1086                 nr = 0;
1087                 for_each_possible_cpu(cpu) {
1088                         if (nr >= 8)
1089                                 set_cpu_possible(cpu, false);
1090                         nr++;
1091                 }
1092
1093                 nr_cpu_ids = 8;
1094         }
1095 #endif
1096
1097         if (!physid_isset(hard_smp_processor_id(), phys_cpu_present_map)) {
1098                 pr_warn("weird, boot CPU (#%d) not listed by the BIOS\n",
1099                         hard_smp_processor_id());
1100
1101                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1102         }
1103
1104         /*
1105          * If we couldn't find an SMP configuration at boot time,
1106          * get out of here now!
1107          */
1108         if (!smp_found_config && !acpi_lapic) {
1109                 preempt_enable();
1110                 pr_notice("SMP motherboard not detected\n");
1111                 return SMP_NO_CONFIG;
1112         }
1113
1114         /*
1115          * Should not be necessary because the MP table should list the boot
1116          * CPU too, but we do it for the sake of robustness anyway.
1117          */
1118         if (!apic->check_phys_apicid_present(boot_cpu_physical_apicid)) {
1119                 pr_notice("weird, boot CPU (#%d) not listed by the BIOS\n",
1120                           boot_cpu_physical_apicid);
1121                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1122         }
1123         preempt_enable();
1124
1125         /*
1126          * If we couldn't find a local APIC, then get out of here now!
1127          */
1128         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid]) &&
1129             !cpu_has_apic) {
1130                 if (!disable_apic) {
1131                         pr_err("BIOS bug, local APIC #%d not detected!...\n",
1132                                 boot_cpu_physical_apicid);
1133                         pr_err("... forcing use of dummy APIC emulation (tell your hw vendor)\n");
1134                 }
1135                 return SMP_NO_APIC;
1136         }
1137
1138         /*
1139          * If SMP should be disabled, then really disable it!
1140          */
1141         if (!max_cpus) {
1142                 pr_info("SMP mode deactivated\n");
1143                 return SMP_FORCE_UP;
1144         }
1145
1146         return SMP_OK;
1147 }
1148
1149 static void __init smp_cpu_index_default(void)
1150 {
1151         int i;
1152         struct cpuinfo_x86 *c;
1153
1154         for_each_possible_cpu(i) {
1155                 c = &cpu_data(i);
1156                 /* mark all to hotplug */
1157                 c->cpu_index = nr_cpu_ids;
1158         }
1159 }
1160
1161 /*
1162  * Prepare for SMP bootup.  The MP table or ACPI has been read
1163  * earlier.  Just do some sanity checking here and enable APIC mode.
1164  */
1165 void __init native_smp_prepare_cpus(unsigned int max_cpus)
1166 {
1167         unsigned int i;
1168
1169         smp_cpu_index_default();
1170
1171         /*
1172          * Setup boot CPU information
1173          */
1174         smp_store_boot_cpu_info(); /* Final full version of the data */
1175         cpumask_copy(cpu_callin_mask, cpumask_of(0));
1176         mb();
1177
1178         current_thread_info()->cpu = 0;  /* needed? */
1179         for_each_possible_cpu(i) {
1180                 zalloc_cpumask_var(&per_cpu(cpu_sibling_map, i), GFP_KERNEL);
1181                 zalloc_cpumask_var(&per_cpu(cpu_core_map, i), GFP_KERNEL);
1182                 zalloc_cpumask_var(&per_cpu(cpu_llc_shared_map, i), GFP_KERNEL);
1183         }
1184         set_cpu_sibling_map(0);
1185
1186         switch (smp_sanity_check(max_cpus)) {
1187         case SMP_NO_CONFIG:
1188                 disable_smp();
1189                 if (APIC_init_uniprocessor())
1190                         pr_notice("Local APIC not detected. Using dummy APIC emulation.\n");
1191                 return;
1192         case SMP_NO_APIC:
1193                 disable_smp();
1194                 return;
1195         case SMP_FORCE_UP:
1196                 disable_smp();
1197                 apic_bsp_setup(false);
1198                 return;
1199         case SMP_OK:
1200                 break;
1201         }
1202
1203         default_setup_apic_routing();
1204
1205         if (read_apic_id() != boot_cpu_physical_apicid) {
1206                 panic("Boot APIC ID in local APIC unexpected (%d vs %d)",
1207                      read_apic_id(), boot_cpu_physical_apicid);
1208                 /* Or can we switch back to PIC here? */
1209         }
1210
1211         cpu0_logical_apicid = apic_bsp_setup(false);
1212
1213         pr_info("CPU%d: ", 0);
1214         print_cpu_info(&cpu_data(0));
1215
1216         if (is_uv_system())
1217                 uv_system_init();
1218
1219         set_mtrr_aps_delayed_init();
1220
1221         smp_quirk_init_udelay();
1222 }
1223
1224 void arch_enable_nonboot_cpus_begin(void)
1225 {
1226         set_mtrr_aps_delayed_init();
1227 }
1228
1229 void arch_enable_nonboot_cpus_end(void)
1230 {
1231         mtrr_aps_init();
1232 }
1233
1234 /*
1235  * Early setup to make printk work.
1236  */
1237 void __init native_smp_prepare_boot_cpu(void)
1238 {
1239         int me = smp_processor_id();
1240         switch_to_new_gdt(me);
1241         /* already set me in cpu_online_mask in boot_cpu_init() */
1242         cpumask_set_cpu(me, cpu_callout_mask);
1243         cpu_set_state_online(me);
1244 }
1245
1246 void __init native_smp_cpus_done(unsigned int max_cpus)
1247 {
1248         pr_debug("Boot done\n");
1249
1250         nmi_selftest();
1251         impress_friends();
1252         setup_ioapic_dest();
1253         mtrr_aps_init();
1254 }
1255
1256 static int __initdata setup_possible_cpus = -1;
1257 static int __init _setup_possible_cpus(char *str)
1258 {
1259         get_option(&str, &setup_possible_cpus);
1260         return 0;
1261 }
1262 early_param("possible_cpus", _setup_possible_cpus);
1263
1264
1265 /*
1266  * cpu_possible_mask should be static, it cannot change as cpu's
1267  * are onlined, or offlined. The reason is per-cpu data-structures
1268  * are allocated by some modules at init time, and dont expect to
1269  * do this dynamically on cpu arrival/departure.
1270  * cpu_present_mask on the other hand can change dynamically.
1271  * In case when cpu_hotplug is not compiled, then we resort to current
1272  * behaviour, which is cpu_possible == cpu_present.
1273  * - Ashok Raj
1274  *
1275  * Three ways to find out the number of additional hotplug CPUs:
1276  * - If the BIOS specified disabled CPUs in ACPI/mptables use that.
1277  * - The user can overwrite it with possible_cpus=NUM
1278  * - Otherwise don't reserve additional CPUs.
1279  * We do this because additional CPUs waste a lot of memory.
1280  * -AK
1281  */
1282 __init void prefill_possible_map(void)
1283 {
1284         int i, possible;
1285
1286         /* no processor from mptable or madt */
1287         if (!num_processors)
1288                 num_processors = 1;
1289
1290         i = setup_max_cpus ?: 1;
1291         if (setup_possible_cpus == -1) {
1292                 possible = num_processors;
1293 #ifdef CONFIG_HOTPLUG_CPU
1294                 if (setup_max_cpus)
1295                         possible += disabled_cpus;
1296 #else
1297                 if (possible > i)
1298                         possible = i;
1299 #endif
1300         } else
1301                 possible = setup_possible_cpus;
1302
1303         total_cpus = max_t(int, possible, num_processors + disabled_cpus);
1304
1305         /* nr_cpu_ids could be reduced via nr_cpus= */
1306         if (possible > nr_cpu_ids) {
1307                 pr_warn("%d Processors exceeds NR_CPUS limit of %d\n",
1308                         possible, nr_cpu_ids);
1309                 possible = nr_cpu_ids;
1310         }
1311
1312 #ifdef CONFIG_HOTPLUG_CPU
1313         if (!setup_max_cpus)
1314 #endif
1315         if (possible > i) {
1316                 pr_warn("%d Processors exceeds max_cpus limit of %u\n",
1317                         possible, setup_max_cpus);
1318                 possible = i;
1319         }
1320
1321         pr_info("Allowing %d CPUs, %d hotplug CPUs\n",
1322                 possible, max_t(int, possible - num_processors, 0));
1323
1324         for (i = 0; i < possible; i++)
1325                 set_cpu_possible(i, true);
1326         for (; i < NR_CPUS; i++)
1327                 set_cpu_possible(i, false);
1328
1329         nr_cpu_ids = possible;
1330 }
1331
1332 #ifdef CONFIG_HOTPLUG_CPU
1333
1334 static void remove_siblinginfo(int cpu)
1335 {
1336         int sibling;
1337         struct cpuinfo_x86 *c = &cpu_data(cpu);
1338
1339         for_each_cpu(sibling, topology_core_cpumask(cpu)) {
1340                 cpumask_clear_cpu(cpu, topology_core_cpumask(sibling));
1341                 /*/
1342                  * last thread sibling in this cpu core going down
1343                  */
1344                 if (cpumask_weight(topology_sibling_cpumask(cpu)) == 1)
1345                         cpu_data(sibling).booted_cores--;
1346         }
1347
1348         for_each_cpu(sibling, topology_sibling_cpumask(cpu))
1349                 cpumask_clear_cpu(cpu, topology_sibling_cpumask(sibling));
1350         for_each_cpu(sibling, cpu_llc_shared_mask(cpu))
1351                 cpumask_clear_cpu(cpu, cpu_llc_shared_mask(sibling));
1352         cpumask_clear(cpu_llc_shared_mask(cpu));
1353         cpumask_clear(topology_sibling_cpumask(cpu));
1354         cpumask_clear(topology_core_cpumask(cpu));
1355         c->phys_proc_id = 0;
1356         c->cpu_core_id = 0;
1357         cpumask_clear_cpu(cpu, cpu_sibling_setup_mask);
1358 }
1359
1360 static void remove_cpu_from_maps(int cpu)
1361 {
1362         set_cpu_online(cpu, false);
1363         cpumask_clear_cpu(cpu, cpu_callout_mask);
1364         cpumask_clear_cpu(cpu, cpu_callin_mask);
1365         /* was set by cpu_init() */
1366         cpumask_clear_cpu(cpu, cpu_initialized_mask);
1367         numa_remove_cpu(cpu);
1368 }
1369
1370 void cpu_disable_common(void)
1371 {
1372         int cpu = smp_processor_id();
1373
1374         remove_siblinginfo(cpu);
1375
1376         /* It's now safe to remove this processor from the online map */
1377         lock_vector_lock();
1378         remove_cpu_from_maps(cpu);
1379         unlock_vector_lock();
1380         fixup_irqs();
1381 }
1382
1383 int native_cpu_disable(void)
1384 {
1385         int ret;
1386
1387         ret = check_irq_vectors_for_cpu_disable();
1388         if (ret)
1389                 return ret;
1390
1391         clear_local_APIC();
1392         cpu_disable_common();
1393
1394         return 0;
1395 }
1396
1397 int common_cpu_die(unsigned int cpu)
1398 {
1399         int ret = 0;
1400
1401         /* We don't do anything here: idle task is faking death itself. */
1402
1403         /* They ack this in play_dead() by setting CPU_DEAD */
1404         if (cpu_wait_death(cpu, 5)) {
1405                 if (system_state == SYSTEM_RUNNING)
1406                         pr_info("CPU %u is now offline\n", cpu);
1407         } else {
1408                 pr_err("CPU %u didn't die...\n", cpu);
1409                 ret = -1;
1410         }
1411
1412         return ret;
1413 }
1414
1415 void native_cpu_die(unsigned int cpu)
1416 {
1417         common_cpu_die(cpu);
1418 }
1419
1420 void play_dead_common(void)
1421 {
1422         idle_task_exit();
1423         reset_lazy_tlbstate();
1424         amd_e400_remove_cpu(raw_smp_processor_id());
1425
1426         /* Ack it */
1427         (void)cpu_report_death();
1428
1429         /*
1430          * With physical CPU hotplug, we should halt the cpu
1431          */
1432         local_irq_disable();
1433 }
1434
1435 static bool wakeup_cpu0(void)
1436 {
1437         if (smp_processor_id() == 0 && enable_start_cpu0)
1438                 return true;
1439
1440         return false;
1441 }
1442
1443 /*
1444  * We need to flush the caches before going to sleep, lest we have
1445  * dirty data in our caches when we come back up.
1446  */
1447 static inline void mwait_play_dead(void)
1448 {
1449         unsigned int eax, ebx, ecx, edx;
1450         unsigned int highest_cstate = 0;
1451         unsigned int highest_subcstate = 0;
1452         void *mwait_ptr;
1453         int i;
1454
1455         if (!this_cpu_has(X86_FEATURE_MWAIT))
1456                 return;
1457         if (!this_cpu_has(X86_FEATURE_CLFLUSH))
1458                 return;
1459         if (__this_cpu_read(cpu_info.cpuid_level) < CPUID_MWAIT_LEAF)
1460                 return;
1461
1462         eax = CPUID_MWAIT_LEAF;
1463         ecx = 0;
1464         native_cpuid(&eax, &ebx, &ecx, &edx);
1465
1466         /*
1467          * eax will be 0 if EDX enumeration is not valid.
1468          * Initialized below to cstate, sub_cstate value when EDX is valid.
1469          */
1470         if (!(ecx & CPUID5_ECX_EXTENSIONS_SUPPORTED)) {
1471                 eax = 0;
1472         } else {
1473                 edx >>= MWAIT_SUBSTATE_SIZE;
1474                 for (i = 0; i < 7 && edx; i++, edx >>= MWAIT_SUBSTATE_SIZE) {
1475                         if (edx & MWAIT_SUBSTATE_MASK) {
1476                                 highest_cstate = i;
1477                                 highest_subcstate = edx & MWAIT_SUBSTATE_MASK;
1478                         }
1479                 }
1480                 eax = (highest_cstate << MWAIT_SUBSTATE_SIZE) |
1481                         (highest_subcstate - 1);
1482         }
1483
1484         /*
1485          * This should be a memory location in a cache line which is
1486          * unlikely to be touched by other processors.  The actual
1487          * content is immaterial as it is not actually modified in any way.
1488          */
1489         mwait_ptr = &current_thread_info()->flags;
1490
1491         wbinvd();
1492
1493         while (1) {
1494                 /*
1495                  * The CLFLUSH is a workaround for erratum AAI65 for
1496                  * the Xeon 7400 series.  It's not clear it is actually
1497                  * needed, but it should be harmless in either case.
1498                  * The WBINVD is insufficient due to the spurious-wakeup
1499                  * case where we return around the loop.
1500                  */
1501                 mb();
1502                 clflush(mwait_ptr);
1503                 mb();
1504                 __monitor(mwait_ptr, 0, 0);
1505                 mb();
1506                 __mwait(eax, 0);
1507                 /*
1508                  * If NMI wants to wake up CPU0, start CPU0.
1509                  */
1510                 if (wakeup_cpu0())
1511                         start_cpu0();
1512         }
1513 }
1514
1515 static inline void hlt_play_dead(void)
1516 {
1517         if (__this_cpu_read(cpu_info.x86) >= 4)
1518                 wbinvd();
1519
1520         while (1) {
1521                 native_halt();
1522                 /*
1523                  * If NMI wants to wake up CPU0, start CPU0.
1524                  */
1525                 if (wakeup_cpu0())
1526                         start_cpu0();
1527         }
1528 }
1529
1530 void native_play_dead(void)
1531 {
1532         play_dead_common();
1533         tboot_shutdown(TB_SHUTDOWN_WFS);
1534
1535         mwait_play_dead();      /* Only returns on failure */
1536         if (cpuidle_play_dead())
1537                 hlt_play_dead();
1538 }
1539
1540 #else /* ... !CONFIG_HOTPLUG_CPU */
1541 int native_cpu_disable(void)
1542 {
1543         return -ENOSYS;
1544 }
1545
1546 void native_cpu_die(unsigned int cpu)
1547 {
1548         /* We said "no" in __cpu_disable */
1549         BUG();
1550 }
1551
1552 void native_play_dead(void)
1553 {
1554         BUG();
1555 }
1556
1557 #endif