]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/cpu/arm926ejs/davinci/da850_pinmux.c
Add GPL-2.0+ SPDX-License-Identifier to source files
[karo-tx-uboot.git] / arch / arm / cpu / arm926ejs / davinci / da850_pinmux.c
1 /*
2  * Pinmux configurations for the DA850 SoCs
3  *
4  * Copyright (C) 2011 OMICRON electronics GmbH
5  *
6  * SPDX-License-Identifier:     GPL-2.0+
7  */
8
9 #include <common.h>
10 #include <asm/arch/davinci_misc.h>
11 #include <asm/arch/hardware.h>
12 #include <asm/arch/pinmux_defs.h>
13
14 /* SPI pin muxer settings */
15 const struct pinmux_config spi1_pins_base[] = {
16         { pinmux(5), 1, 2 }, /* SPI1_CLK */
17         { pinmux(5), 1, 4 }, /* SPI1_SOMI */
18         { pinmux(5), 1, 5 }, /* SPI1_SIMO */
19 };
20
21 const struct pinmux_config spi1_pins_scs0[] = {
22         { pinmux(5), 1, 1 }, /* SPI1_SCS[0] */
23 };
24
25 /* UART pin muxer settings */
26 const struct pinmux_config uart0_pins_txrx[] = {
27         { pinmux(3), 2, 4 }, /* UART0_RXD */
28         { pinmux(3), 2, 5 }, /* UART0_TXD */
29 };
30
31 const struct pinmux_config uart1_pins_txrx[] = {
32         { pinmux(4), 2, 6 }, /* UART1_RXD */
33         { pinmux(4), 2, 7 }, /* UART1_TXD */
34 };
35
36 const struct pinmux_config uart2_pins_txrx[] = {
37         { pinmux(4), 2, 4 }, /* UART2_RXD */
38         { pinmux(4), 2, 5 }, /* UART2_TXD */
39 };
40
41 const struct pinmux_config uart2_pins_rtscts[] = {
42         { pinmux(0), 4, 6 }, /* UART2_RTS */
43         { pinmux(0), 4, 7 }, /* UART2_CTS */
44 };
45
46 /* EMAC pin muxer settings*/
47 const struct pinmux_config emac_pins_rmii[] = {
48         { pinmux(14), 8, 2 }, /* RMII_TXD[1] */
49         { pinmux(14), 8, 3 }, /* RMII_TXD[0] */
50         { pinmux(14), 8, 4 }, /* RMII_TXEN */
51         { pinmux(14), 8, 5 }, /* RMII_RXD[1] */
52         { pinmux(14), 8, 6 }, /* RMII_RXD[0] */
53         { pinmux(14), 8, 7 }, /* RMII_RXER */
54         { pinmux(15), 8, 1 }, /* RMII_CRS_DV */
55 };
56
57 const struct pinmux_config emac_pins_mii[] = {
58         { pinmux(2), 8, 1 }, /* MII_TXEN */
59         { pinmux(2), 8, 2 }, /* MII_TXCLK */
60         { pinmux(2), 8, 3 }, /* MII_COL */
61         { pinmux(2), 8, 4 }, /* MII_TXD[3] */
62         { pinmux(2), 8, 5 }, /* MII_TXD[2] */
63         { pinmux(2), 8, 6 }, /* MII_TXD[1] */
64         { pinmux(2), 8, 7 }, /* MII_TXD[0] */
65         { pinmux(3), 8, 0 }, /* MII_RXCLK */
66         { pinmux(3), 8, 1 }, /* MII_RXDV */
67         { pinmux(3), 8, 2 }, /* MII_RXER */
68         { pinmux(3), 8, 3 }, /* MII_CRS */
69         { pinmux(3), 8, 4 }, /* MII_RXD[3] */
70         { pinmux(3), 8, 5 }, /* MII_RXD[2] */
71         { pinmux(3), 8, 6 }, /* MII_RXD[1] */
72         { pinmux(3), 8, 7 }, /* MII_RXD[0] */
73 };
74
75 const struct pinmux_config emac_pins_mdio[] = {
76         { pinmux(4), 8, 0 }, /* MDIO_CLK */
77         { pinmux(4), 8, 1 }, /* MDIO_D */
78 };
79
80 /* I2C pin muxer settings */
81 const struct pinmux_config i2c0_pins[] = {
82         { pinmux(4), 2, 2 }, /* I2C0_SCL */
83         { pinmux(4), 2, 3 }, /* I2C0_SDA */
84 };
85
86 const struct pinmux_config i2c1_pins[] = {
87         { pinmux(4), 4, 4 }, /* I2C1_SCL */
88         { pinmux(4), 4, 5 }, /* I2C1_SDA */
89 };
90
91 /* EMIFA pin muxer settings */
92 const struct pinmux_config emifa_pins_cs2[] = {
93         { pinmux(7), 1, 0 }, /* EMA_CS2 */
94 };
95
96 const struct pinmux_config emifa_pins_cs3[] = {
97         { pinmux(7), 1, 1 }, /* EMA_CS[3] */
98 };
99
100 const struct pinmux_config emifa_pins_cs4[] = {
101         { pinmux(7), 1, 2 }, /* EMA_CS[4] */
102 };
103
104 const struct pinmux_config emifa_pins_nand[] = {
105         { pinmux(7), 1, 4 },  /* EMA_WE */
106         { pinmux(7), 1, 5 },  /* EMA_OE */
107         { pinmux(9), 1, 0 },  /* EMA_D[7] */
108         { pinmux(9), 1, 1 },  /* EMA_D[6] */
109         { pinmux(9), 1, 2 },  /* EMA_D[5] */
110         { pinmux(9), 1, 3 },  /* EMA_D[4] */
111         { pinmux(9), 1, 4 },  /* EMA_D[3] */
112         { pinmux(9), 1, 5 },  /* EMA_D[2] */
113         { pinmux(9), 1, 6 },  /* EMA_D[1] */
114         { pinmux(9), 1, 7 },  /* EMA_D[0] */
115         { pinmux(12), 1, 5 }, /* EMA_A[2] */
116         { pinmux(12), 1, 6 }, /* EMA_A[1] */
117 };
118
119 /* NOR pin muxer settings */
120 const struct pinmux_config emifa_pins_nor[] = {
121         { pinmux(5), 1, 6 },  /* EMA_BA[1] */
122         { pinmux(6), 1, 6 },  /* EMA_WAIT[1] */
123         { pinmux(7), 1, 4 },  /* EMA_WE */
124         { pinmux(7), 1, 5 },  /* EMA_OE */
125         { pinmux(8), 1, 0 },  /* EMA_D[15] */
126         { pinmux(8), 1, 1 },  /* EMA_D[14] */
127         { pinmux(8), 1, 2 },  /* EMA_D[13] */
128         { pinmux(8), 1, 3 },  /* EMA_D[12] */
129         { pinmux(8), 1, 4 },  /* EMA_D[11] */
130         { pinmux(8), 1, 5 },  /* EMA_D[10] */
131         { pinmux(8), 1, 6 },  /* EMA_D[9] */
132         { pinmux(8), 1, 7 },  /* EMA_D[8] */
133         { pinmux(9), 1, 0 },  /* EMA_D[7] */
134         { pinmux(9), 1, 1 },  /* EMA_D[6] */
135         { pinmux(9), 1, 2 },  /* EMA_D[5] */
136         { pinmux(9), 1, 3 },  /* EMA_D[4] */
137         { pinmux(9), 1, 4 },  /* EMA_D[3] */
138         { pinmux(9), 1, 5 },  /* EMA_D[2] */
139         { pinmux(9), 1, 6 },  /* EMA_D[1] */
140         { pinmux(9), 1, 7 },  /* EMA_D[0] */
141         { pinmux(10), 1, 1 }, /* EMA_A[22] */
142         { pinmux(10), 1, 2 }, /* EMA_A[21] */
143         { pinmux(10), 1, 3 }, /* EMA_A[20] */
144         { pinmux(10), 1, 4 }, /* EMA_A[19] */
145         { pinmux(10), 1, 5 }, /* EMA_A[18] */
146         { pinmux(10), 1, 6 }, /* EMA_A[17] */
147         { pinmux(10), 1, 7 }, /* EMA_A[16] */
148         { pinmux(11), 1, 0 }, /* EMA_A[15] */
149         { pinmux(11), 1, 1 }, /* EMA_A[14] */
150         { pinmux(11), 1, 2 }, /* EMA_A[13] */
151         { pinmux(11), 1, 3 }, /* EMA_A[12] */
152         { pinmux(11), 1, 4 }, /* EMA_A[11] */
153         { pinmux(11), 1, 5 }, /* EMA_A[10] */
154         { pinmux(11), 1, 6 }, /* EMA_A[9] */
155         { pinmux(11), 1, 7 }, /* EMA_A[8] */
156         { pinmux(12), 1, 0 }, /* EMA_A[7] */
157         { pinmux(12), 1, 1 }, /* EMA_A[6] */
158         { pinmux(12), 1, 2 }, /* EMA_A[5] */
159         { pinmux(12), 1, 3 }, /* EMA_A[4] */
160         { pinmux(12), 1, 4 }, /* EMA_A[3] */
161         { pinmux(12), 1, 5 }, /* EMA_A[2] */
162         { pinmux(12), 1, 6 }, /* EMA_A[1] */
163         { pinmux(12), 1, 7 }, /* EMA_A[0] */
164 };
165
166 /* MMC0 pin muxer settings */
167 const struct pinmux_config mmc0_pins[] = {
168         { pinmux(10), 2, 0 },   /* MMCSD0_CLK */
169         { pinmux(10), 2, 1 },   /* MMCSD0_CMD */
170         { pinmux(10), 2, 2 },   /* MMCSD0_DAT_0 */
171         { pinmux(10), 2, 3 },   /* MMCSD0_DAT_1 */
172         { pinmux(10), 2, 4 },   /* MMCSD0_DAT_2 */
173         { pinmux(10), 2, 5 },   /* MMCSD0_DAT_3 */
174         /* DA850 supports only 4-bit mode, remaining pins are not configured */
175 };