]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/amcc/sequoia/init.S
ppc4xx: TLB init file cleanup
[karo-tx-uboot.git] / board / amcc / sequoia / init.S
1 /*
2  * (C) Copyright 2008
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <ppc_asm.tmpl>
25 #include <asm/mmu.h>
26 #include <config.h>
27
28 /*
29  * TLB TABLE
30  *
31  * This table is used by the cpu boot code to setup the initial tlb
32  * entries. Rather than make broad assumptions in the cpu source tree,
33  * this table lets each board set things up however they like.
34  *
35  *  Pointer to the table is returned in r1
36  */
37     .section .bootpg,"ax"
38     .globl tlbtab
39
40 tlbtab:
41         tlbtab_start
42
43         /* vxWorks needs this as first entry for the Machine Check interrupt */
44         tlbentry( 0x40000000, SZ_256M, 0, 0, AC_RWX | SA_IG )
45
46         /*
47          * The RAM-boot version skips the SDRAM TLB (identified by EPN=0). This
48          * entry is already configured for SDRAM via the JTAG debugger and mustn't
49          * be re-initialized by this RAM-booting U-Boot version.
50          */
51 #ifndef CONFIG_SYS_RAMBOOT
52         /* TLB-entry for DDR SDRAM (Up to 2GB) */
53 #ifdef CONFIG_4xx_DCACHE
54         tlbentry( CONFIG_SYS_SDRAM_BASE, SZ_256M, CONFIG_SYS_SDRAM_BASE, 0, AC_RWX | SA_G)
55 #else
56         tlbentry( CONFIG_SYS_SDRAM_BASE, SZ_256M, CONFIG_SYS_SDRAM_BASE, 0, AC_RWX | SA_IG )
57 #endif
58 #endif /* CONFIG_SYS_RAMBOOT */
59
60         /* TLB-entry for EBC */
61         tlbentry( CONFIG_SYS_BCSR_BASE, SZ_256M, CONFIG_SYS_BCSR_BASE, 1, AC_RWX | SA_IG )
62
63         /* BOOT_CS (FLASH) must be forth. Before relocation SA_I can be off to use the
64          * speed up boot process. It is patched after relocation to enable SA_I
65          */
66 #ifndef CONFIG_NAND_SPL
67         tlbentry( CONFIG_SYS_BOOT_BASE_ADDR, SZ_256M, CONFIG_SYS_BOOT_BASE_ADDR, 1, AC_RWX | SA_G )
68 #else
69         tlbentry( CONFIG_SYS_NAND_BOOT_SPL_SRC, SZ_4K, CONFIG_SYS_NAND_BOOT_SPL_SRC, 1, AC_RWX | SA_G )
70 #endif
71
72 #ifdef CONFIG_SYS_INIT_RAM_DCACHE
73         /* TLB-entry for init-ram in dcache (SA_I must be turned off!) */
74         tlbentry( CONFIG_SYS_INIT_RAM_ADDR, SZ_64K, CONFIG_SYS_INIT_RAM_ADDR, 0, AC_RWX | SA_G )
75 #endif
76
77         /* TLB-entry for PCI Memory */
78         tlbentry( CONFIG_SYS_PCI_MEMBASE, SZ_256M, CONFIG_SYS_PCI_MEMBASE, 1, AC_RW | SA_IG )
79         tlbentry( CONFIG_SYS_PCI_MEMBASE1, SZ_256M, CONFIG_SYS_PCI_MEMBASE1, 1, AC_RW | SA_IG )
80         tlbentry( CONFIG_SYS_PCI_MEMBASE2, SZ_256M, CONFIG_SYS_PCI_MEMBASE2, 1, AC_RW | SA_IG )
81         tlbentry( CONFIG_SYS_PCI_MEMBASE3, SZ_256M, CONFIG_SYS_PCI_MEMBASE3, 1, AC_RW | SA_IG )
82
83         /* TLB-entry for NAND */
84         tlbentry( CONFIG_SYS_NAND_ADDR, SZ_1K, CONFIG_SYS_NAND_ADDR, 1, AC_RWX | SA_IG )
85
86         /* TLB-entry for Internal Registers & OCM */
87         tlbentry( 0xe0000000, SZ_16M, 0xe0000000, 0,  AC_RWX | SA_I )
88
89         /*TLB-entry PCI registers*/
90         tlbentry( 0xEEC00000, SZ_1K, 0xEEC00000, 1,  AC_RWX | SA_IG )
91
92         /* TLB-entry for peripherals */
93         tlbentry( 0xEF000000, SZ_16M, 0xEF000000, 1, AC_RWX | SA_IG)
94
95         /* TLB-entry PCI IO Space - from sr@denx.de */
96         tlbentry(0xE8000000, SZ_64K, 0xE8000000, 1, AC_RWX | SA_IG)
97
98         tlbtab_end
99
100 #if defined(CONFIG_NAND_U_BOOT) && !defined(CONFIG_NAND_SPL)
101         /*
102          * For NAND booting the first TLB has to be reconfigured to full size
103          * and with caching disabled after running from RAM!
104          */
105 #define TLB00   TLB0(CONFIG_SYS_BOOT_BASE_ADDR, SZ_256M)
106 #define TLB01   TLB1(CONFIG_SYS_BOOT_BASE_ADDR, 1)
107 #define TLB02   TLB2(AC_RWX | SA_IG)
108
109         .globl  reconfig_tlb0
110 reconfig_tlb0:
111         sync
112         isync
113         addi    r4,r0,CONFIG_SYS_TLB_FOR_BOOT_FLASH /* TLB entry # */
114         lis     r5,TLB00@h
115         ori     r5,r5,TLB00@l
116         tlbwe   r5,r4,0x0000            /* Save it out */
117         lis     r5,TLB01@h
118         ori     r5,r5,TLB01@l
119         tlbwe   r5,r4,0x0001            /* Save it out */
120         lis     r5,TLB02@h
121         ori     r5,r5,TLB02@l
122         tlbwe   r5,r4,0x0002            /* Save it out */
123         sync
124         isync
125         blr
126 #endif