]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/karo/tx48/spl.c
Unified codebase for TX28, TX48, TX51, TX53
[karo-tx-uboot.git] / board / karo / tx48 / spl.c
1 /*
2  * board/karo/tx48/spl.c
3  * Copyright (C) 2012 Lothar Waßmann <LW@KARO-electronics.de>
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License as
7  * published by the Free Software Foundation version 2.
8  *
9  * This program is distributed "as is" WITHOUT ANY WARRANTY of any
10  * kind, whether express or implied; without even the implied warranty
11  * of MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
12  * GNU General Public License for more details.
13  */
14
15 #include <common.h>
16 #include <errno.h>
17 #include <miiphy.h>
18 #include <netdev.h>
19 #include <serial.h>
20 #include <libfdt.h>
21 #include <fdt_support.h>
22 #include <nand.h>
23 #include <net.h>
24 #include <linux/mtd/nand.h>
25 #include <asm/gpio.h>
26 #include <asm/cache.h>
27 #include <asm/omap_common.h>
28 #include <asm/io.h>
29 #include <asm/arch/cpu.h>
30 #include <asm/arch/hardware.h>
31 #include <asm/arch/mmc_host_def.h>
32 #include <asm/arch/sys_proto.h>
33 #include <asm/arch/nand.h>
34 #include <asm/arch/clock.h>
35 #include <asm/arch/common_def.h>
36 #include <video_fb.h>
37 #include <asm/arch/da8xx-fb.h>
38
39 #define TX48_LED_GPIO           AM33XX_GPIO_NR(1, 26)
40 #define TX48_ETH_PHY_RST_GPIO   AM33XX_GPIO_NR(3, 8)
41 #define TX48_LCD_RST_GPIO       AM33XX_GPIO_NR(1, 19)
42 #define TX48_LCD_PWR_GPIO       AM33XX_GPIO_NR(1, 22)
43 #define TX48_LCD_BACKLIGHT_GPIO AM33XX_GPIO_NR(3, 14)
44
45 #define GMII_SEL                (CTRL_BASE + 0x650)
46
47 /* UART Defines */
48 #define UART_SYSCFG_OFFSET      0x54
49 #define UART_SYSSTS_OFFSET      0x58
50
51 #define UART_RESET              (0x1 << 1)
52 #define UART_CLK_RUNNING_MASK   0x1
53 #define UART_SMART_IDLE_EN      (0x1 << 0x3)
54
55 /* Timer Defines */
56 #define TSICR_REG               0x54
57 #define TIOCP_CFG_REG           0x10
58 #define TCLR_REG                0x38
59
60 /* RGMII mode define */
61 #define RGMII_MODE_ENABLE       0xA
62 #define RMII_MODE_ENABLE        0x5
63 #define MII_MODE_ENABLE         0x0
64
65 #define NO_OF_MAC_ADDR          1
66 #define ETH_ALEN                6
67
68 #define MUX_CFG(value, offset)  {                                       \
69         __raw_writel(value, (CTRL_BASE + (offset)));                    \
70         }
71
72 /* PAD Control Fields */
73 #define SLEWCTRL        (0x1 << 6)
74 #define RXACTIVE        (0x1 << 5)
75 #define PULLUP_EN       (0x1 << 4) /* Pull UP Selection */
76 #define PULLUDEN        (0x0 << 3) /* Pull up enabled */
77 #define PULLUDDIS       (0x1 << 3) /* Pull up disabled */
78 #define MODE(val)       (val)
79
80 /*
81  * PAD CONTROL OFFSETS
82  * Field names corresponds to the pad signal name
83  */
84 struct pad_signals {
85         int gpmc_ad0;
86         int gpmc_ad1;
87         int gpmc_ad2;
88         int gpmc_ad3;
89         int gpmc_ad4;
90         int gpmc_ad5;
91         int gpmc_ad6;
92         int gpmc_ad7;
93         int gpmc_ad8;
94         int gpmc_ad9;
95         int gpmc_ad10;
96         int gpmc_ad11;
97         int gpmc_ad12;
98         int gpmc_ad13;
99         int gpmc_ad14;
100         int gpmc_ad15;
101         int gpmc_a0;
102         int gpmc_a1;
103         int gpmc_a2;
104         int gpmc_a3;
105         int gpmc_a4;
106         int gpmc_a5;
107         int gpmc_a6;
108         int gpmc_a7;
109         int gpmc_a8;
110         int gpmc_a9;
111         int gpmc_a10;
112         int gpmc_a11;
113         int gpmc_wait0;
114         int gpmc_wpn;
115         int gpmc_be1n;
116         int gpmc_csn0;
117         int gpmc_csn1;
118         int gpmc_csn2;
119         int gpmc_csn3;
120         int gpmc_clk;
121         int gpmc_advn_ale;
122         int gpmc_oen_ren;
123         int gpmc_wen;
124         int gpmc_be0n_cle;
125         int lcd_data0;
126         int lcd_data1;
127         int lcd_data2;
128         int lcd_data3;
129         int lcd_data4;
130         int lcd_data5;
131         int lcd_data6;
132         int lcd_data7;
133         int lcd_data8;
134         int lcd_data9;
135         int lcd_data10;
136         int lcd_data11;
137         int lcd_data12;
138         int lcd_data13;
139         int lcd_data14;
140         int lcd_data15;
141         int lcd_vsync;
142         int lcd_hsync;
143         int lcd_pclk;
144         int lcd_ac_bias_en;
145         int mmc0_dat3;
146         int mmc0_dat2;
147         int mmc0_dat1;
148         int mmc0_dat0;
149         int mmc0_clk;
150         int mmc0_cmd;
151         int mii1_col;
152         int mii1_crs;
153         int mii1_rxerr;
154         int mii1_txen;
155         int mii1_rxdv;
156         int mii1_txd3;
157         int mii1_txd2;
158         int mii1_txd1;
159         int mii1_txd0;
160         int mii1_txclk;
161         int mii1_rxclk;
162         int mii1_rxd3;
163         int mii1_rxd2;
164         int mii1_rxd1;
165         int mii1_rxd0;
166         int rmii1_refclk;
167         int mdio_data;
168         int mdio_clk;
169         int spi0_sclk;
170         int spi0_d0;
171         int spi0_d1;
172         int spi0_cs0;
173         int spi0_cs1;
174         int ecap0_in_pwm0_out;
175         int uart0_ctsn;
176         int uart0_rtsn;
177         int uart0_rxd;
178         int uart0_txd;
179         int uart1_ctsn;
180         int uart1_rtsn;
181         int uart1_rxd;
182         int uart1_txd;
183         int i2c0_sda;
184         int i2c0_scl;
185         int mcasp0_aclkx;
186         int mcasp0_fsx;
187         int mcasp0_axr0;
188         int mcasp0_ahclkr;
189         int mcasp0_aclkr;
190         int mcasp0_fsr;
191         int mcasp0_axr1;
192         int mcasp0_ahclkx;
193         int xdma_event_intr0;
194         int xdma_event_intr1;
195         int nresetin_out;
196         int porz;
197         int nnmi;
198         int osc0_in;
199         int osc0_out;
200         int rsvd1;
201         int tms;
202         int tdi;
203         int tdo;
204         int tck;
205         int ntrst;
206         int emu0;
207         int emu1;
208         int osc1_in;
209         int osc1_out;
210         int pmic_power_en;
211         int rtc_porz;
212         int rsvd2;
213         int ext_wakeup;
214         int enz_kaldo_1p8v;
215         int usb0_dm;
216         int usb0_dp;
217         int usb0_ce;
218         int usb0_id;
219         int usb0_vbus;
220         int usb0_drvvbus;
221         int usb1_dm;
222         int usb1_dp;
223         int usb1_ce;
224         int usb1_id;
225         int usb1_vbus;
226         int usb1_drvvbus;
227         int ddr_resetn;
228         int ddr_csn0;
229         int ddr_cke;
230         int ddr_ck;
231         int ddr_nck;
232         int ddr_casn;
233         int ddr_rasn;
234         int ddr_wen;
235         int ddr_ba0;
236         int ddr_ba1;
237         int ddr_ba2;
238         int ddr_a0;
239         int ddr_a1;
240         int ddr_a2;
241         int ddr_a3;
242         int ddr_a4;
243         int ddr_a5;
244         int ddr_a6;
245         int ddr_a7;
246         int ddr_a8;
247         int ddr_a9;
248         int ddr_a10;
249         int ddr_a11;
250         int ddr_a12;
251         int ddr_a13;
252         int ddr_a14;
253         int ddr_a15;
254         int ddr_odt;
255         int ddr_d0;
256         int ddr_d1;
257         int ddr_d2;
258         int ddr_d3;
259         int ddr_d4;
260         int ddr_d5;
261         int ddr_d6;
262         int ddr_d7;
263         int ddr_d8;
264         int ddr_d9;
265         int ddr_d10;
266         int ddr_d11;
267         int ddr_d12;
268         int ddr_d13;
269         int ddr_d14;
270         int ddr_d15;
271         int ddr_dqm0;
272         int ddr_dqm1;
273         int ddr_dqs0;
274         int ddr_dqsn0;
275         int ddr_dqs1;
276         int ddr_dqsn1;
277         int ddr_vref;
278         int ddr_vtp;
279         int ddr_strben0;
280         int ddr_strben1;
281         int ain7;
282         int ain6;
283         int ain5;
284         int ain4;
285         int ain3;
286         int ain2;
287         int ain1;
288         int ain0;
289         int vrefp;
290         int vrefn;
291 };
292
293 struct pin_mux {
294         short reg_offset;
295         uint8_t val;
296 };
297
298 #define PAD_CTRL_BASE   0x800
299 #define OFFSET(x)       (unsigned int) (&((struct pad_signals *) \
300                                 (PAD_CTRL_BASE))->x)
301
302 static struct pin_mux tx48_pins[] = {
303 #ifdef CONFIG_CMD_NAND
304         { OFFSET(gpmc_ad0), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD0 */
305         { OFFSET(gpmc_ad1), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD1 */
306         { OFFSET(gpmc_ad2), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD2 */
307         { OFFSET(gpmc_ad3), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD3 */
308         { OFFSET(gpmc_ad4), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD4 */
309         { OFFSET(gpmc_ad5), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD5 */
310         { OFFSET(gpmc_ad6), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD6 */
311         { OFFSET(gpmc_ad7), MODE(0) | PULLUP_EN | RXACTIVE, },  /* NAND AD7 */
312         { OFFSET(gpmc_wait0), MODE(0) | RXACTIVE | PULLUP_EN, }, /* NAND WAIT */
313         { OFFSET(gpmc_wpn), MODE(7) | PULLUP_EN | RXACTIVE, },  /* NAND_WPN */
314         { OFFSET(gpmc_csn0), MODE(0) | PULLUDEN, },     /* NAND_CS0 */
315         { OFFSET(gpmc_advn_ale), MODE(0) | PULLUDEN, }, /* NAND_ADV_ALE */
316         { OFFSET(gpmc_oen_ren), MODE(0) | PULLUDEN, },  /* NAND_OE */
317         { OFFSET(gpmc_wen), MODE(0) | PULLUDEN, },      /* NAND_WEN */
318         { OFFSET(gpmc_be0n_cle), MODE(0) | PULLUDEN, }, /* NAND_BE_CLE */
319 #endif
320         /* I2C0 */
321         { OFFSET(i2c0_sda), MODE(0) | RXACTIVE | PULLUDEN | SLEWCTRL, }, /* I2C_DATA */
322         { OFFSET(i2c0_scl), MODE(0) | RXACTIVE | PULLUDEN | SLEWCTRL, }, /* I2C_SCLK */
323
324 #ifndef CONFIG_NO_ETH
325         /* RMII1 */
326         { OFFSET(mii1_crs), MODE(1) | RXACTIVE, },      /* RMII1_CRS */
327         { OFFSET(mii1_rxerr), MODE(1) | RXACTIVE | PULLUDEN, },  /* RMII1_RXERR */
328         { OFFSET(mii1_txen), MODE(1), },                     /* RMII1_TXEN */
329         { OFFSET(mii1_txd1), MODE(1), },                     /* RMII1_TXD1 */
330         { OFFSET(mii1_txd0), MODE(1), },                     /* RMII1_TXD0 */
331         { OFFSET(mii1_rxd1), MODE(1) | RXACTIVE | PULLUP_EN, }, /* RMII1_RXD1 */
332         { OFFSET(mii1_rxd0), MODE(1) | RXACTIVE | PULLUP_EN, }, /* RMII1_RXD0 */
333         { OFFSET(mdio_data), MODE(0) | RXACTIVE | PULLUP_EN, }, /* MDIO_DATA */
334         { OFFSET(mdio_clk), MODE(0) | PULLUP_EN, },     /* MDIO_CLK */
335         { OFFSET(rmii1_refclk), MODE(0) | RXACTIVE, },  /* RMII1_REFCLK */
336         { OFFSET(emu0), MODE(7) | RXACTIVE},         /* nINT */
337         { OFFSET(emu1), MODE(7), },                  /* nRST */
338 #endif
339 };
340
341 static struct gpio tx48_gpios[] = {
342         /* configure this pin early to prevent flicker of the LCD */
343         { TX48_LCD_BACKLIGHT_GPIO, GPIOF_OUTPUT_INIT_HIGH, "LCD BACKLIGHT", },
344 };
345
346 static struct pin_mux tx48_mmc_pins[] = {
347 #ifdef CONFIG_OMAP_HSMMC
348         /* MMC1 */
349         { OFFSET(mii1_rxd2), MODE(4) | RXACTIVE | PULLUP_EN, }, /* MMC1_DAT3 */
350         { OFFSET(mii1_rxd3), MODE(4) | RXACTIVE | PULLUP_EN, }, /* MMC1_DAT2 */
351         { OFFSET(mii1_rxclk), MODE(4) | RXACTIVE | PULLUP_EN, }, /* MMC1_DAT1 */
352         { OFFSET(mii1_txclk), MODE(4) | RXACTIVE | PULLUP_EN, }, /* MMC1_DAT0 */
353         { OFFSET(gpmc_csn1), MODE(2) | RXACTIVE | PULLUP_EN, }, /* MMC1_CLK */
354         { OFFSET(gpmc_csn2), MODE(2) | RXACTIVE | PULLUP_EN, }, /* MMC1_CMD */
355         { OFFSET(mcasp0_fsx), MODE(4) | RXACTIVE, },    /* MMC1_CD */
356 #endif
357 };
358
359 /*
360  * Configure the pin mux for the module
361  */
362 static inline void tx48_set_pin_mux(const struct pin_mux *pin_mux,
363                         int num_pins)
364 {
365         int i;
366
367         for (i = 0; i < num_pins; i++)
368                 MUX_CFG(pin_mux[i].val, pin_mux[i].reg_offset);
369 }
370
371 #ifdef CONFIG_SPL_BOARD_INIT
372 void spl_board_init(void)
373 {
374         gpio_request_array(tx48_gpios, ARRAY_SIZE(tx48_gpios));
375         tx48_set_pin_mux(tx48_pins, ARRAY_SIZE(tx48_pins));
376         gpmc_init();
377 }
378 #endif /* CONFIG_SPL_BOARD_INIT */
379
380 static struct pin_mux tx48_uart0_pins[] = {
381 #ifdef CONFIG_SYS_NS16550_COM1
382         /* UART0 for early boot messages */
383         { OFFSET(uart0_rxd), MODE(0) | PULLUP_EN | RXACTIVE, }, /* UART0_RXD */
384         { OFFSET(uart0_txd), MODE(0) | PULLUDEN, },             /* UART0_TXD */
385         { OFFSET(uart0_ctsn), MODE(0) | PULLUP_EN | RXACTIVE, },/* UART0_CTS */
386         { OFFSET(uart0_rtsn), MODE(0) | PULLUDEN, },            /* UART0_RTS */
387 #endif
388 #ifdef CONFIG_SYS_NS16550_COM2
389         /* UART1 */
390         { OFFSET(uart1_rxd), MODE(0) | PULLUP_EN | RXACTIVE, }, /* UART1_RXD */
391         { OFFSET(uart1_txd), MODE(0) | PULLUDEN, },             /* UART1_TXD */
392         { OFFSET(uart1_ctsn), MODE(0) | PULLUP_EN | RXACTIVE, },/* UART1_CTS */
393         { OFFSET(uart1_rtsn), MODE(0) | PULLUDEN, },            /* UART1_RTS */
394 #endif
395 #ifdef CONFIG_SYS_NS16550_COM3
396         /* UART5 */
397         { OFFSET(mii1_rxdv), MODE(3) | PULLUP_EN | RXACTIVE, }, /* UART5_RXD */
398         { OFFSET(mii1_col), MODE(3) | PULLUDEN, },              /* UART5_TXD */
399         { OFFSET(mmc0_dat1), MODE(2) | PULLUP_EN | RXACTIVE, }, /* UART5_CTS */
400         { OFFSET(mmc0_dat0), MODE(2) | PULLUDEN, },             /* UART5_RTS */
401 #endif
402 };
403
404 /*
405  * early system init of muxing and clocks.
406  */
407 void enable_uart0_pin_mux(void)
408 {
409         tx48_set_pin_mux(tx48_uart0_pins, ARRAY_SIZE(tx48_uart0_pins));
410 }
411
412 void enable_mmc0_pin_mux(void)
413 {
414         tx48_set_pin_mux(tx48_mmc_pins, ARRAY_SIZE(tx48_mmc_pins));
415 }