]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - cpu/arm1136/mx35/crm_regs.h
applied patches from Freescale and Ka-Ro
[karo-tx-uboot.git] / cpu / arm1136 / mx35 / crm_regs.h
1 /*
2  * Copyright 2004-2009 Freescale Semiconductor, Inc. All Rights Reserved.
3  */
4
5 /*
6  * The code contained herein is licensed under the GNU General Public
7  * License. You may obtain a copy of the GNU General Public License
8  * Version 2 or later at the following locations:
9  *
10  * http://www.opensource.org/licenses/gpl-license.html
11  * http://www.gnu.org/copyleft/gpl.html
12  */
13 #ifndef __CPU_ARM1136_MX35_CRM_REGS_H__
14 #define __CPU_ARM1136_MX35_CRM_REGS_H__
15
16 /* Register bit definitions */
17 #define MXC_CCM_CCMR_WFI                        (1 << 30)
18 #define MXC_CCM_CCMR_STBY_EXIT_SRC              (1 << 29)
19 #define MXC_CCM_CCMR_VSTBY                      (1 << 28)
20 #define MXC_CCM_CCMR_WBEN                       (1 << 27)
21 #define MXC_CCM_CCMR_VOL_RDY_CNT_OFFSET        20
22 #define MXC_CCM_CCMR_VOL_RDY_CNT_MASK          (0xF << 20)
23 #define MXC_CCM_CCMR_ROMW_OFFSET               18
24 #define MXC_CCM_CCMR_ROMW_MASK                 (0x3 << 18)
25 #define MXC_CCM_CCMR_RAMW_OFFSET               21
26 #define MXC_CCM_CCMR_RAMW_MASK                 (0x3 << 21)
27 #define MXC_CCM_CCMR_LPM_OFFSET                 14
28 #define MXC_CCM_CCMR_LPM_MASK                   (0x3 << 14)
29 #define MXC_CCM_CCMR_UPE                        (1 << 9)
30 #define MXC_CCM_CCMR_MPE                        (1 << 3)
31
32 #define MXC_CCM_PDR0_PER_SEL                    (1 << 26)
33 #define MXC_CCM_PDR0_IPU_HND_BYP                (1 << 23)
34 #define MXC_CCM_PDR0_HSP_PODF_OFFSET            20
35 #define MXC_CCM_PDR0_HSP_PODF_MASK              (0x3 << 20)
36 #define MXC_CCM_PDR0_CON_MUX_DIV_OFFSET         16
37 #define MXC_CCM_PDR0_CON_MUX_DIV_MASK           (0xF << 16)
38 #define MXC_CCM_PDR0_CKIL_SEL                   (1 << 15)
39 #define MXC_CCM_PDR0_PER_PODF_OFFSET            12
40 #define MXC_CCM_PDR0_PER_PODF_MASK              (0xF << 12)
41 #define MXC_CCM_PDR0_AUTO_MUX_DIV_OFFSET        9
42 #define MXC_CCM_PDR0_AUTO_MUX_DIV_MASK          (0x7 << 9)
43 #define MXC_CCM_PDR0_AUTO_CON                   0x1
44
45 #define MXC_CCM_PDR1_MSHC_PRDF_OFFSET           28
46 #define MXC_CCM_PDR1_MSHC_PRDF_MASK             (0x7 << 28)
47 #define MXC_CCM_PDR1_MSHC_PODF_OFFSET           22
48 #define MXC_CCM_PDR1_MSHC_PODF_MASK             (0x3F << 22)
49 #define MXC_CCM_PDR1_MSHC_M_U                   (1 << 7)
50
51 #define MXC_CCM_PDR2_SSI2_PRDF_OFFSET           27
52 #define MXC_CCM_PDR2_SSI2_PRDF_MASK             (0x7 << 27)
53 #define MXC_CCM_PDR2_SSI1_PRDF_OFFSET           24
54 #define MXC_CCM_PDR2_SSI1_PRDF_MASK             (0x7 << 24)
55 #define MXC_CCM_PDR2_CSI_PRDF_OFFSET            19
56 #define MXC_CCM_PDR2_CSI_PRDF_MASK              (0x7 << 19)
57 #define MXC_CCM_PDR2_CSI_PODF_OFFSET            16
58 #define MXC_CCM_PDR2_CSI_PODF_MASK              (0x7 << 16)
59 #define MXC_CCM_PDR2_SSI2_PODF_OFFSET           8
60 #define MXC_CCM_PDR2_SSI2_PODF_MASK             (0x3F << 8)
61 #define MXC_CCM_PDR2_CSI_M_U                    (1 << 7)
62 #define MXC_CCM_PDR2_SSI_M_U                    (1 << 6)
63 #define MXC_CCM_PDR2_SSI1_PODF_OFFSET           0
64 #define MXC_CCM_PDR2_SSI1_PODF_MASK             (0x3F)
65
66 #define MXC_CCM_PDR3_SPDIF_PRDF_OFFSET          29
67 #define MXC_CCM_PDR3_SPDIF_PRDF_MASK            (0x7 << 29)
68 #define MXC_CCM_PDR3_SPDIF_PODF_OFFSET          23
69 #define MXC_CCM_PDR3_SPDIF_PODF_MASK            (0x3F << 23)
70 #define MXC_CCM_PDR3_SPDIF_M_U                  (1 << 22)
71 #define MXC_CCM_PDR3_ESDHC3_PRDF_OFFSET         19
72 #define MXC_CCM_PDR3_ESDHC3_PRDF_MASK           (0x7 << 19)
73 #define MXC_CCM_PDR3_ESDHC3_PODF_OFFSET         16
74 #define MXC_CCM_PDR3_ESDHC3_PODF_MASK           (0x7 << 16)
75 #define MXC_CCM_PDR3_UART_M_U                   (1 << 15)
76 #define MXC_CCM_PDR3_ESDHC2_PRDF_OFFSET         11
77 #define MXC_CCM_PDR3_ESDHC2_PRDF_MASK           (0x7 << 11)
78 #define MXC_CCM_PDR3_ESDHC2_PODF_OFFSET         8
79 #define MXC_CCM_PDR3_ESDHC2_PODF_MASK           (0x7 << 8)
80 #define MXC_CCM_PDR3_ESDHC_M_U                  (1 << 6)
81 #define MXC_CCM_PDR3_ESDHC1_PRDF_OFFSET         3
82 #define MXC_CCM_PDR3_ESDHC1_PRDF_MASK           (0x7 << 3)
83 #define MXC_CCM_PDR3_ESDHC1_PODF_OFFSET         0
84 #define MXC_CCM_PDR3_ESDHC1_PODF_MASK           (0x7)
85
86 #define MXC_CCM_PDR4_NFC_PODF_OFFSET            28
87 #define MXC_CCM_PDR4_NFC_PODF_MASK              (0xF << 28)
88 #define MXC_CCM_PDR4_USB_PRDF_OFFSET            25
89 #define MXC_CCM_PDR4_USB_PRDF_MASK              (0x7 << 25)
90 #define MXC_CCM_PDR4_USB_PODF_OFFSET            22
91 #define MXC_CCM_PDR4_USB_PODF_MASK              (0x7 << 22)
92 #define MXC_CCM_PDR4_PER0_PRDF_OFFSET           19
93 #define MXC_CCM_PDR4_PER0_PRDF_MASK             (0x7 << 19)
94 #define MXC_CCM_PDR4_PER0_PODF_OFFSET           16
95 #define MXC_CCM_PDR4_PER0_PODF_MASK             (0x7 << 16)
96 #define MXC_CCM_PDR4_UART_PRDF_OFFSET           13
97 #define MXC_CCM_PDR4_UART_PRDF_MASK             (0x7 << 13)
98 #define MXC_CCM_PDR4_UART_PODF_OFFSET           10
99 #define MXC_CCM_PDR4_UART_PODF_MASK             (0x7 << 10)
100 #define MXC_CCM_PDR4_USB_M_U                    (1 << 9)
101
102 /* Bit definitions for RCSR */
103 #define MXC_CCM_RCSR_BUS_WIDTH                  (1 << 29)
104 #define MXC_CCM_RCSR_BUS_16BIT                  (1 << 29)
105 #define MXC_CCM_RCSR_PAGE_SIZE                  (3 << 27)
106 #define MXC_CCM_RCSR_PAGE_512                   (0 << 27)
107 #define MXC_CCM_RCSR_PAGE_2K                    (1 << 27)
108 #define MXC_CCM_RCSR_PAGE_4K1                   (2 << 27)
109 #define MXC_CCM_RCSR_PAGE_4K2                   (3 << 27)
110 #define MXC_CCM_RCSR_SOFT_RESET                 (1 << 15)
111 #define MXC_CCM_RCSR_NF16B                      (1 << 14)
112 #define MXC_CCM_RCSR_NFC_4K                     (1 << 9)
113 #define MXC_CCM_RCSR_NFC_FMS                    (1 << 8)
114
115 /* Bit definitions for both MCU, PERIPHERAL PLL control registers */
116 #define MXC_CCM_PCTL_BRM                        0x80000000
117 #define MXC_CCM_PCTL_PD_OFFSET                  26
118 #define MXC_CCM_PCTL_PD_MASK                    (0xF << 26)
119 #define MXC_CCM_PCTL_MFD_OFFSET                 16
120 #define MXC_CCM_PCTL_MFD_MASK                   (0x3FF << 16)
121 #define MXC_CCM_PCTL_MFI_OFFSET                 10
122 #define MXC_CCM_PCTL_MFI_MASK                   (0xF << 10)
123 #define MXC_CCM_PCTL_MFN_OFFSET                 0
124 #define MXC_CCM_PCTL_MFN_MASK                   0x3FF
125
126 /* Bit definitions for Audio clock mux register*/
127 #define MXC_CCM_ACMR_ESAI_CLK_SEL_OFFSET        12
128 #define MXC_CCM_ACMR_ESAI_CLK_SEL_MASK          (0xF << 12)
129 #define MXC_CCM_ACMR_SPDIF_CLK_SEL_OFFSET       8
130 #define MXC_CCM_ACMR_SPDIF_CLK_SEL_MASK         (0xF << 8)
131 #define MXC_CCM_ACMR_SSI1_CLK_SEL_OFFSET        4
132 #define MXC_CCM_ACMR_SSI1_CLK_SEL_MASK          (0xF << 4)
133 #define MXC_CCM_ACMR_SSI2_CLK_SEL_OFFSET        0
134 #define MXC_CCM_ACMR_SSI2_CLK_SEL_MASK          (0xF << 0)
135
136 /* Bit definitions for Clock gating Register*/
137 #define MXC_CCM_CGR0_ASRC_OFFSET                0
138 #define MXC_CCM_CGR0_ASRC_MASK                  (0x3 << 0)
139 #define MXC_CCM_CGR0_ATA_OFFSET                 2
140 #define MXC_CCM_CGR0_ATA_MASK                   (0x3 << 2)
141 #define MXC_CCM_CGR0_CAN1_OFFSET                6
142 #define MXC_CCM_CGR0_CAN1_MASK                  (0x3 << 6)
143 #define MXC_CCM_CGR0_CAN2_OFFSET                8
144 #define MXC_CCM_CGR0_CAN2_MASK                  (0x3 << 8)
145 #define MXC_CCM_CGR0_CSPI1_OFFSET               10
146 #define MXC_CCM_CGR0_CSPI1_MASK                 (0x3 << 10)
147 #define MXC_CCM_CGR0_CSPI2_OFFSET               12
148 #define MXC_CCM_CGR0_CSPI2_MASK                 (0x3 << 12)
149 #define MXC_CCM_CGR0_ECT_OFFSET                 14
150 #define MXC_CCM_CGR0_ECT_MASK                   (0x3 << 14)
151 #define MXC_CCM_CGR0_EMI_OFFSET                 18
152 #define MXC_CCM_CGR0_EMI_MASK                   (0x3 << 18)
153 #define MXC_CCM_CGR0_EPIT1_OFFSET               20
154 #define MXC_CCM_CGR0_EPIT1_MASK                 (0x3 << 20)
155 #define MXC_CCM_CGR0_EPIT2_OFFSET               22
156 #define MXC_CCM_CGR0_EPIT2_MASK                 (0x3 << 22)
157 #define MXC_CCM_CGR0_ESAI_OFFSET                24
158 #define MXC_CCM_CGR0_ESAI_MASK                  (0x3 << 24)
159 #define MXC_CCM_CGR0_ESDHC1_OFFSET              26
160 #define MXC_CCM_CGR0_ESDHC1_MASK                (0x3 << 26)
161 #define MXC_CCM_CGR0_ESDHC2_OFFSET              28
162 #define MXC_CCM_CGR0_ESDHC2_MASK                (0x3 << 28)
163 #define MXC_CCM_CGR0_ESDHC3_OFFSET              30
164 #define MXC_CCM_CGR0_ESDHC3_MASK                (0x3 << 30)
165
166 #define MXC_CCM_CGR1_FEC_OFFSET                 0
167 #define MXC_CCM_CGR1_FEC_MASK                   (0x3 << 0)
168 #define MXC_CCM_CGR1_GPIO1_OFFSET               2
169 #define MXC_CCM_CGR1_GPIO1_MASK                 (0x3 << 2)
170 #define MXC_CCM_CGR1_GPIO2_OFFSET               4
171 #define MXC_CCM_CGR1_GPIO2_MASK                 (0x3 << 4)
172 #define MXC_CCM_CGR1_GPIO3_OFFSET               6
173 #define MXC_CCM_CGR1_GPIO3_MASK                 (0x3 << 6)
174 #define MXC_CCM_CGR1_GPT_OFFSET                 8
175 #define MXC_CCM_CGR1_GPT_MASK                   (0x3 << 8)
176 #define MXC_CCM_CGR1_I2C1_OFFSET                10
177 #define MXC_CCM_CGR1_I2C1_MASK                  (0x3 << 10)
178 #define MXC_CCM_CGR1_I2C2_OFFSET                12
179 #define MXC_CCM_CGR1_I2C2_MASK                  (0x3 << 12)
180 #define MXC_CCM_CGR1_I2C3_OFFSET                14
181 #define MXC_CCM_CGR1_I2C3_MASK                  (0x3 << 14)
182 #define MXC_CCM_CGR1_IOMUXC_OFFSET              16
183 #define MXC_CCM_CGR1_IOMUXC_MASK                (0x3 << 16)
184 #define MXC_CCM_CGR1_IPU_OFFSET                 18
185 #define MXC_CCM_CGR1_IPU_MASK                   (0x3 << 18)
186 #define MXC_CCM_CGR1_KPP_OFFSET                 20
187 #define MXC_CCM_CGR1_KPP_MASK                   (0x3 << 20)
188 #define MXC_CCM_CGR1_MLB_OFFSET                 22
189 #define MXC_CCM_CGR1_MLB_MASK                   (0x3 << 22)
190 #define MXC_CCM_CGR1_MSHC_OFFSET                24
191 #define MXC_CCM_CGR1_MSHC_MASK                  (0x3 << 24)
192 #define MXC_CCM_CGR1_OWIRE_OFFSET               26
193 #define MXC_CCM_CGR1_OWIRE_MASK                 (0x3 << 26)
194 #define MXC_CCM_CGR1_PWM_OFFSET                 28
195 #define MXC_CCM_CGR1_PWM_MASK                   (0x3 << 28)
196 #define MXC_CCM_CGR1_RNGC_OFFSET                30
197 #define MXC_CCM_CGR1_RNGC_MASK                  (0x3 << 30)
198
199 #define MXC_CCM_CGR2_RTC_OFFSET                 0
200 #define MXC_CCM_CGR2_RTC_MASK                   (0x3 << 0)
201 #define MXC_CCM_CGR2_RTIC_OFFSET                2
202 #define MXC_CCM_CGR2_RTIC_MASK                  (0x3 << 2)
203 #define MXC_CCM_CGR2_SCC_OFFSET                 4
204 #define MXC_CCM_CGR2_SCC_MASK                   (0x3 << 4)
205 #define MXC_CCM_CGR2_SDMA_OFFSET                6
206 #define MXC_CCM_CGR2_SDMA_MASK                  (0x3 << 6)
207 #define MXC_CCM_CGR2_SPBA_OFFSET                8
208 #define MXC_CCM_CGR2_SPBA_MASK                  (0x3 << 8)
209 #define MXC_CCM_CGR2_SPDIF_OFFSET               10
210 #define MXC_CCM_CGR2_SPDIF_MASK                 (0x3 << 10)
211 #define MXC_CCM_CGR2_SSI1_OFFSET                12
212 #define MXC_CCM_CGR2_SSI1_MASK                  (0x3 << 12)
213 #define MXC_CCM_CGR2_SSI2_OFFSET                14
214 #define MXC_CCM_CGR2_SSI2_MASK                  (0x3 << 14)
215 #define MXC_CCM_CGR2_UART1_OFFSET               16
216 #define MXC_CCM_CGR2_UART1_MASK                 (0x3 << 16)
217 #define MXC_CCM_CGR2_UART2_OFFSET               18
218 #define MXC_CCM_CGR2_UART2_MASK                 (0x3 << 18)
219 #define MXC_CCM_CGR2_UART3_OFFSET               20
220 #define MXC_CCM_CGR2_UART3_MASK                 (0x3 << 20)
221 #define MXC_CCM_CGR2_USBOTG_OFFSET              22
222 #define MXC_CCM_CGR2_USBOTG_MASK                (0x3 << 22)
223 #define MXC_CCM_CGR2_WDOG_OFFSET                24
224 #define MXC_CCM_CGR2_WDOG_MASK                  (0x3 << 24)
225 #define MXC_CCM_CGR2_MAX_OFFSET                 26
226 #define MXC_CCM_CGR2_MAX_MASK                   (0x3 << 26)
227 #define MXC_CCM_CGR2_MAX_ENABLE                 (0x2 << 26)
228 #define MXC_CCM_CGR2_AUDMUX_OFFSET              30
229 #define MXC_CCM_CGR2_AUDMUX_MASK                (0x3 << 30)
230
231 #define MXC_CCM_CGR3_CSI_OFFSET                 0
232 #define MXC_CCM_CGR3_CSI_MASK                   (0x3 << 0)
233 #define MXC_CCM_CGR3_IIM_OFFSET                 2
234 #define MXC_CCM_CGR3_IIM_MASK                   (0x3 << 2)
235 #define MXC_CCM_CGR3_GPU2D_OFFSET               4
236 #define MXC_CCM_CGR3_GPU2D_MASK                 (0x3 << 4)
237
238 #define MXC_CCM_COSR_CLKOSEL_MASK               0x1F
239 #define MXC_CCM_COSR_CLKOSEL_OFFSET             0
240 #define MXC_CCM_COSR_CLKOEN                     (1 << 5)
241 #define MXC_CCM_COSR_CLKOUTDIV_1                (1 << 6)
242 #define MXC_CCM_COSR_CLKOUT_PREDIV_MASK         (0x7 << 10)
243 #define MXC_CCM_COSR_CLKOUT_PREDIV_OFFSET       10
244 #define MXC_CCM_COSR_CLKOUT_PRODIV_MASK         (0x7 << 13)
245 #define MXC_CCM_COSR_CLKOUT_PRODIV_OFFSET       13
246 #define MXC_CCM_COSR_SSI1_RX_SRC_SEL_MASK       (0x3 << 16)
247 #define MXC_CCM_COSR_SSI1_RX_SRC_SEL_OFFSET     16
248 #define MXC_CCM_COSR_SSI1_TX_SRC_SEL_MASK       (0x3 << 18)
249 #define MXC_CCM_COSR_SSI1_TX_SRC_SEL_OFFSET     18
250 #define MXC_CCM_COSR_SSI2_RX_SRC_SEL_MASK       (0x3 << 20)
251 #define MXC_CCM_COSR_SSI2_RX_SRC_SEL_OFFSET     20
252 #define MXC_CCM_COSR_SSI2_TX_SRC_SEL_MASK       (0x3 << 22)
253 #define MXC_CCM_COSR_SSI2_TX_SRC_SEL_OFFSET     22
254 #define MXC_CCM_COSR_ASRC_AUDIO_EN              (1 << 24)
255 #define MXC_CCM_COSR_ASRC_AUDIO_PODF_MASK       (0x3F << 26)
256 #define MXC_CCM_COSR_ASRC_AUDIO_PODF_OFFSET     26
257
258 #endif                          /* __CPU_ARM1136_MX35_CRM_REGS_H__ */