]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - cpu/arm_cortexa8/cpu.c
fcb5775a1c3be37a2d00ddc0b004beaee7813bb2
[karo-tx-uboot.git] / cpu / arm_cortexa8 / cpu.c
1 /*
2  * (C) Copyright 2008 Texas Insturments
3  *
4  * (C) Copyright 2002
5  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
6  * Marius Groeger <mgroeger@sysgo.de>
7  *
8  * (C) Copyright 2002
9  * Gary Jennejohn, DENX Software Engineering, <garyj@denx.de>
10  *
11  * See file CREDITS for list of people who contributed to this
12  * project.
13  *
14  * This program is free software; you can redistribute it and/or
15  * modify it under the terms of the GNU General Public License as
16  * published by the Free Software Foundation; either version 2 of
17  * the License, or (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, write to the Free Software
26  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
27  * MA 02111-1307 USA
28  */
29
30 /*
31  * CPU specific code
32  */
33
34 #include <common.h>
35 #include <command.h>
36 #include <asm/system.h>
37 #include <asm/cache.h>
38
39 static void cache_flush(void);
40
41 int cleanup_before_linux(void)
42 {
43         unsigned int i;
44
45         /*
46          * this function is called just before we call linux
47          * it prepares the processor for linux
48          *
49          * we turn off caches etc ...
50          */
51         disable_interrupts();
52
53         /* turn off I/D-cache */
54         icache_disable();
55         dcache_disable();
56
57         /* invalidate I-cache */
58         cache_flush();
59
60 #ifndef CONFIG_L2_OFF
61         /* turn off L2 cache */
62         l2_cache_disable();
63         /* invalidate L2 cache also */
64         v7_flush_dcache_all(get_device_type());
65 #endif
66         i = 0;
67         /* mem barrier to sync up things */
68         asm("mcr p15, 0, %0, c7, c10, 4": :"r"(i));
69
70 #ifndef CONFIG_L2_OFF
71         l2_cache_enable();
72 #endif
73
74         return 0;
75 }
76
77 static void cache_flush(void)
78 {
79         asm ("mcr p15, 0, %0, c7, c5, 0": :"r" (0));
80 }
81