]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - drivers/mmc/fsl_esdhc.c
57aab963d98c5fca441909ed43128e659ec6352f
[karo-tx-uboot.git] / drivers / mmc / fsl_esdhc.c
1 /*
2  * Copyright 2007, 2010-2011 Freescale Semiconductor, Inc
3  * Andy Fleming
4  *
5  * Based vaguely on the pxa mmc code:
6  * (C) Copyright 2003
7  * Kyle Harris, Nexus Technologies, Inc. kharris@nexus-tech.net
8  *
9  * SPDX-License-Identifier:     GPL-2.0+
10  */
11
12 #include <config.h>
13 #include <common.h>
14 #include <command.h>
15 #include <hwconfig.h>
16 #include <mmc.h>
17 #include <part.h>
18 #include <malloc.h>
19 #include <mmc.h>
20 #include <fsl_esdhc.h>
21 #include <fdt_support.h>
22 #include <asm/io.h>
23
24 DECLARE_GLOBAL_DATA_PTR;
25
26 #define SDHCI_IRQ_EN_BITS               (IRQSTATEN_CC | IRQSTATEN_TC | \
27                                 IRQSTATEN_CINT | \
28                                 IRQSTATEN_CTOE | IRQSTATEN_CCE | IRQSTATEN_CEBE | \
29                                 IRQSTATEN_CIE | IRQSTATEN_DTOE | IRQSTATEN_DCE | \
30                                 IRQSTATEN_DEBE | IRQSTATEN_BRR | IRQSTATEN_BWR | \
31                                 IRQSTATEN_DINT)
32
33 struct fsl_esdhc {
34         uint    dsaddr;         /* SDMA system address register */
35         uint    blkattr;        /* Block attributes register */
36         uint    cmdarg;         /* Command argument register */
37         uint    xfertyp;        /* Transfer type register */
38         uint    cmdrsp0;        /* Command response 0 register */
39         uint    cmdrsp1;        /* Command response 1 register */
40         uint    cmdrsp2;        /* Command response 2 register */
41         uint    cmdrsp3;        /* Command response 3 register */
42         uint    datport;        /* Buffer data port register */
43         uint    prsstat;        /* Present state register */
44         uint    proctl;         /* Protocol control register */
45         uint    sysctl;         /* System Control Register */
46         uint    irqstat;        /* Interrupt status register */
47         uint    irqstaten;      /* Interrupt status enable register */
48         uint    irqsigen;       /* Interrupt signal enable register */
49         uint    autoc12err;     /* Auto CMD error status register */
50         uint    hostcapblt;     /* Host controller capabilities register */
51         uint    wml;            /* Watermark level register */
52         uint    mixctrl;        /* For USDHC */
53         char    reserved1[4];   /* reserved */
54         uint    fevt;           /* Force event register */
55         uint    admaes;         /* ADMA error status register */
56         uint    adsaddr;        /* ADMA system address register */
57         char    reserved2[100]; /* reserved */
58         uint    vendorspec;     /* Vendor Specific register */
59         char    reserved3[56];  /* reserved */
60         uint    hostver;        /* Host controller version register */
61         char    reserved4[4];   /* reserved */
62         uint    dmaerraddr;     /* DMA error address register */
63         char    reserved5[4];   /* reserved */
64         uint    dmaerrattr;     /* DMA error attribute register */
65         char    reserved6[4];   /* reserved */
66         uint    hostcapblt2;    /* Host controller capabilities register 2 */
67         char    reserved7[8];   /* reserved */
68         uint    tcr;            /* Tuning control register */
69         char    reserved8[28];  /* reserved */
70         uint    sddirctl;       /* SD direction control register */
71         char    reserved9[712]; /* reserved */
72         uint    scr;            /* eSDHC control register */
73 };
74
75 /* Return the XFERTYP flags for a given command and data packet */
76 static uint esdhc_xfertyp(struct mmc_cmd *cmd, struct mmc_data *data)
77 {
78         uint xfertyp = 0;
79
80         if (data) {
81                 xfertyp |= XFERTYP_DPSEL;
82 #ifndef CONFIG_SYS_FSL_ESDHC_USE_PIO
83                 xfertyp |= XFERTYP_DMAEN;
84 #endif
85                 if (data->blocks > 1) {
86                         xfertyp |= XFERTYP_MSBSEL;
87                         xfertyp |= XFERTYP_BCEN;
88 #ifdef CONFIG_SYS_FSL_ERRATUM_ESDHC111
89                         xfertyp |= XFERTYP_AC12EN;
90 #endif
91                 }
92
93                 if (data->flags & MMC_DATA_READ)
94                         xfertyp |= XFERTYP_DTDSEL;
95         }
96
97         if (cmd->resp_type & MMC_RSP_CRC)
98                 xfertyp |= XFERTYP_CCCEN;
99         if (cmd->resp_type & MMC_RSP_OPCODE)
100                 xfertyp |= XFERTYP_CICEN;
101         if (cmd->resp_type & MMC_RSP_136)
102                 xfertyp |= XFERTYP_RSPTYP_136;
103         else if (cmd->resp_type & MMC_RSP_BUSY)
104                 xfertyp |= XFERTYP_RSPTYP_48_BUSY;
105         else if (cmd->resp_type & MMC_RSP_PRESENT)
106                 xfertyp |= XFERTYP_RSPTYP_48;
107
108 #if defined(CONFIG_SOC_MX53) || defined(CONFIG_PPC_T4240) || \
109         defined(CONFIG_SOC_LS102XA) || defined(CONFIG_LS2085A)
110         if (cmd->cmdidx == MMC_CMD_STOP_TRANSMISSION)
111                 xfertyp |= XFERTYP_CMDTYP_ABORT;
112 #endif
113         return XFERTYP_CMD(cmd->cmdidx) | xfertyp;
114 }
115
116 #ifdef CONFIG_SYS_FSL_ESDHC_USE_PIO
117 /*
118  * PIO Read/Write Mode reduce the performace as DMA is not used in this mode.
119  */
120 static void
121 esdhc_pio_read_write(struct mmc *mmc, struct mmc_data *data)
122 {
123         struct fsl_esdhc_cfg *cfg = mmc->priv;
124         struct fsl_esdhc *regs = cfg->esdhc_base;
125         uint blocks;
126         char *buffer;
127         uint databuf;
128         uint size;
129         uint timeout;
130         int wml = esdhc_read32(&regs->wml);
131
132         if (data->flags & MMC_DATA_READ) {
133                 wml &= WML_RD_WML_MASK;
134                 blocks = data->blocks;
135                 buffer = data->dest;
136                 while (blocks) {
137                         timeout = PIO_TIMEOUT;
138                         size = data->blocksize;
139                         while (size &&
140                                 !(esdhc_read32(&regs->irqstat) & IRQSTAT_TC)) {
141                                 int i;
142                                 u32 prsstat;
143
144                                 while (!((prsstat = esdhc_read32(&regs->prsstat)) &
145                                                 PRSSTAT_BREN) && --timeout)
146                                         /* NOP */;
147                                 if (!(prsstat & PRSSTAT_BREN)) {
148                                         printf("%s: Data Read Failed in PIO Mode\n",
149                                                 __func__);
150                                         return;
151                                 }
152                                 for (i = 0; i < wml && size; i++) {
153                                         databuf = in_le32(&regs->datport);
154                                         memcpy(buffer, &databuf, sizeof(databuf));
155                                         buffer += 4;
156                                         size -= 4;
157                                 }
158                         }
159                         blocks--;
160                 }
161         } else {
162                 wml = (wml & WML_WR_WML_MASK) >> 16;
163                 blocks = data->blocks;
164                 buffer = (char *)data->src; /* cast away 'const' */
165                 while (blocks) {
166                         timeout = PIO_TIMEOUT;
167                         size = data->blocksize;
168                         while (size &&
169                                 !(esdhc_read32(&regs->irqstat) & IRQSTAT_TC)) {
170                                 int i;
171                                 u32 prsstat;
172
173                                 while (!((prsstat = esdhc_read32(&regs->prsstat)) &
174                                                 PRSSTAT_BWEN) && --timeout)
175                                         /* NOP */;
176                                 if (!(prsstat & PRSSTAT_BWEN)) {
177                                         printf("%s: Data Write Failed in PIO Mode\n",
178                                                 __func__);
179                                         return;
180                                 }
181                                 for (i = 0; i < wml && size; i++) {
182                                         memcpy(&databuf, buffer, sizeof(databuf));
183                                         out_le32(&regs->datport, databuf);
184                                         buffer += 4;
185                                         size -= 4;
186                                 }
187                         }
188                         blocks--;
189                 }
190         }
191 }
192 #endif
193
194 static int esdhc_setup_data(struct mmc *mmc, struct mmc_data *data)
195 {
196         int timeout;
197         struct fsl_esdhc_cfg *cfg = mmc->priv;
198         struct fsl_esdhc *regs = cfg->esdhc_base;
199 #ifdef CONFIG_LS2085A
200         dma_addr_t addr;
201 #endif
202         uint wml_value;
203
204         wml_value = data->blocksize / 4;
205
206         if (data->flags & MMC_DATA_READ) {
207                 if (wml_value > WML_RD_WML_MAX)
208                         wml_value = WML_RD_WML_MAX_VAL;
209
210                 esdhc_clrsetbits32(&regs->wml, WML_RD_WML_MASK, wml_value);
211 #ifndef CONFIG_SYS_FSL_ESDHC_USE_PIO
212 #ifdef CONFIG_LS2085A
213                 addr = virt_to_phys((void *)(data->dest));
214                 if (upper_32_bits(addr))
215                         printf("Error found for upper 32 bits\n");
216                 else
217                         esdhc_write32(&regs->dsaddr, lower_32_bits(addr));
218 #else
219                 esdhc_write32(&regs->dsaddr, (u32)data->dest);
220 #endif
221 #endif
222         } else {
223 #ifndef CONFIG_SYS_FSL_ESDHC_USE_PIO
224                 flush_dcache_range((ulong)data->src,
225                                    (ulong)data->src+data->blocks
226                                          *data->blocksize);
227 #endif
228                 if (wml_value > WML_WR_WML_MAX)
229                         wml_value = WML_WR_WML_MAX_VAL;
230                 if ((esdhc_read32(&regs->prsstat) & PRSSTAT_WPSPL) == 0) {
231                         printf("The SD card is locked. Can not write to a locked card.\n");
232                         return UNUSABLE_ERR;
233                 }
234
235                 flush_dcache_range((unsigned long)data->src,
236                                 (unsigned long)data->src + data->blocks * data->blocksize);
237                 esdhc_clrsetbits32(&regs->wml, WML_WR_WML_MASK,
238                                         wml_value << 16);
239 #ifndef CONFIG_SYS_FSL_ESDHC_USE_PIO
240 #ifdef CONFIG_LS2085A
241                 addr = virt_to_phys((void *)(data->src));
242                 if (upper_32_bits(addr))
243                         printf("Error found for upper 32 bits\n");
244                 else
245                         esdhc_write32(&regs->dsaddr, lower_32_bits(addr));
246 #else
247                 esdhc_write32(&regs->dsaddr, (u32)data->src);
248 #endif
249 #endif
250         }
251
252         esdhc_write32(&regs->blkattr, (data->blocks << 16) | data->blocksize);
253
254         /* Calculate the timeout period for data transactions */
255         /*
256          * 1)Timeout period = (2^(timeout+13)) SD Clock cycles
257          * 2)Timeout period should be minimum 0.250sec as per SD Card spec
258          *  So, Number of SD Clock cycles for 0.25sec should be minimum
259          *              (SD Clock/sec * 0.25 sec) SD Clock cycles
260          *              = (mmc->clock * 1/4) SD Clock cycles
261          * As 1) >=  2)
262          * => (2^(timeout+13)) >= mmc->clock * 1/4
263          * Taking log2 both the sides
264          * => timeout + 13 >= log2(mmc->clock/4)
265          * Rounding up to next power of 2
266          * => timeout + 13 = log2(mmc->clock/4) + 1
267          * => timeout + 13 = fls(mmc->clock/4)
268          */
269         timeout = fls(mmc->clock/4);
270         timeout -= 13;
271
272         if (timeout > 14)
273                 timeout = 14;
274         else if (timeout < 0)
275                 timeout = 0;
276
277 #ifdef CONFIG_SYS_FSL_ERRATUM_ESDHC_A001
278         if ((timeout == 4) || (timeout == 8) || (timeout == 12))
279                 timeout++;
280 #endif
281
282 #ifdef ESDHCI_QUIRK_BROKEN_TIMEOUT_VALUE
283         timeout = 0xE;
284 #endif
285         esdhc_clrsetbits32(&regs->sysctl, SYSCTL_TIMEOUT_MASK, timeout << 16);
286
287         return 0;
288 }
289
290 #ifndef CONFIG_SYS_FSL_ESDHC_USE_PIO
291 static void check_and_invalidate_dcache_range
292         (struct mmc_cmd *cmd,
293          struct mmc_data *data) {
294 #ifdef CONFIG_LS2085A
295         unsigned start = 0;
296 #else
297         unsigned start = (unsigned)data->dest ;
298 #endif
299         unsigned size = roundup(ARCH_DMA_MINALIGN,
300                                 data->blocks*data->blocksize);
301         unsigned end = start+size ;
302 #ifdef CONFIG_LS2085A
303         dma_addr_t addr;
304
305         addr = virt_to_phys((void *)(data->dest));
306         if (upper_32_bits(addr))
307                 printf("Error found for upper 32 bits\n");
308         else
309                 start = lower_32_bits(addr);
310 #endif
311         invalidate_dcache_range(start, end);
312 }
313 #endif
314
315 /*
316  * Sends a command out on the bus.  Takes the mmc pointer,
317  * a command pointer, and an optional data pointer.
318  */
319 static int
320 esdhc_send_cmd(struct mmc *mmc, struct mmc_cmd *cmd, struct mmc_data *data)
321 {
322         int     err = 0;
323         uint    xfertyp;
324         uint    irqstat;
325         struct fsl_esdhc_cfg *cfg = mmc->priv;
326         volatile struct fsl_esdhc *regs = cfg->esdhc_base;
327         unsigned long start;
328
329 #ifdef CONFIG_SYS_FSL_ERRATUM_ESDHC111
330         if (cmd->cmdidx == MMC_CMD_STOP_TRANSMISSION)
331                 return 0;
332 #endif
333         esdhc_write32(&regs->irqstat, -1);
334
335         sync();
336
337         start = get_timer_masked();
338         /* Wait for the bus to be idle */
339         while ((esdhc_read32(&regs->prsstat) & PRSSTAT_CICHB) ||
340                 (esdhc_read32(&regs->prsstat) & PRSSTAT_CIDHB)) {
341                 if (get_timer(start) > CONFIG_SYS_HZ) {
342                         printf("%s: Timeout waiting for bus idle\n", __func__);
343                         return TIMEOUT;
344                 }
345         }
346
347         start = get_timer_masked();
348         while (esdhc_read32(&regs->prsstat) & PRSSTAT_DLA) {
349                 if (get_timer(start) > CONFIG_SYS_HZ)
350                         return TIMEOUT;
351         }
352
353         /* Wait at least 8 SD clock cycles before the next command */
354         /*
355          * Note: This is way more than 8 cycles, but 1ms seems to
356          * resolve timing issues with some cards
357          */
358         udelay(1000);
359
360         /* Set up for a data transfer if we have one */
361         if (data) {
362                 err = esdhc_setup_data(mmc, data);
363                 if (err)
364                         return err;
365
366                 if (data->flags & MMC_DATA_READ)
367                         check_and_invalidate_dcache_range(cmd, data);
368         }
369
370         /* Figure out the transfer arguments */
371         xfertyp = esdhc_xfertyp(cmd, data);
372
373         /* Mask all irqs */
374         esdhc_write32(&regs->irqsigen, 0);
375
376         /* Send the command */
377         esdhc_write32(&regs->cmdarg, cmd->cmdarg);
378 #if defined(CONFIG_FSL_USDHC)
379         esdhc_write32(&regs->mixctrl,
380         (esdhc_read32(&regs->mixctrl) & ~0x7f) | (xfertyp & 0x7F)
381                         | (mmc->ddr_mode ? XFERTYP_DDREN : 0));
382         esdhc_write32(&regs->xfertyp, xfertyp & 0xFFFF0000);
383 #else
384         esdhc_write32(&regs->xfertyp, xfertyp);
385 #endif
386
387         /* Mask all irqs */
388         esdhc_write32(&regs->irqsigen, 0);
389
390         start = get_timer_masked();
391         /* Wait for the command to complete */
392         while (!(esdhc_read32(&regs->irqstat) & (IRQSTAT_CC | IRQSTAT_CTOE))) {
393                 if (get_timer(start) > CONFIG_SYS_HZ) {
394                         printf("%s: Timeout waiting for cmd completion\n", __func__);
395                         return TIMEOUT;
396                 }
397         }
398
399         if (data && (data->flags & MMC_DATA_READ))
400                 check_and_invalidate_dcache_range(cmd, data);
401
402         irqstat = esdhc_read32(&regs->irqstat);
403
404         if (irqstat & CMD_ERR) {
405                 err = COMM_ERR;
406                 goto out;
407         }
408
409         if (irqstat & IRQSTAT_CTOE) {
410                 err = TIMEOUT;
411                 goto out;
412         }
413
414         /* Switch voltage to 1.8V if CMD11 succeeded */
415         if (cmd->cmdidx == SD_CMD_SWITCH_UHS18V) {
416                 esdhc_setbits32(&regs->vendorspec, ESDHC_VENDORSPEC_VSELECT);
417
418                 printf("Run CMD11 1.8V switch\n");
419                 /* Sleep for 5 ms - max time for card to switch to 1.8V */
420                 udelay(5000);
421         }
422
423         /* Workaround for ESDHC errata ENGcm03648 */
424         if (!data && (cmd->resp_type & MMC_RSP_BUSY)) {
425                 int timeout = 6000;
426
427                 /* Poll on DATA0 line for cmd with busy signal for 600 ms */
428                 while (timeout > 0 && !(esdhc_read32(&regs->prsstat) &
429                                         PRSSTAT_DAT0)) {
430                         udelay(100);
431                         timeout--;
432                 }
433
434                 if (timeout <= 0) {
435                         printf("Timeout waiting for DAT0 to go high!\n");
436                         err = TIMEOUT;
437                         goto out;
438                 }
439         }
440
441         /* Copy the response to the response buffer */
442         if (cmd->resp_type & MMC_RSP_136) {
443                 u32 cmdrsp3, cmdrsp2, cmdrsp1, cmdrsp0;
444
445                 cmdrsp3 = esdhc_read32(&regs->cmdrsp3);
446                 cmdrsp2 = esdhc_read32(&regs->cmdrsp2);
447                 cmdrsp1 = esdhc_read32(&regs->cmdrsp1);
448                 cmdrsp0 = esdhc_read32(&regs->cmdrsp0);
449                 cmd->response[0] = (cmdrsp3 << 8) | (cmdrsp2 >> 24);
450                 cmd->response[1] = (cmdrsp2 << 8) | (cmdrsp1 >> 24);
451                 cmd->response[2] = (cmdrsp1 << 8) | (cmdrsp0 >> 24);
452                 cmd->response[3] = (cmdrsp0 << 8);
453         } else
454                 cmd->response[0] = esdhc_read32(&regs->cmdrsp0);
455
456         /* Wait until all of the blocks are transferred */
457         if (data) {
458 #ifdef CONFIG_SYS_FSL_ESDHC_USE_PIO
459                 esdhc_pio_read_write(mmc, data);
460 #else
461                 do {
462                         irqstat = esdhc_read32(&regs->irqstat);
463
464                         if (irqstat & IRQSTAT_DTOE) {
465                                 err = TIMEOUT;
466                                 goto out;
467                         }
468
469                         if (irqstat & DATA_ERR) {
470                                 err = COMM_ERR;
471                                 goto out;
472                         }
473                 } while ((irqstat & DATA_COMPLETE) != DATA_COMPLETE);
474
475                 /*
476                  * Need invalidate the dcache here again to avoid any
477                  * cache-fill during the DMA operations such as the
478                  * speculative pre-fetching etc.
479                  */
480                 if (data->flags & MMC_DATA_READ)
481                         check_and_invalidate_dcache_range(cmd, data);
482 #endif
483         }
484
485 out:
486         /* Reset CMD and DATA portions on error */
487         if (err) {
488                 esdhc_write32(&regs->sysctl, esdhc_read32(&regs->sysctl) |
489                               SYSCTL_RSTC);
490                 while (esdhc_read32(&regs->sysctl) & SYSCTL_RSTC)
491                         ;
492
493                 if (data) {
494                         esdhc_write32(&regs->sysctl,
495                                       esdhc_read32(&regs->sysctl) |
496                                       SYSCTL_RSTD);
497                         while ((esdhc_read32(&regs->sysctl) & SYSCTL_RSTD))
498                                 ;
499                 }
500
501                 /* If this was CMD11, then notify that power cycle is needed */
502                 if (cmd->cmdidx == SD_CMD_SWITCH_UHS18V)
503                         printf("CMD11 to switch to 1.8V mode failed, card requires power cycle.\n");
504         }
505
506         esdhc_write32(&regs->irqstat, irqstat);
507
508         return err;
509 }
510
511 static void set_sysctl(struct mmc *mmc, uint clock)
512 {
513         int div, pre_div;
514         struct fsl_esdhc_cfg *cfg = mmc->priv;
515         volatile struct fsl_esdhc *regs = cfg->esdhc_base;
516         int sdhc_clk = cfg->sdhc_clk;
517         uint clk;
518
519         if (clock < mmc->cfg->f_min)
520                 clock = mmc->cfg->f_min;
521
522         if (sdhc_clk / 16 > clock) {
523                 for (pre_div = 2; pre_div < 256; pre_div *= 2)
524                         if ((sdhc_clk / pre_div) <= (clock * 16))
525                                 break;
526         } else
527                 pre_div = 2;
528
529         for (div = 1; div <= 16; div++)
530                 if ((sdhc_clk / (div * pre_div)) <= clock)
531                         break;
532
533         pre_div >>= mmc->ddr_mode ? 2 : 1;
534         div -= 1;
535
536         clk = (pre_div << 8) | (div << 4);
537
538         esdhc_clrbits32(&regs->sysctl, SYSCTL_CKEN);
539
540         esdhc_clrsetbits32(&regs->sysctl, SYSCTL_CLOCK_MASK, clk);
541
542         udelay(10000);
543
544         clk = SYSCTL_PEREN | SYSCTL_CKEN;
545
546         esdhc_setbits32(&regs->sysctl, clk);
547 }
548
549 #ifdef CONFIG_FSL_ESDHC_USE_PERIPHERAL_CLK
550 static void esdhc_clock_control(struct mmc *mmc, bool enable)
551 {
552         struct fsl_esdhc_cfg *cfg = mmc->priv;
553         struct fsl_esdhc *regs = (struct fsl_esdhc *)cfg->esdhc_base;
554         u32 value;
555         u32 time_out;
556
557         value = esdhc_read32(&regs->sysctl);
558
559         if (enable)
560                 value |= SYSCTL_CKEN;
561         else
562                 value &= ~SYSCTL_CKEN;
563
564         esdhc_write32(&regs->sysctl, value);
565
566         time_out = 20;
567         value = PRSSTAT_SDSTB;
568         while (!(esdhc_read32(&regs->prsstat) & value)) {
569                 if (time_out == 0) {
570                         printf("fsl_esdhc: Internal clock never stabilised.\n");
571                         break;
572                 }
573                 time_out--;
574                 mdelay(1);
575         }
576 }
577 #endif
578
579 static void esdhc_set_ios(struct mmc *mmc)
580 {
581         struct fsl_esdhc_cfg *cfg = mmc->priv;
582         struct fsl_esdhc *regs = cfg->esdhc_base;
583
584 #ifdef CONFIG_FSL_ESDHC_USE_PERIPHERAL_CLK
585         /* Select to use peripheral clock */
586         esdhc_clock_control(mmc, false);
587         esdhc_setbits32(&regs->scr, ESDHCCTL_PCS);
588         esdhc_clock_control(mmc, true);
589 #endif
590         /* Set the clock speed */
591         set_sysctl(mmc, mmc->clock);
592
593         /* Set the bus width */
594         esdhc_clrbits32(&regs->proctl, PROCTL_DTW_4 | PROCTL_DTW_8);
595
596         if (mmc->bus_width == 4)
597                 esdhc_setbits32(&regs->proctl, PROCTL_DTW_4);
598         else if (mmc->bus_width == 8)
599                 esdhc_setbits32(&regs->proctl, PROCTL_DTW_8);
600
601 }
602
603 static int esdhc_init(struct mmc *mmc)
604 {
605         struct fsl_esdhc_cfg *cfg = mmc->priv;
606         struct fsl_esdhc *regs = cfg->esdhc_base;
607         int timeout = 1000;
608
609         /* Reset the entire host controller */
610         esdhc_setbits32(&regs->sysctl, SYSCTL_RSTA);
611
612         /* Wait until the controller is available */
613         while ((esdhc_read32(&regs->sysctl) & SYSCTL_RSTA) && --timeout)
614                 udelay(1000);
615
616 #ifndef ARCH_MXC
617         /* Enable cache snooping */
618         esdhc_write32(&regs->scr, 0x00000040);
619 #endif
620
621         esdhc_setbits32(&regs->sysctl, SYSCTL_HCKEN | SYSCTL_IPGEN);
622
623         /* Set the initial clock speed */
624         mmc_set_clock(mmc, 400000);
625
626         /* Disable the BRR and BWR bits in IRQSTAT */
627         esdhc_clrbits32(&regs->irqstaten, IRQSTATEN_BRR | IRQSTATEN_BWR);
628
629         /* Put the PROCTL reg back to the default */
630         esdhc_write32(&regs->proctl, PROCTL_INIT);
631
632         /* Set timout to the maximum value */
633         esdhc_clrsetbits32(&regs->sysctl, SYSCTL_TIMEOUT_MASK, 14 << 16);
634
635 #ifdef CONFIG_SYS_FSL_ESDHC_FORCE_VSELECT
636         esdhc_setbits32(&regs->vendorspec, ESDHC_VENDORSPEC_VSELECT);
637 #endif
638
639         return 0;
640 }
641
642 static int esdhc_getcd(struct mmc *mmc)
643 {
644         struct fsl_esdhc_cfg *cfg = mmc->priv;
645         struct fsl_esdhc *regs = cfg->esdhc_base;
646         int timeout = 1000;
647
648 #ifdef CONFIG_ESDHC_DETECT_QUIRK
649         if (CONFIG_ESDHC_DETECT_QUIRK)
650                 return 1;
651 #endif
652         while (!(esdhc_read32(&regs->prsstat) & PRSSTAT_CINS) && --timeout)
653                 udelay(1000);
654
655         return timeout > 0;
656 }
657
658 static void esdhc_reset(struct fsl_esdhc *regs)
659 {
660         unsigned long timeout = 100; /* wait max 100 ms */
661
662         /* reset the controller */
663         esdhc_setbits32(&regs->sysctl, SYSCTL_RSTA);
664
665         /* hardware clears the bit when it is done */
666         while ((esdhc_read32(&regs->sysctl) & SYSCTL_RSTA) && --timeout)
667                 udelay(1000);
668         if (!timeout)
669                 printf("MMC/SD: Reset never completed.\n");
670 }
671
672 static const struct mmc_ops esdhc_ops = {
673         .send_cmd       = esdhc_send_cmd,
674         .set_ios        = esdhc_set_ios,
675         .init           = esdhc_init,
676         .getcd          = esdhc_getcd,
677 };
678
679 int fsl_esdhc_initialize(bd_t *bis, struct fsl_esdhc_cfg *cfg)
680 {
681         struct fsl_esdhc *regs;
682         struct mmc *mmc;
683         u32 caps, voltage_caps;
684
685         if (!cfg)
686                 return -EINVAL;
687
688         regs = (struct fsl_esdhc *)cfg->esdhc_base;
689
690         /* First reset the eSDHC controller */
691         esdhc_reset(regs);
692
693         esdhc_setbits32(&regs->sysctl, SYSCTL_PEREN | SYSCTL_HCKEN
694                                 | SYSCTL_IPGEN | SYSCTL_CKEN);
695
696         writel(SDHCI_IRQ_EN_BITS, &regs->irqstaten);
697         memset(&cfg->cfg, 0, sizeof(cfg->cfg));
698
699         voltage_caps = 0;
700         caps = esdhc_read32(&regs->hostcapblt);
701
702 #ifdef CONFIG_SYS_FSL_ERRATUM_ESDHC135
703         caps = caps & ~(ESDHC_HOSTCAPBLT_SRS |
704                         ESDHC_HOSTCAPBLT_VS18 | ESDHC_HOSTCAPBLT_VS30);
705 #endif
706
707 /* T4240 host controller capabilities register should have VS33 bit */
708 #ifdef CONFIG_SYS_FSL_MMC_HAS_CAPBLT_VS33
709         caps = caps | ESDHC_HOSTCAPBLT_VS33;
710 #endif
711
712         if (caps & ESDHC_HOSTCAPBLT_VS18)
713                 voltage_caps |= MMC_VDD_165_195;
714         if (caps & ESDHC_HOSTCAPBLT_VS30)
715                 voltage_caps |= MMC_VDD_29_30 | MMC_VDD_30_31;
716         if (caps & ESDHC_HOSTCAPBLT_VS33)
717                 voltage_caps |= MMC_VDD_32_33 | MMC_VDD_33_34;
718
719         cfg->cfg.name = "FSL_SDHC";
720         cfg->cfg.ops = &esdhc_ops;
721 #ifdef CONFIG_SYS_SD_VOLTAGE
722         cfg->cfg.voltages = CONFIG_SYS_SD_VOLTAGE;
723 #else
724         cfg->cfg.voltages = MMC_VDD_32_33 | MMC_VDD_33_34;
725 #endif
726         if ((cfg->cfg.voltages & voltage_caps) == 0) {
727                 printf("voltage not supported by controller\n");
728                 return -EINVAL;
729         }
730
731         cfg->cfg.host_caps = MMC_MODE_4BIT | MMC_MODE_8BIT;
732 #ifdef CONFIG_SYS_FSL_ESDHC_HAS_DDR_MODE
733         cfg->cfg.host_caps |= MMC_MODE_DDR_52MHz;
734 #endif
735
736         if (cfg->max_bus_width > 0) {
737                 if (cfg->max_bus_width < 8)
738                         cfg->cfg.host_caps &= ~MMC_MODE_8BIT;
739                 if (cfg->max_bus_width < 4)
740                         cfg->cfg.host_caps &= ~MMC_MODE_4BIT;
741         }
742
743         if (caps & ESDHC_HOSTCAPBLT_HSS)
744                 cfg->cfg.host_caps |= MMC_MODE_HS_52MHz | MMC_MODE_HS;
745
746 #ifdef CONFIG_ESDHC_DETECT_8_BIT_QUIRK
747         if (CONFIG_ESDHC_DETECT_8_BIT_QUIRK)
748                 cfg->cfg.host_caps &= ~MMC_MODE_8BIT;
749 #endif
750
751         cfg->cfg.f_min = 400000;
752         cfg->cfg.f_max = min(cfg->sdhc_clk, (u32)52000000);
753
754         cfg->cfg.b_max = CONFIG_SYS_MMC_MAX_BLK_COUNT;
755
756         mmc = mmc_create(&cfg->cfg, cfg);
757         if (mmc == NULL)
758                 return -1;
759
760         return 0;
761 }
762
763 int fsl_esdhc_mmc_init(bd_t *bis)
764 {
765         struct fsl_esdhc_cfg *cfg;
766
767         cfg = kzalloc(sizeof(struct fsl_esdhc_cfg), GFP_KERNEL);
768         if (!cfg)
769                 return -ENOMEM;
770         cfg->esdhc_base = (void __iomem *)CONFIG_SYS_FSL_ESDHC_ADDR;
771         cfg->sdhc_clk = gd->arch.sdhc_clk;
772         return fsl_esdhc_initialize(bis, cfg);
773 }
774
775 #ifdef CONFIG_FSL_ESDHC_ADAPTER_IDENT
776 void mmc_adapter_card_type_ident(void)
777 {
778         u8 card_id;
779         u8 value;
780
781         card_id = QIXIS_READ(present) & QIXIS_SDID_MASK;
782         gd->arch.sdhc_adapter = card_id;
783
784         switch (card_id) {
785         case QIXIS_ESDHC_ADAPTER_TYPE_EMMC45:
786                 break;
787         case QIXIS_ESDHC_ADAPTER_TYPE_SDMMC_LEGACY:
788                 break;
789         case QIXIS_ESDHC_ADAPTER_TYPE_EMMC44:
790                 value = QIXIS_READ(brdcfg[5]);
791                 value |= (QIXIS_SDCLKIN | QIXIS_SDCLKOUT);
792                 QIXIS_WRITE(brdcfg[5], value);
793                 break;
794         case QIXIS_ESDHC_ADAPTER_TYPE_RSV:
795                 break;
796         case QIXIS_ESDHC_ADAPTER_TYPE_MMC:
797                 break;
798         case QIXIS_ESDHC_ADAPTER_TYPE_SD:
799                 break;
800         case QIXIS_ESDHC_NO_ADAPTER:
801                 break;
802         default:
803                 break;
804         }
805 }
806 #endif
807
808 #ifdef CONFIG_OF_LIBFDT
809 void fdt_fixup_esdhc(void *blob, bd_t *bd)
810 {
811         const char *compat = "fsl,esdhc";
812
813 #ifdef CONFIG_FSL_ESDHC_PIN_MUX
814         if (!hwconfig("esdhc")) {
815                 do_fixup_by_compat(blob, compat, "status", "disabled",
816                                 8 + 1, 1);
817                 return;
818         }
819 #endif
820
821 #ifdef CONFIG_FSL_ESDHC_USE_PERIPHERAL_CLK
822         do_fixup_by_compat_u32(blob, compat, "peripheral-frequency",
823                                gd->arch.sdhc_clk, 1);
824 #else
825         do_fixup_by_compat_u32(blob, compat, "clock-frequency",
826                                gd->arch.sdhc_clk, 1);
827 #endif
828 #ifdef CONFIG_FSL_ESDHC_ADAPTER_IDENT
829         do_fixup_by_compat_u32(blob, compat, "adapter-type",
830                                (u32)(gd->arch.sdhc_adapter), 1);
831 #endif
832         do_fixup_by_compat(blob, compat, "status", "okay",
833                            4 + 1, 1);
834 }
835 #endif