]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/commproc.h
powerpc: remove genietv board support
[karo-tx-uboot.git] / include / commproc.h
1 /*
2  * MPC8xx Communication Processor Module.
3  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
4  *
5  * (C) Copyright 2000-2006
6  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
7  *
8  * This file contains structures and information for the communication
9  * processor channels.  Some CPM control and status is available
10  * throught the MPC8xx internal memory map.  See immap.h for details.
11  * This file only contains what I need for the moment, not the total
12  * CPM capabilities.  I (or someone else) will add definitions as they
13  * are needed.  -- Dan
14  *
15  */
16 #ifndef __CPM_8XX__
17 #define __CPM_8XX__
18
19 #include <asm/8xx_immap.h>
20
21 /* CPM Command register.
22 */
23 #define CPM_CR_RST              ((ushort)0x8000)
24 #define CPM_CR_OPCODE           ((ushort)0x0f00)
25 #define CPM_CR_CHAN             ((ushort)0x00f0)
26 #define CPM_CR_FLG              ((ushort)0x0001)
27
28 /* Some commands (there are more...later)
29 */
30 #define CPM_CR_INIT_TRX         ((ushort)0x0000)
31 #define CPM_CR_INIT_RX          ((ushort)0x0001)
32 #define CPM_CR_INIT_TX          ((ushort)0x0002)
33 #define CPM_CR_HUNT_MODE        ((ushort)0x0003)
34 #define CPM_CR_STOP_TX          ((ushort)0x0004)
35 #define CPM_CR_RESTART_TX       ((ushort)0x0006)
36 #define CPM_CR_SET_GADDR        ((ushort)0x0008)
37
38 /* Channel numbers.
39 */
40 #define CPM_CR_CH_SCC1          ((ushort)0x0000)
41 #define CPM_CR_CH_I2C           ((ushort)0x0001)    /* I2C and IDMA1 */
42 #define CPM_CR_CH_SCC2          ((ushort)0x0004)
43 #define CPM_CR_CH_SPI           ((ushort)0x0005)    /* SPI/IDMA2/Timers */
44 #define CPM_CR_CH_SCC3          ((ushort)0x0008)
45 #define CPM_CR_CH_SMC1          ((ushort)0x0009)    /* SMC1 / DSP1 */
46 #define CPM_CR_CH_SCC4          ((ushort)0x000c)
47 #define CPM_CR_CH_SMC2          ((ushort)0x000d)    /* SMC2 / DSP2 */
48
49 #define mk_cr_cmd(CH, CMD)      ((CMD << 8) | (CH << 4))
50
51 /*
52  * DPRAM defines and allocation functions
53  */
54
55 /* The dual ported RAM is multi-functional.  Some areas can be (and are
56  * being) used for microcode.  There is an area that can only be used
57  * as data ram for buffer descriptors, which is all we use right now.
58  * Currently the first 512 and last 256 bytes are used for microcode.
59  */
60 #ifdef  CONFIG_SYS_ALLOC_DPRAM
61
62 #define CPM_DATAONLY_BASE       ((uint)0x0800)
63 #define CPM_DATAONLY_SIZE       ((uint)0x0700)
64 #define CPM_DP_NOSPACE          ((uint)0x7fffffff)
65
66 #else
67
68 #define CPM_SERIAL_BASE         0x0800
69 #define CPM_I2C_BASE            0x0820
70 #define CPM_SPI_BASE            0x0840
71 #define CPM_FEC_BASE            0x0860
72 #define CPM_SERIAL2_BASE        0x08E0
73 #define CPM_SCC_BASE            0x0900
74 #define CPM_POST_BASE           0x0980
75 #define CPM_WLKBD_BASE          0x0a00
76
77 #endif
78
79 #ifndef CONFIG_SYS_CPM_POST_WORD_ADDR
80 #define CPM_POST_WORD_ADDR      0x07FC
81 #else
82 #define CPM_POST_WORD_ADDR      CONFIG_SYS_CPM_POST_WORD_ADDR
83 #endif
84
85 #ifndef CONFIG_SYS_CPM_BOOTCOUNT_ADDR
86 #define CPM_BOOTCOUNT_ADDR      (CPM_POST_WORD_ADDR - 2*sizeof(ulong))
87 #else
88 #define CPM_BOOTCOUNT_ADDR      CONFIG_SYS_CPM_BOOTCOUNT_ADDR
89 #endif
90
91 #define BD_IIC_START    ((uint) 0x0400) /* <- please use CPM_I2C_BASE !! */
92
93 /* Export the base address of the communication processor registers
94  * and dual port ram.
95  */
96 extern  cpm8xx_t        *cpmp;          /* Pointer to comm processor */
97
98 /* Buffer descriptors used by many of the CPM protocols.
99 */
100 typedef struct cpm_buf_desc {
101         ushort  cbd_sc;         /* Status and Control */
102         ushort  cbd_datlen;     /* Data length in buffer */
103         uint    cbd_bufaddr;    /* Buffer address in host memory */
104 } cbd_t;
105
106 #define BD_SC_EMPTY     ((ushort)0x8000)        /* Receive is empty */
107 #define BD_SC_READY     ((ushort)0x8000)        /* Transmit is ready */
108 #define BD_SC_WRAP      ((ushort)0x2000)        /* Last buffer descriptor */
109 #define BD_SC_INTRPT    ((ushort)0x1000)        /* Interrupt on change */
110 #define BD_SC_LAST      ((ushort)0x0800)        /* Last buffer in frame */
111 #define BD_SC_TC        ((ushort)0x0400)        /* Transmit CRC */
112 #define BD_SC_CM        ((ushort)0x0200)        /* Continous mode */
113 #define BD_SC_ID        ((ushort)0x0100)        /* Rec'd too many idles */
114 #define BD_SC_P         ((ushort)0x0100)        /* xmt preamble */
115 #define BD_SC_BR        ((ushort)0x0020)        /* Break received */
116 #define BD_SC_FR        ((ushort)0x0010)        /* Framing error */
117 #define BD_SC_PR        ((ushort)0x0008)        /* Parity error */
118 #define BD_SC_OV        ((ushort)0x0002)        /* Overrun */
119 #define BD_SC_CD        ((ushort)0x0001)        /* Carrier Detect lost */
120
121 /* Parameter RAM offsets.
122 */
123 #define PROFF_SCC1      ((uint)0x0000)
124 #define PROFF_IIC       ((uint)0x0080)
125 #define PROFF_REVNUM    ((uint)0x00b0)
126 #define PROFF_SCC2      ((uint)0x0100)
127 #define PROFF_SPI       ((uint)0x0180)
128 #define PROFF_SCC3      ((uint)0x0200)
129 #define PROFF_SMC1      ((uint)0x0280)
130 #define PROFF_SCC4      ((uint)0x0300)
131 #define PROFF_SMC2      ((uint)0x0380)
132
133 /* Define enough so I can at least use the serial port as a UART.
134  */
135 typedef struct smc_uart {
136         ushort  smc_rbase;      /* Rx Buffer descriptor base address */
137         ushort  smc_tbase;      /* Tx Buffer descriptor base address */
138         u_char  smc_rfcr;       /* Rx function code */
139         u_char  smc_tfcr;       /* Tx function code */
140         ushort  smc_mrblr;      /* Max receive buffer length */
141         uint    smc_rstate;     /* Internal */
142         uint    smc_idp;        /* Internal */
143         ushort  smc_rbptr;      /* Internal */
144         ushort  smc_ibc;        /* Internal */
145         uint    smc_rxtmp;      /* Internal */
146         uint    smc_tstate;     /* Internal */
147         uint    smc_tdp;        /* Internal */
148         ushort  smc_tbptr;      /* Internal */
149         ushort  smc_tbc;        /* Internal */
150         uint    smc_txtmp;      /* Internal */
151         ushort  smc_maxidl;     /* Maximum idle characters */
152         ushort  smc_tmpidl;     /* Temporary idle counter */
153         ushort  smc_brklen;     /* Last received break length */
154         ushort  smc_brkec;      /* rcv'd break condition counter */
155         ushort  smc_brkcr;      /* xmt break count register */
156         ushort  smc_rmask;      /* Temporary bit mask */
157         u_char  res1[8];
158         ushort  smc_rpbase;     /* Relocation pointer */
159 } smc_uart_t;
160
161 /* Function code bits.
162 */
163 #define SMC_EB  ((u_char)0x10)  /* Set big endian byte order */
164
165 /* SMC uart mode register.
166 */
167 #define SMCMR_REN       ((ushort)0x0001)
168 #define SMCMR_TEN       ((ushort)0x0002)
169 #define SMCMR_DM        ((ushort)0x000c)
170 #define SMCMR_SM_GCI    ((ushort)0x0000)
171 #define SMCMR_SM_UART   ((ushort)0x0020)
172 #define SMCMR_SM_TRANS  ((ushort)0x0030)
173 #define SMCMR_SM_MASK   ((ushort)0x0030)
174 #define SMCMR_PM_EVEN   ((ushort)0x0100)        /* Even parity, else odd */
175 #define SMCMR_REVD      SMCMR_PM_EVEN
176 #define SMCMR_PEN       ((ushort)0x0200)        /* Parity enable */
177 #define SMCMR_BS        SMCMR_PEN
178 #define SMCMR_SL        ((ushort)0x0400)        /* Two stops, else one */
179 #define SMCR_CLEN_MASK  ((ushort)0x7800)        /* Character length */
180 #define smcr_mk_clen(C) (((C) << 11) & SMCR_CLEN_MASK)
181
182 /* SMC2 as Centronics parallel printer.  It is half duplex, in that
183  * it can only receive or transmit.  The parameter ram values for
184  * each direction are either unique or properly overlap, so we can
185  * include them in one structure.
186  */
187 typedef struct smc_centronics {
188         ushort  scent_rbase;
189         ushort  scent_tbase;
190         u_char  scent_cfcr;
191         u_char  scent_smask;
192         ushort  scent_mrblr;
193         uint    scent_rstate;
194         uint    scent_r_ptr;
195         ushort  scent_rbptr;
196         ushort  scent_r_cnt;
197         uint    scent_rtemp;
198         uint    scent_tstate;
199         uint    scent_t_ptr;
200         ushort  scent_tbptr;
201         ushort  scent_t_cnt;
202         uint    scent_ttemp;
203         ushort  scent_max_sl;
204         ushort  scent_sl_cnt;
205         ushort  scent_character1;
206         ushort  scent_character2;
207         ushort  scent_character3;
208         ushort  scent_character4;
209         ushort  scent_character5;
210         ushort  scent_character6;
211         ushort  scent_character7;
212         ushort  scent_character8;
213         ushort  scent_rccm;
214         ushort  scent_rccr;
215 } smc_cent_t;
216
217 /* Centronics Status Mask Register.
218 */
219 #define SMC_CENT_F      ((u_char)0x08)
220 #define SMC_CENT_PE     ((u_char)0x04)
221 #define SMC_CENT_S      ((u_char)0x02)
222
223 /* SMC Event and Mask register.
224 */
225 #define SMCM_BRKE       ((unsigned char)0x40)   /* When in UART Mode */
226 #define SMCM_BRK        ((unsigned char)0x10)   /* When in UART Mode */
227 #define SMCM_TXE        ((unsigned char)0x10)   /* When in Transparent Mode */
228 #define SMCM_BSY        ((unsigned char)0x04)
229 #define SMCM_TX         ((unsigned char)0x02)
230 #define SMCM_RX         ((unsigned char)0x01)
231
232 /* Baud rate generators.
233 */
234 #define CPM_BRG_RST             ((uint)0x00020000)
235 #define CPM_BRG_EN              ((uint)0x00010000)
236 #define CPM_BRG_EXTC_INT        ((uint)0x00000000)
237 #define CPM_BRG_EXTC_CLK2       ((uint)0x00004000)
238 #define CPM_BRG_EXTC_CLK6       ((uint)0x00008000)
239 #define CPM_BRG_ATB             ((uint)0x00002000)
240 #define CPM_BRG_CD_MASK         ((uint)0x00001ffe)
241 #define CPM_BRG_DIV16           ((uint)0x00000001)
242
243 /* SI Clock Route Register
244 */
245 #define SICR_RCLK_SCC1_BRG1     ((uint)0x00000000)
246 #define SICR_TCLK_SCC1_BRG1     ((uint)0x00000000)
247 #define SICR_RCLK_SCC2_BRG2     ((uint)0x00000800)
248 #define SICR_TCLK_SCC2_BRG2     ((uint)0x00000100)
249 #define SICR_RCLK_SCC3_BRG3     ((uint)0x00100000)
250 #define SICR_TCLK_SCC3_BRG3     ((uint)0x00020000)
251 #define SICR_RCLK_SCC4_BRG4     ((uint)0x18000000)
252 #define SICR_TCLK_SCC4_BRG4     ((uint)0x03000000)
253
254 /* SCCs.
255 */
256 #define SCC_GSMRH_IRP           ((uint)0x00040000)
257 #define SCC_GSMRH_GDE           ((uint)0x00010000)
258 #define SCC_GSMRH_TCRC_CCITT    ((uint)0x00008000)
259 #define SCC_GSMRH_TCRC_BISYNC   ((uint)0x00004000)
260 #define SCC_GSMRH_TCRC_HDLC     ((uint)0x00000000)
261 #define SCC_GSMRH_REVD          ((uint)0x00002000)
262 #define SCC_GSMRH_TRX           ((uint)0x00001000)
263 #define SCC_GSMRH_TTX           ((uint)0x00000800)
264 #define SCC_GSMRH_CDP           ((uint)0x00000400)
265 #define SCC_GSMRH_CTSP          ((uint)0x00000200)
266 #define SCC_GSMRH_CDS           ((uint)0x00000100)
267 #define SCC_GSMRH_CTSS          ((uint)0x00000080)
268 #define SCC_GSMRH_TFL           ((uint)0x00000040)
269 #define SCC_GSMRH_RFW           ((uint)0x00000020)
270 #define SCC_GSMRH_TXSY          ((uint)0x00000010)
271 #define SCC_GSMRH_SYNL16        ((uint)0x0000000c)
272 #define SCC_GSMRH_SYNL8         ((uint)0x00000008)
273 #define SCC_GSMRH_SYNL4         ((uint)0x00000004)
274 #define SCC_GSMRH_RTSM          ((uint)0x00000002)
275 #define SCC_GSMRH_RSYN          ((uint)0x00000001)
276
277 #define SCC_GSMRL_SIR           ((uint)0x80000000)      /* SCC2 only */
278 #define SCC_GSMRL_EDGE_NONE     ((uint)0x60000000)
279 #define SCC_GSMRL_EDGE_NEG      ((uint)0x40000000)
280 #define SCC_GSMRL_EDGE_POS      ((uint)0x20000000)
281 #define SCC_GSMRL_EDGE_BOTH     ((uint)0x00000000)
282 #define SCC_GSMRL_TCI           ((uint)0x10000000)
283 #define SCC_GSMRL_TSNC_3        ((uint)0x0c000000)
284 #define SCC_GSMRL_TSNC_4        ((uint)0x08000000)
285 #define SCC_GSMRL_TSNC_14       ((uint)0x04000000)
286 #define SCC_GSMRL_TSNC_INF      ((uint)0x00000000)
287 #define SCC_GSMRL_RINV          ((uint)0x02000000)
288 #define SCC_GSMRL_TINV          ((uint)0x01000000)
289 #define SCC_GSMRL_TPL_128       ((uint)0x00c00000)
290 #define SCC_GSMRL_TPL_64        ((uint)0x00a00000)
291 #define SCC_GSMRL_TPL_48        ((uint)0x00800000)
292 #define SCC_GSMRL_TPL_32        ((uint)0x00600000)
293 #define SCC_GSMRL_TPL_16        ((uint)0x00400000)
294 #define SCC_GSMRL_TPL_8         ((uint)0x00200000)
295 #define SCC_GSMRL_TPL_NONE      ((uint)0x00000000)
296 #define SCC_GSMRL_TPP_ALL1      ((uint)0x00180000)
297 #define SCC_GSMRL_TPP_01        ((uint)0x00100000)
298 #define SCC_GSMRL_TPP_10        ((uint)0x00080000)
299 #define SCC_GSMRL_TPP_ZEROS     ((uint)0x00000000)
300 #define SCC_GSMRL_TEND          ((uint)0x00040000)
301 #define SCC_GSMRL_TDCR_32       ((uint)0x00030000)
302 #define SCC_GSMRL_TDCR_16       ((uint)0x00020000)
303 #define SCC_GSMRL_TDCR_8        ((uint)0x00010000)
304 #define SCC_GSMRL_TDCR_1        ((uint)0x00000000)
305 #define SCC_GSMRL_RDCR_32       ((uint)0x0000c000)
306 #define SCC_GSMRL_RDCR_16       ((uint)0x00008000)
307 #define SCC_GSMRL_RDCR_8        ((uint)0x00004000)
308 #define SCC_GSMRL_RDCR_1        ((uint)0x00000000)
309 #define SCC_GSMRL_RENC_DFMAN    ((uint)0x00003000)
310 #define SCC_GSMRL_RENC_MANCH    ((uint)0x00002000)
311 #define SCC_GSMRL_RENC_FM0      ((uint)0x00001000)
312 #define SCC_GSMRL_RENC_NRZI     ((uint)0x00000800)
313 #define SCC_GSMRL_RENC_NRZ      ((uint)0x00000000)
314 #define SCC_GSMRL_TENC_DFMAN    ((uint)0x00000600)
315 #define SCC_GSMRL_TENC_MANCH    ((uint)0x00000400)
316 #define SCC_GSMRL_TENC_FM0      ((uint)0x00000200)
317 #define SCC_GSMRL_TENC_NRZI     ((uint)0x00000100)
318 #define SCC_GSMRL_TENC_NRZ      ((uint)0x00000000)
319 #define SCC_GSMRL_DIAG_LE       ((uint)0x000000c0)      /* Loop and echo */
320 #define SCC_GSMRL_DIAG_ECHO     ((uint)0x00000080)
321 #define SCC_GSMRL_DIAG_LOOP     ((uint)0x00000040)
322 #define SCC_GSMRL_DIAG_NORM     ((uint)0x00000000)
323 #define SCC_GSMRL_ENR           ((uint)0x00000020)
324 #define SCC_GSMRL_ENT           ((uint)0x00000010)
325 #define SCC_GSMRL_MODE_ENET     ((uint)0x0000000c)
326 #define SCC_GSMRL_MODE_DDCMP    ((uint)0x00000009)
327 #define SCC_GSMRL_MODE_BISYNC   ((uint)0x00000008)
328 #define SCC_GSMRL_MODE_V14      ((uint)0x00000007)
329 #define SCC_GSMRL_MODE_AHDLC    ((uint)0x00000006)
330 #define SCC_GSMRL_MODE_PROFIBUS ((uint)0x00000005)
331 #define SCC_GSMRL_MODE_UART     ((uint)0x00000004)
332 #define SCC_GSMRL_MODE_SS7      ((uint)0x00000003)
333 #define SCC_GSMRL_MODE_ATALK    ((uint)0x00000002)
334 #define SCC_GSMRL_MODE_HDLC     ((uint)0x00000000)
335
336 #define SCC_TODR_TOD            ((ushort)0x8000)
337
338 /* SCC Event and Mask register.
339 */
340 #define SCCM_TXE        ((unsigned char)0x10)
341 #define SCCM_BSY        ((unsigned char)0x04)
342 #define SCCM_TX         ((unsigned char)0x02)
343 #define SCCM_RX         ((unsigned char)0x01)
344
345 typedef struct scc_param {
346         ushort  scc_rbase;      /* Rx Buffer descriptor base address */
347         ushort  scc_tbase;      /* Tx Buffer descriptor base address */
348         u_char  scc_rfcr;       /* Rx function code */
349         u_char  scc_tfcr;       /* Tx function code */
350         ushort  scc_mrblr;      /* Max receive buffer length */
351         uint    scc_rstate;     /* Internal */
352         uint    scc_idp;        /* Internal */
353         ushort  scc_rbptr;      /* Internal */
354         ushort  scc_ibc;        /* Internal */
355         uint    scc_rxtmp;      /* Internal */
356         uint    scc_tstate;     /* Internal */
357         uint    scc_tdp;        /* Internal */
358         ushort  scc_tbptr;      /* Internal */
359         ushort  scc_tbc;        /* Internal */
360         uint    scc_txtmp;      /* Internal */
361         uint    scc_rcrc;       /* Internal */
362         uint    scc_tcrc;       /* Internal */
363 } sccp_t;
364
365 /* Function code bits.
366 */
367 #define SCC_EB  ((u_char)0x10)  /* Set big endian byte order */
368
369 /* CPM Ethernet through SCCx.
370  */
371 typedef struct scc_enet {
372         sccp_t  sen_genscc;
373         uint    sen_cpres;      /* Preset CRC */
374         uint    sen_cmask;      /* Constant mask for CRC */
375         uint    sen_crcec;      /* CRC Error counter */
376         uint    sen_alec;       /* alignment error counter */
377         uint    sen_disfc;      /* discard frame counter */
378         ushort  sen_pads;       /* Tx short frame pad character */
379         ushort  sen_retlim;     /* Retry limit threshold */
380         ushort  sen_retcnt;     /* Retry limit counter */
381         ushort  sen_maxflr;     /* maximum frame length register */
382         ushort  sen_minflr;     /* minimum frame length register */
383         ushort  sen_maxd1;      /* maximum DMA1 length */
384         ushort  sen_maxd2;      /* maximum DMA2 length */
385         ushort  sen_maxd;       /* Rx max DMA */
386         ushort  sen_dmacnt;     /* Rx DMA counter */
387         ushort  sen_maxb;       /* Max BD byte count */
388         ushort  sen_gaddr1;     /* Group address filter */
389         ushort  sen_gaddr2;
390         ushort  sen_gaddr3;
391         ushort  sen_gaddr4;
392         uint    sen_tbuf0data0; /* Save area 0 - current frame */
393         uint    sen_tbuf0data1; /* Save area 1 - current frame */
394         uint    sen_tbuf0rba;   /* Internal */
395         uint    sen_tbuf0crc;   /* Internal */
396         ushort  sen_tbuf0bcnt;  /* Internal */
397         ushort  sen_paddrh;     /* physical address (MSB) */
398         ushort  sen_paddrm;
399         ushort  sen_paddrl;     /* physical address (LSB) */
400         ushort  sen_pper;       /* persistence */
401         ushort  sen_rfbdptr;    /* Rx first BD pointer */
402         ushort  sen_tfbdptr;    /* Tx first BD pointer */
403         ushort  sen_tlbdptr;    /* Tx last BD pointer */
404         uint    sen_tbuf1data0; /* Save area 0 - current frame */
405         uint    sen_tbuf1data1; /* Save area 1 - current frame */
406         uint    sen_tbuf1rba;   /* Internal */
407         uint    sen_tbuf1crc;   /* Internal */
408         ushort  sen_tbuf1bcnt;  /* Internal */
409         ushort  sen_txlen;      /* Tx Frame length counter */
410         ushort  sen_iaddr1;     /* Individual address filter */
411         ushort  sen_iaddr2;
412         ushort  sen_iaddr3;
413         ushort  sen_iaddr4;
414         ushort  sen_boffcnt;    /* Backoff counter */
415
416         /* NOTE: Some versions of the manual have the following items
417          * incorrectly documented.  Below is the proper order.
418          */
419         ushort  sen_taddrh;     /* temp address (MSB) */
420         ushort  sen_taddrm;
421         ushort  sen_taddrl;     /* temp address (LSB) */
422 } scc_enet_t;
423
424 /**********************************************************************
425  *
426  * Board specific configuration settings.
427  *
428  * Please note that we use the presence of a #define SCC_ENET and/or
429  * #define FEC_ENET to enable the SCC resp. FEC ethernet drivers.
430  **********************************************************************/
431
432
433 /***  ADS  *************************************************************/
434
435 #if defined(CONFIG_MPC860) && defined(CONFIG_ADS)
436 /* This ENET stuff is for the MPC860ADS with ethernet on SCC1.
437  */
438
439 #define PROFF_ENET      PROFF_SCC1
440 #define CPM_CR_ENET     CPM_CR_CH_SCC1
441 #define SCC_ENET        0
442
443 #define PA_ENET_RXD     ((ushort)0x0001)
444 #define PA_ENET_TXD     ((ushort)0x0002)
445 #define PA_ENET_TCLK    ((ushort)0x0100)
446 #define PA_ENET_RCLK    ((ushort)0x0200)
447
448 #define PB_ENET_TENA    ((uint)0x00001000)
449
450 #define PC_ENET_CLSN    ((ushort)0x0010)
451 #define PC_ENET_RENA    ((ushort)0x0020)
452
453 #define SICR_ENET_MASK  ((uint)0x000000ff)
454 #define SICR_ENET_CLKRT ((uint)0x0000002c)
455
456 /* 68160 PHY control */
457
458 #define PC_ENET_ETHLOOP ((ushort)0x0800)
459 #define PC_ENET_TPFLDL  ((ushort)0x0400)
460 #define PC_ENET_TPSQEL  ((ushort)0x0200)
461
462 #endif  /* MPC860ADS */
463
464 /***  BSEIP  **********************************************************/
465
466 #ifdef CONFIG_BSEIP
467 /* This ENET stuff is for the MPC823 with ethernet on SCC2.
468  * This is unique to the BSE ip-Engine board.
469  */
470 #define PROFF_ENET      PROFF_SCC2
471 #define CPM_CR_ENET     CPM_CR_CH_SCC2
472 #define SCC_ENET        1
473 #define PA_ENET_RXD     ((ushort)0x0004)
474 #define PA_ENET_TXD     ((ushort)0x0008)
475 #define PA_ENET_TCLK    ((ushort)0x0100)
476 #define PA_ENET_RCLK    ((ushort)0x0200)
477 #define PB_ENET_TENA    ((uint)0x00002000)
478 #define PC_ENET_CLSN    ((ushort)0x0040)
479 #define PC_ENET_RENA    ((ushort)0x0080)
480
481 /* BSE uses port B and C bits for PHY control also.
482 */
483 #define PB_BSE_POWERUP  ((uint)0x00000004)
484 #define PB_BSE_FDXDIS   ((uint)0x00008000)
485 #define PC_BSE_LOOPBACK ((ushort)0x0800)
486
487 #define SICR_ENET_MASK  ((uint)0x0000ff00)
488 #define SICR_ENET_CLKRT ((uint)0x00002c00)
489 #endif  /* CONFIG_BSEIP */
490
491 /***  BSEIP  **********************************************************/
492
493 #ifdef CONFIG_FLAGADM
494 /* Enet configuration for the FLAGADM */
495 /* Enet on SCC2 */
496
497 #define PROFF_ENET      PROFF_SCC2
498 #define CPM_CR_ENET     CPM_CR_CH_SCC2
499 #define SCC_ENET        1
500 #define PA_ENET_RXD     ((ushort)0x0004)
501 #define PA_ENET_TXD     ((ushort)0x0008)
502 #define PA_ENET_TCLK    ((ushort)0x0100)
503 #define PA_ENET_RCLK    ((ushort)0x0400)
504 #define PB_ENET_TENA    ((uint)0x00002000)
505 #define PC_ENET_CLSN    ((ushort)0x0040)
506 #define PC_ENET_RENA    ((ushort)0x0080)
507
508 #define SICR_ENET_MASK  ((uint)0x0000ff00)
509 #define SICR_ENET_CLKRT ((uint)0x00003400)
510 #endif  /* CONFIG_FLAGADM */
511
512 /***  ELPT860 *********************************************************/
513
514 #ifdef CONFIG_ELPT860
515 /* Bits in parallel I/O port registers that have to be set/cleared
516  * to configure the pins for SCC1 use.
517  */
518 #  define PROFF_ENET        PROFF_SCC1
519 #  define CPM_CR_ENET       CPM_CR_CH_SCC1
520 #  define SCC_ENET          0
521
522 #  define PA_ENET_RXD       ((ushort)0x0001)    /* PA 15 */
523 #  define PA_ENET_TXD       ((ushort)0x0002)    /* PA 14 */
524 #  define PA_ENET_RCLK      ((ushort)0x0100)    /* PA  7 */
525 #  define PA_ENET_TCLK      ((ushort)0x0200)    /* PA  6 */
526
527 #  define PC_ENET_TENA      ((ushort)0x0001)    /* PC 15 */
528 #  define PC_ENET_CLSN      ((ushort)0x0010)    /* PC 11 */
529 #  define PC_ENET_RENA      ((ushort)0x0020)    /* PC 10 */
530
531 /* Control bits in the SICR to route TCLK (CLK2) and RCLK (CLK1) to
532  * SCC1.  Also, make sure GR1 (bit 24) and SC1 (bit 25) are zero.
533  */
534 #  define SICR_ENET_MASK    ((uint)0x000000FF)
535 #  define SICR_ENET_CLKRT   ((uint)0x00000025)
536 #endif  /* CONFIG_ELPT860 */
537
538 /***  ESTEEM 192E  **************************************************/
539 #ifdef CONFIG_ESTEEM192E
540 /* ESTEEM192E
541  * This ENET stuff is for the MPC850 with ethernet on SCC2. This
542  * is very similar to the RPX-Lite configuration.
543  * Note TENA , LOOPBACK , FDPLEX_DIS on Port B.
544  */
545
546 #define PROFF_ENET      PROFF_SCC2
547 #define CPM_CR_ENET     CPM_CR_CH_SCC2
548 #define SCC_ENET        1
549
550 #define PA_ENET_RXD     ((ushort)0x0004)
551 #define PA_ENET_TXD     ((ushort)0x0008)
552 #define PA_ENET_TCLK    ((ushort)0x0200)
553 #define PA_ENET_RCLK    ((ushort)0x0800)
554 #define PB_ENET_TENA    ((uint)0x00002000)
555 #define PC_ENET_CLSN    ((ushort)0x0040)
556 #define PC_ENET_RENA    ((ushort)0x0080)
557
558 #define SICR_ENET_MASK  ((uint)0x0000ff00)
559 #define SICR_ENET_CLKRT ((uint)0x00003d00)
560
561 #define PB_ENET_LOOPBACK ((uint)0x00004000)
562 #define PB_ENET_FDPLEX_DIS ((uint)0x00008000)
563
564 #endif
565
566 /***  FADS823  ********************************************************/
567
568 #if defined(CONFIG_MPC823FADS) && defined(CONFIG_FADS)
569 /* This ENET stuff is for the MPC823FADS with ethernet on SCC2.
570  */
571 #ifdef CONFIG_SCC2_ENET
572 #define PROFF_ENET      PROFF_SCC2
573 #define CPM_CR_ENET     CPM_CR_CH_SCC2
574 #define SCC_ENET        1
575 #define CPMVEC_ENET     CPMVEC_SCC2
576 #endif
577
578 #ifdef CONFIG_SCC1_ENET
579 #define PROFF_ENET      PROFF_SCC1
580 #define CPM_CR_ENET     CPM_CR_CH_SCC1
581 #define SCC_ENET        0
582 #define CPMVEC_ENET     CPMVEC_SCC1
583 #endif
584
585 #define PA_ENET_RXD     ((ushort)0x0004)
586 #define PA_ENET_TXD     ((ushort)0x0008)
587 #define PA_ENET_TCLK    ((ushort)0x0400)
588 #define PA_ENET_RCLK    ((ushort)0x0200)
589
590 #define PB_ENET_TENA    ((uint)0x00002000)
591
592 #define PC_ENET_CLSN    ((ushort)0x0040)
593 #define PC_ENET_RENA    ((ushort)0x0080)
594
595 #define SICR_ENET_MASK  ((uint)0x0000ff00)
596 #define SICR_ENET_CLKRT ((uint)0x00002e00)
597
598 #endif  /* CONFIG_FADS823FADS */
599
600 /***  FADS850SAR  ********************************************************/
601
602 #if defined(CONFIG_MPC850SAR) && defined(CONFIG_FADS)
603 /* This ENET stuff is for the MPC850SAR with ethernet on SCC2.  Some of
604  * this may be unique to the FADS850SAR configuration.
605  * Note TENA is on Port B.
606  */
607 #define PROFF_ENET      PROFF_SCC2
608 #define CPM_CR_ENET     CPM_CR_CH_SCC2
609 #define SCC_ENET        1
610 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
611 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
612 #define PA_ENET_RCLK    ((ushort)0x0200)        /* PA 6 */
613 #define PA_ENET_TCLK    ((ushort)0x0800)        /* PA 4 */
614 #define PB_ENET_TENA    ((uint)0x00002000)      /* PB 18 */
615 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC 9 */
616 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC 8 */
617
618 #define SICR_ENET_MASK  ((uint)0x0000ff00)
619 #define SICR_ENET_CLKRT ((uint)0x00002f00)      /* RCLK-CLK2, TCLK-CLK4 */
620 #endif  /* CONFIG_FADS850SAR */
621
622 /***  FADS860T********************************************************/
623
624 #if defined(CONFIG_FADS) && defined(CONFIG_MPC86x)
625 /*
626  * This ENET stuff is for the MPC86xFADS/MPC8xxADS with ethernet on SCC1.
627  */
628 #ifdef CONFIG_SCC1_ENET
629
630 #define SCC_ENET        0
631
632 #define PROFF_ENET      PROFF_SCC1
633 #define CPM_CR_ENET     CPM_CR_CH_SCC1
634
635 #define PA_ENET_RXD     ((ushort)0x0001)
636 #define PA_ENET_TXD     ((ushort)0x0002)
637 #define PA_ENET_TCLK    ((ushort)0x0100)
638 #define PA_ENET_RCLK    ((ushort)0x0200)
639
640 #define PB_ENET_TENA    ((uint)0x00001000)
641
642 #define PC_ENET_CLSN    ((ushort)0x0010)
643 #define PC_ENET_RENA    ((ushort)0x0020)
644
645 #define SICR_ENET_MASK  ((uint)0x000000ff)
646 #define SICR_ENET_CLKRT ((uint)0x0000002c)
647
648 #endif  /* CONFIG_SCC1_ETHERNET */
649
650 /*
651  * This ENET stuff is for the MPC860TFADS/MPC86xADS/MPC885ADS
652  * with ethernet on FEC.
653  */
654
655 #ifdef CONFIG_FEC_ENET
656 #define FEC_ENET        /* Use FEC for Ethernet */
657 #endif  /* CONFIG_FEC_ENET */
658
659 #endif  /* CONFIG_FADS && CONFIG_MPC86x */
660
661 /***  FPS850L, FPS860L  ************************************************/
662
663 #if defined(CONFIG_FPS850L) || defined(CONFIG_FPS860L)
664 /* Bits in parallel I/O port registers that have to be set/cleared
665  * to configure the pins for SCC2 use.
666  */
667 #define PROFF_ENET      PROFF_SCC2
668 #define CPM_CR_ENET     CPM_CR_CH_SCC2
669 #define SCC_ENET        1
670 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
671 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
672 #define PA_ENET_RCLK    ((ushort)0x0100)        /* PA  7 */
673 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA  5 */
674
675 #define PC_ENET_TENA    ((ushort)0x0002)        /* PC 14 */
676 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC  9 */
677 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC  8 */
678
679 /* Control bits in the SICR to route TCLK (CLK2) and RCLK (CLK4) to
680  * SCC2.  Also, make sure GR2 (bit 16) and SC2 (bit 17) are zero.
681  */
682 #define SICR_ENET_MASK  ((uint)0x0000ff00)
683 #define SICR_ENET_CLKRT ((uint)0x00002600)
684 #endif  /* CONFIG_FPS850L, CONFIG_FPS860L */
685
686 /*** GEN860T **********************************************************/
687 #if defined(CONFIG_GEN860T)
688 #undef  SCC_ENET
689 #define FEC_ENET
690
691 #define PD_MII_TXD1     ((ushort)0x1000)        /* PD  3        */
692 #define PD_MII_TXD2     ((ushort)0x0800)        /* PD  4        */
693 #define PD_MII_TXD3     ((ushort)0x0400)        /* PD  5        */
694 #define PD_MII_RX_DV    ((ushort)0x0200)        /* PD  6        */
695 #define PD_MII_RX_ERR   ((ushort)0x0100)        /* PD  7        */
696 #define PD_MII_RX_CLK   ((ushort)0x0080)        /* PD  8        */
697 #define PD_MII_TXD0     ((ushort)0x0040)        /* PD  9        */
698 #define PD_MII_RXD0     ((ushort)0x0020)        /* PD 10        */
699 #define PD_MII_TX_ERR   ((ushort)0x0010)        /* PD 11        */
700 #define PD_MII_MDC      ((ushort)0x0008)        /* PD 12        */
701 #define PD_MII_RXD1     ((ushort)0x0004)        /* PD 13        */
702 #define PD_MII_RXD2     ((ushort)0x0002)        /* PD 14        */
703 #define PD_MII_RXD3     ((ushort)0x0001)        /* PD 15        */
704 #define PD_MII_MASK     ((ushort)0x1FFF)        /* PD 3-15      */
705 #endif  /* CONFIG_GEN860T */
706
707 /*** HERMES-PRO ******************************************************/
708
709 /* The HERMES-PRO uses the FEC on a MPC860T for Ethernet */
710
711 #ifdef CONFIG_HERMES
712
713 #define FEC_ENET        /* use FEC for EThernet */
714 #undef  SCC_ENET
715
716
717 #define PD_MII_TXD1     ((ushort)0x1000)        /* PD  3 */
718 #define PD_MII_TXD2     ((ushort)0x0800)        /* PD  4 */
719 #define PD_MII_TXD3     ((ushort)0x0400)        /* PD  5 */
720 #define PD_MII_RX_DV    ((ushort)0x0200)        /* PD  6 */
721 #define PD_MII_RX_ERR   ((ushort)0x0100)        /* PD  7 */
722 #define PD_MII_RX_CLK   ((ushort)0x0080)        /* PD  8 */
723 #define PD_MII_TXD0     ((ushort)0x0040)        /* PD  9 */
724 #define PD_MII_RXD0     ((ushort)0x0020)        /* PD 10 */
725 #define PD_MII_TX_ERR   ((ushort)0x0010)        /* PD 11 */
726 #define PD_MII_MDC      ((ushort)0x0008)        /* PD 12 */
727 #define PD_MII_RXD1     ((ushort)0x0004)        /* PD 13 */
728 #define PD_MII_RXD2     ((ushort)0x0002)        /* PD 14 */
729 #define PD_MII_RXD3     ((ushort)0x0001)        /* PD 15 */
730
731 #define PD_MII_MASK     ((ushort)0x1FFF)        /* PD 3...15 */
732
733 #endif  /* CONFIG_HERMES */
734
735 /*** ICU862  **********************************************************/
736
737 #if defined(CONFIG_ICU862)
738
739 #ifdef CONFIG_FEC_ENET
740 #define FEC_ENET        /* use FEC for EThernet */
741 #endif  /* CONFIG_FEC_ETHERNET */
742
743 #endif /* CONFIG_ICU862 */
744
745 /***  IP860  **********************************************************/
746
747 #if defined(CONFIG_IP860)
748 /* Bits in parallel I/O port registers that have to be set/cleared
749  * to configure the pins for SCC1 use.
750  */
751 #define PROFF_ENET      PROFF_SCC1
752 #define CPM_CR_ENET     CPM_CR_CH_SCC1
753 #define SCC_ENET        0
754 #define PA_ENET_RXD     ((ushort)0x0001)        /* PA 15 */
755 #define PA_ENET_TXD     ((ushort)0x0002)        /* PA 14 */
756 #define PA_ENET_RCLK    ((ushort)0x0200)        /* PA  6 */
757 #define PA_ENET_TCLK    ((ushort)0x0100)        /* PA  7 */
758
759 #define PC_ENET_TENA    ((ushort)0x0001)        /* PC 15 */
760 #define PC_ENET_CLSN    ((ushort)0x0010)        /* PC 11 */
761 #define PC_ENET_RENA    ((ushort)0x0020)        /* PC 10 */
762
763 #define PB_ENET_RESET   (uint)0x00000008        /* PB 28 */
764 #define PB_ENET_JABD    (uint)0x00000004        /* PB 29 */
765
766 /* Control bits in the SICR to route TCLK (CLK1) and RCLK (CLK2) to
767  * SCC1.  Also, make sure GR1 (bit 24) and SC1 (bit 25) are zero.
768  */
769 #define SICR_ENET_MASK  ((uint)0x000000ff)
770 #define SICR_ENET_CLKRT ((uint)0x0000002C)
771 #endif  /* CONFIG_IP860 */
772
773 /*** IVMS8  **********************************************************/
774
775 /* The IVMS8 uses the FEC on a MPC860T for Ethernet */
776
777 #if defined(CONFIG_IVMS8) || defined(CONFIG_IVML24)
778
779 #define FEC_ENET        /* use FEC for EThernet */
780 #undef  SCC_ENET
781
782 #define PB_ENET_POWER   ((uint)0x00010000)      /* PB 15 */
783
784 #define PC_ENET_RESET   ((ushort)0x0010)        /* PC 11 */
785
786 #define PD_MII_TXD1     ((ushort)0x1000)        /* PD  3 */
787 #define PD_MII_TXD2     ((ushort)0x0800)        /* PD  4 */
788 #define PD_MII_TXD3     ((ushort)0x0400)        /* PD  5 */
789 #define PD_MII_RX_DV    ((ushort)0x0200)        /* PD  6 */
790 #define PD_MII_RX_ERR   ((ushort)0x0100)        /* PD  7 */
791 #define PD_MII_RX_CLK   ((ushort)0x0080)        /* PD  8 */
792 #define PD_MII_TXD0     ((ushort)0x0040)        /* PD  9 */
793 #define PD_MII_RXD0     ((ushort)0x0020)        /* PD 10 */
794 #define PD_MII_TX_ERR   ((ushort)0x0010)        /* PD 11 */
795 #define PD_MII_MDC      ((ushort)0x0008)        /* PD 12 */
796 #define PD_MII_RXD1     ((ushort)0x0004)        /* PD 13 */
797 #define PD_MII_RXD2     ((ushort)0x0002)        /* PD 14 */
798 #define PD_MII_RXD3     ((ushort)0x0001)        /* PD 15 */
799
800 #define PD_MII_MASK     ((ushort)0x1FFF)        /* PD 3...15 */
801
802 #endif  /* CONFIG_IVMS8, CONFIG_IVML24 */
803
804 /***  KUP4K, KUP4X ****************************************************/
805 /* The KUP4 boards uses the FEC on a MPC8xx for Ethernet */
806
807 #if defined(CONFIG_KUP4K) || defined(CONFIG_KUP4X)
808
809 #define FEC_ENET        /* use FEC for EThernet */
810 #undef  SCC_ENET
811
812 #define PB_ENET_POWER   ((uint)0x00010000)      /* PB 15 */
813
814 #define PC_ENET_RESET   ((ushort)0x0010)        /* PC 11 */
815
816 #define PD_MII_TXD1     ((ushort)0x1000)        /* PD  3 */
817 #define PD_MII_TXD2     ((ushort)0x0800)        /* PD  4 */
818 #define PD_MII_TXD3     ((ushort)0x0400)        /* PD  5 */
819 #define PD_MII_RX_DV    ((ushort)0x0200)        /* PD  6 */
820 #define PD_MII_RX_ERR   ((ushort)0x0100)        /* PD  7 */
821 #define PD_MII_RX_CLK   ((ushort)0x0080)        /* PD  8 */
822 #define PD_MII_TXD0     ((ushort)0x0040)        /* PD  9 */
823 #define PD_MII_RXD0     ((ushort)0x0020)        /* PD 10 */
824 #define PD_MII_TX_ERR   ((ushort)0x0010)        /* PD 11 */
825 #define PD_MII_MDC      ((ushort)0x0008)        /* PD 12 */
826 #define PD_MII_RXD1     ((ushort)0x0004)        /* PD 13 */
827 #define PD_MII_RXD2     ((ushort)0x0002)        /* PD 14 */
828 #define PD_MII_RXD3     ((ushort)0x0001)        /* PD 15 */
829
830 #define PD_MII_MASK     ((ushort)0x1FFF)        /* PD 3...15 */
831
832 #endif  /* CONFIG_KUP4K */
833
834 /***  LWMON  **********************************************************/
835
836 #if defined(CONFIG_LWMON)
837 /* Bits in parallel I/O port registers that have to be set/cleared
838  * to configure the pins for SCC2 use.
839  */
840 #define PROFF_ENET      PROFF_SCC2
841 #define CPM_CR_ENET     CPM_CR_CH_SCC2
842 #define SCC_ENET        1
843 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
844 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
845 #define PA_ENET_RCLK    ((ushort)0x0800)        /* PA  4 */
846 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA  5 */
847
848 #define PB_ENET_TENA    ((uint)0x00002000)      /* PB 18 */
849
850 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC  9 */
851 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC  8 */
852
853 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK4) to
854  * SCC2.  Also, make sure GR2 (bit 16) and SC2 (bit 17) are zero.
855  */
856 #define SICR_ENET_MASK  ((uint)0x0000ff00)
857 #define SICR_ENET_CLKRT ((uint)0x00003E00)
858 #endif  /* CONFIG_LWMON */
859
860 /***  KM8XX  *********************************************************/
861
862 /* The KM8XX Service Module uses SCC3 for Ethernet */
863
864 #ifdef CONFIG_KM8XX
865 #define PROFF_ENET      PROFF_SCC3              /* Ethernet on SCC3 */
866 #define CPM_CR_ENET     CPM_CR_CH_SCC3
867 #define SCC_ENET        2
868 #define PA_ENET_RXD     ((ushort)0x0010)        /* PA 11 */
869 #define PA_ENET_TXD     ((ushort)0x0020)        /* PA 10 */
870 #define PA_ENET_RCLK    ((ushort)0x1000)        /* PA  3 CLK 5 */
871 #define PA_ENET_TCLK    ((ushort)0x2000)        /* PA  2 CLK 6 */
872
873 #define PC_ENET_TENA    ((ushort)0x0004)        /* PC 13 */
874
875 #define PC_ENET_RENA    ((ushort)0x0200)        /* PC  6 */
876 #define PC_ENET_CLSN    ((ushort)0x0100)        /* PC  7 */
877
878 /* Control bits in the SICR to route TCLK (CLK6) and RCLK (CLK5) to
879  * SCC3.  Also, make sure GR3 (bit 8) and SC3 (bit 9) are zero.
880  */
881 #define SICR_ENET_MASK  ((uint)0x00FF0000)
882 #define SICR_ENET_CLKRT ((uint)0x00250000)
883 #endif  /* CONFIG_KM8XX */
884
885
886 /***  MHPC  ********************************************************/
887
888 #if defined(CONFIG_MHPC)
889 /* This ENET stuff is for the MHPC with ethernet on SCC2.
890  * Note TENA is on Port B.
891  */
892 #define PROFF_ENET      PROFF_SCC2
893 #define CPM_CR_ENET     CPM_CR_CH_SCC2
894 #define SCC_ENET        1
895 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
896 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
897 #define PA_ENET_RCLK    ((ushort)0x0200)        /* PA 6 */
898 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA 5 */
899 #define PB_ENET_TENA    ((uint)0x00002000)      /* PB 18 */
900 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC 9 */
901 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC 8 */
902
903 #define SICR_ENET_MASK  ((uint)0x0000ff00)
904 #define SICR_ENET_CLKRT ((uint)0x00002e00)      /* RCLK-CLK2, TCLK-CLK3 */
905 #endif  /* CONFIG_MHPC */
906
907 /***  NETVIA  *******************************************************/
908
909 /* SinoVee Microsystems SC8xx series FEL8xx-AT,SC823,SC850,SC855T,SC860T */
910 #if ( defined CONFIG_SVM_SC8xx )
911 # ifndef CONFIG_FEC_ENET
912
913 #define PROFF_ENET      PROFF_SCC2
914 #define CPM_CR_ENET     CPM_CR_CH_SCC2
915 #define SCC_ENET        1
916
917         /* Bits in parallel I/O port registers that have to be set/cleared
918          *  *  *  * to configure the pins for SCC2 use.
919          *   *   *   */
920 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
921 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
922 #define PA_ENET_RCLK    ((ushort)0x0400)        /* PA  5 */
923 #define PA_ENET_TCLK    ((ushort)0x0800)        /* PA  4 */
924
925 #define PB_ENET_TENA    ((uint)0x00002000)      /* PB 18 */
926
927 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC  9 */
928 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC  8 */
929 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK1) to
930  *  *  *  * SCC2.  Also, make sure GR2 (bit 16) and SC2 (bit 17) are zero.
931  *   *   *   */
932 #define SICR_ENET_MASK  ((uint)0x0000ff00)
933 #define SICR_ENET_CLKRT ((uint)0x00003700)
934
935 # else                          /* Use FEC for Fast Ethernet */
936
937 #undef  SCC_ENET
938 #define FEC_ENET
939
940 #define PD_MII_TXD1     ((ushort)0x1000)        /* PD  3 */
941 #define PD_MII_TXD2     ((ushort)0x0800)        /* PD  4 */
942 #define PD_MII_TXD3     ((ushort)0x0400)        /* PD  5 */
943 #define PD_MII_RX_DV    ((ushort)0x0200)        /* PD  6 */
944 #define PD_MII_RX_ERR   ((ushort)0x0100)        /* PD  7 */
945 #define PD_MII_RX_CLK   ((ushort)0x0080)        /* PD  8 */
946 #define PD_MII_TXD0     ((ushort)0x0040)        /* PD  9 */
947 #define PD_MII_RXD0     ((ushort)0x0020)        /* PD 10 */
948 #define PD_MII_TX_ERR   ((ushort)0x0010)        /* PD 11 */
949 #define PD_MII_MDC      ((ushort)0x0008)        /* PD 12 */
950 #define PD_MII_RXD1     ((ushort)0x0004)        /* PD 13 */
951 #define PD_MII_RXD2     ((ushort)0x0002)        /* PD 14 */
952 #define PD_MII_RXD3     ((ushort)0x0001)        /* PD 15 */
953
954 #define PD_MII_MASK     ((ushort)0x1FFF)        /* PD 3...15 */
955
956 # endif /* CONFIG_FEC_ENET */
957 #endif  /* CONFIG_SVM_SC8xx */
958
959
960 #if defined(CONFIG_NETVIA)
961 /* Bits in parallel I/O port registers that have to be set/cleared
962  * to configure the pins for SCC2 use.
963  */
964 #define PROFF_ENET      PROFF_SCC2
965 #define CPM_CR_ENET     CPM_CR_CH_SCC2
966 #define SCC_ENET        1
967 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
968 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
969 #define PA_ENET_RCLK    ((ushort)0x0200)        /* PA  6 */
970 #define PA_ENET_TCLK    ((ushort)0x0800)        /* PA  4 */
971
972 #if !defined(CONFIG_NETVIA_VERSION) || CONFIG_NETVIA_VERSION == 1
973 # define PB_ENET_PDN    ((ushort)0x4000)        /* PB 17 */
974 #elif CONFIG_NETVIA_VERSION >= 2
975 # define PC_ENET_PDN    ((ushort)0x0008)        /* PC 12 */
976 #endif
977
978 #define PB_ENET_TENA    ((ushort)0x2000)        /* PB 18 */
979
980 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC  9 */
981 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC  8 */
982
983 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK1) to
984  * SCC2.  Also, make sure GR2 (bit 16) and SC2 (bit 17) are zero.
985  */
986 #define SICR_ENET_MASK  ((uint)0x0000ff00)
987 #define SICR_ENET_CLKRT ((uint)0x00002f00)
988
989 #endif  /* CONFIG_NETVIA */
990
991 /***  QS850/QS823  ***************************************************/
992
993 #if defined(CONFIG_QS850) || defined(CONFIG_QS823)
994 #undef FEC_ENET /* Don't use FEC for EThernet */
995
996 #define PROFF_ENET              PROFF_SCC2
997 #define CPM_CR_ENET             CPM_CR_CH_SCC2
998 #define SCC_ENET                1
999
1000 #define PA_ENET_RXD             ((ushort)0x0004)  /* RXD on PA13 (Pin D9) */
1001 #define PA_ENET_TXD             ((ushort)0x0008)  /* TXD on PA12 (Pin D7) */
1002 #define PC_ENET_RENA            ((ushort)0x0080)  /* RENA on PC8 (Pin D12) */
1003 #define PC_ENET_CLSN            ((ushort)0x0040)  /* CLSN on PC9 (Pin C12) */
1004 #define PA_ENET_TCLK            ((ushort)0x0200)  /* TCLK on PA6 (Pin D8) */
1005 #define PA_ENET_RCLK            ((ushort)0x0800)  /* RCLK on PA4 (Pin D10) */
1006 #define PB_ENET_TENA            ((uint)0x00002000)  /* TENA on PB18 (Pin D11) */
1007 #define PC_ENET_LBK             ((ushort)0x0010)  /* Loopback control on PC11 (Pin B14) */
1008 #define PC_ENET_LI              ((ushort)0x0020)  /* Link Integrity control PC10 (A15) */
1009 #define PC_ENET_SQE             ((ushort)0x0100)  /* SQE Disable control PC7 (B15) */
1010
1011 /* SCC2 TXCLK from CLK2
1012  * SCC2 RXCLK from CLK4
1013  * SCC2 Connected to NMSI */
1014 #define SICR_ENET_MASK          ((uint)0x00007F00)
1015 #define SICR_ENET_CLKRT         ((uint)0x00003D00)
1016
1017 #endif /* CONFIG_QS850/QS823 */
1018
1019 /***  QS860T  ***************************************************/
1020
1021 #ifdef CONFIG_QS860T
1022 #ifdef CONFIG_FEC_ENET
1023 #define FEC_ENET /* use FEC for EThernet */
1024 #endif /* CONFIG_FEC_ETHERNET */
1025
1026 /* This ENET stuff is for GTH 10 Mbit ( SCC ) */
1027 #define PROFF_ENET              PROFF_SCC1
1028 #define CPM_CR_ENET             CPM_CR_CH_SCC1
1029 #define SCC_ENET                0
1030
1031 #define PA_ENET_RXD             ((ushort)0x0001) /* PA15 */
1032 #define PA_ENET_TXD             ((ushort)0x0002) /* PA14 */
1033 #define PA_ENET_TCLK            ((ushort)0x0800) /* PA4 */
1034 #define PA_ENET_RCLK            ((ushort)0x0200) /* PA6 */
1035 #define PB_ENET_TENA            ((uint)0x00001000) /* PB19 */
1036 #define PC_ENET_CLSN            ((ushort)0x0010) /* PC11 */
1037 #define PC_ENET_RENA            ((ushort)0x0020) /* PC10 */
1038
1039 #define SICR_ENET_MASK          ((uint)0x000000ff)
1040 /* RCLK PA4 -->CLK4, TCLK PA6 -->CLK2 */
1041 #define SICR_ENET_CLKRT         ((uint)0x0000003D)
1042
1043 #endif /* CONFIG_QS860T */
1044
1045 /***  RPXCLASSIC  *****************************************************/
1046
1047 #ifdef CONFIG_RPXCLASSIC
1048
1049 #ifdef CONFIG_FEC_ENET
1050
1051 # define FEC_ENET                               /* use FEC for EThernet */
1052 # undef SCC_ENET
1053
1054 #else   /* ! CONFIG_FEC_ENET */
1055
1056 /* Bits in parallel I/O port registers that have to be set/cleared
1057  * to configure the pins for SCC1 use.
1058  */
1059 #define PROFF_ENET      PROFF_SCC1
1060 #define CPM_CR_ENET     CPM_CR_CH_SCC1
1061 #define SCC_ENET        0
1062 #define PA_ENET_RXD     ((ushort)0x0001)
1063 #define PA_ENET_TXD     ((ushort)0x0002)
1064 #define PA_ENET_TCLK    ((ushort)0x0200)
1065 #define PA_ENET_RCLK    ((ushort)0x0800)
1066 #define PB_ENET_TENA    ((uint)0x00001000)
1067 #define PC_ENET_CLSN    ((ushort)0x0010)
1068 #define PC_ENET_RENA    ((ushort)0x0020)
1069
1070 /* Control bits in the SICR to route TCLK (CLK2) and RCLK (CLK4) to
1071  * SCC1.  Also, make sure GR1 (bit 24) and SC1 (bit 25) are zero.
1072  */
1073 #define SICR_ENET_MASK  ((uint)0x000000ff)
1074 #define SICR_ENET_CLKRT ((uint)0x0000003d)
1075
1076 #endif  /* CONFIG_FEC_ENET */
1077
1078 #endif  /* CONFIG_RPXCLASSIC */
1079
1080 /***  RPXLITE  ********************************************************/
1081
1082 #ifdef CONFIG_RPXLITE
1083 /* This ENET stuff is for the MPC850 with ethernet on SCC2.  Some of
1084  * this may be unique to the RPX-Lite configuration.
1085  * Note TENA is on Port B.
1086  */
1087 #define PROFF_ENET      PROFF_SCC2
1088 #define CPM_CR_ENET     CPM_CR_CH_SCC2
1089 #define SCC_ENET        1
1090 #define PA_ENET_RXD     ((ushort)0x0004)
1091 #define PA_ENET_TXD     ((ushort)0x0008)
1092 #define PA_ENET_TCLK    ((ushort)0x0200)
1093 #define PA_ENET_RCLK    ((ushort)0x0800)
1094 #if defined(CONFIG_RMU)
1095 #define PC_ENET_TENA    ((uint)0x00000002)      /* PC14 */
1096 #else
1097 #define PB_ENET_TENA    ((uint)0x00002000)
1098 #endif
1099 #define PC_ENET_CLSN    ((ushort)0x0040)
1100 #define PC_ENET_RENA    ((ushort)0x0080)
1101
1102 #define SICR_ENET_MASK  ((uint)0x0000ff00)
1103 #define SICR_ENET_CLKRT ((uint)0x00003d00)
1104 #endif  /* CONFIG_RPXLITE */
1105
1106 /***  SM850  *********************************************************/
1107
1108 /* The SM850 Service Module uses SCC2 for IrDA and SCC3 for Ethernet */
1109
1110 #ifdef CONFIG_SM850
1111 #define PROFF_ENET      PROFF_SCC3              /* Ethernet on SCC3 */
1112 #define CPM_CR_ENET     CPM_CR_CH_SCC3
1113 #define SCC_ENET        2
1114 #define PB_ENET_RXD     ((uint)0x00000004)      /* PB 29 */
1115 #define PB_ENET_TXD     ((uint)0x00000002)      /* PB 30 */
1116 #define PA_ENET_RCLK    ((ushort)0x0100)        /* PA  7 */
1117 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA  5 */
1118
1119 #define PC_ENET_LBK     ((ushort)0x0008)        /* PC 12 */
1120 #define PC_ENET_TENA    ((ushort)0x0004)        /* PC 13 */
1121
1122 #define PC_ENET_RENA    ((ushort)0x0800)        /* PC  4 */
1123 #define PC_ENET_CLSN    ((ushort)0x0400)        /* PC  5 */
1124
1125 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK1) to
1126  * SCC3.  Also, make sure GR3 (bit 8) and SC3 (bit 9) are zero.
1127  */
1128 #define SICR_ENET_MASK  ((uint)0x00FF0000)
1129 #define SICR_ENET_CLKRT ((uint)0x00260000)
1130 #endif  /* CONFIG_SM850 */
1131
1132 /***  SPD823TS  ******************************************************/
1133
1134 #ifdef CONFIG_SPD823TS
1135 /* Bits in parallel I/O port registers that have to be set/cleared
1136  * to configure the pins for SCC2 use.
1137  */
1138 #define PROFF_ENET      PROFF_SCC2              /* Ethernet on SCC2 */
1139 #define CPM_CR_ENET     CPM_CR_CH_SCC2
1140 #define SCC_ENET        1
1141 #define PA_ENET_MDC     ((ushort)0x0001)        /* PA 15 !!! */
1142 #define PA_ENET_MDIO    ((ushort)0x0002)        /* PA 14 !!! */
1143 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
1144 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
1145 #define PA_ENET_RCLK    ((ushort)0x0200)        /* PA  6 */
1146 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA  5 */
1147
1148 #define PB_ENET_TENA    ((uint)0x00002000)      /* PB 18 */
1149
1150 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC  9 */
1151 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC  8 */
1152 #define PC_ENET_RESET   ((ushort)0x0100)        /* PC  7 !!! */
1153
1154 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK2) to
1155  * SCC2.  Also, make sure GR2 (bit 16) and SC2 (bit 17) are zero.
1156  */
1157 #define SICR_ENET_MASK  ((uint)0x0000ff00)
1158 #define SICR_ENET_CLKRT ((uint)0x00002E00)
1159 #endif  /* CONFIG_SPD823TS */
1160
1161 /***  SXNI855T  ******************************************************/
1162
1163 #if defined(CONFIG_SXNI855T)
1164
1165 #ifdef CONFIG_FEC_ENET
1166 #define FEC_ENET        /* use FEC for Ethernet */
1167 #endif  /* CONFIG_FEC_ETHERNET */
1168
1169 #endif  /* CONFIG_SXNI855T */
1170
1171 /***  MVS1, TQM823L/M, TQM850L/M, TQM885D, R360MPI  **********/
1172
1173 #if (defined(CONFIG_MVS) && CONFIG_MVS < 2) || \
1174     defined(CONFIG_R360MPI) || defined(CONFIG_RBC823)  || \
1175     defined(CONFIG_RRVISION)|| defined(CONFIG_TQM823L) || \
1176     defined(CONFIG_TQM823M) || defined(CONFIG_TQM850L) || \
1177     defined(CONFIG_TQM850M) || defined(CONFIG_TQM885D) || \
1178     defined(CONFIG_RRVISION)|| defined(CONFIG_VIRTLAB2)
1179
1180 /* Bits in parallel I/O port registers that have to be set/cleared
1181  * to configure the pins for SCC2 use.
1182  */
1183 #define PROFF_ENET      PROFF_SCC2
1184 #define CPM_CR_ENET     CPM_CR_CH_SCC2
1185 #if (!defined(CONFIG_TK885D))   /* TK885D does not use SCC Ethernet */
1186 #define SCC_ENET        1
1187 #endif
1188 #define PA_ENET_RXD     ((ushort)0x0004)        /* PA 13 */
1189 #define PA_ENET_TXD     ((ushort)0x0008)        /* PA 12 */
1190 #define PA_ENET_RCLK    ((ushort)0x0100)        /* PA  7 */
1191 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA  5 */
1192
1193 #define PB_ENET_TENA    ((uint)0x00002000)      /* PB 18 */
1194
1195 #define PC_ENET_CLSN    ((ushort)0x0040)        /* PC  9 */
1196 #define PC_ENET_RENA    ((ushort)0x0080)        /* PC  8 */
1197 #if defined(CONFIG_R360MPI)
1198 #define PC_ENET_LBK     ((ushort)0x0008)        /* PC 12 */
1199 #endif   /* CONFIG_R360MPI */
1200
1201 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK1) to
1202  * SCC2.  Also, make sure GR2 (bit 16) and SC2 (bit 17) are zero.
1203  */
1204 #define SICR_ENET_MASK  ((uint)0x0000ff00)
1205 #define SICR_ENET_CLKRT ((uint)0x00002600)
1206
1207 # ifdef CONFIG_FEC_ENET         /* Use FEC for Fast Ethernet */
1208 #define FEC_ENET
1209 # endif /* CONFIG_FEC_ENET */
1210
1211 #endif  /* CONFIG_MVS v1, CONFIG_TQM823L/M, CONFIG_TQM850L/M, etc. */
1212
1213 /***  TQM855L/M, TQM860L/M, TQM862L/M, TQM866L/M  *********************/
1214
1215 #if defined(CONFIG_TQM855L) || defined(CONFIG_TQM855M) || \
1216     defined(CONFIG_TQM860L) || defined(CONFIG_TQM860M) || \
1217     defined(CONFIG_TQM862L) || defined(CONFIG_TQM862M) || \
1218     defined(CONFIG_TQM866L) || defined(CONFIG_TQM866M)
1219
1220 # ifdef CONFIG_SCC1_ENET        /* use SCC for 10Mbps Ethernet  */
1221
1222 /* Bits in parallel I/O port registers that have to be set/cleared
1223  * to configure the pins for SCC1 use.
1224  */
1225 #define PROFF_ENET      PROFF_SCC1
1226 #define CPM_CR_ENET     CPM_CR_CH_SCC1
1227 #define SCC_ENET        0
1228 #define PA_ENET_RXD     ((ushort)0x0001)        /* PA 15 */
1229 #define PA_ENET_TXD     ((ushort)0x0002)        /* PA 14 */
1230 #define PA_ENET_RCLK    ((ushort)0x0100)        /* PA  7 */
1231 #define PA_ENET_TCLK    ((ushort)0x0400)        /* PA  5 */
1232
1233 #define PC_ENET_TENA    ((ushort)0x0001)        /* PC 15 */
1234 #define PC_ENET_CLSN    ((ushort)0x0010)        /* PC 11 */
1235 #define PC_ENET_RENA    ((ushort)0x0020)        /* PC 10 */
1236
1237 /* Control bits in the SICR to route TCLK (CLK3) and RCLK (CLK1) to
1238  * SCC1.  Also, make sure GR1 (bit 24) and SC1 (bit 25) are zero.
1239  */
1240 #define SICR_ENET_MASK  ((uint)0x000000ff)
1241 #define SICR_ENET_CLKRT ((uint)0x00000026)
1242
1243 # endif /* CONFIG_SCC1_ENET */
1244
1245 # ifdef CONFIG_FEC_ENET         /* Use FEC for Fast Ethernet */
1246
1247 #define FEC_ENET
1248
1249 #define PD_MII_TXD1     ((ushort)0x1000)        /* PD  3 */
1250 #define PD_MII_TXD2     ((ushort)0x0800)        /* PD  4 */
1251 #define PD_MII_TXD3     ((ushort)0x0400)        /* PD  5 */
1252 #define PD_MII_RX_DV    ((ushort)0x0200)        /* PD  6 */
1253 #define PD_MII_RX_ERR   ((ushort)0x0100)        /* PD  7 */
1254 #define PD_MII_RX_CLK   ((ushort)0x0080)        /* PD  8 */
1255 #define PD_MII_TXD0     ((ushort)0x0040)        /* PD  9 */
1256 #define PD_MII_RXD0     ((ushort)0x0020)        /* PD 10 */
1257 #define PD_MII_TX_ERR   ((ushort)0x0010)        /* PD 11 */
1258 #define PD_MII_MDC      ((ushort)0x0008)        /* PD 12 */
1259 #define PD_MII_RXD1     ((ushort)0x0004)        /* PD 13 */
1260 #define PD_MII_RXD2     ((ushort)0x0002)        /* PD 14 */
1261 #define PD_MII_RXD3     ((ushort)0x0001)        /* PD 15 */
1262
1263 #define PD_MII_MASK     ((ushort)0x1FFF)        /* PD 3...15 */
1264
1265 # endif /* CONFIG_FEC_ENET */
1266 #endif  /* CONFIG_TQM855L/M, TQM860L/M, TQM862L/M */
1267
1268 /***  V37  **********************************************************/
1269
1270 #ifdef CONFIG_V37
1271 /* This ENET stuff is for the MPC823 with ethernet on SCC2.  Some of
1272  * this may be unique to the Marel V37 configuration.
1273  * Note TENA is on Port B.
1274  */
1275 #define PROFF_ENET      PROFF_SCC2
1276 #define CPM_CR_ENET     CPM_CR_CH_SCC2
1277 #define SCC_ENET        1
1278 #define PA_ENET_RXD     ((ushort)0x0004)
1279 #define PA_ENET_TXD     ((ushort)0x0008)
1280 #define PA_ENET_TCLK    ((ushort)0x0400)
1281 #define PA_ENET_RCLK    ((ushort)0x0200)
1282 #define PB_ENET_TENA    ((uint)0x00002000)
1283 #define PC_ENET_CLSN    ((ushort)0x0040)
1284 #define PC_ENET_RENA    ((ushort)0x0080)
1285
1286 #define SICR_ENET_MASK  ((uint)0x0000ff00)
1287 #define SICR_ENET_CLKRT ((uint)0x00002e00)
1288 #endif  /* CONFIG_V37 */
1289
1290
1291 /*********************************************************************/
1292
1293 /* SCC Event register as used by Ethernet.
1294 */
1295 #define SCCE_ENET_GRA   ((ushort)0x0080)        /* Graceful stop complete */
1296 #define SCCE_ENET_TXE   ((ushort)0x0010)        /* Transmit Error */
1297 #define SCCE_ENET_RXF   ((ushort)0x0008)        /* Full frame received */
1298 #define SCCE_ENET_BSY   ((ushort)0x0004)        /* All incoming buffers full */
1299 #define SCCE_ENET_TXB   ((ushort)0x0002)        /* A buffer was transmitted */
1300 #define SCCE_ENET_RXB   ((ushort)0x0001)        /* A buffer was received */
1301
1302 /* SCC Mode Register (PSMR) as used by Ethernet.
1303 */
1304 #define SCC_PSMR_HBC    ((ushort)0x8000)        /* Enable heartbeat */
1305 #define SCC_PSMR_FC     ((ushort)0x4000)        /* Force collision */
1306 #define SCC_PSMR_RSH    ((ushort)0x2000)        /* Receive short frames */
1307 #define SCC_PSMR_IAM    ((ushort)0x1000)        /* Check individual hash */
1308 #define SCC_PSMR_ENCRC  ((ushort)0x0800)        /* Ethernet CRC mode */
1309 #define SCC_PSMR_PRO    ((ushort)0x0200)        /* Promiscuous mode */
1310 #define SCC_PSMR_BRO    ((ushort)0x0100)        /* Catch broadcast pkts */
1311 #define SCC_PSMR_SBT    ((ushort)0x0080)        /* Special backoff timer */
1312 #define SCC_PSMR_LPB    ((ushort)0x0040)        /* Set Loopback mode */
1313 #define SCC_PSMR_SIP    ((ushort)0x0020)        /* Sample Input Pins */
1314 #define SCC_PSMR_LCW    ((ushort)0x0010)        /* Late collision window */
1315 #define SCC_PSMR_NIB22  ((ushort)0x000a)        /* Start frame search */
1316 #define SCC_PSMR_FDE    ((ushort)0x0001)        /* Full duplex enable */
1317
1318 /* Buffer descriptor control/status used by Ethernet receive.
1319 */
1320 #define BD_ENET_RX_EMPTY        ((ushort)0x8000)
1321 #define BD_ENET_RX_WRAP         ((ushort)0x2000)
1322 #define BD_ENET_RX_INTR         ((ushort)0x1000)
1323 #define BD_ENET_RX_LAST         ((ushort)0x0800)
1324 #define BD_ENET_RX_FIRST        ((ushort)0x0400)
1325 #define BD_ENET_RX_MISS         ((ushort)0x0100)
1326 #define BD_ENET_RX_LG           ((ushort)0x0020)
1327 #define BD_ENET_RX_NO           ((ushort)0x0010)
1328 #define BD_ENET_RX_SH           ((ushort)0x0008)
1329 #define BD_ENET_RX_CR           ((ushort)0x0004)
1330 #define BD_ENET_RX_OV           ((ushort)0x0002)
1331 #define BD_ENET_RX_CL           ((ushort)0x0001)
1332 #define BD_ENET_RX_STATS        ((ushort)0x013f)        /* All status bits */
1333
1334 /* Buffer descriptor control/status used by Ethernet transmit.
1335 */
1336 #define BD_ENET_TX_READY        ((ushort)0x8000)
1337 #define BD_ENET_TX_PAD          ((ushort)0x4000)
1338 #define BD_ENET_TX_WRAP         ((ushort)0x2000)
1339 #define BD_ENET_TX_INTR         ((ushort)0x1000)
1340 #define BD_ENET_TX_LAST         ((ushort)0x0800)
1341 #define BD_ENET_TX_TC           ((ushort)0x0400)
1342 #define BD_ENET_TX_DEF          ((ushort)0x0200)
1343 #define BD_ENET_TX_HB           ((ushort)0x0100)
1344 #define BD_ENET_TX_LC           ((ushort)0x0080)
1345 #define BD_ENET_TX_RL           ((ushort)0x0040)
1346 #define BD_ENET_TX_RCMASK       ((ushort)0x003c)
1347 #define BD_ENET_TX_UN           ((ushort)0x0002)
1348 #define BD_ENET_TX_CSL          ((ushort)0x0001)
1349 #define BD_ENET_TX_STATS        ((ushort)0x03ff)        /* All status bits */
1350
1351 /* SCC as UART
1352 */
1353 typedef struct scc_uart {
1354         sccp_t  scc_genscc;
1355         uint    scc_res1;       /* Reserved */
1356         uint    scc_res2;       /* Reserved */
1357         ushort  scc_maxidl;     /* Maximum idle chars */
1358         ushort  scc_idlc;       /* temp idle counter */
1359         ushort  scc_brkcr;      /* Break count register */
1360         ushort  scc_parec;      /* receive parity error counter */
1361         ushort  scc_frmec;      /* receive framing error counter */
1362         ushort  scc_nosec;      /* receive noise counter */
1363         ushort  scc_brkec;      /* receive break condition counter */
1364         ushort  scc_brkln;      /* last received break length */
1365         ushort  scc_uaddr1;     /* UART address character 1 */
1366         ushort  scc_uaddr2;     /* UART address character 2 */
1367         ushort  scc_rtemp;      /* Temp storage */
1368         ushort  scc_toseq;      /* Transmit out of sequence char */
1369         ushort  scc_char1;      /* control character 1 */
1370         ushort  scc_char2;      /* control character 2 */
1371         ushort  scc_char3;      /* control character 3 */
1372         ushort  scc_char4;      /* control character 4 */
1373         ushort  scc_char5;      /* control character 5 */
1374         ushort  scc_char6;      /* control character 6 */
1375         ushort  scc_char7;      /* control character 7 */
1376         ushort  scc_char8;      /* control character 8 */
1377         ushort  scc_rccm;       /* receive control character mask */
1378         ushort  scc_rccr;       /* receive control character register */
1379         ushort  scc_rlbc;       /* receive last break character */
1380 } scc_uart_t;
1381
1382 /* SCC Event and Mask registers when it is used as a UART.
1383 */
1384 #define UART_SCCM_GLR           ((ushort)0x1000)
1385 #define UART_SCCM_GLT           ((ushort)0x0800)
1386 #define UART_SCCM_AB            ((ushort)0x0200)
1387 #define UART_SCCM_IDL           ((ushort)0x0100)
1388 #define UART_SCCM_GRA           ((ushort)0x0080)
1389 #define UART_SCCM_BRKE          ((ushort)0x0040)
1390 #define UART_SCCM_BRKS          ((ushort)0x0020)
1391 #define UART_SCCM_CCR           ((ushort)0x0008)
1392 #define UART_SCCM_BSY           ((ushort)0x0004)
1393 #define UART_SCCM_TX            ((ushort)0x0002)
1394 #define UART_SCCM_RX            ((ushort)0x0001)
1395
1396 /* The SCC PSMR when used as a UART.
1397 */
1398 #define SCU_PSMR_FLC            ((ushort)0x8000)
1399 #define SCU_PSMR_SL             ((ushort)0x4000)
1400 #define SCU_PSMR_CL             ((ushort)0x3000)
1401 #define SCU_PSMR_UM             ((ushort)0x0c00)
1402 #define SCU_PSMR_FRZ            ((ushort)0x0200)
1403 #define SCU_PSMR_RZS            ((ushort)0x0100)
1404 #define SCU_PSMR_SYN            ((ushort)0x0080)
1405 #define SCU_PSMR_DRT            ((ushort)0x0040)
1406 #define SCU_PSMR_PEN            ((ushort)0x0010)
1407 #define SCU_PSMR_RPM            ((ushort)0x000c)
1408 #define SCU_PSMR_REVP           ((ushort)0x0008)
1409 #define SCU_PSMR_TPM            ((ushort)0x0003)
1410 #define SCU_PSMR_TEVP           ((ushort)0x0003)
1411
1412 /* CPM Transparent mode SCC.
1413  */
1414 typedef struct scc_trans {
1415         sccp_t  st_genscc;
1416         uint    st_cpres;       /* Preset CRC */
1417         uint    st_cmask;       /* Constant mask for CRC */
1418 } scc_trans_t;
1419
1420 #define BD_SCC_TX_LAST          ((ushort)0x0800)
1421
1422 /* IIC parameter RAM.
1423 */
1424 typedef struct iic {
1425         ushort  iic_rbase;      /* Rx Buffer descriptor base address */
1426         ushort  iic_tbase;      /* Tx Buffer descriptor base address */
1427         u_char  iic_rfcr;       /* Rx function code */
1428         u_char  iic_tfcr;       /* Tx function code */
1429         ushort  iic_mrblr;      /* Max receive buffer length */
1430         uint    iic_rstate;     /* Internal */
1431         uint    iic_rdp;        /* Internal */
1432         ushort  iic_rbptr;      /* Internal */
1433         ushort  iic_rbc;        /* Internal */
1434         uint    iic_rxtmp;      /* Internal */
1435         uint    iic_tstate;     /* Internal */
1436         uint    iic_tdp;        /* Internal */
1437         ushort  iic_tbptr;      /* Internal */
1438         ushort  iic_tbc;        /* Internal */
1439         uint    iic_txtmp;      /* Internal */
1440         uint    iic_res;        /* reserved */
1441         ushort  iic_rpbase;     /* Relocation pointer */
1442         ushort  iic_res2;       /* reserved */
1443 } iic_t;
1444
1445 /* SPI parameter RAM.
1446 */
1447 typedef struct spi {
1448         ushort  spi_rbase;      /* Rx Buffer descriptor base address */
1449         ushort  spi_tbase;      /* Tx Buffer descriptor base address */
1450         u_char  spi_rfcr;       /* Rx function code */
1451         u_char  spi_tfcr;       /* Tx function code */
1452         ushort  spi_mrblr;      /* Max receive buffer length */
1453         uint    spi_rstate;     /* Internal */
1454         uint    spi_rdp;        /* Internal */
1455         ushort  spi_rbptr;      /* Internal */
1456         ushort  spi_rbc;        /* Internal */
1457         uint    spi_rxtmp;      /* Internal */
1458         uint    spi_tstate;     /* Internal */
1459         uint    spi_tdp;        /* Internal */
1460         ushort  spi_tbptr;      /* Internal */
1461         ushort  spi_tbc;        /* Internal */
1462         uint    spi_txtmp;      /* Internal */
1463         uint    spi_res;
1464         ushort  spi_rpbase;     /* Relocation pointer */
1465         ushort  spi_res2;
1466 } spi_t;
1467
1468 /* SPI Mode register.
1469 */
1470 #define SPMODE_LOOP     ((ushort)0x4000)        /* Loopback */
1471 #define SPMODE_CI       ((ushort)0x2000)        /* Clock Invert */
1472 #define SPMODE_CP       ((ushort)0x1000)        /* Clock Phase */
1473 #define SPMODE_DIV16    ((ushort)0x0800)        /* BRG/16 mode */
1474 #define SPMODE_REV      ((ushort)0x0400)        /* Reversed Data */
1475 #define SPMODE_MSTR     ((ushort)0x0200)        /* SPI Master */
1476 #define SPMODE_EN       ((ushort)0x0100)        /* Enable */
1477 #define SPMODE_LENMSK   ((ushort)0x00f0)        /* character length */
1478 #define SPMODE_PMMSK    ((ushort)0x000f)        /* prescale modulus */
1479
1480 #define SPMODE_LEN(x)   ((((x)-1)&0xF)<<4)
1481 #define SPMODE_PM(x)    ((x) &0xF)
1482
1483 /* HDLC parameter RAM.
1484 */
1485
1486 typedef struct hdlc_pram_s {
1487         /*
1488          * SCC parameter RAM
1489          */
1490         ushort  rbase;          /* Rx Buffer descriptor base address */
1491         ushort  tbase;          /* Tx Buffer descriptor base address */
1492         uchar   rfcr;           /* Rx function code */
1493         uchar   tfcr;           /* Tx function code */
1494         ushort  mrblr;          /* Rx buffer length */
1495         ulong   rstate;         /* Rx internal state */
1496         ulong   rptr;           /* Rx internal data pointer */
1497         ushort  rbptr;          /* rb BD Pointer */
1498         ushort  rcount;         /* Rx internal byte count */
1499         ulong   rtemp;          /* Rx temp */
1500         ulong   tstate;         /* Tx internal state */
1501         ulong   tptr;           /* Tx internal data pointer */
1502         ushort  tbptr;          /* Tx BD pointer */
1503         ushort  tcount;         /* Tx byte count */
1504         ulong   ttemp;          /* Tx temp */
1505         ulong   rcrc;           /* temp receive CRC */
1506         ulong   tcrc;           /* temp transmit CRC */
1507         /*
1508          * HDLC specific parameter RAM
1509          */
1510         uchar   res[4];         /* reserved */
1511         ulong   c_mask;         /* CRC constant */
1512         ulong   c_pres;         /* CRC preset */
1513         ushort  disfc;          /* discarded frame counter */
1514         ushort  crcec;          /* CRC error counter */
1515         ushort  abtsc;          /* abort sequence counter */
1516         ushort  nmarc;          /* nonmatching address rx cnt */
1517         ushort  retrc;          /* frame retransmission cnt */
1518         ushort  mflr;           /* maximum frame length reg */
1519         ushort  max_cnt;        /* maximum length counter */
1520         ushort  rfthr;          /* received frames threshold */
1521         ushort  rfcnt;          /* received frames count */
1522         ushort  hmask;          /* user defined frm addr mask */
1523         ushort  haddr1;         /* user defined frm address 1 */
1524         ushort  haddr2;         /* user defined frm address 2 */
1525         ushort  haddr3;         /* user defined frm address 3 */
1526         ushort  haddr4;         /* user defined frm address 4 */
1527         ushort  tmp;            /* temp */
1528         ushort  tmp_mb;         /* temp */
1529 } hdlc_pram_t;
1530
1531 /* CPM interrupts.  There are nearly 32 interrupts generated by CPM
1532  * channels or devices.  All of these are presented to the PPC core
1533  * as a single interrupt.  The CPM interrupt handler dispatches its
1534  * own handlers, in a similar fashion to the PPC core handler.  We
1535  * use the table as defined in the manuals (i.e. no special high
1536  * priority and SCC1 == SCCa, etc...).
1537  */
1538 #define CPMVEC_NR               32
1539 #define CPMVEC_OFFSET           0x00010000
1540 #define CPMVEC_PIO_PC15         ((ushort)0x1f | CPMVEC_OFFSET)
1541 #define CPMVEC_SCC1             ((ushort)0x1e | CPMVEC_OFFSET)
1542 #define CPMVEC_SCC2             ((ushort)0x1d | CPMVEC_OFFSET)
1543 #define CPMVEC_SCC3             ((ushort)0x1c | CPMVEC_OFFSET)
1544 #define CPMVEC_SCC4             ((ushort)0x1b | CPMVEC_OFFSET)
1545 #define CPMVEC_PIO_PC14         ((ushort)0x1a | CPMVEC_OFFSET)
1546 #define CPMVEC_TIMER1           ((ushort)0x19 | CPMVEC_OFFSET)
1547 #define CPMVEC_PIO_PC13         ((ushort)0x18 | CPMVEC_OFFSET)
1548 #define CPMVEC_PIO_PC12         ((ushort)0x17 | CPMVEC_OFFSET)
1549 #define CPMVEC_SDMA_CB_ERR      ((ushort)0x16 | CPMVEC_OFFSET)
1550 #define CPMVEC_IDMA1            ((ushort)0x15 | CPMVEC_OFFSET)
1551 #define CPMVEC_IDMA2            ((ushort)0x14 | CPMVEC_OFFSET)
1552 #define CPMVEC_TIMER2           ((ushort)0x12 | CPMVEC_OFFSET)
1553 #define CPMVEC_RISCTIMER        ((ushort)0x11 | CPMVEC_OFFSET)
1554 #define CPMVEC_I2C              ((ushort)0x10 | CPMVEC_OFFSET)
1555 #define CPMVEC_PIO_PC11         ((ushort)0x0f | CPMVEC_OFFSET)
1556 #define CPMVEC_PIO_PC10         ((ushort)0x0e | CPMVEC_OFFSET)
1557 #define CPMVEC_TIMER3           ((ushort)0x0c | CPMVEC_OFFSET)
1558 #define CPMVEC_PIO_PC9          ((ushort)0x0b | CPMVEC_OFFSET)
1559 #define CPMVEC_PIO_PC8          ((ushort)0x0a | CPMVEC_OFFSET)
1560 #define CPMVEC_PIO_PC7          ((ushort)0x09 | CPMVEC_OFFSET)
1561 #define CPMVEC_TIMER4           ((ushort)0x07 | CPMVEC_OFFSET)
1562 #define CPMVEC_PIO_PC6          ((ushort)0x06 | CPMVEC_OFFSET)
1563 #define CPMVEC_SPI              ((ushort)0x05 | CPMVEC_OFFSET)
1564 #define CPMVEC_SMC1             ((ushort)0x04 | CPMVEC_OFFSET)
1565 #define CPMVEC_SMC2             ((ushort)0x03 | CPMVEC_OFFSET)
1566 #define CPMVEC_PIO_PC5          ((ushort)0x02 | CPMVEC_OFFSET)
1567 #define CPMVEC_PIO_PC4          ((ushort)0x01 | CPMVEC_OFFSET)
1568 #define CPMVEC_ERROR            ((ushort)0x00 | CPMVEC_OFFSET)
1569
1570 extern void irq_install_handler(int vec, void (*handler)(void *), void *dev_id);
1571
1572 /* CPM interrupt configuration vector.
1573 */
1574 #define CICR_SCD_SCC4           ((uint)0x00c00000)      /* SCC4 @ SCCd */
1575 #define CICR_SCC_SCC3           ((uint)0x00200000)      /* SCC3 @ SCCc */
1576 #define CICR_SCB_SCC2           ((uint)0x00040000)      /* SCC2 @ SCCb */
1577 #define CICR_SCA_SCC1           ((uint)0x00000000)      /* SCC1 @ SCCa */
1578 #define CICR_IRL_MASK           ((uint)0x0000e000)      /* Core interrrupt */
1579 #define CICR_HP_MASK            ((uint)0x00001f00)      /* Hi-pri int. */
1580 #define CICR_IEN                ((uint)0x00000080)      /* Int. enable */
1581 #define CICR_SPS                ((uint)0x00000001)      /* SCC Spread */
1582 #endif /* __CPM_8XX__ */