]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/GTH.h
Fix SDRAM timing on Purple board
[karo-tx-uboot.git] / include / configs / GTH.h
1 /*
2   * Parameters for GTH board
3   * Based on FADS860T
4   * by thomas.lange@corelatus.com
5
6   * A collection of structures, addresses, and values associated with
7   * the Motorola 860T FADS board.  Copied from the MBX stuff.
8   * Magnus Damm added defines for 8xxrom and extended bd_info.
9   * Helmut Buchsbaum added bitvalues for BCSRx
10   *
11   * Copyright (c) 1998 Dan Malek (dmalek@jlc.net)
12   */
13
14 /*
15  * ff000000 -> ff00ffff : IMAP       internal in the cpu
16  * e0000000 -> ennnnnnn : pcmcia
17  * 98000000 -> 983nnnnn : FPGA 4MB
18  * 90000000 -> 903nnnnn : FPGA 4MB
19  * 80000000 -> 80nnnnnn : flash      connected to CS0, final ( real ) location
20  * 00000000 -> nnnnnnnn : sdram
21  */
22
23 /* ------------------------------------------------------------------------- */
24
25 /*
26  * board/config.h - configuration options, board specific
27  */
28
29 #ifndef __CONFIG_H
30 #define __CONFIG_H
31
32 /*
33  * High Level Configuration Options
34  * (easy to change)
35  */
36 #include <mpc8xx_irq.h>
37
38 #define CONFIG_MPC860           1
39 #define CONFIG_MPC860T          1
40 #define CONFIG_GTH              1
41
42 #define CONFIG_MISC_INIT_R      1
43
44 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
45 #undef  CONFIG_8xx_CONS_SMC2
46 #undef  CONFIG_8xx_CONS_NONE
47 #define CONFIG_BAUDRATE         9600
48 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
49
50 #define MPC8XX_FACT             3               /* Multiply by 3 */
51 #define MPC8XX_XIN              16384000        /* 16.384 MHz */
52 #define MPC8XX_HZ ((MPC8XX_XIN) * (MPC8XX_FACT))
53
54 #define CONFIG_BOOTDELAY        1       /* autoboot after 0 seconds     */
55
56 #define CONFIG_ENV_OVERWRITE 1 /* Allow change of ethernet address */
57
58 #define CONFIG_BOOT_RETRY_TIME 5 /* Retry boot in 5 secs */
59
60 #define CONFIG_RESET_TO_RETRY 1 /* If timeout waiting for command, perform a reset */
61
62 /* Only interrupt boot if space is pressed */
63 /* If a long serial cable is connected but */
64 /* other end is dead, garbage will be read */
65 #define CONFIG_AUTOBOOT_KEYED 1
66 #define CONFIG_AUTOBOOT_PROMPT "Press space to abort autoboot in %d second\n"
67 #define CONFIG_AUTOBOOT_DELAY_STR "d"
68 #define CONFIG_AUTOBOOT_STOP_STR " "
69
70 #if 0
71 /* Net boot */
72 /* Loads a tftp image and starts it */
73 #define CONFIG_BOOTCOMMAND      "bootp;bootm 100000"    /* autoboot command */
74 #define CONFIG_BOOTARGS         "panic=1"
75 #else
76 /* Compact flash boot */
77 #define CONFIG_BOOTARGS "panic=1 root=/dev/hda7"
78 #define CONFIG_BOOTCOMMAND "disk 100000 0:5;bootm 100000"
79 #endif
80
81 /* Enable watchdog */
82 #define CONFIG_WATCHDOG 1
83
84 /* choose SCC1 ethernet (10BASET on motherboard)
85  * or FEC ethernet (10/100 on daughterboard)
86  */
87 #if 1
88 #define CONFIG_SCC1_ENET        1       /* use SCC1 ethernet */
89 #undef  CONFIG_FEC_ENET                 /* disable FEC ethernet  */
90 #define CFG_DISCOVER_PHY
91 #else
92 #undef  CONFIG_SCC1_ENET                /* disable SCC1 ethernet */
93 #define CONFIG_FEC_ENET         1       /* use FEC ethernet  */
94 #define CFG_DISCOVER_PHY
95 #endif
96 #if defined(CONFIG_SCC1_ENET) && defined(CONFIG_FEC_ENET)
97 #error Both CONFIG_SCC1_ENET and CONFIG_FEC_ENET configured
98 #endif
99
100 #define CONFIG_COMMANDS               (CONFIG_CMD_DFL | CFG_CMD_IDE)
101 #define CONFIG_MAC_PARTITION
102 #define CONFIG_DOS_PARTITION
103
104 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
105 #include <cmd_confdefs.h>
106
107 /*
108  * Miscellaneous configurable options
109  */
110 #define CFG_PROMPT              "=>"    /* Monitor Command Prompt       */
111 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
112 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
113 #else
114 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
115 #endif
116 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
117 #define CFG_MAXARGS     16              /* max number of command args   */
118 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
119
120 #define CFG_MEMTEST_START       0x0100000       /* memtest works on     */
121 #define CFG_MEMTEST_END         0x0400000       /* 1 ... 4 MB in DRAM   */
122
123 /* Default location to load data from net */
124 #define CFG_LOAD_ADDR           0x100000
125
126 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
127
128 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400 }
129
130 /*
131  * Low Level Configuration Settings
132  * (address mappings, register initial values, etc.)
133  * You should know what you are doing if you make changes here.
134  */
135 /*-----------------------------------------------------------------------
136  * Internal Memory Mapped Register
137  */
138 #define CFG_IMMR                        0xFF000000
139 #define CFG_IMMR_SIZE           ((uint)(64 * 1024))
140
141 /*-----------------------------------------------------------------------
142  * Definitions for initial stack pointer and data area (in DPRAM)
143  */
144 #define CFG_INIT_RAM_ADDR       CFG_IMMR
145 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
146 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
147 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
148 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
149
150 /*-----------------------------------------------------------------------
151  * Start addresses for the final memory configuration
152  * (Set up by the startup code)
153  * Please note that CFG_SDRAM_BASE _must_ start at 0
154  */
155 #define CFG_SDRAM_BASE          0x00000000
156
157 #define CFG_FLASH_BASE          0x80000000
158
159 #define CFG_FLASH_SIZE          ((uint)(8 * 1024 * 1024))       /* max 8Mbyte */
160
161 #define CFG_MONITOR_LEN         (384 << 10)     /* Reserve 384 kB for Monitor   */
162
163 #define CFG_MONITOR_BASE TEXT_BASE
164
165 #define CFG_MALLOC_LEN          (384 << 10)     /* Reserve 384 kB for malloc()  */
166
167 /*
168  * For booting Linux, the board info and command line data
169  * have to be in the first 8 MB of memory, since this is
170  * the maximum mapped by the Linux kernel during initialization.
171  */
172 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
173 /*-----------------------------------------------------------------------
174  * FLASH organization
175  */
176 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
177 #define CFG_MAX_FLASH_SECT      8       /* max number of sectors on one chip    */
178
179 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
180 #define CFG_FLASH_WRITE_TOUT    500             /* Timeout for Flash Write (in ms)      */
181
182 #define CFG_ENV_IS_IN_FLASH 1
183 #undef CFG_ENV_IS_IN_EEPROM
184 #define CFG_ENV_OFFSET          0x000E0000
185 #define CFG_ENV_SIZE             0x4000         /* Total Size of Environment Sector     */
186
187 #define CFG_ENV_SECT_SIZE       0x50000 /* see README - env sector total size   */
188
189 /*-----------------------------------------------------------------------
190  * Cache Configuration
191  */
192 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
193 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
194 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
195 #endif
196
197 /*-----------------------------------------------------------------------
198  * SYPCR - System Protection Control                                    11-9
199  * SYPCR can only be written once after reset!
200  *-----------------------------------------------------------------------
201  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
202  */
203 #if defined(CONFIG_WATCHDOG)
204 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
205                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
206 #else
207 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
208 #endif
209
210 /*-----------------------------------------------------------------------
211  * SIUMCR - SIU Module Configuration                                    11-6
212  *-----------------------------------------------------------------------
213  * PCMCIA config., multi-function pin tri-state
214  */
215 #define CFG_SIUMCR      (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
216
217 /*-----------------------------------------------------------------------
218  * TBSCR - Time Base Status and Control                                 11-26
219  *-----------------------------------------------------------------------
220  * Clear Reference Interrupt Status, Timebase freezing enabled
221  */
222 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
223
224 /*----------------------------------------------------------------------
225  * RTCSC - Real-Time Clock Status and Control Register          11-27
226  *-----------------------------------------------------------------------
227  */
228
229 /*FIXME dont use for now */
230 /*#define CFG_RTCSC     (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE) */
231 /*#define CFG_RTCSC     (RTCSC_RTF) */
232
233 /*-----------------------------------------------------------------------
234  * PISCR - Periodic Interrupt Status and Control                11-31
235  *-----------------------------------------------------------------------
236  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
237  */
238 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
239 /* PITE */
240 /*-----------------------------------------------------------------------
241  * PLPRCR - PLL, Low-Power, and Reset Control Register  15-30
242  *-----------------------------------------------------------------------
243  * set the PLL, the low-power modes and the reset control (15-29)
244  */
245 #define CFG_PLPRCR      (((MPC8XX_FACT-1) << PLPRCR_MF_SHIFT) | \
246                                 PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
247
248 /*-----------------------------------------------------------------------
249  * SCCR - System Clock and reset Control Register               15-27
250  *-----------------------------------------------------------------------
251  * Set clock output, timebase and RTC source and divider,
252  * power management and some other internal clocks
253  */
254
255 /* FIXME check values */
256 #define SCCR_MASK       SCCR_EBDF11
257 #define CFG_SCCR        (SCCR_TBS|SCCR_RTSEL|SCCR_COM00|SCCR_DFSYNC00|SCCR_DFBRG00|SCCR_DFNL000|SCCR_DFNH000|SCCR_DFLCD000|SCCR_DFALCD00)
258
259  /*-----------------------------------------------------------------------
260  *
261  *-----------------------------------------------------------------------
262  *
263  */
264 #define CFG_DER         0
265
266 /* Because of the way the 860 starts up and assigns CS0 the
267 * entire address space, we have to set the memory controller
268 * differently.  Normally, you write the option register
269 * first, and then enable the chip select by writing the
270 * base register.  For CS0, you must write the base register
271 * first, followed by the option register.
272 */
273
274 /*
275  * Init Memory Controller:
276  *
277  * BR0/1 and OR0/1 (FLASH)
278  */
279 /* the other CS:s are determined by looking at parameters in BCSRx */
280
281 #define FLASH_BASE0_PRELIM      CFG_FLASH_BASE  /* FLASH bank #0        */
282
283 #define CFG_REMAP_OR_AM         0xFF800000      /* 4 MB OR addr mask */
284 #define CFG_PRELIM_OR_AM        0xFF800000      /* OR addr mask */
285
286 #define FPGA_2_BASE 0x90000000
287 #define FPGA_3_BASE 0x98000000
288
289 /* FLASH timing: ACS = 10, TRLX = 1, CSNT = 1, SCY = 3, EHTR = 0        */
290 #define CFG_OR_TIMING_FLASH     (OR_CSNT_SAM  | OR_ACS_DIV4 | OR_BI | OR_SCY_3_CLK | OR_TRLX)
291
292 #define CFG_OR0_REMAP   (CFG_REMAP_OR_AM  | CFG_OR_TIMING_FLASH)
293
294
295 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)   /* 1 Mbyte until detected and only 1 Mbyte is needed*/
296 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V | BR_PS_16 )
297
298 /*
299  * Internal Definitions
300  *
301  * Boot Flags
302  */
303 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
304 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
305
306 #define CONFIG_ETHADDR          DE:AD:BE:EF:00:01    /* Ethernet address */
307
308 #ifdef CONFIG_MPC860T
309
310 /* Interrupt level assignments.
311 */
312 #define FEC_INTERRUPT   SIU_LEVEL1      /* FEC interrupt */
313
314 #endif /* CONFIG_MPC860T */
315
316 /* We don't use the 8259.
317 */
318 #define NR_8259_INTS    0
319
320 /* Machine type
321 */
322 #define _MACH_8xx (_MACH_gth)
323
324 #ifdef CONFIG_MPC860
325 #define PCMCIA_SLOT_A 1
326 #define CONFIG_PCMCIA_SLOT_A 1
327 #endif
328
329 #define CFG_PCMCIA_MEM_ADDR     (0xE0000000)
330 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
331 #define CFG_PCMCIA_DMA_ADDR     (0xE4000000)
332 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
333 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8000000)
334 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
335 #define CFG_PCMCIA_IO_ADDR      (0xEC000000)
336 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
337
338 #define CONFIG_IDE_8xx_PCCARD       1       /* Use IDE with PC Card Adapter */
339 #undef  CONFIG_IDE_8xx_DIRECT               /* Direct IDE    not supported  */
340 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
341 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
342
343 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
344 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
345
346 #define CFG_ATA_IDE0_OFFSET     0x0000
347 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
348 /* Offset for data I/O                  */
349 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
350 /* Offset for normal register accesses  */
351 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
352 /* Offset for alternate registers       */
353 #define CFG_ATA_ALT_OFFSET      0x0100
354
355 #define CONFIG_8xx_GCLK_FREQ   MPC8XX_HZ       /* Force it - dont measure it */
356
357 #define PA_FRONT_LED ((u16)0x4) /* PA 13 */
358 #define PA_FL_CONFIG ((u16)0x20) /* PA 10 */
359 #define PA_FL_CE     ((u16)0x1000) /* PA 3 */
360
361 #define PB_ID_GND    ((u32)1) /* PB 31 */
362 #define PB_REV_1     ((u32)2) /* PB 30 */
363 #define PB_REV_0     ((u32)4) /* PB 29 */
364 #define PB_BLUE_LED  ((u32)0x400) /* PB 21 */
365 #define PB_EEPROM    ((u32)0x800) /* PB 20 */
366 #define PB_ID_3      ((u32)0x2000) /* PB 18 */
367 #define PB_ID_2      ((u32)0x4000) /* PB 17 */
368 #define PB_ID_1      ((u32)0x8000) /* PB 16 */
369 #define PB_ID_0      ((u32)0x10000) /* PB 15 */
370
371 /* NOTE. This is reset for 100Mbit port only */
372 #define PC_ENET100_RESET        ((ushort)0x0080) /* PC 8 */
373
374 #endif  /* __CONFIG_H */