]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/HMI10.h
Add "cls" function to MPC823 LCD driver so we can reinitialize the
[karo-tx-uboot.git] / include / configs / HMI10.h
1 /*
2  * (C) Copyright 2000-2003
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_HMI10
37 #define CONFIG_MPC823           1       /* This is a MPC823 CPU         */
38 #define CONFIG_TQM823L          1       /* ...on a TQM8xxL module       */
39
40 #define CONFIG_LCD
41 #define CONFIG_NEC_NL6448BC33_54        /* NEC NL6448BC33_54 display    */
42
43 #ifdef  CONFIG_LCD                      /* with LCD controller ?        */
44 #define CONFIG_SPLASH_SCREEN            /* ... with splashscreen support*/
45 #endif
46
47 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
48 #undef  CONFIG_8xx_CONS_SMC2
49 #undef  CONFIG_8xx_CONS_NONE
50 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
51
52 #define CONFIG_PS2KBD                   /* AT-PS/2 Keyboard             */
53 #define CONFIG_PS2MULT                  /* .. on PS/2 Multiplexer       */
54 #define CONFIG_PS2SERIAL        2       /* .. on COM3                   */
55 #define CONFIG_PS2MULT_DELAY    (CFG_HZ/2)      /* Initial delay        */
56
57 #define CONFIG_BOOTCOUNT_LIMIT
58
59 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
60
61 #define CONFIG_BOARD_TYPES      1       /* support board types          */
62
63 #define CONFIG_PREBOOT  "echo;echo Type \"run flash_nfs\" to mount root filesystem over NFS;echo"
64
65 #undef  CONFIG_BOOTARGS
66
67 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
68         "netdev=eth0\0"                                                 \
69         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
70                 "nfsroot=$(serverip):$(rootpath)\0"                     \
71         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
72         "addip=setenv bootargs $(bootargs) "                            \
73                 "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask)"      \
74                 ":$(hostname):$(netdev):off panic=1\0"                  \
75         "flash_nfs=run nfsargs addip;"                                  \
76                 "bootm $(kernel_addr)\0"                                \
77         "flash_self=run ramargs addip;"                                 \
78                 "bootm $(kernel_addr) $(ramdisk_addr)\0"                \
79         "net_nfs=tftp 200000 $(bootfile);run nfsargs addip;bootm\0"     \
80         "rootpath=/opt/eldk/ppc_8xx\0"                                  \
81         "bootfile=/tftpboot/HMI10/uImage\0"                             \
82         "kernel_addr=40040000\0"                                        \
83         "ramdisk_addr=40100000\0"                                       \
84         ""
85 #define CONFIG_BOOTCOMMAND      "run flash_self"
86
87 #define CONFIG_BOARD_EARLY_INIT_R 1
88 #define CONFIG_MISC_INIT_R        1
89
90 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
91 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
92
93 /* enable I2C and select the hardware/software driver */
94 #undef  CONFIG_HARD_I2C                 /* I2C with hardware support    */
95 #define CONFIG_SOFT_I2C         1       /* I2C bit-banged               */
96
97 #define CFG_I2C_SPEED           40000   /* 40 kHz is supposed to work   */
98 #define CFG_I2C_SLAVE           0xFE
99
100 /* Software (bit-bang) I2C driver configuration */
101 #define PB_SCL          0x00000020      /* PB 26 */
102 #define PB_SDA          0x00000010      /* PB 27 */
103
104 #define I2C_INIT        (immr->im_cpm.cp_pbdir |=  PB_SCL)
105 #define I2C_ACTIVE      (immr->im_cpm.cp_pbdir |=  PB_SDA)
106 #define I2C_TRISTATE    (immr->im_cpm.cp_pbdir &= ~PB_SDA)
107 #define I2C_READ        ((immr->im_cpm.cp_pbdat & PB_SDA) != 0)
108 #define I2C_SDA(bit)    if(bit) immr->im_cpm.cp_pbdat |=  PB_SDA; \
109                         else    immr->im_cpm.cp_pbdat &= ~PB_SDA
110 #define I2C_SCL(bit)    if(bit) immr->im_cpm.cp_pbdat |=  PB_SCL; \
111                         else    immr->im_cpm.cp_pbdat &= ~PB_SCL
112 #define I2C_DELAY       udelay(5)       /* 1/4 I2C clock duration */
113
114 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
115
116 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
117
118 #define CONFIG_CAN_DRIVER       1       /* CAN Driver support enabled   */
119
120 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
121
122 #define CONFIG_MAC_PARTITION
123 #define CONFIG_DOS_PARTITION
124
125 #define CONFIG_RTC_DS1337               /* Use ds1337 rtc via i2c       */
126 #define CFG_I2C_RTC_ADDR 0x68           /* at address 0x68              */
127
128 #ifdef  CONFIG_SPLASH_SCREEN
129 # define CONFIG_COMMANDS      ( CONFIG_CMD_DFL  | \
130                                 CFG_CMD_ASKENV  | \
131                                 CFG_CMD_BMP     | \
132                                 CFG_CMD_DATE    | \
133                                 CFG_CMD_DHCP    | \
134                                 CFG_CMD_I2C     | \
135                                 CFG_CMD_IDE     )
136 #else
137 # define CONFIG_COMMANDS      ( CONFIG_CMD_DFL  | \
138                                 CFG_CMD_ASKENV  | \
139                                 CFG_CMD_DATE    | \
140                                 CFG_CMD_DHCP    | \
141                                 CFG_CMD_I2C     | \
142                                 CFG_CMD_IDE     )
143 #endif
144
145 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
146 #include <cmd_confdefs.h>
147
148 /*
149  * Miscellaneous configurable options
150  */
151 #define CFG_LONGHELP                    /* undef to save memory         */
152 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt       */
153
154 #if 0
155 #define CFG_HUSH_PARSER         1       /* use "hush" command parser    */
156 #endif
157 #ifdef  CFG_HUSH_PARSER
158 #define CFG_PROMPT_HUSH_PS2     "> "
159 #endif
160
161 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
162 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size      */
163 #else
164 #define CFG_CBSIZE              256     /* Console I/O Buffer Size      */
165 #endif
166 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
167 #define CFG_MAXARGS             16      /* max number of command args   */
168 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
169
170 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
171 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
172
173 #define CFG_LOAD_ADDR           0x100000        /* default load address */
174
175 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
176
177 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
178
179 /*
180  * Low Level Configuration Settings
181  * (address mappings, register initial values, etc.)
182  * You should know what you are doing if you make changes here.
183  */
184 /*-----------------------------------------------------------------------
185  * Internal Memory Mapped Register
186  */
187 #define CFG_IMMR                0xFFF00000
188
189 /*-----------------------------------------------------------------------
190  * Definitions for initial stack pointer and data area (in DPRAM)
191  */
192 #define CFG_INIT_RAM_ADDR       CFG_IMMR
193 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
194 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
195 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
196 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
197
198 /*-----------------------------------------------------------------------
199  * Start addresses for the final memory configuration
200  * (Set up by the startup code)
201  * Please note that CFG_SDRAM_BASE _must_ start at 0
202  */
203 #define CFG_SDRAM_BASE          0x00000000
204 #define CFG_FLASH_BASE          0x40000000
205 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
206 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
207 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
208
209 /*
210  * For booting Linux, the board info and command line data
211  * have to be in the first 8 MB of memory, since this is
212  * the maximum mapped by the Linux kernel during initialization.
213  */
214 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
215
216 /*-----------------------------------------------------------------------
217  * FLASH organization
218  */
219 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
220 #define CFG_MAX_FLASH_SECT      71      /* max number of sectors on one chip    */
221
222 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
223 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
224
225 #define CFG_ENV_IS_IN_FLASH     1
226 #define CFG_ENV_OFFSET          0x8000  /*   Offset   of Environment Sector     */
227 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment Sector     */
228
229 /* Address and size of Redundant Environment Sector     */
230 #define CFG_ENV_OFFSET_REDUND   (CFG_ENV_OFFSET+CFG_ENV_SIZE)
231 #define CFG_ENV_SIZE_REDUND     (CFG_ENV_SIZE)
232
233 /*-----------------------------------------------------------------------
234  * Hardware Information Block
235  */
236 #define CFG_HWINFO_OFFSET       0x0003FFC0      /* offset of HW Info block */
237 #define CFG_HWINFO_SIZE         0x00000040      /* size   of HW Info block */
238 #define CFG_HWINFO_MAGIC        0x54514D38      /* 'TQM8' */
239
240 /*-----------------------------------------------------------------------
241  * Cache Configuration
242  */
243 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
244 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
245 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
246 #endif
247
248 /*-----------------------------------------------------------------------
249  * SYPCR - System Protection Control                            11-9
250  * SYPCR can only be written once after reset!
251  *-----------------------------------------------------------------------
252  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
253  */
254 #if defined(CONFIG_WATCHDOG)
255 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
256                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
257 #else
258 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
259 #endif
260
261 /*-----------------------------------------------------------------------
262  * SIUMCR - SIU Module Configuration                            11-6
263  *-----------------------------------------------------------------------
264  * PCMCIA config., multi-function pin tri-state
265  */
266 #ifndef CONFIG_CAN_DRIVER
267 #define CFG_SIUMCR      (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
268 #else   /* we must activate GPL5 in the SIUMCR for CAN */
269 #define CFG_SIUMCR      (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
270 #endif  /* CONFIG_CAN_DRIVER */
271
272 /*-----------------------------------------------------------------------
273  * TBSCR - Time Base Status and Control                         11-26
274  *-----------------------------------------------------------------------
275  * Clear Reference Interrupt Status, Timebase freezing enabled
276  */
277 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
278
279 /*-----------------------------------------------------------------------
280  * RTCSC - Real-Time Clock Status and Control Register          11-27
281  *-----------------------------------------------------------------------
282  */
283 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
284
285 /*-----------------------------------------------------------------------
286  * PISCR - Periodic Interrupt Status and Control                11-31
287  *-----------------------------------------------------------------------
288  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
289  */
290 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
291
292 /*-----------------------------------------------------------------------
293  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
294  *-----------------------------------------------------------------------
295  * Reset PLL lock status sticky bit, timer expired status bit and timer
296  * interrupt status bit
297  *
298  * If this is a 80 MHz CPU, set PLL multiplication factor to 5 (5*16=80)!
299  */
300 #define CFG_PLPRCR      (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
301
302 /*-----------------------------------------------------------------------
303  * SCCR - System Clock and reset Control Register               15-27
304  *-----------------------------------------------------------------------
305  * Set clock output, timebase and RTC source and divider,
306  * power management and some other internal clocks
307  */
308 #define SCCR_MASK       SCCR_EBDF11
309 #define CFG_SCCR        (SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
310                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
311                          SCCR_DFALCD00)
312
313 /*-----------------------------------------------------------------------
314  * PCMCIA stuff
315  *-----------------------------------------------------------------------
316  *
317  */
318 #define CFG_PCMCIA_MEM_ADDR     (0xE0100000)
319 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
320 #define CFG_PCMCIA_DMA_ADDR     (0xE4100000)
321 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
322 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8100000)
323 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
324 #define CFG_PCMCIA_IO_ADDR      (0xEC100000)
325 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
326 #define PCMCIA_MEM_WIN_NO       5
327 #define NSCU_OE_INV             1               /* PCMCIA_GCRX_CXOE is inverted */
328
329 /*-----------------------------------------------------------------------
330  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
331  *-----------------------------------------------------------------------
332  */
333
334 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
335
336 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
337 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
338 #ifndef CONFIG_STATUS_LED               /* Status and IDE LED's are mutually exclusive */
339 #define CONFIG_IDE_LED          1       /* LED   for ide supported      */
340 #endif
341
342 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
343 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
344
345 #define CFG_ATA_IDE0_OFFSET     0x0000
346
347 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
348
349 /* Offset for data I/O                  */
350 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
351
352 /* Offset for normal register accesses  */
353 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
354
355 /* Offset for alternate registers       */
356 #define CFG_ATA_ALT_OFFSET      0x0100
357
358 /*-----------------------------------------------------------------------
359  *
360  *-----------------------------------------------------------------------
361  *
362  */
363 #define CFG_DER 0
364
365 /*
366  * Init Memory Controller:
367  *
368  * BR0/1 and OR0/1 (FLASH)
369  */
370
371 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
372 #define FLASH_BASE1_PRELIM      0x60000000      /* FLASH bank #0        */
373
374 /* used to re-map FLASH both when starting from SRAM or FLASH:
375  * restrict access enough to keep SRAM working (if any)
376  * but not too much to meddle with FLASH accesses
377  */
378 #define CFG_REMAP_OR_AM         0x80000000      /* OR addr mask */
379 #define CFG_PRELIM_OR_AM        0xE0000000      /* OR addr mask */
380
381 /*
382  * FLASH timing:
383  */
384 #define CFG_OR_TIMING_FLASH     (OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \
385                                  OR_SCY_3_CLK | OR_EHTR | OR_BI)
386
387 #define CFG_OR0_REMAP   (CFG_REMAP_OR_AM  | CFG_OR_TIMING_FLASH)
388 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
389 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
390
391 #define CFG_OR1_REMAP   CFG_OR0_REMAP
392 #define CFG_OR1_PRELIM  CFG_OR0_PRELIM
393 #define CFG_BR1_PRELIM  ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_V )
394
395 /*
396  * BR2/3 and OR2/3 (SDRAM)
397  *
398  */
399 #define SDRAM_BASE2_PRELIM      0x00000000      /* SDRAM bank #0        */
400 #define SDRAM_BASE3_PRELIM      0x20000000      /* SDRAM bank #1        */
401 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
402
403 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
404 #define CFG_OR_TIMING_SDRAM     0x00000A00
405
406 #define CFG_OR2_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_SDRAM )
407 #define CFG_BR2_PRELIM  ((SDRAM_BASE2_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
408
409 #ifndef CONFIG_CAN_DRIVER
410 #define CFG_OR3_PRELIM  CFG_OR2_PRELIM
411 #define CFG_BR3_PRELIM  ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
412 #else   /* CAN uses CS3#, so we can have only one SDRAM bank anyway */
413 #define CFG_CAN_BASE            0xC0000000      /* CAN mapped at 0xC0000000     */
414 #define CFG_CAN_OR_AM           0xFFFF8000      /* 32 kB address mask           */
415 #define CFG_OR3_CAN             (CFG_CAN_OR_AM | OR_G5LA | OR_BI)
416 #define CFG_BR3_CAN             ((CFG_CAN_BASE & BR_BA_MSK) | \
417                                         BR_PS_8 | BR_MS_UPMB | BR_V )
418 #endif  /* CONFIG_CAN_DRIVER */
419
420 /*
421  * Memory Periodic Timer Prescaler
422  *
423  * The Divider for PTA (refresh timer) configuration is based on an
424  * example SDRAM configuration (64 MBit, one bank). The adjustment to
425  * the number of chip selects (NCS) and the actually needed refresh
426  * rate is done by setting MPTPR.
427  *
428  * PTA is calculated from
429  *      PTA = (gclk * Trefresh) / ((2 ^ (2 * DFBRG)) * PTP * NCS)
430  *
431  *      gclk      CPU clock (not bus clock!)
432  *      Trefresh  Refresh cycle * 4 (four word bursts used)
433  *
434  * 4096  Rows from SDRAM example configuration
435  * 1000  factor s -> ms
436  *   32  PTP (pre-divider from MPTPR) from SDRAM example configuration
437  *    4  Number of refresh cycles per period
438  *   64  Refresh cycle in ms per number of rows
439  * --------------------------------------------
440  * Divider = 4096 * 32 * 1000 / (4 * 64) = 512000
441  *
442  * 50 MHz => 50.000.000 / Divider =  98
443  * 66 Mhz => 66.000.000 / Divider = 129
444  * 80 Mhz => 80.000.000 / Divider = 156
445  */
446
447 #define CFG_PTA_PER_CLK ((4096 * 32 * 1000) / (4 * 64))
448 #define CFG_MAMR_PTA    98
449
450 /*
451  * For 16 MBit, refresh rates could be 31.3 us
452  * (= 64 ms / 2K = 125 / quad bursts).
453  * For a simpler initialization, 15.6 us is used instead.
454  *
455  * #define CFG_MPTPR_2BK_2K     MPTPR_PTP_DIV32         for 2 banks
456  * #define CFG_MPTPR_1BK_2K     MPTPR_PTP_DIV64         for 1 bank
457  */
458 #define CFG_MPTPR_2BK_4K        MPTPR_PTP_DIV16         /* setting for 2 banks  */
459 #define CFG_MPTPR_1BK_4K        MPTPR_PTP_DIV32         /* setting for 1 bank   */
460
461 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
462 #define CFG_MPTPR_2BK_8K        MPTPR_PTP_DIV8          /* setting for 2 banks  */
463 #define CFG_MPTPR_1BK_8K        MPTPR_PTP_DIV16         /* setting for 1 bank   */
464
465 /*
466  * MAMR settings for SDRAM
467  */
468
469 /* 8 column SDRAM */
470 #define CFG_MAMR_8COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
471                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
472                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
473 /* 9 column SDRAM */
474 #define CFG_MAMR_9COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
475                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
476                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
477
478
479 /*
480  * Internal Definitions
481  *
482  * Boot Flags
483  */
484 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
485 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
486
487 #endif  /* __CONFIG_H */