]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/IceCube.h
e6d735a2292e2b5a40364623ea621557ac0cea17
[karo-tx-uboot.git] / include / configs / IceCube.h
1 /*
2  * (C) Copyright 2003
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  * (easy to change)
30  */
31
32 #define CONFIG_MPC5XXX          1       /* This is an MPC5xxx CPU */
33 #define CONFIG_ICECUBE          1       /* ... on IceCube board */
34
35 #define CFG_MPC5XXX_CLKIN       33333333 /* ... running at 33MHz */
36
37 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH  */
38 #define BOOTFLAG_WARM           0x02    /* Software reboot           */
39
40 #define CFG_CACHELINE_SIZE      32      /* For MPC8260 CPU */
41 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
42 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
43 #endif
44
45 /*
46  * Serial console configuration
47  */
48 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
49 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps */
50 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
51
52 /*
53  * Supported commands
54  */
55 #define CONFIG_COMMANDS         (CONFIG_CMD_DFL & ~(CFG_CMD_NET))
56
57 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
58 #include <cmd_confdefs.h>
59
60 /*
61  * Autobooting
62  */
63 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
64 #define CONFIG_BOOTCOMMAND      "bootm 100000"  /* autoboot command */
65 #define CONFIG_BOOTARGS         "root=/dev/ram rw"
66
67 /*
68  * I2C configuration
69  */
70
71 /*
72  * Flash configuration
73  */
74 #define CFG_FLASH_BASE          0xff800000
75 #define CFG_FLASH_SIZE          0x00800000
76
77 /*
78  * Flash organization
79  */
80 #define CFG_MAX_FLASH_BANKS     1       /* max num of memory banks      */
81 #define CFG_MAX_FLASH_SECT      128     /* max num of sects on one chip */
82
83 #define CFG_FLASH_ERASE_TOUT    240000  /* Flash Erase Timeout (in ms)  */
84 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (in ms)  */
85
86 #undef CONFIG_FLASH_16BIT /* Flash is 8-bit */
87
88
89 /*
90  * Environment settings
91  */
92 #define CFG_ENV_IS_IN_FLASH 1
93 #define CFG_ENV_SIZE            0x10000
94 #define CFG_ENV_ADDR        (CFG_FLASH_BASE + 0x740000)
95 #define CFG_ENV_SECT_SIZE   0x10000
96
97
98 /*
99  * Memory map
100  */
101 #define CFG_MBAR                0xf0000000
102 #define CFG_SDRAM_BASE          0x00000000
103
104 /* Use SRAM until RAM will be available */
105 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
106 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
107
108
109 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
110 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
111 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
112
113 #define CFG_MONITOR_BASE    TEXT_BASE
114 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
115 #   define CFG_RAMBOOT 1
116 #endif
117
118 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
119 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
120 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
121
122 /*
123  * Ethernet configuration
124  */
125 #if 0
126 #define CONFIG_NET_MULTI        1
127 #define CONFIG_MPC5XXX_FEC      1
128 #endif
129
130 /*
131  * GPIO configuration
132  */
133 #define CFG_GPS_PORT_CONFIG     0x00000004
134
135 /*
136  * Miscellaneous configurable options
137  */
138 #define CFG_LONGHELP                    /* undef to save memory     */
139 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt   */
140 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
141 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size  */
142 #else
143 #define CFG_CBSIZE              256     /* Console I/O Buffer Size  */
144 #endif
145 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
146 #define CFG_MAXARGS             16              /* max number of command args   */
147 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
148
149 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
150 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM  */
151
152 #define CFG_LOAD_ADDR           0x100000        /* default load address */
153
154 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
155
156 /*
157  * Various low-level settings
158  */
159 #define CFG_HID0_INIT           0
160 #define CFG_HID0_FINAL          0
161
162 #define CFG_BOOTCS_START        CFG_FLASH_BASE
163 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
164 #define CFG_BOOTCS_CFG          0x00047801
165 #define CFG_CS0_START           CFG_FLASH_BASE
166 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
167
168 #define CFG_CS_BURST            0x00000000
169 #define CFG_CS_DEADCYCLE        0x33333333
170
171 #define CFG_RESET_ADDRESS       0xff000000
172
173 #endif /* __CONFIG_H */