]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/LANTEC.h
* Patch by Jim Sandoz, 07 Nov 2002:
[karo-tx-uboot.git] / include / configs / LANTEC.h
1 /*
2  * (C) Copyright 2000, 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  * (C) Copyright 2001
5  * Torsten Stevens, FHG IMS, stevens@ims.fhg.de
6  * Bruno Achauer, Exet AG, bruno@exet-ag.de.
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * board/config.h - configuration options, board specific
29  * [derived from config_TQM850L.h]
30  */
31
32 #ifndef __CONFIG_H
33 #define __CONFIG_H
34
35 /*
36  * High Level Configuration Options
37  * (easy to change)
38  */
39
40 #define CONFIG_MPC850           1       /* This is a MPC850 CPU         */
41 #define CONFIG_LANTEC           2       /* ...on a Lantec rev.2 board   */
42
43 /*
44  *  Port assignments (CONFIG_LANTEC == 1):
45  *  - SMC1: J11 (MDB) ?
46  *  - SMC2: J6  (Feature connector)
47  *  - SCC2: J9  (RJ45)
48  *  - SCC3: J8  (Sub-D9)
49  *
50  *  Port assignments (CONFIG_LANTEC == 2): TBD
51  */
52
53
54 #undef CONFIG_8xx_CONS_SMC2           /* Console is on SMC2           */
55 #define CONFIG_8xx_CONS_SCC3
56 #undef  CONFIG_8xx_CONS_NONE
57 #define CONFIG_BAUDRATE         38400   /* console baudrate = 38.4kbps  */
58 #if 0
59 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
60 #else
61 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
62 #endif
63
64 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
65
66 #undef  CONFIG_BOOTARGS
67 #define CONFIG_BOOTCOMMAND                                                      \
68         "setenv bootargs root=/dev/ram panic=5;bootm 40040000 400A0000"
69
70 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
71 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
72
73 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
74
75 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
76
77 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
78
79 #define CONFIG_CMD_MINIMAL      0
80 #define CONFIG_CMD_TINY         (CFG_CMD_FLASH  | \
81                                  CFG_CMD_MEMORY | \
82                                  CFG_CMD_LOADS  | \
83                                  CFG_CMD_LOADB)
84 #define CONFIG_CMD_NORMAL       (CONFIG_CMD_DFL & ~CFG_CMD_BOOTD)
85 #define CONFIG_CMD_GDB          (CONFIG_CMD_NORMAL | CFG_CMD_KGDB)
86 #define CONFIG_CMD_FULL         (CFG_CMD_ALL & ~CFG_CMD_BEDBUG  \
87                                              & ~CFG_CMD_BSP     \
88                                              & ~CFG_CMD_DOC     \
89                                              & ~CFG_CMD_DTT     \
90                                              & ~CFG_CMD_EEPROM  \
91                                              & ~CFG_CMD_ELF     \
92                                              & ~CFG_CMD_FDC     \
93                                              & ~CFG_CMD_HWFLOW  \
94                                              & ~CFG_CMD_I2C     \
95                                              & ~CFG_CMD_IDE     \
96                                              & ~CFG_CMD_IRQ     \
97                                              & ~CFG_CMD_JFFS2   \
98                                              & ~CFG_CMD_KGDB    \
99                                              & ~CFG_CMD_MII     \
100                                              & ~CFG_CMD_PCI     \
101                                              & ~CFG_CMD_PCMCIA  \
102                                              & ~CFG_CMD_SCSI    \
103                                              & ~CFG_CMD_SPI     \
104                                              & ~CFG_CMD_USB     \
105                                              & ~CFG_CMD_VFD     )
106
107 #if CONFIG_LANTEC >= 2
108 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
109 #endif
110
111 #if CONFIG_LANTEC >= 2
112 # define CONFIG_COMMANDS        CONFIG_CMD_FULL
113 #else
114 # define CONFIG_COMMANDS        (CONFIG_CMD_FULL & ~CFG_CMD_DATE & ~CFG_CMD_NET)
115 #endif
116
117 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
118 #include <cmd_confdefs.h>
119
120 /*
121  * Miscellaneous configurable options
122  */
123 #define CFG_LONGHELP                    /* undef to save memory         */
124 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
125 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
126 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
127 #else
128 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
129 #endif
130 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
131 #define CFG_MAXARGS     16              /* max number of command args   */
132 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
133
134 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
135 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
136
137 #define CFG_LOAD_ADDR           0x100000        /* default load address */
138
139 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
140
141 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
142
143 /*
144  * Low Level Configuration Settings
145  * (address mappings, register initial values, etc.)
146  * You should know what you are doing if you make changes here.
147  */
148 /*-----------------------------------------------------------------------
149  * Internal Memory Mapped Register
150  */
151 #define CFG_IMMR                0xFFF00000
152
153 /*-----------------------------------------------------------------------
154  * Definitions for initial stack pointer and data area (in DPRAM)
155  */
156 #define CFG_INIT_RAM_ADDR       CFG_IMMR
157 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
158 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
159 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
160 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
161
162 /*-----------------------------------------------------------------------
163  * Start addresses for the final memory configuration
164  * (Set up by the startup code)
165  * Please note that CFG_SDRAM_BASE _must_ start at 0
166  */
167 #define CFG_SDRAM_BASE          0x00000000
168 #define CFG_FLASH_BASE          0x40000000
169 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
170 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
171 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
172
173 /*
174  * For booting Linux, the board info and command line data
175  * have to be in the first 8 MB of memory, since this is
176  * the maximum mapped by the Linux kernel during initialization.
177  */
178 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
179
180 /*-----------------------------------------------------------------------
181  * FLASH organization
182  */
183 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
184 #define CFG_MAX_FLASH_SECT      67      /* max number of sectors on one chip    */
185
186 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
187 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
188
189 #define CFG_ENV_IS_IN_FLASH     1
190 #define CFG_ENV_OFFSET          0x8000  /*   Offset   of Environment Sector     */
191 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment Sector     */
192
193 /*-----------------------------------------------------------------------
194  * Cache Configuration
195  */
196 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
197 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
198 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
199 #endif
200
201 /*-----------------------------------------------------------------------
202  * SYPCR - System Protection Control                            11-9
203  * SYPCR can only be written once after reset!
204  *-----------------------------------------------------------------------
205  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
206  */
207 #if defined(CONFIG_WATCHDOG)
208 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
209                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
210 #else
211 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
212 #endif
213
214 /*-----------------------------------------------------------------------
215  * SIUMCR - SIU Module Configuration                            11-6
216  *-----------------------------------------------------------------------
217  * PCMCIA config., multi-function pin tri-state
218  */
219 #define CFG_SIUMCR      (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01 | SIUMCR_DLK)
220
221 /*-----------------------------------------------------------------------
222  * Clock Setting - Has the Lantec board a 32kHz clock ??? [XXX]
223  *-----------------------------------------------------------------------
224  */
225 #define CONFIG_8xx_GCLK_FREQ    33000000
226
227 /*-----------------------------------------------------------------------
228  * TBSCR - Time Base Status and Control                         11-26
229  *-----------------------------------------------------------------------
230  * Clear Reference Interrupt Status, Timebase freezing enabled
231  */
232 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
233
234 /*-----------------------------------------------------------------------
235  * RTCSC - Real-Time Clock Status and Control Register          11-27
236  *-----------------------------------------------------------------------
237  */
238 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
239
240 /*-----------------------------------------------------------------------
241  * PISCR - Periodic Interrupt Status and Control                11-31
242  *-----------------------------------------------------------------------
243  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
244  */
245 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
246
247 /*-----------------------------------------------------------------------
248  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
249  *-----------------------------------------------------------------------
250  * Reset PLL lock status sticky bit, timer expired status bit and timer
251  * interrupt status bit
252  *
253  * If this is a 80 MHz CPU, set PLL multiplication factor to 5 (5*16=80)!
254  */
255                         /* up to 50 MHz we use a 1:1 clock */
256 #define CFG_PLPRCR      (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
257
258 /*-----------------------------------------------------------------------
259  * SCCR - System Clock and reset Control Register               15-27
260  *-----------------------------------------------------------------------
261  * Set clock output, timebase and RTC source and divider,
262  * power management and some other internal clocks
263  */
264 #define SCCR_MASK       SCCR_EBDF11
265                         /* up to 50 MHz we use a 1:1 clock */
266 #define CFG_SCCR        (SCCR_TBS     | \
267                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
268                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
269                          SCCR_DFALCD00)
270
271 /*-----------------------------------------------------------------------
272  *
273  *-----------------------------------------------------------------------
274  *
275  */
276 /*#define       CFG_DER 0x2002000F*/
277 #define CFG_DER 0
278
279 /*
280  * Init Memory Controller:
281  *
282  * BR0/5 and OR0/5 (FLASH)
283  */
284
285 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
286 #define FLASH_BASE5_PRELIM      0x60000000      /* FLASH bank #1        */
287
288 /* used to re-map FLASH both when starting from SRAM or FLASH:
289  * restrict access enough to keep SRAM working (if any)
290  * but not too much to meddle with FLASH accesses
291  */
292 #define CFG_REMAP_OR_AM         0x80000000      /* OR addr mask */
293 #define CFG_PRELIM_OR_AM        0xE0000000      /* OR addr mask */
294
295 /* FLASH timing */
296 #define CFG_OR_TIMING_FLASH     (OR_CSNT_SAM  | OR_BI | \
297                                  OR_SCY_5_CLK | OR_TRLX)
298
299 #define CFG_OR0_REMAP   (CFG_REMAP_OR_AM  | CFG_OR_TIMING_FLASH)
300 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
301 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
302
303 #define CFG_OR5_REMAP   CFG_OR0_REMAP
304 #define CFG_OR5_PRELIM  CFG_OR0_PRELIM
305 #define CFG_BR5_PRELIM  ((FLASH_BASE5_PRELIM & BR_BA_MSK) | BR_V )
306
307 /*
308  * BR2/3 and OR2/3 (SDRAM)
309  *
310  */
311 #define SDRAM_BASE3_PRELIM      0x00000000      /* SDRAM bank #0        */
312 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
313
314 /* SDRAM timing: Multiplexed addresses                                  */
315 #define CFG_OR_TIMING_SDRAM     (OR_CSNT_SAM)
316
317 #define CFG_OR3_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_SDRAM )
318 #define CFG_BR3_PRELIM  ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
319
320 /*
321  * Memory Periodic Timer Prescaler
322  */
323
324 /* refresh rate 15.6 us (= 64 ms / 4K = 62.4 / quad bursts) for <= 128 MBit     */
325 #define CFG_MPTPR_2BK_4K        MPTPR_PTP_DIV16         /* setting for 2 banks  */
326 #define CFG_MPTPR_1BK_4K        MPTPR_PTP_DIV32         /* setting for 1 bank   */
327
328 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
329 #define CFG_MPTPR_2BK_8K        MPTPR_PTP_DIV8          /* setting for 2 banks  */
330 #define CFG_MPTPR_1BK_8K        MPTPR_PTP_DIV16         /* setting for 1 bank   */
331
332 /*
333  * MAMR settings for SDRAM
334  */
335 /* periodic timer for refresh */
336 #define CFG_MAMR_PTA    97              /* start with divider for 100 MHz       */
337
338 /* 8 column SDRAM */
339 #define CFG_MAMR_8COL \
340                         ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
341                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
342                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
343
344 /*
345  * Internal Definitions
346  *
347  * Boot Flags
348  */
349 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
350 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
351
352 #endif  /* __CONFIG_H */