]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/PCIPPC6.h
spi: mxc_spi: Set master mode for all channels
[karo-tx-uboot.git] / include / configs / PCIPPC6.h
1 /*
2  * (C) Copyright 2002-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  *
26  * Configuration settings for the PCIPPC-6 board.
27  *
28  */
29
30 /* ------------------------------------------------------------------------- */
31
32 /*
33  * board/config.h - configuration options, board specific
34  */
35
36 #ifndef __CONFIG_H
37 #define __CONFIG_H
38
39 /*
40  * High Level Configuration Options
41  * (easy to change)
42  */
43
44 #define CONFIG_PCIPPC2          1       /* this is a PCIPPC2 board      */
45
46 #define CONFIG_SYS_TEXT_BASE    0xfff00000
47
48 #define CONFIG_BOARD_EARLY_INIT_F 1
49 #define CONFIG_MISC_INIT_R      1
50
51 #define CONFIG_CONS_INDEX       1
52 #define CONFIG_BAUDRATE         9600
53
54 #define CONFIG_PREBOOT          ""
55 #define CONFIG_BOOTDELAY        5
56
57 #ifndef __ASSEMBLY__
58 #include <galileo/core.h>
59 #endif
60
61 /*
62  * BOOTP options
63  */
64 #define CONFIG_BOOTP_SUBNETMASK
65 #define CONFIG_BOOTP_GATEWAY
66 #define CONFIG_BOOTP_HOSTNAME
67 #define CONFIG_BOOTP_BOOTPATH
68 #define CONFIG_BOOTP_BOOTFILESIZE
69
70 #define CONFIG_MAC_PARTITION
71 #define CONFIG_DOS_PARTITION
72
73
74 /*
75  * Command line configuration.
76  */
77 #include <config_cmd_default.h>
78
79 #define CONFIG_CMD_ASKENV
80 #define CONFIG_CMD_BSP
81 #define CONFIG_CMD_DATE
82 #define CONFIG_CMD_DHCP
83 #define CONFIG_CMD_ELF
84 #define CONFIG_CMD_NFS
85 #define CONFIG_CMD_PCI
86 #define CONFIG_CMD_SCSI
87 #define CONFIG_CMD_SNTP
88
89
90 #define CONFIG_PCI              1
91 #define CONFIG_PCI_PNP          1       /* PCI plug-and-play */
92
93 /*
94  * Miscellaneous configurable options
95  */
96 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
97 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
98
99 #define CONFIG_SYS_HUSH_PARSER          1       /* use "hush" command parser    */
100 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
101
102 /* Print Buffer Size
103  */
104 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
105
106 #define CONFIG_SYS_MAXARGS      64              /* max number of command args   */
107 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
108 #define CONFIG_SYS_LOAD_ADDR    0x00100000      /* Default load address         */
109
110 /*-----------------------------------------------------------------------
111  * Start addresses for the final memory configuration
112  * (Set up by the startup code)
113  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
114  */
115 #define CONFIG_SYS_SDRAM_BASE       0x00000000
116 #define CONFIG_SYS_FLASH_BASE       0xFFF00000
117 #define CONFIG_SYS_FLASH_MAX_SIZE  0x00100000
118 /* Maximum amount of RAM.
119  */
120 #define CONFIG_SYS_MAX_RAM_SIZE    0x20000000   /* 512Mb                        */
121
122 #define CONFIG_SYS_RESET_ADDRESS   0xFFF00100
123
124 #define CONFIG_SYS_MONITOR_BASE    CONFIG_SYS_TEXT_BASE
125
126 #define CONFIG_SYS_MONITOR_LEN      (256 << 10) /* Reserve 256 kB for Monitor   */
127 #define CONFIG_SYS_MALLOC_LEN       (128 << 10) /* Reserve 128 kB for malloc()  */
128
129 #if CONFIG_SYS_MONITOR_BASE >= CONFIG_SYS_SDRAM_BASE && \
130     CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_SDRAM_BASE + CONFIG_SYS_MAX_RAM_SIZE
131 #define CONFIG_SYS_RAMBOOT
132 #else
133 #undef CONFIG_SYS_RAMBOOT
134 #endif
135
136 #define CONFIG_SYS_MEMTEST_START   0x00004000   /* memtest works on             */
137 #define CONFIG_SYS_MEMTEST_END      0x02000000  /* 0 ... 32 MB in DRAM          */
138
139 /*-----------------------------------------------------------------------
140  * Definitions for initial stack pointer and data area
141  */
142
143 #define CONFIG_SYS_INIT_RAM_ADDR     0x40000000
144 #define CONFIG_SYS_INIT_RAM_SIZE      0x8000
145 #define CONFIG_SYS_GBL_DATA_OFFSET  (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
146 #define CONFIG_SYS_INIT_SP_OFFSET    CONFIG_SYS_GBL_DATA_OFFSET
147
148 #define CONFIG_SYS_INIT_RAM_LOCK
149
150 /*
151  * Temporary buffer for serial data until the real serial driver
152  * is initialised (memtest will destroy this buffer)
153  */
154 #define CONFIG_SYS_SCONSOLE_ADDR     CONFIG_SYS_INIT_RAM_ADDR
155 #define CONFIG_SYS_SCONSOLE_SIZE     0x0002000
156
157 /* SDRAM 0 - 256MB
158  */
159 #define CONFIG_SYS_DBAT0L             (CONFIG_SYS_SDRAM_BASE | BATL_PP_10 | BATL_MEMCOHERENCE)
160 #define CONFIG_SYS_DBAT0U             (CONFIG_SYS_SDRAM_BASE | \
161                                BATU_BL_256M | BATU_VS | BATU_VP)
162 /* SDRAM 1 - 256MB
163  */
164 #define CONFIG_SYS_DBAT1L             ((CONFIG_SYS_SDRAM_BASE + 0x10000000) | \
165                                BATL_PP_10 | BATL_MEMCOHERENCE)
166 #define CONFIG_SYS_DBAT1U             ((CONFIG_SYS_SDRAM_BASE + 0x10000000) | \
167                                BATU_BL_256M | BATU_VS | BATU_VP)
168
169 /* Init RAM in the CPU DCache (no backing memory)
170  */
171 #define CONFIG_SYS_DBAT2L             (CONFIG_SYS_INIT_RAM_ADDR | \
172                                BATL_PP_10 | BATL_MEMCOHERENCE)
173 #define CONFIG_SYS_DBAT2U             (CONFIG_SYS_INIT_RAM_ADDR | \
174                                BATU_BL_128K | BATU_VS | BATU_VP)
175
176 /* I/O and PCI memory at 0xf0000000
177  */
178 #define CONFIG_SYS_DBAT3L             (0xf0000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
179 #define CONFIG_SYS_DBAT3U             (0xf0000000 | BATU_BL_256M | BATU_VS | BATU_VP)
180
181 #define CONFIG_SYS_IBAT0L             CONFIG_SYS_DBAT0L
182 #define CONFIG_SYS_IBAT0U             CONFIG_SYS_DBAT0U
183 #define CONFIG_SYS_IBAT1L             CONFIG_SYS_DBAT1L
184 #define CONFIG_SYS_IBAT1U             CONFIG_SYS_DBAT1U
185 #define CONFIG_SYS_IBAT2L             CONFIG_SYS_DBAT2L
186 #define CONFIG_SYS_IBAT2U             CONFIG_SYS_DBAT2U
187 #define CONFIG_SYS_IBAT3L             CONFIG_SYS_DBAT3L
188 #define CONFIG_SYS_IBAT3U             CONFIG_SYS_DBAT3U
189
190 /*
191  * Low Level Configuration Settings
192  * (address mappings, register initial values, etc.)
193  * You should know what you are doing if you make changes here.
194  * For the detail description refer to the PCIPPC2 user's manual.
195  */
196 #define CONFIG_SYS_HZ                 1000
197 #define CONFIG_SYS_BUS_CLK            100000000 /* bus speed - 100 mhz          */
198 #define CONFIG_SYS_CPU_CLK            300000000
199
200 /*
201  * For booting Linux, the board info and command line data
202  * have to be in the first 8 MB of memory, since this is
203  * the maximum mapped by the Linux kernel during initialization.
204  */
205 #define CONFIG_SYS_BOOTMAPSZ          (8 << 20) /* Initial Memory map for Linux */
206
207 /*-----------------------------------------------------------------------
208  * FLASH organization
209  */
210 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* Max number of flash banks            */
211 #define CONFIG_SYS_MAX_FLASH_SECT       16      /* Max number of sectors in one bank    */
212
213 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
214 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms)      */
215
216 /*
217  * Note: environment is not EMBEDDED in the U-Boot code.
218  * It's stored in flash separately.
219  */
220 #define CONFIG_ENV_IS_IN_FLASH  1
221 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x70000)
222 #define CONFIG_ENV_SIZE         0x1000  /* Size of the Environment              */
223 #define CONFIG_ENV_SECT_SIZE    0x10000 /* Size of the Environment Sector       */
224
225 /*-----------------------------------------------------------------------
226  * Cache Configuration
227  */
228 #define CONFIG_SYS_CACHELINE_SIZE       32
229 #if defined(CONFIG_CMD_KGDB)
230 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value        */
231 #endif
232
233 /*
234  * L2 cache
235  */
236 #undef CONFIG_SYS_L2
237 #define L2_INIT   (L2CR_L2SIZ_2M | L2CR_L2CLK_3 | L2CR_L2RAM_BURST | \
238                    L2CR_L2OH_5 | L2CR_L2CTL | L2CR_L2WT)
239 #define L2_ENABLE (L2_INIT | L2CR_L2E)
240
241 /*-----------------------------------------------------------------------
242   RTC m48t59
243 */
244 #define CONFIG_RTC_MK48T59
245
246 #define CONFIG_WATCHDOG
247
248
249 #define CONFIG_EEPRO100
250 #define CONFIG_SYS_RX_ETH_BUFFER        8               /* use 8 rx buffer on eepro100  */
251 #define CONFIG_TULIP
252
253
254 #define CONFIG_SCSI_SYM53C8XX
255 #define CONFIG_SCSI_DEV_ID      0x000B  /* 53c896 */
256 #define CONFIG_SYS_SCSI_MAX_LUN 8       /* number of supported LUNs */
257 #define CONFIG_SYS_SCSI_MAX_SCSI_ID     15      /* maximum SCSI ID (0..6) */
258 #define CONFIG_SYS_SCSI_MAX_DEVICE      CONFIG_SYS_SCSI_MAX_SCSI_ID * CONFIG_SYS_SCSI_MAX_LUN /* maximum Target devices */
259 #define CONFIG_SYS_SCSI_SPIN_UP_TIME    2
260 #define CONFIG_SYS_SCSI_SCAN_BUS_REVERSE 0
261 #define CONFIG_DOS_PARTITION
262 #define CONFIG_MAC_PARTITION
263 #define CONFIG_ISO_PARTITION
264
265 #endif  /* __CONFIG_H */