]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/PMC405.h
include/configs: Use new CONFIG_CMD_* in various P* named board config files.
[karo-tx-uboot.git] / include / configs / PMC405.h
1 /*
2  * (C) Copyright 2001-2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_PMC405           1       /* ...on a PMC405 board         */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
42
43 #define CONFIG_SYS_CLK_FREQ     33330000 /* external frequency to pll   */
44
45 #define CONFIG_BAUDRATE         9600
46 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
47
48 #undef  CONFIG_BOOTARGS
49 #undef  CONFIG_BOOTCOMMAND
50
51 #define CONFIG_PREBOOT                  /* enable preboot variable      */
52
53 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
54 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
55
56 #define CONFIG_NET_MULTI        1
57 #undef  CONFIG_HAS_ETH1
58
59 #define CONFIG_MII              1       /* MII PHY management           */
60 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
61 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
62 #define CONFIG_RESET_PHY_R      1       /* use reset_phy() to disable phy sleep mode */
63
64 #define CONFIG_NETCONSOLE               /* include NetConsole support   */
65
66
67 /*
68  * Command line configuration.
69  */
70 #include <config_cmd_default.h>
71
72 #define CONFIG_CMD_BSP
73 #define CONFIG_CMD_PCI
74 #define CONFIG_CMD_IRQ
75 #define CONFIG_CMD_ELF
76 #define CONFIG_CMD_DATE
77 #define CONFIG_CMD_JFFS2
78 #define CONFIG_CMD_MII
79 #define CONFIG_CMD_I2C
80 #define CONFIG_CMD_PING
81 #define CONFIG_CMD_UNIVERSE
82 #define CONFIG_CMD_EEPROM
83
84
85 #define CONFIG_MAC_PARTITION
86 #define CONFIG_DOS_PARTITION
87
88 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
89
90 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
91 #define CFG_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address         */
92
93 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
94
95 /*
96  * Miscellaneous configurable options
97  */
98 #define CFG_LONGHELP                    /* undef to save memory         */
99 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
100
101 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
102 #ifdef  CFG_HUSH_PARSER
103 #define CFG_PROMPT_HUSH_PS2     "> "
104 #endif
105
106 #if defined(CONFIG_CMD_KGDB)
107 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
108 #else
109 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
110 #endif
111 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
112 #define CFG_MAXARGS     16              /* max number of command args   */
113 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
114
115 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
116
117 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
118
119 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
120
121 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
122 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
123
124 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
125 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
126 #define CFG_BASE_BAUD       691200
127
128 /* The following table includes the supported baudrates */
129 #define CFG_BAUDRATE_TABLE      \
130         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
131          57600, 115200, 230400, 460800, 921600 }
132
133 #define CFG_LOAD_ADDR   0x100000        /* default load address */
134 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
135
136 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
137
138 #define CONFIG_LOOPW            1       /* enable loopw command         */
139
140 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
141
142 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
143
144 #define CFG_RX_ETH_BUFFER       16      /* use 16 rx buffer on 405 emac */
145
146 /*-----------------------------------------------------------------------
147  * PCI stuff
148  *-----------------------------------------------------------------------
149  */
150 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
151 #define PCI_HOST_FORCE  1               /* configure as pci host        */
152 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
153
154 #define CONFIG_PCI                      /* include pci support          */
155 #define CONFIG_PCI_HOST PCI_HOST_AUTO   /* select pci host function     */
156 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
157                                         /* resource configuration       */
158
159 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
160
161 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
162
163 #define CONFIG_PCI_BOOTDELAY    0       /* enable pci bootdelay variable*/
164
165 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
166 #define CFG_PCI_SUBSYS_DEVICEID_NONMONARCH 0x0408  /* PCI Device ID: Non-Monarch */
167 #define CFG_PCI_SUBSYS_DEVICEID_MONARCH 0x0409     /* PCI Device ID: Monarch */
168 #define CFG_PCI_SUBSYS_DEVICEID pmc405_pci_subsys_deviceid()
169
170 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
171
172 #define CFG_PCI_PTM1LA  (bd->bi_memstart) /* point to sdram               */
173 #define CFG_PCI_PTM1MS  (~(bd->bi_memsize - 1) | 1) /* memsize, enable hard-wired to 1 */
174 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
175 #if 1
176 #define CFG_PCI_PTM2LA  0xef000000      /* point to internal regs       */
177 #define CFG_PCI_PTM2MS  0xff000001      /* 16MB, enable                 */
178 #define CFG_PCI_PTM2PCI 0x00000000      /* Host: use this pci address   */
179 #else /* old mapping */
180 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
181 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
182 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
183 #endif
184 /*-----------------------------------------------------------------------
185  * Start addresses for the final memory configuration
186  * (Set up by the startup code)
187  * Please note that CFG_SDRAM_BASE _must_ start at 0
188  */
189 #define CFG_SDRAM_BASE          0x00000000
190 #define CFG_MONITOR_BASE        0xFFFC0000
191 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
192 #define CFG_MALLOC_LEN          (128 * 1024)    /* Reserve 128 kB for malloc()  */
193
194 /*
195  * For booting Linux, the board info and command line data
196  * have to be in the first 8 MB of memory, since this is
197  * the maximum mapped by the Linux kernel during initialization.
198  */
199 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
200
201 /*-----------------------------------------------------------------------
202  * FLASH organization
203  */
204 #define CFG_FLASH_BASE          0xFE000000
205 #define CFG_FLASH_INCREMENT     0x01000000
206
207 #define CFG_FLASH_CFI         1       /* Flash is CFI conformant */
208 #define CFG_FLASH_CFI_DRIVER  1       /* Use the common driver */
209 #define CFG_FLASH_PROTECTION  1       /* don't use hardware protection        */
210 #define CFG_FLASH_USE_BUFFER_WRITE 1  /* use buffered writes (20x faster)     */
211 #define CFG_MAX_FLASH_BANKS   2       /* max num of flash banks */
212 #define CFG_FLASH_BANKS_LIST { CFG_FLASH_BASE, CFG_FLASH_BASE + CFG_FLASH_INCREMENT }
213 #define CFG_MAX_FLASH_SECT    128     /* max num of sects on one chip */
214
215 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
216
217 /*
218  * JFFS2 partitions - second bank contains u-boot
219  *
220  */
221 /* No command line, one static partition, whole device */
222 #undef CONFIG_JFFS2_CMDLINE
223 #define CONFIG_JFFS2_DEV                "nor0"
224 #define CONFIG_JFFS2_PART_SIZE          0x01b00000
225 #define CONFIG_JFFS2_PART_OFFSET        0x00400000
226
227 /* mtdparts command line support */
228 /* Note: fake mtd_id used, no linux mtd map file */
229 /*
230 #define CONFIG_JFFS2_CMDLINE
231 #define MTDIDS_DEFAULT          "nor0=pmc405-0"
232 #define MTDPARTS_DEFAULT        "mtdparts=pmc405-0:-(jffs2)"
233 */
234
235 /*-----------------------------------------------------------------------
236  * Environment Variable setup
237  */
238 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
239 #define CFG_ENV_OFFSET          0x000   /* environment starts at the beginning of the EEPROM */
240 #define CFG_ENV_SIZE            0x800   /* 2048 bytes may be used for env vars*/
241                                    /* total size of a CAT24WC16 is 2048 bytes */
242
243 #define CFG_NVRAM_BASE_ADDR     0xF0000500              /* NVRAM base address   */
244 #define CFG_NVRAM_SIZE          242                     /* NVRAM size           */
245
246 /*-----------------------------------------------------------------------
247  * I2C EEPROM (CAT24WC16) for environment
248  */
249 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
250 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
251 #define CFG_I2C_SLAVE           0x7F
252
253 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT28WC08             */
254 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
255 /* mask of address bits that overflow into the "EEPROM chip address"    */
256 #define CFG_I2C_EEPROM_ADDR_OVERFLOW    0x07
257 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
258                                         /* 16 byte page write mode using*/
259                                         /* last 4 bits of the address   */
260 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
261 #define CFG_EEPROM_PAGE_WRITE_ENABLE
262
263 /*-----------------------------------------------------------------------
264  * Cache Configuration
265  */
266 #define CFG_DCACHE_SIZE         16384   /* For AMCC 405 CPUs, older 405 ppc's   */
267                                         /* have only 8kB, 16kB is save here     */
268 #define CFG_CACHELINE_SIZE      32      /* ...                  */
269 #if defined(CONFIG_CMD_KGDB)
270 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
271 #endif
272
273 /*-----------------------------------------------------------------------
274  * External Bus Controller (EBC) Setup
275  */
276 #define FLASH0_BA       0xFF000000          /* FLASH 0 Base Address             */
277 #define FLASH1_BA       0xFE000000          /* FLASH 1 Base Address             */
278 #define CAN_BA          0xF0000000          /* CAN Base Address                 */
279 #define RTC_BA          0xF0000500          /* RTC Base Address                 */
280 #define NVRAM_BA        0xF0200000          /* NVRAM Base Address               */
281
282 /* Memory Bank 0 (Flash Bank 0) initialization                                  */
283 #define CFG_EBC_PB0AP   0x92015480
284 #define CFG_EBC_PB0CR   FLASH0_BA | 0x9A000 /* BAS=0xFF0,BS=16MB,BU=R/W,BW=16bit*/
285
286 /* Memory Bank 1 (Flash Bank 1) initialization                                  */
287 #define CFG_EBC_PB1AP   0x92015480
288 #define CFG_EBC_PB1CR   FLASH1_BA | 0x9A000 /* BAS=0xFE0,BS=16MB,BU=R/W,BW=16bit*/
289
290 /* Memory Bank 2 (CAN0, 1, RTC) initialization                                  */
291 #define CFG_EBC_PB2AP   0x03000440   /* TWT=5,TH=2,CSN=0,OEN=0,WBN=0,WBF=0      */
292 #define CFG_EBC_PB2CR   CAN_BA | 0x18000    /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
293
294 /* Memory Bank 3 -> unused */
295
296 /* Memory Bank 4 (NVRAM) initialization                                 */
297 #define CFG_EBC_PB4AP   0x03000440   /* TWT=5,TH=2,CSN=0,OEN=0,WBN=0,WBF=0      */
298 #define CFG_EBC_PB4CR   NVRAM_BA | 0x18000    /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit        */
299
300 /*-----------------------------------------------------------------------
301  * FPGA stuff
302  */
303 #define CFG_FPGA_XC95XL         1           /* using Xilinx XC95XL CPLD      */
304 #define CFG_FPGA_MAX_SIZE       32*1024     /* 32kByte is enough for CPLD    */
305
306 /* FPGA program pin configuration */
307 #define CFG_FPGA_PRG            0x04000000  /* JTAG TMS pin (ppc output)     */
308 #define CFG_FPGA_CLK            0x02000000  /* JTAG TCK pin (ppc output)     */
309 #define CFG_FPGA_DATA           0x01000000  /* JTAG TDO->TDI data pin (ppc output) */
310 #define CFG_FPGA_INIT           0x00010000  /* unused (ppc input)            */
311 #define CFG_FPGA_DONE           0x00008000  /* JTAG TDI->TDO pin (ppc input) */
312
313 #define CFG_VXWORKS_MAC_PTR     0x00000000      /* Pass Ethernet MAC to VxWorks */
314
315 /*-----------------------------------------------------------------------
316  * GPIOs
317  */
318 #define CFG_NONMONARCH          (0x80000000 >> 14)   /* GPIO24 */
319 #define CFG_XEREADY             (0x80000000 >> 15)   /* GPIO15 */
320 #define CFG_INTA_FAKE           (0x80000000 >> 19)   /* GPIO19 */
321 #define CFG_SELF_RST            (0x80000000 >> 21)   /* GPIO21 */
322 #define CFG_REV1_2              (0x80000000 >> 23)   /* GPIO23 */
323
324 /*-----------------------------------------------------------------------
325  * Definitions for initial stack pointer and data area (in data cache)
326  */
327
328 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
329 #define CFG_TEMP_STACK_OCM      1
330
331 /* On Chip Memory location */
332 #define CFG_OCM_DATA_ADDR       0xF8000000
333 #define CFG_OCM_DATA_SIZE       0x1000
334
335 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
336 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
337 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
338 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
339 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
340
341 /*
342  * Internal Definitions
343  *
344  * Boot Flags
345  */
346 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
347 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
348
349 #endif  /* __CONFIG_H */