]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/c2mon.h
* Get (mostly) rid of CFG_MONITOR_LEN definition; compute real length
[karo-tx-uboot.git] / include / configs / c2mon.h
1 /*
2  * (C) Copyright 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_MPC855           1       /* This is a MPC855 CPU         */
37 #define CONFIG_C2MON            1       /* ...on a C2MON module         */
38
39 #define CONFIG_80MHz            1       /* Running at 5 * 16 = 80 MHz   */
40
41 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
42 #undef  CONFIG_8xx_CONS_SMC2
43 #undef  CONFIG_8xx_CONS_NONE
44 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
45 #if 0
46 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
47 #else
48 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
49 #endif
50
51 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
52
53 #define CONFIG_PREBOOT  "echo;echo Type \"run flash_nfs\" to mount root filesystem over NFS;echo"
54
55 #undef  CONFIG_BOOTARGS
56 #define CONFIG_BOOTCOMMAND                                                      \
57         "bootp; "                                                               \
58         "setenv bootargs root=/dev/nfs rw nfsroot=$(serverip):$(rootpath) "     \
59         "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask):$(hostname)::off; "   \
60         "bootm"
61
62 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
63 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
64
65 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
66
67 #undef  CONFIG_STATUS_LED               /* Status LED disabled          */
68
69 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
70
71 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
72
73 #define CONFIG_MAC_PARTITION
74 #define CONFIG_DOS_PARTITION
75
76 #define CONFIG_FEC_ENET         1       /* Use Fast Ethernet Controller */
77
78 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
79
80 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
81                                 CFG_CMD_DHCP    | \
82                                 CFG_CMD_IDE     | \
83                                 CFG_CMD_DATE    )
84
85 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
86 #include <cmd_confdefs.h>
87
88 /*
89  * Miscellaneous configurable options
90  */
91 #define CFG_LONGHELP                    /* undef to save memory         */
92 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt       */
93
94 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
95 #ifdef  CFG_HUSH_PARSER
96 #define CFG_PROMPT_HUSH_PS2     "> "
97 #endif
98
99 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
100 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size      */
101 #else
102 #define CFG_CBSIZE              256     /* Console I/O Buffer Size      */
103 #endif
104 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
105 #define CFG_MAXARGS             16      /* max number of command args   */
106 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
107
108 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
109 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
110
111 #define CFG_LOAD_ADDR           0x100000        /* default load address */
112
113 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
114
115 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
116
117 /*
118  * Low Level Configuration Settings
119  * (address mappings, register initial values, etc.)
120  * You should know what you are doing if you make changes here.
121  */
122 /*-----------------------------------------------------------------------
123  * Internal Memory Mapped Register
124  */
125 #define CFG_IMMR                0xFFF00000
126
127 /*-----------------------------------------------------------------------
128  * Definitions for initial stack pointer and data area (in DPRAM)
129  */
130 #define CFG_INIT_RAM_ADDR       CFG_IMMR
131 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
132 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
133 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
134 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
135
136 /*-----------------------------------------------------------------------
137  * Start addresses for the final memory configuration
138  * (Set up by the startup code)
139  * Please note that CFG_SDRAM_BASE _must_ start at 0
140  */
141 #define CFG_SDRAM_BASE          0x00000000
142 #define CFG_FLASH_BASE          0x40000000
143 #if defined(DEBUG)
144 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
145 #else
146 #define CFG_MONITOR_LEN         (192 << 10)     /* Reserve 192 kB for Monitor   */
147 #endif
148 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
149 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
150
151 /*
152  * For booting Linux, the board info and command line data
153  * have to be in the first 8 MB of memory, since this is
154  * the maximum mapped by the Linux kernel during initialization.
155  */
156 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
157
158 /*-----------------------------------------------------------------------
159  * FLASH organization
160  */
161 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
162 #define CFG_MAX_FLASH_SECT      67      /* max number of sectors on one chip    */
163
164 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
165 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
166
167 #define CFG_ENV_IS_IN_FLASH     1
168 #define CFG_ENV_OFFSET          0x8000  /*   Offset   of Environment Sector     */
169 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment Sector     */
170
171 /*-----------------------------------------------------------------------
172  * Cache Configuration
173  */
174 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
175 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
176 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
177 #endif
178
179 /*-----------------------------------------------------------------------
180  * SYPCR - System Protection Control                            11-9
181  * SYPCR can only be written once after reset!
182  *-----------------------------------------------------------------------
183  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
184  */
185 #if defined(CONFIG_WATCHDOG)
186 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
187                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
188 #else
189 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
190 #endif
191
192 /*-----------------------------------------------------------------------
193  * SIUMCR - SIU Module Configuration                            11-6
194  *-----------------------------------------------------------------------
195  * PCMCIA config., multi-function pin tri-state
196  */
197 #ifndef CONFIG_CAN_DRIVER
198 #define CFG_SIUMCR      (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
199 #else   /* we must activate GPL5 in the SIUMCR for CAN */
200 #define CFG_SIUMCR      (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
201 #endif  /* CONFIG_CAN_DRIVER */
202
203 /*-----------------------------------------------------------------------
204  * TBSCR - Time Base Status and Control                         11-26
205  *-----------------------------------------------------------------------
206  * Clear Reference Interrupt Status, Timebase freezing enabled
207  */
208 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
209
210 /*-----------------------------------------------------------------------
211  * RTCSC - Real-Time Clock Status and Control Register          11-27
212  *-----------------------------------------------------------------------
213  */
214 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
215
216 /*-----------------------------------------------------------------------
217  * PISCR - Periodic Interrupt Status and Control                11-31
218  *-----------------------------------------------------------------------
219  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
220  */
221 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
222
223 /*-----------------------------------------------------------------------
224  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
225  *-----------------------------------------------------------------------
226  * Reset PLL lock status sticky bit, timer expired status bit and timer
227  * interrupt status bit
228  *
229  * If this is a 80 MHz CPU, set PLL multiplication factor to 5 (5*16=80)!
230  */
231 #ifdef  CONFIG_80MHz    /* for 80 MHz, we use a 16 MHz clock * 5 */
232 #define CFG_PLPRCR                                                      \
233                 ( (5-1)<<PLPRCR_MF_SHIFT | PLPRCR_TEXPS | PLPRCR_TMIST )
234 #else                   /* up to 50 MHz we use a 1:1 clock */
235 #define CFG_PLPRCR      (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
236 #endif  /* CONFIG_80MHz */
237
238 /*-----------------------------------------------------------------------
239  * SCCR - System Clock and reset Control Register               15-27
240  *-----------------------------------------------------------------------
241  * Set clock output, timebase and RTC source and divider,
242  * power management and some other internal clocks
243  */
244 #define SCCR_MASK       SCCR_EBDF11
245 #ifdef  CONFIG_80MHz    /* for 80 MHz, we use a 16 MHz clock * 5 */
246 #define CFG_SCCR        (/* SCCR_TBS  | */ \
247                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
248                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
249                          SCCR_DFALCD00)
250 #else                   /* up to 50 MHz we use a 1:1 clock */
251 #define CFG_SCCR        (SCCR_TBS     | \
252                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
253                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
254                          SCCR_DFALCD00)
255 #endif  /* CONFIG_80MHz */
256
257 /*-----------------------------------------------------------------------
258  * PCMCIA stuff
259  *-----------------------------------------------------------------------
260  *
261  */
262 #define CFG_PCMCIA_MEM_ADDR     (0xE0000000)
263 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
264 #define CFG_PCMCIA_DMA_ADDR     (0xE4000000)
265 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
266 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8000000)
267 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
268 #define CFG_PCMCIA_IO_ADDR      (0xEC000000)
269 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
270
271 /*-----------------------------------------------------------------------
272  * PCMCIA Power Switch
273  *
274  * The C2MON uses a TPS2211A PC-Card Power-Interface Switch to
275  * control the voltages on the PCMCIA slot which is connected
276  * to Port C (all outputs) and Port B (Over-Current Input)
277  *-----------------------------------------------------------------------
278  */
279                         /* Output pins */
280 #define TPS2211_VCCD0   0x0002          /* PC.14 */
281 #define TPS2211_VCCD1   0x0004          /* PC.13 */
282 #define TPS2211_VPPD0   0x0008          /* PC.12 */
283 #define TPS2211_VPPD1   0x0010          /* PC.11 */
284 #define TPS2211_OUTPUTS ( TPS2211_VCCD0 | TPS2211_VCCD1 | \
285                           TPS2211_VPPD0 | TPS2211_VPPD1 )
286
287                         /* Input pins */
288 #define TPS2211_OC      0x00000200      /* PB.22: Over-Current          */
289 #define TPS2211_INPUTS  ( TPS2211_OC )
290
291 /*-----------------------------------------------------------------------
292  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
293  *-----------------------------------------------------------------------
294  */
295
296 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
297
298 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
299 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
300 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
301
302 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
303 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
304
305 #define CFG_ATA_IDE0_OFFSET     0x0000
306
307 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
308
309 /* Offset for data I/O                  */
310 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
311
312 /* Offset for normal register accesses  */
313 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
314
315 /* Offset for alternate registers       */
316 #define CFG_ATA_ALT_OFFSET      0x0100
317
318
319 /*-----------------------------------------------------------------------
320  *
321  *-----------------------------------------------------------------------
322  *
323  */
324 #define CFG_DER 0
325
326 /*
327  * Init Memory Controller:
328  *
329  * BR0/1 and OR0/1 (FLASH)
330  */
331
332 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
333 #define FLASH_BASE1_PRELIM      0x60000000      /* FLASH bank #0        */
334
335 /* used to re-map FLASH both when starting from SRAM or FLASH:
336  * restrict access enough to keep SRAM working (if any)
337  * but not too much to meddle with FLASH accesses
338  */
339 #define CFG_REMAP_OR_AM         0x80000000      /* OR addr mask */
340 #define CFG_PRELIM_OR_AM        0xE0000000      /* OR addr mask */
341
342 /* FLASH timing: ACS = 11, TRLX = 0, CSNT = 1, SCY = 5, EHTR = 1        */
343 #define CFG_OR_TIMING_FLASH     (OR_CSNT_SAM  | OR_ACS_DIV2 | OR_BI | \
344                                  OR_SCY_5_CLK | OR_EHTR)
345
346 #define CFG_OR0_REMAP   (CFG_REMAP_OR_AM  | CFG_OR_TIMING_FLASH)
347 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
348 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
349
350 #define CFG_OR1_REMAP   CFG_OR0_REMAP
351 #define CFG_OR1_PRELIM  CFG_OR0_PRELIM
352 #define CFG_BR1_PRELIM  ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_V )
353
354 /*
355  * BR2/3 and OR2/3 (SDRAM)
356  *
357  */
358 #define SDRAM_BASE2_PRELIM      0x00000000      /* SDRAM bank #0        */
359 #define SDRAM_BASE3_PRELIM      0x20000000      /* SDRAM bank #1        */
360 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
361
362 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
363 #define CFG_OR_TIMING_SDRAM     0x00000A00
364
365 #define CFG_OR2_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_SDRAM )
366 #define CFG_BR2_PRELIM  ((SDRAM_BASE2_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
367
368 #ifndef CONFIG_CAN_DRIVER
369 #define CFG_OR3_PRELIM  CFG_OR2_PRELIM
370 #define CFG_BR3_PRELIM  ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
371 #else   /* CAN uses CS3#, so we can have only one SDRAM bank anyway */
372 #define CFG_CAN_BASE            0xC0000000      /* CAN mapped at 0xC0000000     */
373 #define CFG_CAN_OR_AM           0xFFFF8000      /* 32 kB address mask           */
374 #define CFG_OR3_CAN             (CFG_CAN_OR_AM | OR_G5LA | OR_BI)
375 #define CFG_BR3_CAN             ((CFG_CAN_BASE & BR_BA_MSK) | \
376                                         BR_PS_8 | BR_MS_UPMB | BR_V )
377 #endif  /* CONFIG_CAN_DRIVER */
378
379 /*
380  * Memory Periodic Timer Prescaler
381  */
382
383 /* periodic timer for refresh */
384 #define CFG_MAMR_PTA    97              /* start with divider for 100 MHz       */
385
386 /* refresh rate 15.6 us (= 64 ms / 4K = 62.4 / quad bursts) for <= 128 MBit     */
387 #define CFG_MPTPR_2BK_4K        MPTPR_PTP_DIV16         /* setting for 2 banks  */
388 #define CFG_MPTPR_1BK_4K        MPTPR_PTP_DIV32         /* setting for 1 bank   */
389
390 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
391 #define CFG_MPTPR_2BK_8K        MPTPR_PTP_DIV8          /* setting for 2 banks  */
392 #define CFG_MPTPR_1BK_8K        MPTPR_PTP_DIV16         /* setting for 1 bank   */
393
394 /*
395  * MAMR settings for SDRAM
396  */
397
398 /* 8 column SDRAM */
399 #define CFG_MAMR_8COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
400                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
401                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
402 /* 9 column SDRAM */
403 #define CFG_MAMR_9COL   ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
404                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
405                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
406
407
408 /*
409  * Internal Definitions
410  *
411  * Boot Flags
412  */
413 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
414 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
415
416 #endif  /* __CONFIG_H */