]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/cmi_mpc5xx.h
Move setting CONFIG_BOOTP_VCI_STRING to before including the vexpress-common header
[karo-tx-uboot.git] / include / configs / cmi_mpc5xx.h
1 /*
2  * (C) Copyright 2003
3  * Martin Winistoerfer, martinwinistoerfer@gmx.ch.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * File:                cmi_mpc5xx.h
10  *
11  * Discription:         Config header file for cmi
12  *                      board  using an MPC5xx CPU
13  *
14  */
15
16 #ifndef __CONFIG_H
17 #define __CONFIG_H
18
19 /*
20  * High Level Configuration Options
21  */
22
23 #define CONFIG_MPC555           1               /* This is an MPC555 CPU                */
24 #define CONFIG_CMI              1               /* Using the customized cmi board       */
25
26 #define CONFIG_SYS_TEXT_BASE    0x02000000      /* Boot from flash at location 0x00000000 */
27
28 /* Serial Console Configuration */
29 #define CONFIG_5xx_CONS_SCI1
30 #undef  CONFIG_5xx_CONS_SCI2
31
32 #define CONFIG_BAUDRATE         57600
33
34
35 /*
36  * BOOTP options
37  */
38 #define CONFIG_BOOTP_BOOTFILESIZE
39 #define CONFIG_BOOTP_BOOTPATH
40 #define CONFIG_BOOTP_GATEWAY
41 #define CONFIG_BOOTP_HOSTNAME
42
43
44 /*
45  * Command line configuration.
46  */
47 #define CONFIG_CMD_REGINFO
48 #define CONFIG_CMD_ASKENV
49
50
51 #if 0
52 #define CONFIG_BOOTDELAY        -1              /* autoboot disabled                    */
53 #else
54 #define CONFIG_BOOTDELAY        5               /* autoboot after 5 seconds             */
55 #endif
56 #define CONFIG_BOOTCOMMAND      "go 02034004"   /* autoboot command                     */
57
58 #define CONFIG_BOOTARGS         ""              /* Assuming OS Image in 4 flash sector at offset 4004 */
59
60 #define CONFIG_WATCHDOG                         /* turn on platform specific watchdog   */
61
62 #define CONFIG_STATUS_LED       1               /* Enable status led */
63
64 #define CONFIG_LOADS_ECHO       1               /* Echo on for serial download */
65
66 /*
67  * Miscellaneous configurable options
68  */
69
70 #define CONFIG_SYS_LONGHELP                             /* undef to save memory         */
71 #if defined(CONFIG_CMD_KGDB)
72 #define CONFIG_SYS_CBSIZE               1024            /* Console I/O Buffer Size      */
73 #else
74 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
75 #endif
76 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
77 #define CONFIG_SYS_MAXARGS              16             /* max number of command args    */
78 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
79
80 #define CONFIG_SYS_MEMTEST_START        0x00000000      /* memtest works on             */
81 #define CONFIG_SYS_MEMTEST_END          0x000fa000      /* 1 MB in SRAM                 */
82
83 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address         */
84
85 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200, 1250000 }
86
87
88 /*
89  * Low Level Configuration Settings
90  */
91
92 /*
93  * Internal Memory Mapped (This is not the IMMR content)
94  */
95 #define CONFIG_SYS_IMMR         0x01000000              /* Physical start adress of internal memory map */
96
97 /*
98  * Definitions for initial stack pointer and data area
99  */
100 #define CONFIG_SYS_INIT_RAM_ADDR        (CONFIG_SYS_IMMR + 0x003f9800)  /* Physical start adress of internal MPC555 writable RAM */
101 #define CONFIG_SYS_INIT_RAM_SIZE        (CONFIG_SYS_IMMR + 0x003fffff)  /* Physical end adress of internal MPC555 used RAM area */
102 #define CONFIG_SYS_GBL_DATA_OFFSET      ((CONFIG_SYS_INIT_RAM_SIZE - CONFIG_SYS_INIT_RAM_ADDR) - GENERATED_GBL_DATA_SIZE) /* Offset from the beginning of ram */
103 #define CONFIG_SYS_INIT_SP_ADDR 0x013fa000              /* Physical start adress of inital stack */
104
105 /*
106  * Start addresses for the final memory configuration
107  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
108  */
109 #define CONFIG_SYS_SDRAM_BASE           0x00000000      /* Monitor won't change memory map                      */
110 #define CONFIG_SYS_FLASH_BASE           0x02000000      /* External flash */
111 #define PLD_BASE                0x03000000      /* PLD  */
112 #define ANYBUS_BASE             0x03010000      /* Anybus Module */
113
114 #define CONFIG_SYS_RESET_ADRESS 0x01000000      /* Adress which causes reset */
115 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE   /* CONFIG_SYS_TEXT_BASE is defined in the board config.mk file. */
116                                                 /* This adress is given to the linker with -Ttext to    */
117                                                 /* locate the text section at this adress.              */
118 #define CONFIG_SYS_MONITOR_LEN          (192 << 10)     /* Reserve 192 kB for Monitor                           */
119 #define CONFIG_SYS_MALLOC_LEN           (64 << 10)      /* Reserve 128 kB for malloc()                          */
120
121 /*
122  * For booting Linux, the board info and command line data
123  * have to be in the first 8 MB of memory, since this is
124  * the maximum mapped by the Linux kernel during initialization.
125  */
126 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux         */
127
128
129 /*-----------------------------------------------------------------------
130  * FLASH organization
131  *-----------------------------------------------------------------------
132  *
133  */
134
135 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* Max number of memory banks           */
136 #define CONFIG_SYS_MAX_FLASH_SECT       64              /* Max number of sectors on one chip    */
137 #define CONFIG_SYS_FLASH_ERASE_TOUT     180000          /* Timeout for Flash Erase (in ms)      */
138 #define CONFIG_SYS_FLASH_WRITE_TOUT     600             /* Timeout for Flash Write (in ms)      */
139 #define CONFIG_SYS_FLASH_PROTECTION    1                /* Physically section protection on     */
140
141 #define CONFIG_ENV_IS_IN_FLASH  1
142
143 #ifdef  CONFIG_ENV_IS_IN_FLASH
144 #define CONFIG_ENV_OFFSET               0x00020000      /* Environment starts at this adress    */
145 #define CONFIG_ENV_SIZE         0x00010000      /* Set whole sector as env              */
146 #define CONFIG_SYS_USE_PPCENV                           /* Environment embedded in sect .ppcenv */
147 #endif
148
149 /*-----------------------------------------------------------------------
150  * SYPCR - System Protection Control
151  * SYPCR can only be written once after reset!
152  *-----------------------------------------------------------------------
153  * SW Watchdog freeze
154  */
155 #if defined(CONFIG_WATCHDOG)
156 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
157                          SYPCR_SWE | SYPCR_SWRI| SYPCR_SWP)
158 #else
159 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
160                          SYPCR_SWP)
161 #endif  /* CONFIG_WATCHDOG */
162
163 /*-----------------------------------------------------------------------
164  * TBSCR - Time Base Status and Control
165  *-----------------------------------------------------------------------
166  * Clear Reference Interrupt Status, Timebase freezing enabled
167  */
168 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
169
170 /*-----------------------------------------------------------------------
171  * PISCR - Periodic Interrupt Status and Control
172  *-----------------------------------------------------------------------
173  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
174  */
175 #define CONFIG_SYS_PISCR        (PISCR_PITF)
176
177 /*-----------------------------------------------------------------------
178  * SCCR - System Clock and reset Control Register
179  *-----------------------------------------------------------------------
180  * Set clock output, timebase and RTC source and divider,
181  * power management and some other internal clocks
182  */
183 #define SCCR_MASK       SCCR_EBDF00
184 #define CONFIG_SYS_SCCR (SCCR_TBS     | SCCR_RTDIV    | SCCR_RTSEL    | \
185                          SCCR_COM00   | SCCR_DFNL000 | SCCR_DFNH000)
186
187 /*-----------------------------------------------------------------------
188  * SIUMCR - SIU Module Configuration
189  *-----------------------------------------------------------------------
190  * Data show cycle
191  */
192 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC00)         /* Disable data show cycle      */
193
194 /*-----------------------------------------------------------------------
195  * PLPRCR - PLL, Low-Power, and Reset Control Register
196  *-----------------------------------------------------------------------
197  * Set all bits to 40 Mhz
198  *
199  */
200 #define CONFIG_SYS_OSC_CLK      ((uint)4000000)         /* Oscillator clock is 4MHz     */
201 #define CONFIG_SYS_PLPRCR       (PLPRCR_MF_9 | PLPRCR_DIVF_0)
202
203
204 /*-----------------------------------------------------------------------
205  * UMCR - UIMB Module Configuration Register
206  *-----------------------------------------------------------------------
207  *
208  */
209 #define CONFIG_SYS_UMCR (UMCR_FSPEED)           /* IMB clock same as U-bus      */
210
211 /*-----------------------------------------------------------------------
212  * ICTRL - I-Bus Support Control Register
213  */
214 #define CONFIG_SYS_ICTRL        (ICTRL_ISCT_SER_7)      /* Take out of serialized mode  */
215
216 /*-----------------------------------------------------------------------
217  * USIU - Memory Controller Register
218  *-----------------------------------------------------------------------
219  */
220
221 #define CONFIG_SYS_BR0_PRELIM           (CONFIG_SYS_FLASH_BASE | BR_V | BR_BI | BR_PS_16)
222 #define CONFIG_SYS_OR0_PRELIM           (OR_ADDR_MK_FF | OR_SCY_3)
223 #define CONFIG_SYS_BR1_PRELIM           (ANYBUS_BASE)
224 #define CONFIG_SYS_OR1_PRELIM           (OR_ADDR_MK_FFFF | OR_SCY_1 | OR_ETHR)
225 #define CONFIG_SYS_BR2_PRELIM           (CONFIG_SYS_SDRAM_BASE | BR_V | BR_PS_32)
226 #define CONFIG_SYS_OR2_PRELIM           (OR_ADDR_MK_FF)
227 #define CONFIG_SYS_BR3_PRELIM           (PLD_BASE | BR_V | BR_BI | BR_LBDIR | BR_PS_8)
228 #define CONFIG_SYS_OR3_PRELIM           (OR_ADDR_MK_FF | OR_TRLX | OR_BSCY | OR_SCY_8 | \
229                                  OR_ACS_10 | OR_ETHR | OR_CSNT)
230
231 #define FLASH_BASE0_PRELIM      CONFIG_SYS_FLASH_BASE   /* We don't realign the flash   */
232
233 /*-----------------------------------------------------------------------
234  * DER - Timer Decrementer
235  *-----------------------------------------------------------------------
236  * Initialise to zero
237  */
238 #define CONFIG_SYS_DER                  0x00000000
239
240 #endif  /* __CONFIG_H */