]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/delta.h
776ee15d1a7886698c10b7032d73c15576df4686
[karo-tx-uboot.git] / include / configs / delta.h
1 /*
2  * Configuation settings for the Delta board.
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 #ifndef __CONFIG_H
24 #define __CONFIG_H
25
26 /*
27  * High Level Configuration Options
28  * (easy to change)
29  */
30 #define CONFIG_CPU_MONAHANS     1       /* Intel Monahan CPU    */
31 #define CONFIG_DELTA            1       /* Delta board       */
32
33 /* #define CONFIG_LCD           1 */
34 #ifdef CONFIG_LCD
35 #define CONFIG_SHARP_LM8V31
36 #endif
37 /* #define CONFIG_MMC           1 */
38 #define BOARD_LATE_INIT         1
39
40 #undef CONFIG_SKIP_RELOCATE_UBOOT
41 #undef CONFIG_USE_IRQ                   /* we don't need IRQ/FIQ stuff */
42
43 /*
44  * Size of malloc() pool
45  */
46 #define CFG_MALLOC_LEN      (CFG_ENV_SIZE + 256*1024)
47 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
48
49 /*
50  * Hardware drivers
51  */
52 #undef TURN_ON_ETHERNET
53 #ifdef TURN_ON_ETHERNET
54 # define CONFIG_DRIVER_SMC91111 1
55 # define CONFIG_SMC91111_BASE   0x14000300
56 # define CONFIG_SMC91111_EXT_PHY
57 # define CONFIG_SMC_USE_32_BIT
58 # undef CONFIG_SMC_USE_IOFUNCS          /* just for use with the kernel */
59 #endif
60
61 #define CONFIG_HARD_I2C         1       /* required for DA9030 access */
62 #define CFG_I2C_SPEED           400000  /* I2C speed */
63 #define CFG_I2C_SLAVE           1       /* I2C controllers address */
64 #define DA9030_I2C_ADDR         0x49    /* I2C address of DA9030 */
65 /* #define CONFIG_HW_WATCHDOG   1       /\* Required for hitting the DA9030 WD *\/ */
66
67 /*
68  * select serial console configuration
69  */
70 #define CONFIG_FFUART           1
71
72 /* allow to overwrite serial and ethaddr */
73 #define CONFIG_ENV_OVERWRITE
74
75 #define CONFIG_BAUDRATE         115200
76
77 /* #define CONFIG_COMMANDS       (CONFIG_CMD_DFL | CFG_CMD_MMC | CFG_CMD_FAT) */
78 #ifdef TURN_ON_ETHERNET
79 # define CONFIG_COMMANDS        (CONFIG_CMD_DFL | CFG_CMD_PING)
80 #else
81 # define CONFIG_COMMANDS        ((CONFIG_CMD_DFL \
82                                   | CFG_CMD_ENV \
83                                   | CFG_CMD_NAND \
84                                   | CFG_CMD_I2C) \
85                                  & ~(CFG_CMD_NET \
86                                      | CFG_CMD_FLASH \
87                                      | CFG_CMD_IMLS))
88 #endif
89
90
91 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
92 #include <cmd_confdefs.h>
93
94 #define CONFIG_BOOTDELAY        -1
95 #define CONFIG_ETHADDR          08:00:3e:26:0a:5b
96 #define CONFIG_NETMASK          255.255.0.0
97 #define CONFIG_IPADDR           192.168.0.21
98 #define CONFIG_SERVERIP         192.168.0.250
99 #define CONFIG_BOOTCOMMAND      "bootm 80000"
100 #define CONFIG_BOOTARGS         "root=/dev/mtdblock2 rootfstype=cramfs console=ttyS0,115200"
101 #define CONFIG_CMDLINE_TAG
102 #define CONFIG_TIMESTAMP
103
104 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
105 #define CONFIG_KGDB_BAUDRATE    230400          /* speed to run kgdb serial port */
106 #define CONFIG_KGDB_SER_INDEX   2               /* which serial port to use */
107 #endif
108
109 /*
110  * Miscellaneous configurable options
111  */
112 #define CFG_HUSH_PARSER         1
113 #define CFG_PROMPT_HUSH_PS2     "> "
114
115 #define CFG_LONGHELP                            /* undef to save memory         */
116 #ifdef CFG_HUSH_PARSER
117 #define CFG_PROMPT              "$ "            /* Monitor Command Prompt */
118 #else
119 #define CFG_PROMPT              "=> "           /* Monitor Command Prompt */
120 #endif
121 #define CFG_CBSIZE              256             /* Console I/O Buffer Size      */
122 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
123 #define CFG_MAXARGS             16              /* max number of command args   */
124 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
125 #define CFG_DEVICE_NULLDEV      1
126
127 #define CFG_MEMTEST_START       0xa0400000      /* memtest works on     */
128 #define CFG_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
129
130 #undef  CFG_CLKS_IN_HZ          /* everything, incl board info, in Hz */
131
132 #define CFG_LOAD_ADDR   (CFG_DRAM_BASE + 0x8000) /* default load address */
133
134 #define CFG_HZ                  3250000         /* incrementer freq: 3.25 MHz */
135
136 /* Monahans Core Frequency = 
137  * 
138  */
139 #define CFG_MONAHANS_RUN_MODE_OSC_RATIO         16 /* valid values: 8, 16, 24, 31 */
140 #define CFG_MONAHANS_TURBO_RUN_MODE_RATIO       1  /* valid values: 1, 2 */
141
142
143                                                 /* valid baudrates */
144 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
145
146 /* #define CFG_MMC_BASE         0xF0000000 */
147
148 /*
149  * Stack sizes
150  *
151  * The stack sizes are set up in start.S using the settings below
152  */
153 #define CONFIG_STACKSIZE        (128*1024)      /* regular stack */
154 #ifdef CONFIG_USE_IRQ
155 #define CONFIG_STACKSIZE_IRQ    (4*1024)        /* IRQ stack */
156 #define CONFIG_STACKSIZE_FIQ    (4*1024)        /* FIQ stack */
157 #endif
158
159 /*
160  * Physical Memory Map
161  */
162 #define CONFIG_NR_DRAM_BANKS    4          /* we have 2 banks of DRAM */
163 #define PHYS_SDRAM_1            0xa0000000 /* SDRAM Bank #1 */
164 #define PHYS_SDRAM_1_SIZE       0x1000000  /* 64 MB */
165 #define PHYS_SDRAM_2            0xa1000000 /* SDRAM Bank #2 */
166 #define PHYS_SDRAM_2_SIZE       0x1000000  /* 64 MB */
167 #define PHYS_SDRAM_3            0xa2000000 /* SDRAM Bank #3 */
168 #define PHYS_SDRAM_3_SIZE       0x1000000  /* 64 MB */
169 #define PHYS_SDRAM_4            0xa3000000 /* SDRAM Bank #4 */
170 #define PHYS_SDRAM_4_SIZE       0x1000000  /* 64 MB */
171
172 #define CFG_DRAM_BASE           0xa0000000 /* at CS0 */
173 #define CFG_DRAM_SIZE           0x04000000 /* 64 MB Ram */
174
175 #undef CFG_SKIP_DRAM_SCRUB
176
177 /*
178  * NAND Flash
179  */
180 /* Use the new NAND code. (BOARDLIBS = drivers/nand/libnand.a required) */
181 #define CONFIG_NEW_NAND_CODE
182 #define CFG_NAND0_BASE          0x0 /* 0x43100040 */ /* 0x10000000 */
183 #undef CFG_NAND1_BASE
184
185 #define CFG_NAND_BASE_LIST      { CFG_NAND0_BASE }
186 #define CFG_MAX_NAND_DEVICE     1       /* Max number of NAND devices */
187
188 /* nand timeout values */
189 #define CFG_NAND_PROG_ERASE_TO  3000
190 #define CFG_NAND_OTHER_TO       100
191 #define CFG_NAND_SENDCMD_RETRY  3
192 #undef NAND_ALLOW_ERASE_ALL     /* Allow erasing bad blocks - don't use */
193
194 /* NAND Timing Parameters (in ns) */
195 #define NAND_TIMING_tCH         10
196 #define NAND_TIMING_tCS         0
197 #define NAND_TIMING_tWH         20
198 #define NAND_TIMING_tWP         40
199
200 #define NAND_TIMING_tRH         20
201 #define NAND_TIMING_tRP         40
202
203 #define NAND_TIMING_tR          11123
204 #define NAND_TIMING_tWHR        100
205 #define NAND_TIMING_tAR         10
206
207 /* NAND debugging */
208 #define CFG_DFC_DEBUG1 /* usefull */
209 #undef CFG_DFC_DEBUG2  /* noisy */
210 #undef CFG_DFC_DEBUG3  /* extremly noisy  */
211
212 #define CONFIG_MTD_DEBUG
213 #define CONFIG_MTD_DEBUG_VERBOSE 1
214
215 #define ADDR_COLUMN             1
216 #define ADDR_PAGE               2
217 #define ADDR_COLUMN_PAGE        3
218
219 #define NAND_ChipID_UNKNOWN     0x00
220 #define NAND_MAX_FLOORS         1
221 #define NAND_MAX_CHIPS          1
222
223 #define CFG_NO_FLASH            1
224
225 #define CFG_ENV_IS_IN_NAND      1
226 #define CFG_ENV_OFFSET          0x40000
227 #define CFG_ENV_OFFSET_REDUND   0x44000
228 #define CFG_ENV_SIZE            0x4000
229
230 #endif  /* __CONFIG_H */