]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/lwmon.h
* Improve log buffer code; use "loglevel" to decide which messages
[karo-tx-uboot.git] / include / configs / lwmon.h
1 /*
2  * (C) Copyright 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /* External logbuffer support */
32 #define CONFIG_LOGBUFFER
33
34 /*
35  * High Level Configuration Options
36  * (easy to change)
37  */
38
39 #define CONFIG_MPC823           1       /* This is a MPC823E CPU        */
40 #define CONFIG_LWMON            1       /* ...on a LWMON board          */
41
42 #define CONFIG_BOARD_PRE_INIT   1       /* Call board_pre_init          */
43
44 #define CONFIG_LCD              1       /* use LCD controller ...       */
45 #define CONFIG_HLD1045          1       /* ... with a HLD1045 display   */
46
47 #if 1
48 #define CONFIG_8xx_CONS_SMC2    1       /* Console is on SMC2           */
49 #else
50 #define CONFIG_8xx_CONS_SCC2
51 #endif
52
53 #define CONFIG_BAUDRATE         115200  /* with watchdog >= 38400 needed */
54
55 #define CONFIG_BOOTDELAY        1       /* autoboot after 1 second      */
56
57 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
58
59 /* pre-boot commands */
60 #define CONFIG_PREBOOT          "setenv bootdelay 15"
61
62 #undef  CONFIG_BOOTARGS
63
64 /* POST support */
65 #define CONFIG_POST             (CFG_POST_CACHE    | \
66                                  CFG_POST_WATCHDOG | \
67                                  CFG_POST_RTC      | \
68                                  CFG_POST_MEMORY   | \
69                                  CFG_POST_CPU      | \
70                                  CFG_POST_UART     | \
71                                  CFG_POST_ETHER    | \
72                                  CFG_POST_I2C      | \
73                                  CFG_POST_SPI      | \
74                                  CFG_POST_USB      | \
75                                  CFG_POST_SPR)
76
77 #define CONFIG_BOOTCOMMAND      "run flash_self"
78
79 #define CONFIG_EXTRA_ENV_SETTINGS                                               \
80         "kernel_addr=40040000\0"                                                \
81         "ramdisk_addr=40100000\0"                                               \
82         "magic_keys=#3\0"                                                       \
83         "key_magic#=28\0"                                                       \
84         "key_cmd#=setenv addfb setenv bootargs \\$(bootargs) console=tty0\0"    \
85         "key_magic3=24\0"                                                       \
86         "key_cmd3=echo *** Entering Test Mode ***;" \
87                 "setenv add_misc setenv bootargs \\$(bootargs) testmode\0"      \
88         "nfsargs=setenv bootargs root=/dev/nfs rw nfsroot=$(serverip):$(rootpath)\0" \
89         "ramargs=setenv bootargs root=/dev/ram rw\0"                            \
90         "addfb=setenv bootargs $(bootargs) console=ttyS1,$(baudrate)\0"         \
91         "addip=setenv bootargs $(bootargs) "                                    \
92                 "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask):$(hostname)::off " \
93                 "panic=1\0"                                                     \
94         "add_wdt=setenv bootargs $(bootargs) $(wdt_args)\0"                     \
95         "flash_nfs=run nfsargs addip add_wdt addfb;"            \
96                 "bootm $(kernel_addr)\0"                                        \
97         "flash_self=run ramargs addip add_wdt addfb;"           \
98                 "bootm $(kernel_addr) $(ramdisk_addr)\0"                        \
99         "net_nfs=tftp 100000 /tftpboot/pImage.lwmon;"           \
100                 "run nfsargs addip add_wdt addfb;bootm\0"       \
101         "rootpath=/opt/eldk/ppc_8xx\0"                                          \
102         "load=tftp 100000 /tftpboot/u-boot.bin\0"                               \
103         "update=protect off 1:0;era 1:0;cp.b 100000 40000000 $(filesize)\0"     \
104         "wdt_args=wdt_8xx=off\0"                                                \
105         "verify=no"
106
107 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
108 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
109
110 #define CONFIG_WATCHDOG         1       /* watchdog enabled             */
111
112 #undef  CONFIG_STATUS_LED               /* Status LED disabled          */
113
114 /* enable I2C and select the hardware/software driver */
115 #undef  CONFIG_HARD_I2C                 /* I2C with hardware support    */
116 #define CONFIG_SOFT_I2C         1       /* I2C bit-banged               */
117
118 #define CFG_I2C_SPEED           93000   /* 93 kHz is supposed to work   */
119 #define CFG_I2C_SLAVE           0xFE
120
121 #ifdef CONFIG_SOFT_I2C
122 /*
123  * Software (bit-bang) I2C driver configuration
124  */
125 #define PB_SCL          0x00000020      /* PB 26 */
126 #define PB_SDA          0x00000010      /* PB 27 */
127
128 #define I2C_INIT        (immr->im_cpm.cp_pbdir |=  PB_SCL)
129 #define I2C_ACTIVE      (immr->im_cpm.cp_pbdir |=  PB_SDA)
130 #define I2C_TRISTATE    (immr->im_cpm.cp_pbdir &= ~PB_SDA)
131 #define I2C_READ        ((immr->im_cpm.cp_pbdat & PB_SDA) != 0)
132 #define I2C_SDA(bit)    if(bit) immr->im_cpm.cp_pbdat |=  PB_SDA; \
133                         else    immr->im_cpm.cp_pbdat &= ~PB_SDA
134 #define I2C_SCL(bit)    if(bit) immr->im_cpm.cp_pbdat |=  PB_SCL; \
135                         else    immr->im_cpm.cp_pbdat &= ~PB_SCL
136 #define I2C_DELAY       udelay(1)       /* 1/4 I2C clock duration */
137 #endif  /* CONFIG_SOFT_I2C */
138
139
140 #define CONFIG_RTC_PCF8563              /* use Philips PCF8563 RTC      */
141
142 #ifdef CONFIG_POST
143 #define CFG_CMD_POST_DIAG CFG_CMD_DIAG
144 #else
145 #define CFG_CMD_POST_DIAG 0
146 #endif
147
148 #ifdef CONFIG_8xx_CONS_SCC2     /* Can't use ethernet, then */
149 #define CONFIG_COMMANDS      ( (CONFIG_CMD_DFL & ~CFG_CMD_NET) | \
150                                 CFG_CMD_DATE    | \
151                                 CFG_CMD_I2C     | \
152                                 CFG_CMD_EEPROM  | \
153                                 CFG_CMD_IDE     | \
154                                 CFG_CMD_BSP     | \
155                                 CFG_CMD_POST_DIAG )
156 #else
157 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
158                                 CFG_CMD_DHCP    | \
159                                 CFG_CMD_DATE    | \
160                                 CFG_CMD_I2C     | \
161                                 CFG_CMD_EEPROM  | \
162                                 CFG_CMD_IDE     | \
163                                 CFG_CMD_BSP     | \
164                                 CFG_CMD_POST_DIAG )
165 #endif
166 #define CONFIG_MAC_PARTITION
167 #define CONFIG_DOS_PARTITION
168
169 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | CONFIG_BOOTP_BOOTFILESIZE)
170
171 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
172 #include <cmd_confdefs.h>
173
174 /*----------------------------------------------------------------------*/
175
176 /*
177  * Miscellaneous configurable options
178  */
179 #define CFG_LONGHELP                    /* undef to save memory         */
180 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
181
182 #undef  CFG_HUSH_PARSER                 /* enable "hush" shell          */
183 #ifdef  CFG_HUSH_PARSER
184 #define CFG_PROMPT_HUSH_PS2     "> "
185 #endif
186
187 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
188 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
189 #else
190 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
191 #endif
192 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
193 #define CFG_MAXARGS     16              /* max number of command args   */
194 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
195
196 #define CFG_MEMTEST_START       0x00100000      /* memtest works on     */
197 #define CFG_MEMTEST_END         0x00F00000      /* 1 ... 15MB in DRAM   */
198
199 #define CFG_LOAD_ADDR           0x00100000      /* default load address */
200
201 #define CFG_PIO_MODE            0       /* IDE interface in PIO Mode 0  */
202
203 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
204
205 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
206
207 /*
208  * Low Level Configuration Settings
209  * (address mappings, register initial values, etc.)
210  * You should know what you are doing if you make changes here.
211  */
212 /*-----------------------------------------------------------------------
213  * Internal Memory Mapped Register
214  */
215 #define CFG_IMMR                0xFFF00000
216
217 /*-----------------------------------------------------------------------
218  * Definitions for initial stack pointer and data area (in DPRAM)
219  */
220 #define CFG_INIT_RAM_ADDR       CFG_IMMR
221 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
222 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
223 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
224 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
225
226 /*-----------------------------------------------------------------------
227  * Start addresses for the final memory configuration
228  * (Set up by the startup code)
229  * Please note that CFG_SDRAM_BASE _must_ start at 0
230  */
231 #define CFG_SDRAM_BASE          0x00000000
232 #define CFG_FLASH_BASE          0x40000000
233 #if defined(DEBUG) || (CONFIG_COMMANDS & CFG_CMD_IDE)
234 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
235 #else
236 #define CFG_MONITOR_LEN         (128 << 10)     /* Reserve 128 kB for Monitor   */
237 #endif
238 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
239 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
240
241 /*
242  * For booting Linux, the board info and command line data
243  * have to be in the first 8 MB of memory, since this is
244  * the maximum mapped by the Linux kernel during initialization.
245  */
246 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
247 /*-----------------------------------------------------------------------
248  * FLASH organization
249  */
250 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
251 #define CFG_MAX_FLASH_SECT      128     /* max number of sectors on one chip    */
252
253 #define CFG_FLASH_ERASE_TOUT    180000  /* Timeout for Flash Erase (in ms)      */
254 #define CFG_FLASH_WRITE_TOUT    600     /* Timeout for Flash Write (in ms)      */
255
256 #if 1
257 /* Put environment in flash which is much faster to boot */
258 #define CFG_ENV_IS_IN_FLASH     1
259 #define CFG_ENV_ADDR        0x40040000  /* Address    of Environment Sector     */
260 #define CFG_ENV_SIZE            0x2000  /* Total Size of Environment            */
261 #define CFG_ENV_SECT_SIZE       0x40000 /* we have BIG sectors only :-(         */
262 #else
263 /* Environment in EEPROM */
264 #define CFG_ENV_IS_IN_EEPROM    1
265 #define CFG_ENV_OFFSET          0
266 #define CFG_ENV_SIZE            2048
267 #endif
268 /*-----------------------------------------------------------------------
269  * I2C/EEPROM Configuration
270  */
271
272 #define CFG_I2C_AUDIO_ADDR      0x28    /* Audio volume control                 */
273 #define CFG_I2C_SYSMON_ADDR     0x2E    /* LM87 System Monitor                  */
274 #define CFG_I2C_RTC_ADDR        0x51    /* PCF8563 RTC                          */
275 #define CFG_I2C_POWER_A_ADDR    0x52    /* PCMCIA/USB power switch, channel A   */
276 #define CFG_I2C_POWER_B_ADDR    0x53    /* PCMCIA/USB power switch, channel B   */
277 #define CFG_I2C_KEYBD_ADDR      0x56    /* PIC LWE keyboard                     */
278 #define CFG_I2C_PICIO_ADDR      0x57    /* PIC IO Expander                      */
279
280 #define CONFIG_USE_FRAM                 /* Use FRAM instead of EEPROM   */
281 #ifdef CONFIG_USE_FRAM  /* use FRAM */
282 #define CFG_I2C_EEPROM_ADDR     0x55    /* FRAM FM24CL64                */
283 #define CFG_I2C_EEPROM_ADDR_LEN 2
284 #else                   /* use EEPROM */
285 #define CFG_I2C_EEPROM_ADDR     0x58    /* EEPROM AT24C164              */
286 #define CFG_I2C_EEPROM_ADDR_LEN 1
287 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10      /* takes up to 10 msec  */
288 #endif  /* CONFIG_USE_FRAM */
289 #define CFG_EEPROM_PAGE_WRITE_BITS      4
290
291 /*-----------------------------------------------------------------------
292  * Cache Configuration
293  */
294 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
295 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
296 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
297 #endif
298
299 /*-----------------------------------------------------------------------
300  * SYPCR - System Protection Control                            11-9
301  * SYPCR can only be written once after reset!
302  *-----------------------------------------------------------------------
303  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
304  */
305 #if 0 && defined(CONFIG_WATCHDOG)       /* LWMON uses external MAX706TESA WD */
306 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
307                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
308 #else
309 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
310 #endif
311
312 /*-----------------------------------------------------------------------
313  * SIUMCR - SIU Module Configuration                            11-6
314  *-----------------------------------------------------------------------
315  * PCMCIA config., multi-function pin tri-state
316  */
317 /* EARB, DBGC and DBPC are initialised by the HCW */
318 /* => 0x000000C0 */
319 #define CFG_SIUMCR      (SIUMCR_GB5E)
320 /*#define CFG_SIUMCR    (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01) */
321
322 /*-----------------------------------------------------------------------
323  * TBSCR - Time Base Status and Control                         11-26
324  *-----------------------------------------------------------------------
325  * Clear Reference Interrupt Status, Timebase freezing enabled
326  */
327 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
328
329 /*-----------------------------------------------------------------------
330  * PISCR - Periodic Interrupt Status and Control                11-31
331  *-----------------------------------------------------------------------
332  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
333  */
334 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
335
336 /*-----------------------------------------------------------------------
337  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
338  *-----------------------------------------------------------------------
339  * Reset PLL lock status sticky bit, timer expired status bit and timer
340  * interrupt status bit, set PLL multiplication factor !
341  */
342 /* 0x00405000 */
343 #define CFG_PLPRCR_MF   4       /* (4+1) * 13.2 = 66 MHz Clock */
344 #define CFG_PLPRCR                                                      \
345                 (       (CFG_PLPRCR_MF << PLPRCR_MF_SHIFT) |            \
346                         PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST |    \
347                         /*PLPRCR_CSRC|*/ PLPRCR_LPM_NORMAL |            \
348                         PLPRCR_CSR    /*| PLPRCR_LOLRE|PLPRCR_FIOPD*/   \
349                 )
350
351 #define CONFIG_8xx_GCLK_FREQ    ((CFG_PLPRCR_MF+1)*13200000)
352
353 /*-----------------------------------------------------------------------
354  * SCCR - System Clock and reset Control Register               15-27
355  *-----------------------------------------------------------------------
356  * Set clock output, timebase and RTC source and divider,
357  * power management and some other internal clocks
358  */
359 #define SCCR_MASK       SCCR_EBDF11
360 /* 0x01800000 */
361 #define CFG_SCCR        (SCCR_COM00     | /*SCCR_TBS|*/         \
362                          SCCR_RTDIV     |   SCCR_RTSEL    |     \
363                          /*SCCR_CRQEN|*/  /*SCCR_PRQEN|*/       \
364                          SCCR_EBDF00 |   SCCR_DFSYNC00 |        \
365                          SCCR_DFBRG00   |   SCCR_DFNL000  |     \
366                          SCCR_DFNH000   |   SCCR_DFLCD100 |     \
367                          SCCR_DFALCD01)
368
369 /*-----------------------------------------------------------------------
370  * RTCSC - Real-Time Clock Status and Control Register          11-27
371  *-----------------------------------------------------------------------
372  */
373 /* 0x00C3 => 0x0003 */
374 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
375
376
377 /*-----------------------------------------------------------------------
378  * RCCR - RISC Controller Configuration Register                19-4
379  *-----------------------------------------------------------------------
380  */
381 #define CFG_RCCR 0x0000
382
383 /*-----------------------------------------------------------------------
384  * RMDS - RISC Microcode Development Support Control Register
385  *-----------------------------------------------------------------------
386  */
387 #define CFG_RMDS 0
388
389 /*-----------------------------------------------------------------------
390  *
391  * Interrupt Levels
392  *-----------------------------------------------------------------------
393  */
394 #define CFG_CPM_INTERRUPT       13      /* SIU_LEVEL6   */
395
396 /*-----------------------------------------------------------------------
397  * PCMCIA stuff
398  *-----------------------------------------------------------------------
399  *
400  */
401 #define CFG_PCMCIA_MEM_ADDR     (0x50000000)
402 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
403 #define CFG_PCMCIA_DMA_ADDR     (0x54000000)
404 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
405 #define CFG_PCMCIA_ATTRB_ADDR   (0x58000000)
406 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
407 #define CFG_PCMCIA_IO_ADDR      (0x5C000000)
408 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
409
410 /*-----------------------------------------------------------------------
411  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
412  *-----------------------------------------------------------------------
413  */
414
415 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
416
417 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
418 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
419 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
420
421 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
422 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
423
424 #define CFG_ATA_IDE0_OFFSET     0x0000
425
426 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
427
428 /* Offset for data I/O                  */
429 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
430
431 /* Offset for normal register accesses  */
432 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
433
434 /* Offset for alternate registers       */
435 #define CFG_ATA_ALT_OFFSET      0x0100
436
437 /*-----------------------------------------------------------------------
438  *
439  *-----------------------------------------------------------------------
440  *
441  */
442 /*#define       CFG_DER 0x2002000F*/
443 #define CFG_DER 0
444
445 /*
446  * Init Memory Controller:
447  *
448  * BR0/1 and OR0/1 (FLASH) - second Flash bank optional
449  */
450
451 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
452 #define FLASH_BASE1_PRELIM      0x41000000      /* FLASH bank #1        */
453
454 /* used to re-map FLASH:
455  * restrict access enough to keep SRAM working (if any)
456  * but not too much to meddle with FLASH accesses
457  */
458 #define CFG_REMAP_OR_AM         0xFF000000      /* OR addr mask */
459 #define CFG_PRELIM_OR_AM        0xFF000000      /* OR addr mask */
460
461 /* FLASH timing: ACS = 00, TRLX = 0, CSNT = 1, SCY = 8, EHTR = 0        */
462 #define CFG_OR_TIMING_FLASH     (OR_SCY_8_CLK)
463
464 #define CFG_OR0_REMAP   ( CFG_REMAP_OR_AM | OR_CSNT_SAM | OR_ACS_DIV1 | OR_BI | \
465                                 CFG_OR_TIMING_FLASH)
466 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | OR_ACS_DIV1 | OR_BI | \
467                                 CFG_OR_TIMING_FLASH)
468 /* 16 bit, bank valid */
469 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_PS_32 | BR_V )
470
471 #define CFG_OR1_REMAP   CFG_OR0_REMAP
472 #define CFG_OR1_PRELIM  CFG_OR0_PRELIM
473 #define CFG_BR1_PRELIM  ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_PS_32 | BR_V )
474
475 /*
476  * BR3/OR3: SDRAM
477  *
478  * Multiplexed addresses, GPL5 output to GPL5_A (don't care)
479  */
480 #define SDRAM_BASE3_PRELIM      0x00000000      /* SDRAM bank */
481 #define SDRAM_PRELIM_OR_AM      0xF0000000      /* map 256 MB (>SDRAM_MAX_SIZE!) */
482 #define SDRAM_TIMING            OR_SCY_0_CLK    /* SDRAM-Timing */
483
484 #define SDRAM_MAX_SIZE          0x08000000      /* max 128 MB SDRAM */
485
486 #define CFG_OR3_PRELIM  (SDRAM_PRELIM_OR_AM | OR_CSNT_SAM | OR_G5LS | SDRAM_TIMING )
487 #define CFG_BR3_PRELIM  ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
488
489 /*
490  * BR5/OR5: Touch Panel
491  *
492  * AM=0xFFC00 ATM=0 CSNT/SAM=0 ACS/G5LA/G5LS=3 BIH=1 SCY=0 SETA=0 TRLX=0 EHTR=0
493  */
494 #define TOUCHPNL_BASE           0x20000000
495 #define TOUCHPNL_OR_AM          0xFFFF8000
496 #define TOUCHPNL_TIMING         OR_SCY_0_CLK
497
498 #define CFG_OR5_PRELIM  (TOUCHPNL_OR_AM | OR_CSNT_SAM | OR_ACS_DIV1 | OR_BI | \
499                          TOUCHPNL_TIMING )
500 #define CFG_BR5_PRELIM  ((TOUCHPNL_BASE & BR_BA_MSK) | BR_PS_32 | BR_V )
501
502 #define CFG_MEMORY_75
503 #undef  CFG_MEMORY_7E
504 #undef  CFG_MEMORY_8E
505
506 /*
507  * Memory Periodic Timer Prescaler
508  */
509
510 /* periodic timer for refresh */
511 #define CFG_MPTPR       0x200
512
513 /*
514  * MAMR settings for SDRAM
515  */
516
517 #define CFG_MAMR_8COL   0x80802114
518 #define CFG_MAMR_9COL   0x80904114
519
520 /*
521  * MAR setting for SDRAM
522  */
523 #define CFG_MAR         0x00000088
524
525 /*
526  * Internal Definitions
527  *
528  * Boot Flags
529  */
530 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
531 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
532
533 #endif  /* __CONFIG_H */