]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/mx35_3stack_mmc.h
applied patches from Freescale and Ka-Ro
[karo-tx-uboot.git] / include / configs / mx35_3stack_mmc.h
1 /*
2  * Copyright (C) 2007, Guennadi Liakhovetski <lg@denx.de>
3  *
4  * (C) Copyright 2008-2010 Freescale Semiconductor, Inc.
5  *
6  * Configuration settings for the MX31ADS Freescale board.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 #include <asm/arch/mx35.h>
28
29  /* High Level Configuration Options */
30 #define CONFIG_ARM1136          1       /* This is an arm1136 CPU core */
31 #define CONFIG_MXC              1
32 #define CONFIG_MX35             1       /* in a mx31 */
33 #define CONFIG_MX35_HCLK_FREQ   24000000        /* RedBoot says 26MHz */
34
35 #define CONFIG_ARCH_CPU_INIT
36 #define CONFIG_ARCH_MMU
37
38 #define CONFIG_DISPLAY_CPUINFO
39 #define CONFIG_DISPLAY_BOARDINFO
40
41 #define CONFIG_SYS_64BIT_VSPRINTF
42
43 #define BOARD_LATE_INIT
44 /*
45  * Disabled for now due to build problems under Debian and a significant increase
46  * in the final file size: 144260 vs. 109536 Bytes.
47  */
48 #if 0
49 #define CONFIG_OF_LIBFDT                1
50 #define CONFIG_FIT                      1
51 #define CONFIG_FIT_VERBOSE              1
52 #endif
53
54 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
55 #define CONFIG_REVISION_TAG             1
56 #define CONFIG_SETUP_MEMORY_TAGS        1
57 #define CONFIG_INITRD_TAG               1
58
59 /*
60  * Size of malloc() pool
61  */
62 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 512 * 1024)
63 #define CONFIG_SYS_GBL_DATA_SIZE        128/* size in bytes reserved for initial data */
64
65 /*
66  * Hardware drivers
67  */
68 #define CONFIG_HARD_I2C         1
69 #define CONFIG_I2C_MXC          1
70 #define CONFIG_SYS_I2C_PORT             I2C_BASE_ADDR
71 #define CONFIG_SYS_I2C_SPEED            100000
72 #define CONFIG_SYS_I2C_SLAVE            0xfe
73
74 #define CONFIG_MX35_UART        UART1_BASE_ADDR
75
76 /* allow to overwrite serial and ethaddr */
77 #define CONFIG_ENV_OVERWRITE
78 #define CONFIG_CONS_INDEX       1
79 #define CONFIG_BAUDRATE         115200
80 #define CONFIG_SYS_BAUDRATE_TABLE       {9600, 19200, 38400, 57600, 115200}
81
82 /***********************************************************
83  * Command definition
84  ***********************************************************/
85
86 #include <config_cmd_default.h>
87
88 #define CONFIG_CMD_PING
89 #define CONFIG_CMD_DHCP
90 #define CONFIG_BOOTP_SUBNETMASK
91 #define CONFIG_BOOTP_GATEWAY
92 #define CONFIG_BOOTP_DNS
93 /*#define CONFIG_CMD_SPI*/
94 /*#define CONFIG_CMD_DATE*/
95 /*#define CONFIG_CMD_NAND*/
96 #define CONFIG_CMD_ENV
97 #define CONFIG_CMD_MMC
98
99 #define CONFIG_CMD_I2C
100 #define CONFIG_CMD_MII
101 #define CONFIG_CMD_NET
102 #define CONFIG_NET_RETRY_COUNT  100
103
104 #define CONFIG_BOOTDELAY        3
105
106 #define CONFIG_LOADADDR         0x80800000      /* loadaddr env var */
107
108 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
109                 "netdev=eth0\0"                                         \
110                 "ethprime=smc911x\0"                                    \
111                 "uboot_addr=0xa0000000\0"                               \
112                 "uboot=u-boot.bin\0"                    \
113                 "kernel=uImage\0"                               \
114                 "nfsroot=/opt/eldk/arm\0"                               \
115                 "bootargs_base=setenv bootargs console=ttymxc0,115200\0"\
116                 "bootargs_nfs=setenv bootargs ${bootargs} root=/dev/nfs "\
117                         "ip=dhcp nfsroot=${serverip}:${nfsroot},v3,tcp\0"\
118                 "bootcmd=run bootcmd_net\0"                             \
119                 "bootcmd_net=run bootargs_base bootargs_nfs; "          \
120                         "tftpboot ${loadaddr} ${kernel}; bootm\0"       \
121                 "prg_uboot=tftpboot ${loadaddr} ${uboot}; "             \
122                         "protect off ${uboot_addr} 0xa003ffff; "        \
123                         "erase ${uboot_addr} 0xa003ffff; "              \
124                         "cp.b ${loadaddr} ${uboot_addr} ${filesize}; "  \
125                         "setenv filesize; saveenv\0"
126
127 /*Support LAN9217*/
128 #define CONFIG_SMC911X  1
129 #define CONFIG_SMC911X_16_BIT 1
130 #define CONFIG_SMC911X_BASE CS5_BASE_ADDR
131
132 #define CONFIG_HAS_ETH1
133 #define CONFIG_NET_MULTI 1
134 #define CONFIG_ETHPRIME
135 #define CONFIG_MXC_FEC
136 #define CONFIG_MII
137 #define CONFIG_DISCOVER_PHY
138
139 #define CONFIG_FEC0_IOBASE FEC_BASE_ADDR
140 #define CONFIG_FEC0_PINMUX      -1
141 #define CONFIG_FEC0_PHY_ADDR    0x1F
142 #define CONFIG_FEC0_MIIBASE -1
143
144 /*
145  * The MX31ADS board seems to have a hardware "peculiarity" confirmed under
146  * U-Boot, RedBoot and Linux: the ethernet Rx signal is reaching the CS8900A
147  * controller inverted. The controller is capable of detecting and correcting
148  * this, but it needs 4 network packets for that. Which means, at startup, you
149  * will not receive answers to the first 4 packest, unless there have been some
150  * broadcasts on the network, or your board is on a hub. Reducing the ARP
151  * timeout from default 5 seconds to 200ms we speed up the initial TFTP
152  * transfer, should the user wish one, significantly.
153  */
154 #define CONFIG_ARP_TIMEOUT      200UL
155
156 /*
157  * Miscellaneous configurable options
158  */
159 #define CONFIG_SYS_LONGHELP     /* undef to save memory */
160 #define CONFIG_SYS_PROMPT       "MX35 U-Boot > "
161 #define CONFIG_AUTO_COMPLETE
162 #define CONFIG_SYS_CBSIZE       256     /* Console I/O Buffer Size */
163 /* Print Buffer Size */
164 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
165 #define CONFIG_SYS_MAXARGS      16      /* max number of command args */
166 #define CONFIG_SYS_BARGSIZE CONFIG_SYS_CBSIZE /* Boot Argument Buffer Size */
167
168 #define CONFIG_SYS_MEMTEST_START        0       /* memtest works on */
169 #define CONFIG_SYS_MEMTEST_END          0x10000
170
171 #undef  CONFIG_SYS_CLKS_IN_HZ   /* everything, incl board info, in Hz */
172
173 #define CONFIG_SYS_LOAD_ADDR            CONFIG_LOADADDR
174
175 #define CONFIG_SYS_HZ                           1000
176
177 #define CONFIG_CMDLINE_EDITING  1
178
179 /*-----------------------------------------------------------------------
180  * Stack sizes
181  *
182  * The stack sizes are set up in start.S using the settings below
183  */
184 #define CONFIG_STACKSIZE        (128 * 1024)    /* regular stack */
185
186 /*-----------------------------------------------------------------------
187  * Physical Memory Map
188  */
189 #define CONFIG_NR_DRAM_BANKS    1
190 #define PHYS_SDRAM_1            CSD0_BASE_ADDR
191 #define PHYS_SDRAM_1_SIZE       (128 * 1024 * 1024)
192 #define iomem_valid_addr(addr, size) \
193         (addr >= PHYS_SDRAM_1 && addr <= (PHYS_SDRAM_1 + PHYS_SDRAM_1_SIZE))
194
195 /*
196  * MMC Configs
197  * */
198 #ifdef CONFIG_CMD_MMC
199         #define CONFIG_MMC                              1
200         #define CONFIG_GENERIC_MMC
201         #define CONFIG_IMX_MMC
202         #define CONFIG_SYS_FSL_ESDHC_NUM        2
203         #define CONFIG_SYS_FSL_ESDHC_ADDR       0
204         #define CONFIG_SYS_MMC_ENV_DEV          0
205         #define CONFIG_DOS_PARTITION    1
206         #define CONFIG_CMD_FAT          1
207 #endif
208
209 #define CONFIG_FLASH_HEADER     1
210 #define CONFIG_FLASH_HEADER_OFFSET 0x400
211 #define CONFIG_FLASH_HEADER_BARKER 0xB1
212
213 #define CONFIG_DOS_PARTITION    1
214 #define CONFIG_CMD_FAT          1
215
216 /*-----------------------------------------------------------------------
217  * FLASH and environment organization
218  */
219 #define CONFIG_SYS_FLASH_BASE           CS0_BASE_ADDR
220 #define CONFIG_SYS_MAX_FLASH_BANKS 1    /* max number of memory banks */
221 #define CONFIG_SYS_MAX_FLASH_SECT 512   /* max number of sectors on one chip */
222 /* Monitor at beginning of flash */
223 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
224 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)    /* Reserve 256KiB */
225
226 #define CONFIG_ENV_SECT_SIZE    (128 * 1024)
227 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
228
229 /* Address and size of Redundant Environment Sector     */
230 #define CONFIG_ENV_OFFSET_REDUND (CONFIG_ENV_OFFSET + CONFIG_ENV_SIZE)
231 #define CONFIG_ENV_SIZE_REDUND  CONFIG_ENV_SIZE
232
233 /*
234  * S29WS256N NOR flash has 4 32KiB small sectors at the beginning and at the
235  * end. The rest of 32MiB is in 128KiB big sectors. U-Boot occupies the low
236  * 4 sectors, if we put environment next to it, we will have to occupy 128KiB
237  * for it. Putting it at the top of flash we use only 32KiB.
238  */
239 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + CONFIG_ENV_SECT_SIZE)
240
241 #if defined(CONFIG_CMD_MMC)
242         #define CONFIG_ENV_IS_IN_MMC    1
243         #define CONFIG_ENV_OFFSET       (768 * 1024)
244 #elif defined(CONFIG_CMD_NAND)
245         #define CONFIG_ENV_IS_IN_NAND 1
246         #define CONFIG_ENV_OFFSET       0x100000
247 #else
248         #define CONFIG_ENV_IS_IN_FLASH  1
249 #endif
250
251 /*-----------------------------------------------------------------------
252  * CFI FLASH driver setup
253  */
254 #define CONFIG_SYS_FLASH_CFI            1/* Flash memory is CFI compliant */
255 #define CONFIG_FLASH_CFI_DRIVER         1/* Use drivers/cfi_flash.c */
256 /* A non-standard buffered write algorithm */
257 #define CONFIG_FLASH_SPANSION_S29WS_N   1
258 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1/* Use buffered writes (~10x faster) */
259 #define CONFIG_SYS_FLASH_PROTECTION     1/* Use hardware sector protection */
260
261 /*-----------------------------------------------------------------------
262  * NAND FLASH driver setup
263  */
264 #define NAND_MAX_CHIPS         1
265 #define CONFIG_SYS_MAX_NAND_DEVICE    1
266 #define CONFIG_SYS_NAND_BASE          0x40000000
267 /*
268  * JFFS2 partitions
269  */
270 #undef CONFIG_JFFS2_CMDLINE
271 #define CONFIG_JFFS2_DEV        "nor0"
272
273 #endif                          /* __CONFIG_H */