]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/ppmc8260.h
Fix SDRAM timing on Purple board
[karo-tx-uboot.git] / include / configs / ppmc8260.h
1 /*
2  * (C) Copyright 2000
3  * Murray Jensen <Murray.Jensen@cmst.csiro.au>
4  *
5  * (C) Copyright 2000
6  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
7  * Marius Groeger <mgroeger@sysgo.de>
8  *
9  * (C) Copyright 2001
10  * Advent Networks, Inc. <http://www.adventnetworks.com>
11  * Jay Monkman <jtm@smoothsmoothie.com>
12  *
13  * Configuation settings for the WindRiver PPMC8260 board.
14  *
15  * See file CREDITS for list of people who contributed to this
16  * project.
17  *
18  * This program is free software; you can redistribute it and/or
19  * modify it under the terms of the GNU General Public License as
20  * published by the Free Software Foundation; either version 2 of
21  * the License, or (at your option) any later version.
22  *
23  * This program is distributed in the hope that it will be useful,
24  * but WITHOUT ANY WARRANTY; without even the implied warranty of
25  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
26  * GNU General Public License for more details.
27  *
28  * You should have received a copy of the GNU General Public License
29  * along with this program; if not, write to the Free Software
30  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
31  * MA 02111-1307 USA
32  */
33
34 #ifndef __CONFIG_H
35 #define __CONFIG_H
36
37 /*****************************************************************************
38  *
39  * These settings must match the way _your_ board is set up
40  *
41  *****************************************************************************/
42
43 /* What is the oscillator's (UX2) frequency in Hz? */
44 #define CONFIG_8260_CLKIN  (66 * 1000 * 1000)
45
46 /*-----------------------------------------------------------------------
47  * MODCK_H & MODCLK[1-3] - Ref: Section 9.2 in MPC8206 User Manual
48  *-----------------------------------------------------------------------
49  * What should MODCK_H be? It is dependent on the oscillator
50  * frequency, MODCK[1-3], and desired CPM and core frequencies.
51  * Here are some example values (all frequencies are in MHz):
52  *
53  * MODCK_H   MODCK[1-3]  Osc    CPM    Core  S2-6   S2-7   S2-8
54  * -------   ----------  ---    ---    ----  -----  -----  -----
55  * 0x2       0x2         33     133    133   Close  Open   Close
56  * 0x2       0x3         33     133    166   Close  Open   Open
57  * 0x2       0x4         33     133    200   Open   Close  Close
58  * 0x2       0x5         33     133    233   Open   Close  Open
59  * 0x2       0x6         33     133    266   Open   Open   Close
60  *
61  * 0x5       0x5         66     133    133   Open   Close  Open
62  * 0x5       0x6         66     133    166   Open   Open   Close
63  * 0x5       0x7         66     133    200   Open   Open   Open
64  * 0x6       0x0         66     133    233   Close  Close  Close
65  * 0x6       0x1         66     133    266   Close  Close  Open
66  * 0x6       0x2         66     133    300   Close  Open   Close
67  */
68 #define CFG_PPMC_MODCK_H 0x05
69
70 /* Define this if you want to boot from 0x00000100. If you don't define
71  * this, you will need to program the bootloader to 0xfff00000, and
72  * get the hardware reset config words at 0xfe000000. The simplest
73  * way to do that is to program the bootloader at both addresses.
74  * It is suggested that you just let U-Boot live at 0x00000000.
75  */
76 #define CFG_PPMC_BOOT_LOW 1
77
78 /* What should the base address of the main FLASH be and how big is
79  * it (in MBytes)? This must contain TEXT_BASE from board/ppmc8260/config.mk
80  * The main FLASH is whichever is connected to *CS0. U-Boot expects
81  * this to be the SIMM.
82  */
83 #define CFG_FLASH0_BASE 0xFE000000
84 #define CFG_FLASH0_SIZE 16
85
86 /* What should be the base address of the first SDRAM DIMM and how big is
87  * it (in Mbytes)?
88 */
89 #define CFG_SDRAM0_BASE 0x00000000
90 #define CFG_SDRAM0_SIZE 128
91
92 /* What should be the base address of the second SDRAM DIMM and how big is
93  * it (in Mbytes)?
94 */
95 #define CFG_SDRAM1_BASE 0x08000000
96 #define CFG_SDRAM1_SIZE 128
97
98 /* What should be the base address of the on board SDRAM and how big is
99  * it (in Mbytes)?
100 */
101 #define CFG_SDRAM2_BASE 0x38000000
102 #define CFG_SDRAM2_SIZE 16
103
104 /* What should be the base address of the MAILBOX  and how big is it
105  * (in Bytes)
106  * The eeprom lives at CFG_MAILBOX_BASE + 0x80000000
107  */
108 #define CFG_MAILBOX_BASE 0x32000000
109 #define CFG_MAILBOX_SIZE 8192
110
111 /* What is the base address of the I/O select lines and how big is it
112  * (In Mbytes)?
113  */
114
115 #define CFG_IOSELECT_BASE 0xE0000000
116 #define CFG_IOSELECT_SIZE 32
117
118
119 /* What should be the base address of the LEDs and switch S0?
120  * If you don't want them enabled, don't define this.
121  */
122 #define CFG_LED_BASE 0xF1000000
123
124 /*
125  * PPMC8260 with 256 16 MB DIMM:
126  *
127  *     0x0000 0000     Exception Vector code, 8k
128  *           :
129  *     0x0000 1FFF
130  *     0x0000 2000     Free for Application Use
131  *           :
132  *           :
133  *
134  *           :
135  *           :
136  *     0x0FF5 FF30     Monitor Stack (Growing downward)
137  *                     Monitor Stack Buffer (0x80)
138  *     0x0FF5 FFB0     Board Info Data
139  *     0x0FF6 0000     Malloc Arena
140  *           :              CFG_ENV_SECT_SIZE, 256k
141  *           :              CFG_MALLOC_LEN,    128k
142  *     0x0FFC 0000     RAM Copy of Monitor Code
143  *           :              CFG_MONITOR_LEN,   256k
144  *     0x0FFF FFFF     [End of RAM], CFG_SDRAM_SIZE - 1
145  */
146
147
148 /*
149  * select serial console configuration
150  *
151  * if either CONFIG_CONS_ON_SMC or CONFIG_CONS_ON_SCC is selected, then
152  * CONFIG_CONS_INDEX must be set to the channel number (1-2 for SMC, 1-4
153  * for SCC).
154  *
155  * if CONFIG_CONS_NONE is defined, then the serial console routines must
156  * defined elsewhere.
157  * The console can be on SMC1 or SMC2
158  */
159 #define CONFIG_CONS_ON_SMC      1       /* define if console on SMC */
160 #undef  CONFIG_CONS_ON_SCC              /* define if console on SCC */
161 #undef  CONFIG_CONS_NONE                /* define if console on neither */
162 #define CONFIG_CONS_INDEX       1       /* which SMC/SCC channel for console */
163
164 /*
165  * select ethernet configuration
166  *
167  * if either CONFIG_ETHER_ON_SCC or CONFIG_ETHER_ON_FCC is selected, then
168  * CONFIG_ETHER_INDEX must be set to the channel number (1-4 for SCC, 1-3
169  * for FCC)
170  *
171  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
172  * defined elsewhere (as for the console), or CFG_CMD_NET must be removed
173  * from CONFIG_COMMANDS to remove support for networking.
174  */
175
176 #undef  CONFIG_ETHER_ON_SCC             /* define if ethernet on SCC    */
177 #define CONFIG_ETHER_ON_FCC             /* define if ethernet on FCC    */
178 #undef  CONFIG_ETHER_NONE               /* define if ethernet on neither */
179 #define CONFIG_ETHER_INDEX      2       /* which SCC/FCC channel for ethernet */
180 #define CONFIG_MII                      /* MII PHY management   */
181 #define CONFIG_BITBANGMII               /* bit-bang MII PHY management  */
182 /*
183  * Port pins used for bit-banged MII communictions (if applicable).
184  */
185 #define MDIO_PORT       2       /* Port C */
186 #define MDIO_ACTIVE     (iop->pdir |=  0x00400000)
187 #define MDIO_TRISTATE   (iop->pdir &= ~0x00400000)
188 #define MDIO_READ       ((iop->pdat &  0x00400000) != 0)
189
190 #define MDIO(bit)       if(bit) iop->pdat |=  0x00400000; \
191                         else    iop->pdat &= ~0x00400000
192
193 #define MDC(bit)        if(bit) iop->pdat |=  0x00200000; \
194                         else    iop->pdat &= ~0x00200000
195
196 #define MIIDELAY        udelay(1)
197
198
199 /* Define this to reserve an entire FLASH sector (256 KB) for
200  * environment variables. Otherwise, the environment will be
201  * put in the same sector as U-Boot, and changing variables
202  * will erase U-Boot temporarily
203  */
204 #define CFG_ENV_IN_OWN_SECT     1
205
206 /* Define to allow the user to overwrite serial and ethaddr */
207 #define CONFIG_ENV_OVERWRITE
208
209 /* What should the console's baud rate be? */
210 #define CONFIG_BAUDRATE         9600
211
212 /* Ethernet MAC address */
213
214 #define CONFIG_ETHADDR          00:a0:1e:90:2b:00
215
216 /* Define this to set the last octet of the ethernet address
217  * from the DS0-DS7 switch and light the leds with the result
218  * The DS0-DS7 switch and the leds are backwards with respect
219  * to each other. DS7 is on the board edge side of both the
220  * led strip and the DS0-DS7 switch.
221  */
222 #define CONFIG_MISC_INIT_R
223
224 /* Set to a positive value to delay for running BOOTCOMMAND */
225 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
226
227 #if 0
228 /* Be selective on what keys can delay or stop the autoboot process
229  *     To stop  use: " "
230  */
231 # define CONFIG_AUTOBOOT_KEYED
232 # define CONFIG_AUTOBOOT_PROMPT "Autobooting in %d seconds, press \" \" to stop\n"
233 # define CONFIG_AUTOBOOT_STOP_STR       " "
234 # undef CONFIG_AUTOBOOT_DELAY_STR
235 # define DEBUG_BOOTKEYS         0
236 #endif
237
238 /* Define a command string that is automatically executed when no character
239  * is read on the console interface withing "Boot Delay" after reset.
240  */
241 #define CONFIG_BOOT_ROOT_INITRD 0       /* Use ram disk for the root file system */
242 #define CONFIG_BOOT_ROOT_NFS    1       /* Use a NFS mounted root file system */
243
244 #if CONFIG_BOOT_ROOT_INITRD
245 #define CONFIG_BOOTCOMMAND \
246         "version;" \
247         "echo;" \
248         "bootp;" \
249         "setenv bootargs root=/dev/ram0 rw " \
250         "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask):$(hostname)::off;" \
251         "bootm"
252 #endif /* CONFIG_BOOT_ROOT_INITRD */
253
254 #if CONFIG_BOOT_ROOT_NFS
255 #define CONFIG_BOOTCOMMAND \
256         "version;" \
257         "echo;" \
258         "bootp;" \
259         "setenv bootargs root=/dev/nfs rw nfsroot=$(serverip):$(rootpath) " \
260         "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask):$(hostname)::off;" \
261         "bootm"
262 #endif /* CONFIG_BOOT_ROOT_NFS */
263
264 /* Add support for a few extra bootp options like:
265  *      - File size
266  *      - DNS
267  */
268 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | \
269                                  CONFIG_BOOTP_BOOTFILESIZE | \
270                                  CONFIG_BOOTP_DNS)
271
272 /* undef this to save memory */
273 #define CFG_LONGHELP
274
275 /* Monitor Command Prompt */
276 #define CFG_PROMPT              "=> "
277
278 /* What U-Boot subsytems do you want enabled? */
279 #define CONFIG_COMMANDS         (((CONFIG_CMD_DFL & ~(CFG_CMD_KGDB))) | \
280                                 CFG_CMD_ELF     | \
281                                 CFG_CMD_ASKENV  | \
282                                 CFG_CMD_ECHO    | \
283                                 CFG_CMD_REGINFO | \
284                                 CFG_CMD_MEMTEST | \
285                                 CFG_CMD_MII     | \
286                                 CFG_CMD_IMMAP)
287
288
289 /* Where do the internal registers live? */
290 #define CFG_IMMR                0xf0000000
291
292 /*****************************************************************************
293  *
294  * You should not have to modify any of the following settings
295  *
296  *****************************************************************************/
297
298 #define CONFIG_MPC8260          1       /* This is an MPC8260 CPU   */
299 #define CONFIG_PPMC8260         1       /* on an Wind River PPMC8260 Board  */
300
301 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
302 #include <cmd_confdefs.h>
303
304 /*
305  * Miscellaneous configurable options
306  */
307 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
308 #  define CFG_CBSIZE            1024    /* Console I/O Buffer Size           */
309 #else
310 #  define CFG_CBSIZE            256     /* Console I/O Buffer Size           */
311 #endif
312
313 /* Print Buffer Size */
314 #define CFG_PBSIZE        (CFG_CBSIZE + sizeof(CFG_PROMPT)+16)
315
316 #define CFG_MAXARGS             32      /* max number of command args   */
317
318 #define CFG_BARGSIZE            CFG_CBSIZE /* Boot Argument Buffer Size    */
319
320 #define CFG_LOAD_ADDR           0x140000   /* default load address */
321 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
322
323 #define CFG_MEMTEST_START       0x2000  /* memtest works from the end of */
324                                         /* the exception vector table */
325                                         /* to the end of the DRAM  */
326                                         /* less monitor and malloc area */
327 #define CFG_STACK_USAGE         0x10000 /* Reserve 64k for the stack usage */
328 #define CFG_MEM_END_USAGE       ( CFG_MONITOR_LEN \
329                                 + CFG_MALLOC_LEN \
330                                 + CFG_ENV_SECT_SIZE \
331                                 + CFG_STACK_USAGE )
332
333 #define CFG_MEMTEST_END         ( CFG_SDRAM_SIZE * 1024 * 1024 \
334                                 - CFG_MEM_END_USAGE )
335
336 /* valid baudrates */
337 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
338
339 /*
340  * Low Level Configuration Settings
341  * (address mappings, register initial values, etc.)
342  * You should know what you are doing if you make changes here.
343  */
344
345 #if defined(CONFIG_ETHER_ON_SCC) && (CONFIG_ETHER_INDEX == 1)
346 /*
347  *  Attention: This is board specific
348  *  - RX clk is CLK11
349  *  - TX clk is CLK12
350  */
351 #define CFG_CMXSCR_VALUE       (CMXSCR_RS1CS_CLK11  |\
352                                 CMXSCR_TS1CS_CLK12)
353
354 #elif defined(CONFIG_ETHER_ON_FCC) && (CONFIG_ETHER_INDEX == 2)
355 /*
356  * Attention: this is board-specific
357  * - Rx-CLK is CLK13
358  * - Tx-CLK is CLK14
359  * - Select bus for bd/buffers (see 28-13)
360  * - Enable Full Duplex in FSMR
361  */
362 #define CFG_CMXFCR_MASK         (CMXFCR_FC2|CMXFCR_RF2CS_MSK|CMXFCR_TF2CS_MSK)
363 #define CFG_CMXFCR_VALUE        (CMXFCR_RF2CS_CLK13|CMXFCR_TF2CS_CLK14)
364 #define CFG_CPMFCR_RAMTYPE      0
365 #define CFG_FCC_PSMR            (FCC_PSMR_FDE | FCC_PSMR_LPB)
366 #endif  /* CONFIG_ETHER_INDEX */
367
368 #define CFG_FLASH_BASE  CFG_FLASH0_BASE
369 #define CFG_FLASH_SIZE  CFG_FLASH0_SIZE
370 #define CFG_SDRAM_BASE  CFG_SDRAM0_BASE
371 #define CFG_SDRAM_SIZE  (CFG_SDRAM0_SIZE + CFG_SDRAM1_SIZE)
372
373 /*-----------------------------------------------------------------------
374  * Hard Reset Configuration Words
375  */
376 #if defined(CFG_PPMC_BOOT_LOW)
377 #  define  CFG_PPMC_HRCW_BOOT_FLAGS  (HRCW_CIP | HRCW_BMS)
378 #else
379 #  define  CFG_PPMC_HRCW_BOOT_FLAGS  (0)
380 #endif /* defined(CFG_PPMC_BOOT_LOW) */
381
382 /* get the HRCW ISB field from CFG_IMMR */
383 #define CFG_PPMC_HRCW_IMMR      ( ((CFG_IMMR & 0x10000000) >> 10) | \
384                                   ((CFG_IMMR & 0x01000000) >>  7) | \
385                                   ((CFG_IMMR & 0x00100000) >>  4) )
386
387 #define CFG_HRCW_MASTER         ( HRCW_EBM                              | \
388                                   HRCW_BPS11                            | \
389                                   HRCW_L2CPC10                          | \
390                                   HRCW_DPPC00                           | \
391                                   CFG_PPMC_HRCW_IMMR                    | \
392                                   HRCW_MMR00                            | \
393                                   HRCW_LBPC00                           | \
394                                   HRCW_APPC10                           | \
395                                   HRCW_CS10PC00                         | \
396                                   (CFG_PPMC_MODCK_H & HRCW_MODCK_H1111) | \
397                                   CFG_PPMC_HRCW_BOOT_FLAGS )
398
399 /* no slaves */
400 #define CFG_HRCW_SLAVE1         0
401 #define CFG_HRCW_SLAVE2         0
402 #define CFG_HRCW_SLAVE3         0
403 #define CFG_HRCW_SLAVE4         0
404 #define CFG_HRCW_SLAVE5         0
405 #define CFG_HRCW_SLAVE6         0
406 #define CFG_HRCW_SLAVE7         0
407
408 /*-----------------------------------------------------------------------
409  * Definitions for initial stack pointer and data area (in DPRAM)
410  */
411 #define CFG_INIT_RAM_ADDR       CFG_IMMR
412 #define CFG_INIT_RAM_END        0x4000  /* End of used area in DPRAM    */
413 #define CFG_GBL_DATA_SIZE       128     /* bytes reserved for initial data */
414 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
415 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
416
417 /*-----------------------------------------------------------------------
418  * Start addresses for the final memory configuration
419  * (Set up by the startup code)
420  * Please note that CFG_SDRAM_BASE _must_ start at 0
421  * Note also that the logic that sets CFG_RAMBOOT is platform dependent.
422  */
423 #define CFG_MONITOR_BASE        CFG_FLASH0_BASE
424
425 #ifndef CFG_MONITOR_BASE
426 #define CFG_MONITOR_BASE        0x0ff80000
427 #endif
428
429 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
430 #  define CFG_RAMBOOT
431 #endif
432
433 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 374 kB for Monitor   */
434 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
435
436 /*
437  * For booting Linux, the board info and command line data
438  * have to be in the first 8 MB of memory, since this is
439  * the maximum mapped by the Linux kernel during initialization.
440  */
441 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
442
443 /*-----------------------------------------------------------------------
444  * FLASH and environment organization
445  */
446
447 #define CFG_FLASH_CFI           1       /* Flash is CFI conformant              */
448 #define CFG_MAX_FLASH_SECT      128     /* max number of sectors on one chip    */
449 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
450 #define CFG_FLASH_INCREMENT     0       /* there is only one bank               */
451 #define CFG_FLASH_PROTECTION    1       /* use hardware protection              */
452 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster)     */
453
454
455 #ifndef CFG_RAMBOOT
456
457 #  define CFG_ENV_IS_IN_FLASH   1
458 #  ifdef CFG_ENV_IN_OWN_SECT
459 #    define CFG_ENV_ADDR        (CFG_MONITOR_BASE + 0x40000)
460 #    define CFG_ENV_SECT_SIZE   0x40000
461 #  else
462 #    define CFG_ENV_ADDR (CFG_FLASH_BASE + CFG_MONITOR_LEN - CFG_ENV_SECT_SIZE)
463 #    define CFG_ENV_SIZE        0x1000  /* Total Size of Environment Sector     */
464 #    define CFG_ENV_SECT_SIZE   0x40000 /* see README - env sect real size      */
465 #  endif /* CFG_ENV_IN_OWN_SECT */
466
467 #else
468 #  define CFG_ENV_IS_IN_FLASH   1
469 #  define CFG_ENV_ADDR          (CFG_FLASH_BASE + 0x40000)
470 #define CFG_ENV_SIZE            0x1000
471 #  define CFG_ENV_SECT_SIZE     0x40000
472 #endif /* CFG_RAMBOOT */
473
474 /*-----------------------------------------------------------------------
475  * Cache Configuration
476  */
477 #define CFG_CACHELINE_SIZE      32      /* For MPC8260 CPU */
478
479 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
480 # define CFG_CACHELINE_SHIFT    5       /* log base 2 of the above value */
481 #endif
482
483 /*-----------------------------------------------------------------------
484  * HIDx - Hardware Implementation-dependent Registers                    2-11
485  *-----------------------------------------------------------------------
486  * HID0 also contains cache control - initially enable both caches and
487  * invalidate contents, then the final state leaves only the instruction
488  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
489  * but Soft reset does not.
490  *
491  * HID1 has only read-only information - nothing to set.
492  */
493 #define CFG_HID0_INIT   (HID0_ICE  |\
494                          HID0_DCE  |\
495                          HID0_ICFI |\
496                          HID0_DCI  |\
497                          HID0_IFEM |\
498                          HID0_ABE)
499
500 #define CFG_HID0_FINAL  (HID0_ICE  |\
501                          HID0_IFEM |\
502                          HID0_ABE  |\
503                          HID0_EMCP)
504 #define CFG_HID2        0
505
506 /*-----------------------------------------------------------------------
507  * RMR - Reset Mode Register
508  *-----------------------------------------------------------------------
509  */
510 #define CFG_RMR         0
511
512 /*-----------------------------------------------------------------------
513  * BCR - Bus Configuration                                       4-25
514  *-----------------------------------------------------------------------
515  */
516 #define CFG_BCR         (BCR_EBM      |\
517                          0x30000000)
518
519 /*-----------------------------------------------------------------------
520  * SIUMCR - SIU Module Configuration                             4-31
521  * Ref Section 4.3.2.6  page 4-31
522  *-----------------------------------------------------------------------
523  */
524
525 #define CFG_SIUMCR      (SIUMCR_ESE      |\
526                          SIUMCR_DPPC00   |\
527                          SIUMCR_L2CPC10  |\
528                          SIUMCR_LBPC00   |\
529                          SIUMCR_APPC10   |\
530                          SIUMCR_CS10PC00 |\
531                          SIUMCR_BCTLC00  |\
532                          SIUMCR_MMR00)
533
534
535 /*-----------------------------------------------------------------------
536  * SYPCR - System Protection Control                            11-9
537  * SYPCR can only be written once after reset!
538  *-----------------------------------------------------------------------
539  * Watchdog & Bus Monitor Timer max, 60x Bus Monitor enable
540  */
541 #define CFG_SYPCR       (SYPCR_SWTC |\
542                          SYPCR_BMT  |\
543                          SYPCR_PBME |\
544                          SYPCR_LBME |\
545                          SYPCR_SWRI |\
546                          SYPCR_SWP)
547
548 /*-----------------------------------------------------------------------
549  * TMCNTSC - Time Counter Status and Control                     4-40
550  *-----------------------------------------------------------------------
551  * Clear once per Second and Alarm Interrupt Status, Set 32KHz timersclk,
552  * and enable Time Counter
553  */
554 #define CFG_TMCNTSC     (TMCNTSC_SEC |\
555                          TMCNTSC_ALR |\
556                          TMCNTSC_TCF |\
557                          TMCNTSC_TCE)
558
559 /*-----------------------------------------------------------------------
560  * PISCR - Periodic Interrupt Status and Control                 4-42
561  *-----------------------------------------------------------------------
562  * Clear Periodic Interrupt Status, Set 32KHz timersclk, and enable
563  * Periodic timer
564  */
565 #define CFG_PISCR       (PISCR_PS  |\
566                          PISCR_PTF |\
567                          PISCR_PTE)
568
569 /*-----------------------------------------------------------------------
570  * SCCR - System Clock Control                                   9-8
571  *-----------------------------------------------------------------------
572  */
573 #define CFG_SCCR        0
574
575 /*-----------------------------------------------------------------------
576  * RCCR - RISC Controller Configuration                         13-7
577  *-----------------------------------------------------------------------
578  */
579 #define CFG_RCCR        0
580
581 /*
582  * Initialize Memory Controller:
583  *
584  * Bank Bus     Machine PortSz  Device
585  * ---- ---     ------- ------  ------
586  *  0   60x     GPCM    32 bit  FLASH (SIMM - 32MB) *
587  *  1   unused
588  *  2   60x     SDRAM   64 bit  SDRAM (DIMM - 128MB)
589  *  3   60x     SDRAM   64 bit  SDRAM (DIMM - 128MB)
590  *  4   Local   SDRAM   32 bit  SDRAM (on board - 16MB)
591  *  5   60x     GPCM     8 bit  Mailbox/EEPROM (8KB)
592  *  6   60x     GPCM     8 bit  FLASH  (on board - 2MB) *
593  *  7   60x     GPCM     8 bit  LEDs, switches
594  *
595  *  (*) This configuration requires the PPMC8260 be configured
596  *      so that *CS0 goes to the FLASH SIMM, and *CS6 goes to
597  *      the on board FLASH. In other words, JP24 should have
598  *      pins 1 and 2 jumpered and pins 3 and 4 jumpered.
599  *
600  */
601
602 /*-----------------------------------------------------------------------
603  * BR0,BR1 - Base Register
604  *     Ref: Section 10.3.1 on page 10-14
605  * OR0,OR1 - Option Register
606  *     Ref: Section 10.3.2 on page 10-18
607  *-----------------------------------------------------------------------
608  */
609
610 /* Bank 0,1 - FLASH SIMM
611  *
612  * This expects the FLASH SIMM to be connected to *CS0
613  * It consists of 4 AM29F080B parts.
614  *
615  * Note: For the 4 MB SIMM, *CS1 is unused.
616  */
617
618 /* BR0 is configured as follows:
619  *
620  *     - Base address of 0xFE000000
621  *     - 32 bit port size
622  *     - Data errors checking is disabled
623  *     - Read and write access
624  *     - GPCM 60x bus
625  *     - Access are handled by the memory controller according to MSEL
626  *     - Not used for atomic operations
627  *     - No data pipelining is done
628  *     - Valid
629  */
630 #define CFG_BR0_PRELIM  ((CFG_FLASH0_BASE & BRx_BA_MSK) |\
631                          BRx_PS_32                      |\
632                          BRx_MS_GPCM_P                  |\
633                          BRx_V)
634
635 /* OR0 is configured as follows:
636  *
637  *     - 32 MB
638  *     - *BCTL0 is asserted upon access to the current memory bank
639  *     - *CW / *WE are negated a quarter of a clock earlier
640  *     - *CS is output at the same time as the address lines
641  *     - Uses a clock cycle length of 5
642  *     - *PSDVAL is generated internally by the memory controller
643  *       unless *GTA is asserted earlier externally.
644  *     - Relaxed timing is generated by the GPCM for accesses
645  *       initiated to this memory region.
646  *     - One idle clock is inserted between a read access from the
647  *       current bank and the next access.
648  */
649 #define CFG_OR0_PRELIM  (MEG_TO_AM(CFG_FLASH0_SIZE)     |\
650                          ORxG_CSNT                      |\
651                          ORxG_ACS_DIV1                  |\
652                          ORxG_SCY_5_CLK                 |\
653                          ORxG_TRLX                      |\
654                          ORxG_EHTR)
655
656 /*-----------------------------------------------------------------------
657  * BR2,BR3 - Base Register
658  *     Ref: Section 10.3.1 on page 10-14
659  * OR2,OR3 - Option Register
660  *     Ref: Section 10.3.2 on page 10-16
661  *-----------------------------------------------------------------------
662  */
663
664 /*
665  * Bank 2,3 - 128 MB SDRAM DIMM
666  */
667
668 /* With a 128 MB DIMM, the BR2 is configured as follows:
669  *
670  *     - Base address of 0x00000000/0x08000000
671  *     - 64 bit port size (60x bus only)
672  *     - Data errors checking is disabled
673  *     - Read and write access
674  *     - SDRAM 60x bus
675  *     - Access are handled by the memory controller according to MSEL
676  *     - Not used for atomic operations
677  *     - No data pipelining is done
678  *     - Valid
679  */
680 #define CFG_BR2_PRELIM  ((CFG_SDRAM0_BASE & BRx_BA_MSK) |\
681                          BRx_PS_64                      |\
682                          BRx_MS_SDRAM_P                 |\
683                          BRx_V)
684
685 #define CFG_BR3_PRELIM  ((CFG_SDRAM1_BASE & BRx_BA_MSK) |\
686                          BRx_PS_64                      |\
687                          BRx_MS_SDRAM_P                 |\
688                          BRx_V)
689
690 /* With a 128 MB DIMM, the OR2 is configured as follows:
691  *
692  *     - 128 MB
693  *     - 4 internal banks per device
694  *     - Row start address bit is A8 with PSDMR[PBI] = 0
695  *     - 13 row address lines
696  *     - Back-to-back page mode
697  *     - Internal bank interleaving within save device enabled
698  */
699
700 #define CFG_OR2_PRELIM  (MEG_TO_AM(CFG_SDRAM0_SIZE)     |\
701                          ORxS_BPD_4                     |\
702                          ORxS_ROWST_PBI0_A7             |\
703                          ORxS_NUMR_13)
704
705 #define CFG_OR3_PRELIM  (MEG_TO_AM(CFG_SDRAM1_SIZE)     |\
706                          ORxS_BPD_4                     |\
707                          ORxS_ROWST_PBI0_A7             |\
708                          ORxS_NUMR_13)
709
710
711 /*-----------------------------------------------------------------------
712  * PSDMR - 60x Bus SDRAM Mode Register
713  *     Ref: Section 10.3.3 on page 10-21
714  *-----------------------------------------------------------------------
715  */
716
717 /* With a 128 MB DIMM, the PSDMR is configured as follows:
718  *
719  *     - Page Based Interleaving,
720  *     - Refresh Enable,
721  *     - Normal Operation
722  *     - Address Multiplexing where A5 is output on A14 pin
723  *       (A6 on A15, and so on),
724  *     - use address pins A13-A15 as bank select,
725  *     - A9 is output on SDA10 during an ACTIVATE command,
726  *     - earliest timing for ACTIVATE command after REFRESH command is 7 clocks,
727  *     - earliest timing for ACTIVATE or REFRESH command after PRECHARGE command
728  *       is 3 clocks,
729  *     - earliest timing for READ/WRITE command after ACTIVATE command is
730  *       2 clocks,
731  *     - earliest timing for PRECHARGE after last data was read is 1 clock,
732  *     - earliest timing for PRECHARGE after last data was written is 1 clock,
733  *     - External Address Multiplexing enabled
734  *     - CAS Latency is 2.
735  */
736 #define CFG_PSDMR       (PSDMR_RFEN           |\
737                          PSDMR_SDAM_A14_IS_A5 |\
738                          PSDMR_BSMA_A13_A15   |\
739                          PSDMR_SDA10_PBI0_A9  |\
740                          PSDMR_RFRC_7_CLK     |\
741                          PSDMR_PRETOACT_3W    |\
742                          PSDMR_ACTTORW_2W     |\
743                          PSDMR_LDOTOPRE_1C    |\
744                          PSDMR_WRC_1C         |\
745                          PSDMR_EAMUX          |\
746                          PSDMR_CL_2)
747
748
749 #define CFG_PSRT        0x0e
750 #define CFG_MPTPR       MPTPR_PTP_DIV32
751
752
753 /*-----------------------------------------------------------------------
754  * BR4 - Base Register
755  *     Ref: Section 10.3.1 on page 10-14
756  * OR4 - Option Register
757  *     Ref: Section 10.3.2 on page 10-16
758  *-----------------------------------------------------------------------
759  */
760
761 /*
762  * Bank 4 - On board SDRAM
763  *
764  */
765 /* With 16 MB of onboard SDRAM  BR4 is configured as follows
766  *
767  *     - Base address 0x38000000
768  *     - 32 bit port size
769  *     - Data error checking disabled
770  *     - Read/Write access
771  *     - SDRAM local bus
772  *     - Not used for atomic operations
773  *     - No data pipelining is done
774  *     - Valid
775  *
776  */
777
778 #define CFG_BR4_PRELIM  ((CFG_SDRAM2_BASE & BRx_BA_MSK) |\
779                          BRx_PS_32                      |\
780                          BRx_DECC_NONE                  |\
781                          BRx_MS_SDRAM_L                 |\
782                          BRx_V)
783
784 /*
785  * With 16MB SDRAM, OR4 is configured as follows
786  *     - 4 internal banks per device
787  *     - Row start address bit is A10 with LSDMR[PBI] = 0
788  *     - 12 row address lines
789  *     - Back-to-back page mode
790  *     - Internal bank interleaving within save device enabled
791  */
792
793 #define CFG_OR4_PRELIM  (MEG_TO_AM(CFG_SDRAM2_SIZE)     |\
794                          ORxS_BPD_4                     |\
795                          ORxS_ROWST_PBI0_A10            |\
796                          ORxS_NUMR_12)
797
798
799 /*-----------------------------------------------------------------------
800  * LSDMR - Local Bus SDRAM Mode Register
801  *     Ref: Section 10.3.4 on page 10-24
802  *-----------------------------------------------------------------------
803  */
804
805 /* With a 16 MB onboard SDRAM, the LSDMR is configured as follows:
806  *
807  *     - Page Based Interleaving,
808  *     - Refresh Enable,
809  *     - Normal Operation
810  *     - Address Multiplexing where A5 is output on A13 pin
811  *       (A6 on A15, and so on),
812  *     - use address pins A15-A17 as bank select,
813  *     - A11 is output on SDA10 during an ACTIVATE command,
814  *     - earliest timing for ACTIVATE command after REFRESH command is 7 clocks,
815  *     - earliest timing for ACTIVATE or REFRESH command after PRECHARGE command
816  *       is 2 clocks,
817  *     - earliest timing for READ/WRITE command after ACTIVATE command is
818  *       2 clocks,
819  *     - SDRAM burst length is 8
820  *     - earliest timing for PRECHARGE after last data was read is 1 clock,
821  *     - earliest timing for PRECHARGE after last data was written is 1 clock,
822  *     - External Address Multiplexing disabled
823  *     - CAS Latency is 2.
824  */
825 #define CFG_LSDMR       (PSDMR_RFEN           |\
826                          PSDMR_SDAM_A13_IS_A5 |\
827                          PSDMR_BSMA_A15_A17   |\
828                          PSDMR_SDA10_PBI0_A11 |\
829                          PSDMR_RFRC_7_CLK     |\
830                          PSDMR_PRETOACT_2W    |\
831                          PSDMR_ACTTORW_2W     |\
832                          PSDMR_BL             |\
833                          PSDMR_LDOTOPRE_1C    |\
834                          PSDMR_WRC_1C         |\
835                          PSDMR_CL_2)
836
837 #define CFG_LSRT        0x0e
838
839 /*-----------------------------------------------------------------------
840  * BR5 - Base Register
841  *     Ref: Section 10.3.1 on page 10-14
842  * OR5 - Option Register
843  *     Ref: Section 10.3.2 on page 10-16
844  *-----------------------------------------------------------------------
845  */
846
847 /*
848  * Bank 5 EEProm and Mailbox
849  *
850  * The EEPROM and mailbox live on the same chip select.
851  * the eeprom is selected if the MSb of the address is set and the mailbox is
852  * selected if the MSb of the address is clear.
853  *
854  */
855
856 /* BR5 is configured as follows:
857  *
858  *     - Base address of 0x32000000/0xF2000000
859  *     - 8 bit
860  *     - Data error checking disabled
861  *     - Read/Write access
862  *     - GPCM 60x Bus
863  *     - SDRAM local bus
864  *     - No data pipelining is done
865  *     - Valid
866  */
867
868 #define CFG_BR5_PRELIM  ((CFG_MAILBOX_BASE & BRx_BA_MSK) |\
869                          BRx_PS_8                        |\
870                          BRx_DECC_NONE                   |\
871                          BRx_MS_GPCM_P                   |\
872                          BRx_V)
873 /* OR5 is configured as follows
874  *     - buffer control enabled
875  *     - chip select negated normally
876  *     - CS output 1/2 clock after address
877  *     - 15 wait states
878  *     - *PSDVAL is generated internally by the memory controller
879  *       unless *GTA is asserted earlier externally.
880  *     - Relaxed timing is generated by the GPCM for accesses
881  *       initiated to this memory region.
882  *     - One idle clock is inserted between a read access from the
883  *       current bank and the next access.
884  */
885
886 #define CFG_OR5_PRELIM ((P2SZ_TO_AM(CFG_MAILBOX_SIZE) & ~0x80000000) |\
887                          ORxG_ACS_DIV2                               |\
888                          ORxG_SCY_15_CLK                             |\
889                          ORxG_TRLX                                   |\
890                          ORxG_EHTR)
891
892 /*-----------------------------------------------------------------------
893  * BR6 - Base Register
894  *     Ref: Section 10.3.1 on page 10-14
895  * OR6 - Option Register
896  *     Ref: Section 10.3.2 on page 10-18
897  *-----------------------------------------------------------------------
898  */
899
900 /* Bank 6 - I/O select
901  *
902  */
903
904 /* BR6 is configured as follows:
905  *
906  *     - Base address of 0xE0000000
907  *     - 16 bit port size
908  *     - Data errors checking is disabled
909  *     - Read and write access
910  *     - GPCM 60x bus
911  *     - Access are handled by the memory controller according to MSEL
912  *     - Not used for atomic operations
913  *     - No data pipelining is done
914  *     - Valid
915  */
916 #define CFG_BR6_PRELIM  ((CFG_IOSELECT_BASE & BRx_BA_MSK) |\
917                            BRx_PS_16                      |\
918                            BRx_MS_GPCM_P                  |\
919                            BRx_V)
920
921 /* OR6 is configured as follows
922  *     - buffer control enabled
923  *     - chip select negated normally
924  *     - CS output 1/2 clock after address
925  *     - 15 wait states
926  *     - *PSDVAL is generated internally by the memory controller
927  *       unless *GTA is asserted earlier externally.
928  *     - Relaxed timing is generated by the GPCM for accesses
929  *       initiated to this memory region.
930  *     - One idle clock is inserted between a read access from the
931  *       current bank and the next access.
932  */
933
934 #define CFG_OR6_PRELIM (MEG_TO_AM(CFG_IOSELECT_SIZE) |\
935                          ORxG_ACS_DIV2               |\
936                          ORxG_SCY_15_CLK             |\
937                          ORxG_TRLX                   |\
938                          ORxG_EHTR)
939
940
941 /*-----------------------------------------------------------------------
942  * BR7 - Base Register
943  *     Ref: Section 10.3.1 on page 10-14
944  * OR7 - Option Register
945  *     Ref: Section 10.3.2 on page 10-18
946  *-----------------------------------------------------------------------
947  */
948
949 /* Bank 7 - LEDs and switches
950  *
951  *  LEDs     are at 0x00001 (write only)
952  *  switches are at 0x00001 (read only)
953  */
954 #ifdef CFG_LED_BASE
955
956 /* BR7 is configured as follows:
957  *
958  *     - Base address of 0xA0000000
959  *     - 8 bit port size
960  *     - Data errors checking is disabled
961  *     - Read and write access
962  *     - GPCM 60x bus
963  *     - Access are handled by the memory controller according to MSEL
964  *     - Not used for atomic operations
965  *     - No data pipelining is done
966  *     - Valid
967  */
968 #define CFG_BR7_PRELIM  ((CFG_LED_BASE & BRx_BA_MSK)     |\
969                            BRx_PS_8                      |\
970                            BRx_DECC_NONE                 |\
971                            BRx_MS_GPCM_P                 |\
972                            BRx_V)
973
974 /* OR7 is configured as follows:
975  *
976  *     - 1 byte
977  *     - *BCTL0 is asserted upon access to the current memory bank
978  *     - *CW / *WE are negated a quarter of a clock earlier
979  *     - *CS is output at the same time as the address lines
980  *     - Uses a clock cycle length of 15
981  *     - *PSDVAL is generated internally by the memory controller
982  *       unless *GTA is asserted earlier externally.
983  *     - Relaxed timing is generated by the GPCM for accesses
984  *       initiated to this memory region.
985  *     - One idle clock is inserted between a read access from the
986  *       current bank and the next access.
987  */
988 #define CFG_OR7_PRELIM  (ORxG_AM_MSK                   |\
989                          ORxG_CSNT                     |\
990                          ORxG_ACS_DIV1                 |\
991                          ORxG_SCY_15_CLK               |\
992                          ORxG_TRLX                     |\
993                          ORxG_EHTR)
994 #endif /* CFG_LED_BASE */
995
996 /*
997  * Internal Definitions
998  *
999  * Boot Flags
1000  */
1001 #define BOOTFLAG_COLD   0x01    /* Normal Power-On: Boot from FLASH  */
1002 #define BOOTFLAG_WARM   0x02    /* Software reboot                   */
1003
1004 #endif  /* __CONFIG_H */