]> git.kernelconcepts.de Git - karo-tx-uboot.git/blobdiff - arch/arm/include/asm/arch-mx6/imx-regs.h
Update from 2013.01 to 2013.07
[karo-tx-uboot.git] / arch / arm / include / asm / arch-mx6 / imx-regs.h
index a8e624392f6522b69173f39b360fd0d861e3c508..669463526a4efd67ff4428b4a2565e33e13c0112 100644 (file)
@@ -1,30 +1,25 @@
 /*
  * Copyright (C) 2011 Freescale Semiconductor, Inc. All Rights Reserved.
  *
- * This program is free software; you can redistribute it and/or modify
- * it under the terms of the GNU General Public License as published by
- * the Free Software Foundation; either version 2 of the License, or
- * (at your option) any later version.
-
- * This program is distributed in the hope that it will be useful,
- * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
- * GNU General Public License for more details.
-
- * You should have received a copy of the GNU General Public License along
- * with this program; if not, write to the Free Software Foundation, Inc.,
- * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
+ * SPDX-License-Identifier:    GPL-2.0+
  */
 
 #ifndef __ASM_ARCH_MX6_IMX_REGS_H__
 #define __ASM_ARCH_MX6_IMX_REGS_H__
 
-#define ARCH_MXC
+#include <asm/imx-common/regs-common.h>
 
-#define CONFIG_SYS_CACHELINE_SIZE      32
+#define ARCH_MXC
 
 #define ROMCP_ARB_BASE_ADDR            0x00000000
 #define ROMCP_ARB_END_ADDR             0x000FFFFF
+
+#ifdef CONFIG_MX6SL
+#define GPU_2D_ARB_BASE_ADDR           0x02200000
+#define GPU_2D_ARB_END_ADDR            0x02203FFF
+#define OPENVG_ARB_BASE_ADDR           0x02204000
+#define OPENVG_ARB_END_ADDR            0x02207FFF
+#else
 #define CAAM_ARB_BASE_ADDR             0x00100000
 #define CAAM_ARB_END_ADDR              0x00103FFF
 #define APBH_DMA_ARB_BASE_ADDR         0x00110000
 #define GPU_2D_ARB_END_ADDR            0x00137FFF
 #define DTCP_ARB_BASE_ADDR             0x00138000
 #define DTCP_ARB_END_ADDR              0x0013BFFF
+#endif /* CONFIG_MX6SL */
+
+#define MXS_APBH_BASE                  APBH_DMA_ARB_BASE_ADDR
+#define MXS_GPMI_BASE                  (APBH_DMA_ARB_BASE_ADDR + 0x02000)
+#define MXS_BCH_BASE                   (APBH_DMA_ARB_BASE_ADDR + 0x04000)
 
 /* GPV - PL301 configuration ports */
+#ifdef CONFIG_MX6SL
+#define GPV2_BASE_ADDR                 0x00D00000
+#else
 #define GPV2_BASE_ADDR                 0x00200000
+#endif
+
 #define GPV3_BASE_ADDR                 0x00300000
 #define GPV4_BASE_ADDR                 0x00800000
 #define IRAM_BASE_ADDR                 0x00900000
 #define HSI_ARB_BASE_ADDR              0x02208000
 #define HSI_ARB_END_ADDR               0x0220BFFF
 #define IPU1_ARB_BASE_ADDR             0x02400000
-#define IPU_CTRL_BASE_ADDR             IPU1_ARB_BASE_ADDR
 #define IPU1_ARB_END_ADDR              0x027FFFFF
 #define IPU2_ARB_BASE_ADDR             0x02800000
 #define IPU2_ARB_END_ADDR              0x02BFFFFF
 #define WEIM_ARB_BASE_ADDR             0x08000000
 #define WEIM_ARB_END_ADDR              0x0FFFFFFF
 
+#ifdef CONFIG_MX6SL
+#define MMDC0_ARB_BASE_ADDR            0x80000000
+#define MMDC0_ARB_END_ADDR             0xFFFFFFFF
+#define MMDC1_ARB_BASE_ADDR            0xC0000000
+#define MMDC1_ARB_END_ADDR             0xFFFFFFFF
+#else
 #define MMDC0_ARB_BASE_ADDR            0x10000000
 #define MMDC0_ARB_END_ADDR             0x7FFFFFFF
 #define MMDC1_ARB_BASE_ADDR            0x80000000
 #define MMDC1_ARB_END_ADDR             0xFFFFFFFF
+#endif
+
+#define IPU_SOC_BASE_ADDR              IPU1_ARB_BASE_ADDR
+#define IPU_SOC_OFFSET                 0x00200000
 
 /* Defines for Blocks connected via AIPS (SkyBlue) */
 #define ATZ1_BASE_ADDR             AIPS1_ARB_BASE_ADDR
 #define ECSPI2_BASE_ADDR           (ATZ1_BASE_ADDR + 0x0C000)
 #define ECSPI3_BASE_ADDR           (ATZ1_BASE_ADDR + 0x10000)
 #define ECSPI4_BASE_ADDR           (ATZ1_BASE_ADDR + 0x14000)
+#ifdef CONFIG_MX6SL
+#define UART5_IPS_BASE_ADDR        (ATZ1_BASE_ADDR + 0x18000)
+#define UART1_IPS_BASE_ADDR        (ATZ1_BASE_ADDR + 0x20000)
+#define UART2_IPS_BASE_ADDR        (ATZ1_BASE_ADDR + 0x24000)
+#define SSI1_IPS_BASE_ADDR         (ATZ1_BASE_ADDR + 0x28000)
+#define SSI2_IPS_BASE_ADDR         (ATZ1_BASE_ADDR + 0x2C000)
+#define SSI3_IPS_BASE_ADDR         (ATZ1_BASE_ADDR + 0x30000)
+#define UART3_IPS_BASE_ADDR        (ATZ1_BASE_ADDR + 0x34000)
+#define UART4_IPS_BASE_ADDR        (ATZ1_BASE_ADDR + 0x38000)
+#else
 #define ECSPI5_BASE_ADDR           (ATZ1_BASE_ADDR + 0x18000)
 #define UART1_BASE                 (ATZ1_BASE_ADDR + 0x20000)
 #define ESAI1_BASE_ADDR                    (ATZ1_BASE_ADDR + 0x24000)
 #define SSI2_BASE_ADDR             (ATZ1_BASE_ADDR + 0x2C000)
 #define SSI3_BASE_ADDR             (ATZ1_BASE_ADDR + 0x30000)
 #define ASRC_BASE_ADDR             (ATZ1_BASE_ADDR + 0x34000)
+#endif
+
 #define SPBA_BASE_ADDR             (ATZ1_BASE_ADDR + 0x3C000)
 #define VPU_BASE_ADDR              (ATZ1_BASE_ADDR + 0x40000)
 #define AIPS1_ON_BASE_ADDR         (ATZ1_BASE_ADDR + 0x7C000)
 #define SRC_BASE_ADDR              (AIPS1_OFF_BASE_ADDR + 0x58000)
 #define GPC_BASE_ADDR              (AIPS1_OFF_BASE_ADDR + 0x5C000)
 #define IOMUXC_BASE_ADDR           (AIPS1_OFF_BASE_ADDR + 0x60000)
+#ifdef CONFIG_MX6SL
+#define CSI_BASE_ADDR              (AIPS1_OFF_BASE_ADDR + 0x64000)
+#define SIPIX_BASE_ADDR                    (AIPS1_OFF_BASE_ADDR + 0x68000)
+#define SDMA_PORT_HOST_BASE_ADDR    (AIPS1_OFF_BASE_ADDR + 0x6C000)
+#else
 #define DCIC1_BASE_ADDR                    (AIPS1_OFF_BASE_ADDR + 0x64000)
 #define DCIC2_BASE_ADDR                    (AIPS1_OFF_BASE_ADDR + 0x68000)
 #define DMA_REQ_PORT_HOST_BASE_ADDR (AIPS1_OFF_BASE_ADDR + 0x6C000)
+#endif
 
 #define AIPS2_ON_BASE_ADDR         (ATZ2_BASE_ADDR + 0x7C000)
 #define AIPS2_OFF_BASE_ADDR        (ATZ2_BASE_ADDR + 0x80000)
 #define CAAM_BASE_ADDR             (ATZ2_BASE_ADDR)
 #define ARM_BASE_ADDR              (ATZ2_BASE_ADDR + 0x40000)
+#ifdef CONFIG_MX6SL
+#define USBO2H_PL301_IPS_BASE_ADDR  (AIPS2_OFF_BASE_ADDR + 0x0000)
+#define USBO2H_USB_BASE_ADDR       (AIPS2_OFF_BASE_ADDR + 0x4000)
+#else
 #define USBOH3_PL301_BASE_ADDR     (AIPS2_OFF_BASE_ADDR + 0x0000)
 #define USBOH3_USB_BASE_ADDR       (AIPS2_OFF_BASE_ADDR + 0x4000)
+#endif
+
 #define ENET_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x8000)
+#ifdef CONFIG_MX6SL
+#define MSHC_IPS_BASE_ADDR         (AIPS2_OFF_BASE_ADDR + 0xC000)
+#else
 #define MLB_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0xC000)
+#endif
+
 #define USDHC1_BASE_ADDR           (AIPS2_OFF_BASE_ADDR + 0x10000)
 #define USDHC2_BASE_ADDR           (AIPS2_OFF_BASE_ADDR + 0x14000)
 #define USDHC3_BASE_ADDR           (AIPS2_OFF_BASE_ADDR + 0x18000)
 #define I2C3_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x28000)
 #define ROMCP_BASE_ADDR                    (AIPS2_OFF_BASE_ADDR + 0x2C000)
 #define MMDC_P0_BASE_ADDR          (AIPS2_OFF_BASE_ADDR + 0x30000)
+#ifdef CONFIG_MX6SL
+#define RNGB_IPS_BASE_ADDR         (AIPS2_OFF_BASE_ADDR + 0x34000)
+#else
 #define MMDC_P1_BASE_ADDR          (AIPS2_OFF_BASE_ADDR + 0x34000)
+#endif
+
 #define WEIM_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x38000)
 #define OCOTP_BASE_ADDR                    (AIPS2_OFF_BASE_ADDR + 0x3C000)
 #define CSU_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x40000)
 #if !(defined(__KERNEL_STRICT_NAMES) || defined(__ASSEMBLY__))
 #include <asm/types.h>
 
-#define __reg_32(name)                         \
-       uint32_t name;                          \
-       uint32_t reserved_##name[3]
-
-#define __mx6_reg_32(name)                     \
-       uint32_t name;                          \
-       uint32_t name##_set;                    \
-       uint32_t name##_clr;                    \
-       uint32_t name##_tog
-
-struct register_32 {
-       __reg_32(reg);
-};
-
-struct mx6_register_32 {
-       __mx6_reg_32(reg);
-};
-
-#define        reg_32(name)                            \
-       struct { __reg_32(name); };             \
-
-#define        mx6_reg_32(name)                                \
-       union {                                         \
-               struct { __mx6_reg_32(name); };         \
-               struct mx6_register_32 name##_reg;      \
-       }
-
 /* System Reset Controller (SRC) */
 struct src {
        u32     scr;
@@ -330,7 +351,7 @@ struct iomuxc {
 
 #define IOMUXC_GPR2_MODE_DISABLED      0
 #define IOMUXC_GPR2_MODE_ENABLED_DI0   1
-#define IOMUXC_GPR2_MODE_ENABLED_DI1   2
+#define IOMUXC_GPR2_MODE_ENABLED_DI1   3
 
 #define IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET               2
 #define IOMUXC_GPR2_LVDS_CH1_MODE_MASK                 (3<<IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET)
@@ -363,6 +384,7 @@ struct cspi_regs {
 #define MXC_CSPICTRL_EN                (1 << 0)
 #define MXC_CSPICTRL_MODE      (1 << 1)
 #define MXC_CSPICTRL_XCH       (1 << 2)
+#define MXC_CSPICTRL_MODE_MASK (0xf << 4)
 #define MXC_CSPICTRL_CHIPSELECT(x)     (((x) & 0x3) << 12)
 #define MXC_CSPICTRL_BITCOUNT(x)       (((x) & 0xfff) << 20)
 #define MXC_CSPICTRL_PREDIV(x) (((x) & 0xF) << 12)
@@ -381,29 +403,37 @@ struct cspi_regs {
 #define MXC_CSPICON_POL                4
 #define MXC_CSPICON_PHA                0
 #define MXC_CSPICON_SSPOL      12
+#ifdef CONFIG_MX6SL
+#define MXC_SPI_BASE_ADDRESSES \
+       ECSPI1_BASE_ADDR, \
+       ECSPI2_BASE_ADDR, \
+       ECSPI3_BASE_ADDR, \
+       ECSPI4_BASE_ADDR
+#else
 #define MXC_SPI_BASE_ADDRESSES \
        ECSPI1_BASE_ADDR, \
        ECSPI2_BASE_ADDR, \
        ECSPI3_BASE_ADDR, \
        ECSPI4_BASE_ADDR, \
        ECSPI5_BASE_ADDR
+#endif
 
-struct iim_regs {
-       mx6_reg_32(ctrl);
+struct ocotp_regs {
+       mxs_reg_32(ctrl);
        reg_32(timing);
        reg_32(data);
        reg_32(read_ctrl);
        reg_32(fuse_data);
        reg_32(sticky);
-       mx6_reg_32(scs);
+       mxs_reg_32(scs);
        reg_32(crc_addr);
        reg_32(crc_value);
        reg_32(version);
-       u32     rsvd7[0xd8];
+       reg_32(rsvd[0x36]);
 
        struct fuse_bank {
-               u32     fuse_regs[0x20];
-       } bank[15];
+               reg_32(fuse_regs[8]);
+       } bank[16];
 };
 
 struct fuse_bank0_regs {
@@ -422,6 +452,15 @@ struct fuse_bank4_regs {
        reg_32(sjc_resp_high);
        reg_32(mac_addr_low);
        reg_32(mac_addr_high);
+       reg_32(rsvd[2]);
+       reg_32(gp1);
+       reg_32(gp2);
+};
+
+struct fuse_bank5_regs {
+       reg_32(rsvd[5]);
+       reg_32(pad_settings);
+       reg_32(field_return);
 };
 
 struct aipstz_regs {
@@ -444,6 +483,14 @@ struct iomuxc_base_regs {
        u32     daisy[104];     /* 0x7b0..94c */
 };
 
+struct wdog_regs {
+       u16     wcr;    /* Control */
+       u16     wsr;    /* Service */
+       u16     wrsr;   /* Reset Status */
+       u16     wicr;   /* Interrupt Control */
+       u16     wmcr;   /* Miscellaneous Control */
+};
+
 #endif /* __ASSEMBLER__*/
 
 #endif /* __ASM_ARCH_MX6_IMX_REGS_H__ */