]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/x86/kernel/cpu/mcheck/mce.c
Merge remote-tracking branch 'powerpc/next'
[karo-tx-linux.git] / arch / x86 / kernel / cpu / mcheck / mce.c
1 /*
2  * Machine check handler.
3  *
4  * K8 parts Copyright 2002,2003 Andi Kleen, SuSE Labs.
5  * Rest from unknown author(s).
6  * 2004 Andi Kleen. Rewrote most of it.
7  * Copyright 2008 Intel Corporation
8  * Author: Andi Kleen
9  */
10
11 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
12
13 #include <linux/thread_info.h>
14 #include <linux/capability.h>
15 #include <linux/miscdevice.h>
16 #include <linux/ratelimit.h>
17 #include <linux/kallsyms.h>
18 #include <linux/rcupdate.h>
19 #include <linux/kobject.h>
20 #include <linux/uaccess.h>
21 #include <linux/kdebug.h>
22 #include <linux/kernel.h>
23 #include <linux/percpu.h>
24 #include <linux/string.h>
25 #include <linux/device.h>
26 #include <linux/syscore_ops.h>
27 #include <linux/delay.h>
28 #include <linux/ctype.h>
29 #include <linux/sched.h>
30 #include <linux/sysfs.h>
31 #include <linux/types.h>
32 #include <linux/slab.h>
33 #include <linux/init.h>
34 #include <linux/kmod.h>
35 #include <linux/poll.h>
36 #include <linux/nmi.h>
37 #include <linux/cpu.h>
38 #include <linux/smp.h>
39 #include <linux/fs.h>
40 #include <linux/mm.h>
41 #include <linux/debugfs.h>
42 #include <linux/irq_work.h>
43 #include <linux/export.h>
44
45 #include <asm/processor.h>
46 #include <asm/traps.h>
47 #include <asm/tlbflush.h>
48 #include <asm/mce.h>
49 #include <asm/msr.h>
50
51 #include "mce-internal.h"
52
53 static DEFINE_MUTEX(mce_chrdev_read_mutex);
54
55 #define mce_log_get_idx_check(p) \
56 ({ \
57         RCU_LOCKDEP_WARN(!rcu_read_lock_sched_held() && \
58                          !lockdep_is_held(&mce_chrdev_read_mutex), \
59                          "suspicious mce_log_get_idx_check() usage"); \
60         smp_load_acquire(&(p)); \
61 })
62
63 #define CREATE_TRACE_POINTS
64 #include <trace/events/mce.h>
65
66 #define SPINUNIT                100     /* 100ns */
67
68 DEFINE_PER_CPU(unsigned, mce_exception_count);
69
70 struct mce_bank *mce_banks __read_mostly;
71 struct mce_vendor_flags mce_flags __read_mostly;
72
73 struct mca_config mca_cfg __read_mostly = {
74         .bootlog  = -1,
75         /*
76          * Tolerant levels:
77          * 0: always panic on uncorrected errors, log corrected errors
78          * 1: panic or SIGBUS on uncorrected errors, log corrected errors
79          * 2: SIGBUS or log uncorrected errors (if possible), log corr. errors
80          * 3: never panic or SIGBUS, log all errors (for testing only)
81          */
82         .tolerant = 1,
83         .monarch_timeout = -1
84 };
85
86 /* User mode helper program triggered by machine check event */
87 static unsigned long            mce_need_notify;
88 static char                     mce_helper[128];
89 static char                     *mce_helper_argv[2] = { mce_helper, NULL };
90
91 static DECLARE_WAIT_QUEUE_HEAD(mce_chrdev_wait);
92
93 static DEFINE_PER_CPU(struct mce, mces_seen);
94 static int                      cpu_missing;
95
96 /*
97  * MCA banks polled by the period polling timer for corrected events.
98  * With Intel CMCI, this only has MCA banks which do not support CMCI (if any).
99  */
100 DEFINE_PER_CPU(mce_banks_t, mce_poll_banks) = {
101         [0 ... BITS_TO_LONGS(MAX_NR_BANKS)-1] = ~0UL
102 };
103
104 /*
105  * MCA banks controlled through firmware first for corrected errors.
106  * This is a global list of banks for which we won't enable CMCI and we
107  * won't poll. Firmware controls these banks and is responsible for
108  * reporting corrected errors through GHES. Uncorrected/recoverable
109  * errors are still notified through a machine check.
110  */
111 mce_banks_t mce_banks_ce_disabled;
112
113 static struct work_struct mce_work;
114 static struct irq_work mce_irq_work;
115
116 static void (*quirk_no_way_out)(int bank, struct mce *m, struct pt_regs *regs);
117 static int mce_usable_address(struct mce *m);
118
119 /*
120  * CPU/chipset specific EDAC code can register a notifier call here to print
121  * MCE errors in a human-readable form.
122  */
123 ATOMIC_NOTIFIER_HEAD(x86_mce_decoder_chain);
124
125 /* Do initial initialization of a struct mce */
126 void mce_setup(struct mce *m)
127 {
128         memset(m, 0, sizeof(struct mce));
129         m->cpu = m->extcpu = smp_processor_id();
130         m->tsc = rdtsc();
131         /* We hope get_seconds stays lockless */
132         m->time = get_seconds();
133         m->cpuvendor = boot_cpu_data.x86_vendor;
134         m->cpuid = cpuid_eax(1);
135         m->socketid = cpu_data(m->extcpu).phys_proc_id;
136         m->apicid = cpu_data(m->extcpu).initial_apicid;
137         rdmsrl(MSR_IA32_MCG_CAP, m->mcgcap);
138 }
139
140 DEFINE_PER_CPU(struct mce, injectm);
141 EXPORT_PER_CPU_SYMBOL_GPL(injectm);
142
143 /*
144  * Lockless MCE logging infrastructure.
145  * This avoids deadlocks on printk locks without having to break locks. Also
146  * separate MCEs from kernel messages to avoid bogus bug reports.
147  */
148
149 static struct mce_log mcelog = {
150         .signature      = MCE_LOG_SIGNATURE,
151         .len            = MCE_LOG_LEN,
152         .recordlen      = sizeof(struct mce),
153 };
154
155 void mce_log(struct mce *mce)
156 {
157         unsigned next, entry;
158
159         /* Emit the trace record: */
160         trace_mce_record(mce);
161
162         if (!mce_gen_pool_add(mce))
163                 irq_work_queue(&mce_irq_work);
164
165         mce->finished = 0;
166         wmb();
167         for (;;) {
168                 entry = mce_log_get_idx_check(mcelog.next);
169                 for (;;) {
170
171                         /*
172                          * When the buffer fills up discard new entries.
173                          * Assume that the earlier errors are the more
174                          * interesting ones:
175                          */
176                         if (entry >= MCE_LOG_LEN) {
177                                 set_bit(MCE_OVERFLOW,
178                                         (unsigned long *)&mcelog.flags);
179                                 return;
180                         }
181                         /* Old left over entry. Skip: */
182                         if (mcelog.entry[entry].finished) {
183                                 entry++;
184                                 continue;
185                         }
186                         break;
187                 }
188                 smp_rmb();
189                 next = entry + 1;
190                 if (cmpxchg(&mcelog.next, entry, next) == entry)
191                         break;
192         }
193         memcpy(mcelog.entry + entry, mce, sizeof(struct mce));
194         wmb();
195         mcelog.entry[entry].finished = 1;
196         wmb();
197
198         mce->finished = 1;
199         set_bit(0, &mce_need_notify);
200 }
201
202 void mce_inject_log(struct mce *m)
203 {
204         mutex_lock(&mce_chrdev_read_mutex);
205         mce_log(m);
206         mutex_unlock(&mce_chrdev_read_mutex);
207 }
208 EXPORT_SYMBOL_GPL(mce_inject_log);
209
210 static struct notifier_block mce_srao_nb;
211
212 void mce_register_decode_chain(struct notifier_block *nb)
213 {
214         /* Ensure SRAO notifier has the highest priority in the decode chain. */
215         if (nb != &mce_srao_nb && nb->priority == INT_MAX)
216                 nb->priority -= 1;
217
218         atomic_notifier_chain_register(&x86_mce_decoder_chain, nb);
219 }
220 EXPORT_SYMBOL_GPL(mce_register_decode_chain);
221
222 void mce_unregister_decode_chain(struct notifier_block *nb)
223 {
224         atomic_notifier_chain_unregister(&x86_mce_decoder_chain, nb);
225 }
226 EXPORT_SYMBOL_GPL(mce_unregister_decode_chain);
227
228 static void print_mce(struct mce *m)
229 {
230         int ret = 0;
231
232         pr_emerg(HW_ERR "CPU %d: Machine Check Exception: %Lx Bank %d: %016Lx\n",
233                m->extcpu, m->mcgstatus, m->bank, m->status);
234
235         if (m->ip) {
236                 pr_emerg(HW_ERR "RIP%s %02x:<%016Lx> ",
237                         !(m->mcgstatus & MCG_STATUS_EIPV) ? " !INEXACT!" : "",
238                                 m->cs, m->ip);
239
240                 if (m->cs == __KERNEL_CS)
241                         print_symbol("{%s}", m->ip);
242                 pr_cont("\n");
243         }
244
245         pr_emerg(HW_ERR "TSC %llx ", m->tsc);
246         if (m->addr)
247                 pr_cont("ADDR %llx ", m->addr);
248         if (m->misc)
249                 pr_cont("MISC %llx ", m->misc);
250
251         pr_cont("\n");
252         /*
253          * Note this output is parsed by external tools and old fields
254          * should not be changed.
255          */
256         pr_emerg(HW_ERR "PROCESSOR %u:%x TIME %llu SOCKET %u APIC %x microcode %x\n",
257                 m->cpuvendor, m->cpuid, m->time, m->socketid, m->apicid,
258                 cpu_data(m->extcpu).microcode);
259
260         /*
261          * Print out human-readable details about the MCE error,
262          * (if the CPU has an implementation for that)
263          */
264         ret = atomic_notifier_call_chain(&x86_mce_decoder_chain, 0, m);
265         if (ret == NOTIFY_STOP)
266                 return;
267
268         pr_emerg_ratelimited(HW_ERR "Run the above through 'mcelog --ascii'\n");
269 }
270
271 #define PANIC_TIMEOUT 5 /* 5 seconds */
272
273 static atomic_t mce_panicked;
274
275 static int fake_panic;
276 static atomic_t mce_fake_panicked;
277
278 /* Panic in progress. Enable interrupts and wait for final IPI */
279 static void wait_for_panic(void)
280 {
281         long timeout = PANIC_TIMEOUT*USEC_PER_SEC;
282
283         preempt_disable();
284         local_irq_enable();
285         while (timeout-- > 0)
286                 udelay(1);
287         if (panic_timeout == 0)
288                 panic_timeout = mca_cfg.panic_timeout;
289         panic("Panicing machine check CPU died");
290 }
291
292 static void mce_panic(const char *msg, struct mce *final, char *exp)
293 {
294         int i, apei_err = 0;
295
296         if (!fake_panic) {
297                 /*
298                  * Make sure only one CPU runs in machine check panic
299                  */
300                 if (atomic_inc_return(&mce_panicked) > 1)
301                         wait_for_panic();
302                 barrier();
303
304                 bust_spinlocks(1);
305                 console_verbose();
306         } else {
307                 /* Don't log too much for fake panic */
308                 if (atomic_inc_return(&mce_fake_panicked) > 1)
309                         return;
310         }
311         /* First print corrected ones that are still unlogged */
312         for (i = 0; i < MCE_LOG_LEN; i++) {
313                 struct mce *m = &mcelog.entry[i];
314                 if (!(m->status & MCI_STATUS_VAL))
315                         continue;
316                 if (!(m->status & MCI_STATUS_UC)) {
317                         print_mce(m);
318                         if (!apei_err)
319                                 apei_err = apei_write_mce(m);
320                 }
321         }
322         /* Now print uncorrected but with the final one last */
323         for (i = 0; i < MCE_LOG_LEN; i++) {
324                 struct mce *m = &mcelog.entry[i];
325                 if (!(m->status & MCI_STATUS_VAL))
326                         continue;
327                 if (!(m->status & MCI_STATUS_UC))
328                         continue;
329                 if (!final || memcmp(m, final, sizeof(struct mce))) {
330                         print_mce(m);
331                         if (!apei_err)
332                                 apei_err = apei_write_mce(m);
333                 }
334         }
335         if (final) {
336                 print_mce(final);
337                 if (!apei_err)
338                         apei_err = apei_write_mce(final);
339         }
340         if (cpu_missing)
341                 pr_emerg(HW_ERR "Some CPUs didn't answer in synchronization\n");
342         if (exp)
343                 pr_emerg(HW_ERR "Machine check: %s\n", exp);
344         if (!fake_panic) {
345                 if (panic_timeout == 0)
346                         panic_timeout = mca_cfg.panic_timeout;
347                 panic(msg);
348         } else
349                 pr_emerg(HW_ERR "Fake kernel panic: %s\n", msg);
350 }
351
352 /* Support code for software error injection */
353
354 static int msr_to_offset(u32 msr)
355 {
356         unsigned bank = __this_cpu_read(injectm.bank);
357
358         if (msr == mca_cfg.rip_msr)
359                 return offsetof(struct mce, ip);
360         if (msr == MSR_IA32_MCx_STATUS(bank))
361                 return offsetof(struct mce, status);
362         if (msr == MSR_IA32_MCx_ADDR(bank))
363                 return offsetof(struct mce, addr);
364         if (msr == MSR_IA32_MCx_MISC(bank))
365                 return offsetof(struct mce, misc);
366         if (msr == MSR_IA32_MCG_STATUS)
367                 return offsetof(struct mce, mcgstatus);
368         return -1;
369 }
370
371 /* MSR access wrappers used for error injection */
372 static u64 mce_rdmsrl(u32 msr)
373 {
374         u64 v;
375
376         if (__this_cpu_read(injectm.finished)) {
377                 int offset = msr_to_offset(msr);
378
379                 if (offset < 0)
380                         return 0;
381                 return *(u64 *)((char *)this_cpu_ptr(&injectm) + offset);
382         }
383
384         if (rdmsrl_safe(msr, &v)) {
385                 WARN_ONCE(1, "mce: Unable to read msr %d!\n", msr);
386                 /*
387                  * Return zero in case the access faulted. This should
388                  * not happen normally but can happen if the CPU does
389                  * something weird, or if the code is buggy.
390                  */
391                 v = 0;
392         }
393
394         return v;
395 }
396
397 static void mce_wrmsrl(u32 msr, u64 v)
398 {
399         if (__this_cpu_read(injectm.finished)) {
400                 int offset = msr_to_offset(msr);
401
402                 if (offset >= 0)
403                         *(u64 *)((char *)this_cpu_ptr(&injectm) + offset) = v;
404                 return;
405         }
406         wrmsrl(msr, v);
407 }
408
409 /*
410  * Collect all global (w.r.t. this processor) status about this machine
411  * check into our "mce" struct so that we can use it later to assess
412  * the severity of the problem as we read per-bank specific details.
413  */
414 static inline void mce_gather_info(struct mce *m, struct pt_regs *regs)
415 {
416         mce_setup(m);
417
418         m->mcgstatus = mce_rdmsrl(MSR_IA32_MCG_STATUS);
419         if (regs) {
420                 /*
421                  * Get the address of the instruction at the time of
422                  * the machine check error.
423                  */
424                 if (m->mcgstatus & (MCG_STATUS_RIPV|MCG_STATUS_EIPV)) {
425                         m->ip = regs->ip;
426                         m->cs = regs->cs;
427
428                         /*
429                          * When in VM86 mode make the cs look like ring 3
430                          * always. This is a lie, but it's better than passing
431                          * the additional vm86 bit around everywhere.
432                          */
433                         if (v8086_mode(regs))
434                                 m->cs |= 3;
435                 }
436                 /* Use accurate RIP reporting if available. */
437                 if (mca_cfg.rip_msr)
438                         m->ip = mce_rdmsrl(mca_cfg.rip_msr);
439         }
440 }
441
442 int mce_available(struct cpuinfo_x86 *c)
443 {
444         if (mca_cfg.disabled)
445                 return 0;
446         return cpu_has(c, X86_FEATURE_MCE) && cpu_has(c, X86_FEATURE_MCA);
447 }
448
449 static void mce_schedule_work(void)
450 {
451         if (!mce_gen_pool_empty() && keventd_up())
452                 schedule_work(&mce_work);
453 }
454
455 static void mce_irq_work_cb(struct irq_work *entry)
456 {
457         mce_notify_irq();
458         mce_schedule_work();
459 }
460
461 static void mce_report_event(struct pt_regs *regs)
462 {
463         if (regs->flags & (X86_VM_MASK|X86_EFLAGS_IF)) {
464                 mce_notify_irq();
465                 /*
466                  * Triggering the work queue here is just an insurance
467                  * policy in case the syscall exit notify handler
468                  * doesn't run soon enough or ends up running on the
469                  * wrong CPU (can happen when audit sleeps)
470                  */
471                 mce_schedule_work();
472                 return;
473         }
474
475         irq_work_queue(&mce_irq_work);
476 }
477
478 static int srao_decode_notifier(struct notifier_block *nb, unsigned long val,
479                                 void *data)
480 {
481         struct mce *mce = (struct mce *)data;
482         unsigned long pfn;
483
484         if (!mce)
485                 return NOTIFY_DONE;
486
487         if (mce->usable_addr && (mce->severity == MCE_AO_SEVERITY)) {
488                 pfn = mce->addr >> PAGE_SHIFT;
489                 memory_failure(pfn, MCE_VECTOR, 0);
490         }
491
492         return NOTIFY_OK;
493 }
494 static struct notifier_block mce_srao_nb = {
495         .notifier_call  = srao_decode_notifier,
496         .priority = INT_MAX,
497 };
498
499 /*
500  * Read ADDR and MISC registers.
501  */
502 static void mce_read_aux(struct mce *m, int i)
503 {
504         if (m->status & MCI_STATUS_MISCV)
505                 m->misc = mce_rdmsrl(MSR_IA32_MCx_MISC(i));
506         if (m->status & MCI_STATUS_ADDRV) {
507                 m->addr = mce_rdmsrl(MSR_IA32_MCx_ADDR(i));
508
509                 /*
510                  * Mask the reported address by the reported granularity.
511                  */
512                 if (mca_cfg.ser && (m->status & MCI_STATUS_MISCV)) {
513                         u8 shift = MCI_MISC_ADDR_LSB(m->misc);
514                         m->addr >>= shift;
515                         m->addr <<= shift;
516                 }
517         }
518 }
519
520 static bool memory_error(struct mce *m)
521 {
522         struct cpuinfo_x86 *c = &boot_cpu_data;
523
524         if (c->x86_vendor == X86_VENDOR_AMD) {
525                 /*
526                  * coming soon
527                  */
528                 return false;
529         } else if (c->x86_vendor == X86_VENDOR_INTEL) {
530                 /*
531                  * Intel SDM Volume 3B - 15.9.2 Compound Error Codes
532                  *
533                  * Bit 7 of the MCACOD field of IA32_MCi_STATUS is used for
534                  * indicating a memory error. Bit 8 is used for indicating a
535                  * cache hierarchy error. The combination of bit 2 and bit 3
536                  * is used for indicating a `generic' cache hierarchy error
537                  * But we can't just blindly check the above bits, because if
538                  * bit 11 is set, then it is a bus/interconnect error - and
539                  * either way the above bits just gives more detail on what
540                  * bus/interconnect error happened. Note that bit 12 can be
541                  * ignored, as it's the "filter" bit.
542                  */
543                 return (m->status & 0xef80) == BIT(7) ||
544                        (m->status & 0xef00) == BIT(8) ||
545                        (m->status & 0xeffc) == 0xc;
546         }
547
548         return false;
549 }
550
551 DEFINE_PER_CPU(unsigned, mce_poll_count);
552
553 /*
554  * Poll for corrected events or events that happened before reset.
555  * Those are just logged through /dev/mcelog.
556  *
557  * This is executed in standard interrupt context.
558  *
559  * Note: spec recommends to panic for fatal unsignalled
560  * errors here. However this would be quite problematic --
561  * we would need to reimplement the Monarch handling and
562  * it would mess up the exclusion between exception handler
563  * and poll hander -- * so we skip this for now.
564  * These cases should not happen anyways, or only when the CPU
565  * is already totally * confused. In this case it's likely it will
566  * not fully execute the machine check handler either.
567  */
568 bool machine_check_poll(enum mcp_flags flags, mce_banks_t *b)
569 {
570         bool error_logged = false;
571         struct mce m;
572         int severity;
573         int i;
574
575         this_cpu_inc(mce_poll_count);
576
577         mce_gather_info(&m, NULL);
578
579         for (i = 0; i < mca_cfg.banks; i++) {
580                 if (!mce_banks[i].ctl || !test_bit(i, *b))
581                         continue;
582
583                 m.misc = 0;
584                 m.addr = 0;
585                 m.bank = i;
586                 m.tsc = 0;
587
588                 barrier();
589                 m.status = mce_rdmsrl(MSR_IA32_MCx_STATUS(i));
590                 if (!(m.status & MCI_STATUS_VAL))
591                         continue;
592
593
594                 /*
595                  * Uncorrected or signalled events are handled by the exception
596                  * handler when it is enabled, so don't process those here.
597                  *
598                  * TBD do the same check for MCI_STATUS_EN here?
599                  */
600                 if (!(flags & MCP_UC) &&
601                     (m.status & (mca_cfg.ser ? MCI_STATUS_S : MCI_STATUS_UC)))
602                         continue;
603
604                 mce_read_aux(&m, i);
605
606                 if (!(flags & MCP_TIMESTAMP))
607                         m.tsc = 0;
608
609                 severity = mce_severity(&m, mca_cfg.tolerant, NULL, false);
610
611                 /*
612                  * In the cases where we don't have a valid address after all,
613                  * do not add it into the ring buffer.
614                  */
615                 if (severity == MCE_DEFERRED_SEVERITY && memory_error(&m)) {
616                         if (m.status & MCI_STATUS_ADDRV) {
617                                 m.severity = severity;
618                                 m.usable_addr = mce_usable_address(&m);
619
620                                 if (!mce_gen_pool_add(&m))
621                                         mce_schedule_work();
622                         }
623                 }
624
625                 /*
626                  * Don't get the IP here because it's unlikely to
627                  * have anything to do with the actual error location.
628                  */
629                 if (!(flags & MCP_DONTLOG) && !mca_cfg.dont_log_ce) {
630                         error_logged = true;
631                         mce_log(&m);
632                 }
633
634                 /*
635                  * Clear state for this bank.
636                  */
637                 mce_wrmsrl(MSR_IA32_MCx_STATUS(i), 0);
638         }
639
640         /*
641          * Don't clear MCG_STATUS here because it's only defined for
642          * exceptions.
643          */
644
645         sync_core();
646
647         return error_logged;
648 }
649 EXPORT_SYMBOL_GPL(machine_check_poll);
650
651 /*
652  * Do a quick check if any of the events requires a panic.
653  * This decides if we keep the events around or clear them.
654  */
655 static int mce_no_way_out(struct mce *m, char **msg, unsigned long *validp,
656                           struct pt_regs *regs)
657 {
658         int i, ret = 0;
659         char *tmp;
660
661         for (i = 0; i < mca_cfg.banks; i++) {
662                 m->status = mce_rdmsrl(MSR_IA32_MCx_STATUS(i));
663                 if (m->status & MCI_STATUS_VAL) {
664                         __set_bit(i, validp);
665                         if (quirk_no_way_out)
666                                 quirk_no_way_out(i, m, regs);
667                 }
668
669                 if (mce_severity(m, mca_cfg.tolerant, &tmp, true) >= MCE_PANIC_SEVERITY) {
670                         *msg = tmp;
671                         ret = 1;
672                 }
673         }
674         return ret;
675 }
676
677 /*
678  * Variable to establish order between CPUs while scanning.
679  * Each CPU spins initially until executing is equal its number.
680  */
681 static atomic_t mce_executing;
682
683 /*
684  * Defines order of CPUs on entry. First CPU becomes Monarch.
685  */
686 static atomic_t mce_callin;
687
688 /*
689  * Check if a timeout waiting for other CPUs happened.
690  */
691 static int mce_timed_out(u64 *t, const char *msg)
692 {
693         /*
694          * The others already did panic for some reason.
695          * Bail out like in a timeout.
696          * rmb() to tell the compiler that system_state
697          * might have been modified by someone else.
698          */
699         rmb();
700         if (atomic_read(&mce_panicked))
701                 wait_for_panic();
702         if (!mca_cfg.monarch_timeout)
703                 goto out;
704         if ((s64)*t < SPINUNIT) {
705                 if (mca_cfg.tolerant <= 1)
706                         mce_panic(msg, NULL, NULL);
707                 cpu_missing = 1;
708                 return 1;
709         }
710         *t -= SPINUNIT;
711 out:
712         touch_nmi_watchdog();
713         return 0;
714 }
715
716 /*
717  * The Monarch's reign.  The Monarch is the CPU who entered
718  * the machine check handler first. It waits for the others to
719  * raise the exception too and then grades them. When any
720  * error is fatal panic. Only then let the others continue.
721  *
722  * The other CPUs entering the MCE handler will be controlled by the
723  * Monarch. They are called Subjects.
724  *
725  * This way we prevent any potential data corruption in a unrecoverable case
726  * and also makes sure always all CPU's errors are examined.
727  *
728  * Also this detects the case of a machine check event coming from outer
729  * space (not detected by any CPUs) In this case some external agent wants
730  * us to shut down, so panic too.
731  *
732  * The other CPUs might still decide to panic if the handler happens
733  * in a unrecoverable place, but in this case the system is in a semi-stable
734  * state and won't corrupt anything by itself. It's ok to let the others
735  * continue for a bit first.
736  *
737  * All the spin loops have timeouts; when a timeout happens a CPU
738  * typically elects itself to be Monarch.
739  */
740 static void mce_reign(void)
741 {
742         int cpu;
743         struct mce *m = NULL;
744         int global_worst = 0;
745         char *msg = NULL;
746         char *nmsg = NULL;
747
748         /*
749          * This CPU is the Monarch and the other CPUs have run
750          * through their handlers.
751          * Grade the severity of the errors of all the CPUs.
752          */
753         for_each_possible_cpu(cpu) {
754                 int severity = mce_severity(&per_cpu(mces_seen, cpu),
755                                             mca_cfg.tolerant,
756                                             &nmsg, true);
757                 if (severity > global_worst) {
758                         msg = nmsg;
759                         global_worst = severity;
760                         m = &per_cpu(mces_seen, cpu);
761                 }
762         }
763
764         /*
765          * Cannot recover? Panic here then.
766          * This dumps all the mces in the log buffer and stops the
767          * other CPUs.
768          */
769         if (m && global_worst >= MCE_PANIC_SEVERITY && mca_cfg.tolerant < 3)
770                 mce_panic("Fatal machine check", m, msg);
771
772         /*
773          * For UC somewhere we let the CPU who detects it handle it.
774          * Also must let continue the others, otherwise the handling
775          * CPU could deadlock on a lock.
776          */
777
778         /*
779          * No machine check event found. Must be some external
780          * source or one CPU is hung. Panic.
781          */
782         if (global_worst <= MCE_KEEP_SEVERITY && mca_cfg.tolerant < 3)
783                 mce_panic("Fatal machine check from unknown source", NULL, NULL);
784
785         /*
786          * Now clear all the mces_seen so that they don't reappear on
787          * the next mce.
788          */
789         for_each_possible_cpu(cpu)
790                 memset(&per_cpu(mces_seen, cpu), 0, sizeof(struct mce));
791 }
792
793 static atomic_t global_nwo;
794
795 /*
796  * Start of Monarch synchronization. This waits until all CPUs have
797  * entered the exception handler and then determines if any of them
798  * saw a fatal event that requires panic. Then it executes them
799  * in the entry order.
800  * TBD double check parallel CPU hotunplug
801  */
802 static int mce_start(int *no_way_out)
803 {
804         int order;
805         int cpus = num_online_cpus();
806         u64 timeout = (u64)mca_cfg.monarch_timeout * NSEC_PER_USEC;
807
808         if (!timeout)
809                 return -1;
810
811         atomic_add(*no_way_out, &global_nwo);
812         /*
813          * global_nwo should be updated before mce_callin
814          */
815         smp_wmb();
816         order = atomic_inc_return(&mce_callin);
817
818         /*
819          * Wait for everyone.
820          */
821         while (atomic_read(&mce_callin) != cpus) {
822                 if (mce_timed_out(&timeout,
823                                   "Timeout: Not all CPUs entered broadcast exception handler")) {
824                         atomic_set(&global_nwo, 0);
825                         return -1;
826                 }
827                 ndelay(SPINUNIT);
828         }
829
830         /*
831          * mce_callin should be read before global_nwo
832          */
833         smp_rmb();
834
835         if (order == 1) {
836                 /*
837                  * Monarch: Starts executing now, the others wait.
838                  */
839                 atomic_set(&mce_executing, 1);
840         } else {
841                 /*
842                  * Subject: Now start the scanning loop one by one in
843                  * the original callin order.
844                  * This way when there are any shared banks it will be
845                  * only seen by one CPU before cleared, avoiding duplicates.
846                  */
847                 while (atomic_read(&mce_executing) < order) {
848                         if (mce_timed_out(&timeout,
849                                           "Timeout: Subject CPUs unable to finish machine check processing")) {
850                                 atomic_set(&global_nwo, 0);
851                                 return -1;
852                         }
853                         ndelay(SPINUNIT);
854                 }
855         }
856
857         /*
858          * Cache the global no_way_out state.
859          */
860         *no_way_out = atomic_read(&global_nwo);
861
862         return order;
863 }
864
865 /*
866  * Synchronize between CPUs after main scanning loop.
867  * This invokes the bulk of the Monarch processing.
868  */
869 static int mce_end(int order)
870 {
871         int ret = -1;
872         u64 timeout = (u64)mca_cfg.monarch_timeout * NSEC_PER_USEC;
873
874         if (!timeout)
875                 goto reset;
876         if (order < 0)
877                 goto reset;
878
879         /*
880          * Allow others to run.
881          */
882         atomic_inc(&mce_executing);
883
884         if (order == 1) {
885                 /* CHECKME: Can this race with a parallel hotplug? */
886                 int cpus = num_online_cpus();
887
888                 /*
889                  * Monarch: Wait for everyone to go through their scanning
890                  * loops.
891                  */
892                 while (atomic_read(&mce_executing) <= cpus) {
893                         if (mce_timed_out(&timeout,
894                                           "Timeout: Monarch CPU unable to finish machine check processing"))
895                                 goto reset;
896                         ndelay(SPINUNIT);
897                 }
898
899                 mce_reign();
900                 barrier();
901                 ret = 0;
902         } else {
903                 /*
904                  * Subject: Wait for Monarch to finish.
905                  */
906                 while (atomic_read(&mce_executing) != 0) {
907                         if (mce_timed_out(&timeout,
908                                           "Timeout: Monarch CPU did not finish machine check processing"))
909                                 goto reset;
910                         ndelay(SPINUNIT);
911                 }
912
913                 /*
914                  * Don't reset anything. That's done by the Monarch.
915                  */
916                 return 0;
917         }
918
919         /*
920          * Reset all global state.
921          */
922 reset:
923         atomic_set(&global_nwo, 0);
924         atomic_set(&mce_callin, 0);
925         barrier();
926
927         /*
928          * Let others run again.
929          */
930         atomic_set(&mce_executing, 0);
931         return ret;
932 }
933
934 /*
935  * Check if the address reported by the CPU is in a format we can parse.
936  * It would be possible to add code for most other cases, but all would
937  * be somewhat complicated (e.g. segment offset would require an instruction
938  * parser). So only support physical addresses up to page granuality for now.
939  */
940 static int mce_usable_address(struct mce *m)
941 {
942         if (!(m->status & MCI_STATUS_MISCV) || !(m->status & MCI_STATUS_ADDRV))
943                 return 0;
944         if (MCI_MISC_ADDR_LSB(m->misc) > PAGE_SHIFT)
945                 return 0;
946         if (MCI_MISC_ADDR_MODE(m->misc) != MCI_MISC_ADDR_PHYS)
947                 return 0;
948         return 1;
949 }
950
951 static void mce_clear_state(unsigned long *toclear)
952 {
953         int i;
954
955         for (i = 0; i < mca_cfg.banks; i++) {
956                 if (test_bit(i, toclear))
957                         mce_wrmsrl(MSR_IA32_MCx_STATUS(i), 0);
958         }
959 }
960
961 /*
962  * The actual machine check handler. This only handles real
963  * exceptions when something got corrupted coming in through int 18.
964  *
965  * This is executed in NMI context not subject to normal locking rules. This
966  * implies that most kernel services cannot be safely used. Don't even
967  * think about putting a printk in there!
968  *
969  * On Intel systems this is entered on all CPUs in parallel through
970  * MCE broadcast. However some CPUs might be broken beyond repair,
971  * so be always careful when synchronizing with others.
972  */
973 void do_machine_check(struct pt_regs *regs, long error_code)
974 {
975         struct mca_config *cfg = &mca_cfg;
976         struct mce m, *final;
977         int i;
978         int worst = 0;
979         int severity;
980         /*
981          * Establish sequential order between the CPUs entering the machine
982          * check handler.
983          */
984         int order;
985         /*
986          * If no_way_out gets set, there is no safe way to recover from this
987          * MCE.  If mca_cfg.tolerant is cranked up, we'll try anyway.
988          */
989         int no_way_out = 0;
990         /*
991          * If kill_it gets set, there might be a way to recover from this
992          * error.
993          */
994         int kill_it = 0;
995         DECLARE_BITMAP(toclear, MAX_NR_BANKS);
996         DECLARE_BITMAP(valid_banks, MAX_NR_BANKS);
997         char *msg = "Unknown";
998         u64 recover_paddr = ~0ull;
999         int flags = MF_ACTION_REQUIRED;
1000         int lmce = 0;
1001
1002         ist_enter(regs);
1003
1004         this_cpu_inc(mce_exception_count);
1005
1006         if (!cfg->banks)
1007                 goto out;
1008
1009         mce_gather_info(&m, regs);
1010
1011         final = this_cpu_ptr(&mces_seen);
1012         *final = m;
1013
1014         memset(valid_banks, 0, sizeof(valid_banks));
1015         no_way_out = mce_no_way_out(&m, &msg, valid_banks, regs);
1016
1017         barrier();
1018
1019         /*
1020          * When no restart IP might need to kill or panic.
1021          * Assume the worst for now, but if we find the
1022          * severity is MCE_AR_SEVERITY we have other options.
1023          */
1024         if (!(m.mcgstatus & MCG_STATUS_RIPV))
1025                 kill_it = 1;
1026
1027         /*
1028          * Check if this MCE is signaled to only this logical processor
1029          */
1030         if (m.mcgstatus & MCG_STATUS_LMCES)
1031                 lmce = 1;
1032         else {
1033                 /*
1034                  * Go through all the banks in exclusion of the other CPUs.
1035                  * This way we don't report duplicated events on shared banks
1036                  * because the first one to see it will clear it.
1037                  * If this is a Local MCE, then no need to perform rendezvous.
1038                  */
1039                 order = mce_start(&no_way_out);
1040         }
1041
1042         for (i = 0; i < cfg->banks; i++) {
1043                 __clear_bit(i, toclear);
1044                 if (!test_bit(i, valid_banks))
1045                         continue;
1046                 if (!mce_banks[i].ctl)
1047                         continue;
1048
1049                 m.misc = 0;
1050                 m.addr = 0;
1051                 m.bank = i;
1052
1053                 m.status = mce_rdmsrl(MSR_IA32_MCx_STATUS(i));
1054                 if ((m.status & MCI_STATUS_VAL) == 0)
1055                         continue;
1056
1057                 /*
1058                  * Non uncorrected or non signaled errors are handled by
1059                  * machine_check_poll. Leave them alone, unless this panics.
1060                  */
1061                 if (!(m.status & (cfg->ser ? MCI_STATUS_S : MCI_STATUS_UC)) &&
1062                         !no_way_out)
1063                         continue;
1064
1065                 /*
1066                  * Set taint even when machine check was not enabled.
1067                  */
1068                 add_taint(TAINT_MACHINE_CHECK, LOCKDEP_NOW_UNRELIABLE);
1069
1070                 severity = mce_severity(&m, cfg->tolerant, NULL, true);
1071
1072                 /*
1073                  * When machine check was for corrected/deferred handler don't
1074                  * touch, unless we're panicing.
1075                  */
1076                 if ((severity == MCE_KEEP_SEVERITY ||
1077                      severity == MCE_UCNA_SEVERITY) && !no_way_out)
1078                         continue;
1079                 __set_bit(i, toclear);
1080                 if (severity == MCE_NO_SEVERITY) {
1081                         /*
1082                          * Machine check event was not enabled. Clear, but
1083                          * ignore.
1084                          */
1085                         continue;
1086                 }
1087
1088                 mce_read_aux(&m, i);
1089
1090                 /* assuming valid severity level != 0 */
1091                 m.severity = severity;
1092                 m.usable_addr = mce_usable_address(&m);
1093
1094                 mce_log(&m);
1095
1096                 if (severity > worst) {
1097                         *final = m;
1098                         worst = severity;
1099                 }
1100         }
1101
1102         /* mce_clear_state will clear *final, save locally for use later */
1103         m = *final;
1104
1105         if (!no_way_out)
1106                 mce_clear_state(toclear);
1107
1108         /*
1109          * Do most of the synchronization with other CPUs.
1110          * When there's any problem use only local no_way_out state.
1111          */
1112         if (!lmce) {
1113                 if (mce_end(order) < 0)
1114                         no_way_out = worst >= MCE_PANIC_SEVERITY;
1115         } else {
1116                 /*
1117                  * Local MCE skipped calling mce_reign()
1118                  * If we found a fatal error, we need to panic here.
1119                  */
1120                  if (worst >= MCE_PANIC_SEVERITY && mca_cfg.tolerant < 3)
1121                         mce_panic("Machine check from unknown source",
1122                                 NULL, NULL);
1123         }
1124
1125         /*
1126          * At insane "tolerant" levels we take no action. Otherwise
1127          * we only die if we have no other choice. For less serious
1128          * issues we try to recover, or limit damage to the current
1129          * process.
1130          */
1131         if (cfg->tolerant < 3) {
1132                 if (no_way_out)
1133                         mce_panic("Fatal machine check on current CPU", &m, msg);
1134                 if (worst == MCE_AR_SEVERITY) {
1135                         recover_paddr = m.addr;
1136                         if (!(m.mcgstatus & MCG_STATUS_RIPV))
1137                                 flags |= MF_MUST_KILL;
1138                 } else if (kill_it) {
1139                         force_sig(SIGBUS, current);
1140                 }
1141         }
1142
1143         if (worst > 0)
1144                 mce_report_event(regs);
1145         mce_wrmsrl(MSR_IA32_MCG_STATUS, 0);
1146 out:
1147         sync_core();
1148
1149         if (recover_paddr == ~0ull)
1150                 goto done;
1151
1152         pr_err("Uncorrected hardware memory error in user-access at %llx",
1153                  recover_paddr);
1154         /*
1155          * We must call memory_failure() here even if the current process is
1156          * doomed. We still need to mark the page as poisoned and alert any
1157          * other users of the page.
1158          */
1159         ist_begin_non_atomic(regs);
1160         local_irq_enable();
1161         if (memory_failure(recover_paddr >> PAGE_SHIFT, MCE_VECTOR, flags) < 0) {
1162                 pr_err("Memory error not recovered");
1163                 force_sig(SIGBUS, current);
1164         }
1165         local_irq_disable();
1166         ist_end_non_atomic();
1167 done:
1168         ist_exit(regs);
1169 }
1170 EXPORT_SYMBOL_GPL(do_machine_check);
1171
1172 #ifndef CONFIG_MEMORY_FAILURE
1173 int memory_failure(unsigned long pfn, int vector, int flags)
1174 {
1175         /* mce_severity() should not hand us an ACTION_REQUIRED error */
1176         BUG_ON(flags & MF_ACTION_REQUIRED);
1177         pr_err("Uncorrected memory error in page 0x%lx ignored\n"
1178                "Rebuild kernel with CONFIG_MEMORY_FAILURE=y for smarter handling\n",
1179                pfn);
1180
1181         return 0;
1182 }
1183 #endif
1184
1185 /*
1186  * Action optional processing happens here (picking up
1187  * from the list of faulting pages that do_machine_check()
1188  * placed into the genpool).
1189  */
1190 static void mce_process_work(struct work_struct *dummy)
1191 {
1192         mce_gen_pool_process();
1193 }
1194
1195 #ifdef CONFIG_X86_MCE_INTEL
1196 /***
1197  * mce_log_therm_throt_event - Logs the thermal throttling event to mcelog
1198  * @cpu: The CPU on which the event occurred.
1199  * @status: Event status information
1200  *
1201  * This function should be called by the thermal interrupt after the
1202  * event has been processed and the decision was made to log the event
1203  * further.
1204  *
1205  * The status parameter will be saved to the 'status' field of 'struct mce'
1206  * and historically has been the register value of the
1207  * MSR_IA32_THERMAL_STATUS (Intel) msr.
1208  */
1209 void mce_log_therm_throt_event(__u64 status)
1210 {
1211         struct mce m;
1212
1213         mce_setup(&m);
1214         m.bank = MCE_THERMAL_BANK;
1215         m.status = status;
1216         mce_log(&m);
1217 }
1218 #endif /* CONFIG_X86_MCE_INTEL */
1219
1220 /*
1221  * Periodic polling timer for "silent" machine check errors.  If the
1222  * poller finds an MCE, poll 2x faster.  When the poller finds no more
1223  * errors, poll 2x slower (up to check_interval seconds).
1224  */
1225 static unsigned long check_interval = INITIAL_CHECK_INTERVAL;
1226
1227 static DEFINE_PER_CPU(unsigned long, mce_next_interval); /* in jiffies */
1228 static DEFINE_PER_CPU(struct timer_list, mce_timer);
1229
1230 static unsigned long mce_adjust_timer_default(unsigned long interval)
1231 {
1232         return interval;
1233 }
1234
1235 static unsigned long (*mce_adjust_timer)(unsigned long interval) = mce_adjust_timer_default;
1236
1237 static void __restart_timer(struct timer_list *t, unsigned long interval)
1238 {
1239         unsigned long when = jiffies + interval;
1240         unsigned long flags;
1241
1242         local_irq_save(flags);
1243
1244         if (timer_pending(t)) {
1245                 if (time_before(when, t->expires))
1246                         mod_timer_pinned(t, when);
1247         } else {
1248                 t->expires = round_jiffies(when);
1249                 add_timer_on(t, smp_processor_id());
1250         }
1251
1252         local_irq_restore(flags);
1253 }
1254
1255 static void mce_timer_fn(unsigned long data)
1256 {
1257         struct timer_list *t = this_cpu_ptr(&mce_timer);
1258         int cpu = smp_processor_id();
1259         unsigned long iv;
1260
1261         WARN_ON(cpu != data);
1262
1263         iv = __this_cpu_read(mce_next_interval);
1264
1265         if (mce_available(this_cpu_ptr(&cpu_info))) {
1266                 machine_check_poll(MCP_TIMESTAMP, this_cpu_ptr(&mce_poll_banks));
1267
1268                 if (mce_intel_cmci_poll()) {
1269                         iv = mce_adjust_timer(iv);
1270                         goto done;
1271                 }
1272         }
1273
1274         /*
1275          * Alert userspace if needed. If we logged an MCE, reduce the polling
1276          * interval, otherwise increase the polling interval.
1277          */
1278         if (mce_notify_irq())
1279                 iv = max(iv / 2, (unsigned long) HZ/100);
1280         else
1281                 iv = min(iv * 2, round_jiffies_relative(check_interval * HZ));
1282
1283 done:
1284         __this_cpu_write(mce_next_interval, iv);
1285         __restart_timer(t, iv);
1286 }
1287
1288 /*
1289  * Ensure that the timer is firing in @interval from now.
1290  */
1291 void mce_timer_kick(unsigned long interval)
1292 {
1293         struct timer_list *t = this_cpu_ptr(&mce_timer);
1294         unsigned long iv = __this_cpu_read(mce_next_interval);
1295
1296         __restart_timer(t, interval);
1297
1298         if (interval < iv)
1299                 __this_cpu_write(mce_next_interval, interval);
1300 }
1301
1302 /* Must not be called in IRQ context where del_timer_sync() can deadlock */
1303 static void mce_timer_delete_all(void)
1304 {
1305         int cpu;
1306
1307         for_each_online_cpu(cpu)
1308                 del_timer_sync(&per_cpu(mce_timer, cpu));
1309 }
1310
1311 static void mce_do_trigger(struct work_struct *work)
1312 {
1313         call_usermodehelper(mce_helper, mce_helper_argv, NULL, UMH_NO_WAIT);
1314 }
1315
1316 static DECLARE_WORK(mce_trigger_work, mce_do_trigger);
1317
1318 /*
1319  * Notify the user(s) about new machine check events.
1320  * Can be called from interrupt context, but not from machine check/NMI
1321  * context.
1322  */
1323 int mce_notify_irq(void)
1324 {
1325         /* Not more than two messages every minute */
1326         static DEFINE_RATELIMIT_STATE(ratelimit, 60*HZ, 2);
1327
1328         if (test_and_clear_bit(0, &mce_need_notify)) {
1329                 /* wake processes polling /dev/mcelog */
1330                 wake_up_interruptible(&mce_chrdev_wait);
1331
1332                 if (mce_helper[0])
1333                         schedule_work(&mce_trigger_work);
1334
1335                 if (__ratelimit(&ratelimit))
1336                         pr_info(HW_ERR "Machine check events logged\n");
1337
1338                 return 1;
1339         }
1340         return 0;
1341 }
1342 EXPORT_SYMBOL_GPL(mce_notify_irq);
1343
1344 static int __mcheck_cpu_mce_banks_init(void)
1345 {
1346         int i;
1347         u8 num_banks = mca_cfg.banks;
1348
1349         mce_banks = kzalloc(num_banks * sizeof(struct mce_bank), GFP_KERNEL);
1350         if (!mce_banks)
1351                 return -ENOMEM;
1352
1353         for (i = 0; i < num_banks; i++) {
1354                 struct mce_bank *b = &mce_banks[i];
1355
1356                 b->ctl = -1ULL;
1357                 b->init = 1;
1358         }
1359         return 0;
1360 }
1361
1362 /*
1363  * Initialize Machine Checks for a CPU.
1364  */
1365 static int __mcheck_cpu_cap_init(void)
1366 {
1367         unsigned b;
1368         u64 cap;
1369
1370         rdmsrl(MSR_IA32_MCG_CAP, cap);
1371
1372         b = cap & MCG_BANKCNT_MASK;
1373         if (!mca_cfg.banks)
1374                 pr_info("CPU supports %d MCE banks\n", b);
1375
1376         if (b > MAX_NR_BANKS) {
1377                 pr_warn("Using only %u machine check banks out of %u\n",
1378                         MAX_NR_BANKS, b);
1379                 b = MAX_NR_BANKS;
1380         }
1381
1382         /* Don't support asymmetric configurations today */
1383         WARN_ON(mca_cfg.banks != 0 && b != mca_cfg.banks);
1384         mca_cfg.banks = b;
1385
1386         if (!mce_banks) {
1387                 int err = __mcheck_cpu_mce_banks_init();
1388
1389                 if (err)
1390                         return err;
1391         }
1392
1393         /* Use accurate RIP reporting if available. */
1394         if ((cap & MCG_EXT_P) && MCG_EXT_CNT(cap) >= 9)
1395                 mca_cfg.rip_msr = MSR_IA32_MCG_EIP;
1396
1397         if (cap & MCG_SER_P)
1398                 mca_cfg.ser = true;
1399
1400         return 0;
1401 }
1402
1403 static void __mcheck_cpu_init_generic(void)
1404 {
1405         enum mcp_flags m_fl = 0;
1406         mce_banks_t all_banks;
1407         u64 cap;
1408         int i;
1409
1410         if (!mca_cfg.bootlog)
1411                 m_fl = MCP_DONTLOG;
1412
1413         /*
1414          * Log the machine checks left over from the previous reset.
1415          */
1416         bitmap_fill(all_banks, MAX_NR_BANKS);
1417         machine_check_poll(MCP_UC | m_fl, &all_banks);
1418
1419         cr4_set_bits(X86_CR4_MCE);
1420
1421         rdmsrl(MSR_IA32_MCG_CAP, cap);
1422         if (cap & MCG_CTL_P)
1423                 wrmsr(MSR_IA32_MCG_CTL, 0xffffffff, 0xffffffff);
1424
1425         for (i = 0; i < mca_cfg.banks; i++) {
1426                 struct mce_bank *b = &mce_banks[i];
1427
1428                 if (!b->init)
1429                         continue;
1430                 wrmsrl(MSR_IA32_MCx_CTL(i), b->ctl);
1431                 wrmsrl(MSR_IA32_MCx_STATUS(i), 0);
1432         }
1433 }
1434
1435 /*
1436  * During IFU recovery Sandy Bridge -EP4S processors set the RIPV and
1437  * EIPV bits in MCG_STATUS to zero on the affected logical processor (SDM
1438  * Vol 3B Table 15-20). But this confuses both the code that determines
1439  * whether the machine check occurred in kernel or user mode, and also
1440  * the severity assessment code. Pretend that EIPV was set, and take the
1441  * ip/cs values from the pt_regs that mce_gather_info() ignored earlier.
1442  */
1443 static void quirk_sandybridge_ifu(int bank, struct mce *m, struct pt_regs *regs)
1444 {
1445         if (bank != 0)
1446                 return;
1447         if ((m->mcgstatus & (MCG_STATUS_EIPV|MCG_STATUS_RIPV)) != 0)
1448                 return;
1449         if ((m->status & (MCI_STATUS_OVER|MCI_STATUS_UC|
1450                           MCI_STATUS_EN|MCI_STATUS_MISCV|MCI_STATUS_ADDRV|
1451                           MCI_STATUS_PCC|MCI_STATUS_S|MCI_STATUS_AR|
1452                           MCACOD)) !=
1453                          (MCI_STATUS_UC|MCI_STATUS_EN|
1454                           MCI_STATUS_MISCV|MCI_STATUS_ADDRV|MCI_STATUS_S|
1455                           MCI_STATUS_AR|MCACOD_INSTR))
1456                 return;
1457
1458         m->mcgstatus |= MCG_STATUS_EIPV;
1459         m->ip = regs->ip;
1460         m->cs = regs->cs;
1461 }
1462
1463 /* Add per CPU specific workarounds here */
1464 static int __mcheck_cpu_apply_quirks(struct cpuinfo_x86 *c)
1465 {
1466         struct mca_config *cfg = &mca_cfg;
1467
1468         if (c->x86_vendor == X86_VENDOR_UNKNOWN) {
1469                 pr_info("unknown CPU type - not enabling MCE support\n");
1470                 return -EOPNOTSUPP;
1471         }
1472
1473         /* This should be disabled by the BIOS, but isn't always */
1474         if (c->x86_vendor == X86_VENDOR_AMD) {
1475                 if (c->x86 == 15 && cfg->banks > 4) {
1476                         /*
1477                          * disable GART TBL walk error reporting, which
1478                          * trips off incorrectly with the IOMMU & 3ware
1479                          * & Cerberus:
1480                          */
1481                         clear_bit(10, (unsigned long *)&mce_banks[4].ctl);
1482                 }
1483                 if (c->x86 <= 17 && cfg->bootlog < 0) {
1484                         /*
1485                          * Lots of broken BIOS around that don't clear them
1486                          * by default and leave crap in there. Don't log:
1487                          */
1488                         cfg->bootlog = 0;
1489                 }
1490                 /*
1491                  * Various K7s with broken bank 0 around. Always disable
1492                  * by default.
1493                  */
1494                 if (c->x86 == 6 && cfg->banks > 0)
1495                         mce_banks[0].ctl = 0;
1496
1497                 /*
1498                  * overflow_recov is supported for F15h Models 00h-0fh
1499                  * even though we don't have a CPUID bit for it.
1500                  */
1501                 if (c->x86 == 0x15 && c->x86_model <= 0xf)
1502                         mce_flags.overflow_recov = 1;
1503
1504                 /*
1505                  * Turn off MC4_MISC thresholding banks on those models since
1506                  * they're not supported there.
1507                  */
1508                 if (c->x86 == 0x15 &&
1509                     (c->x86_model >= 0x10 && c->x86_model <= 0x1f)) {
1510                         int i;
1511                         u64 hwcr;
1512                         bool need_toggle;
1513                         u32 msrs[] = {
1514                                 0x00000413, /* MC4_MISC0 */
1515                                 0xc0000408, /* MC4_MISC1 */
1516                         };
1517
1518                         rdmsrl(MSR_K7_HWCR, hwcr);
1519
1520                         /* McStatusWrEn has to be set */
1521                         need_toggle = !(hwcr & BIT(18));
1522
1523                         if (need_toggle)
1524                                 wrmsrl(MSR_K7_HWCR, hwcr | BIT(18));
1525
1526                         /* Clear CntP bit safely */
1527                         for (i = 0; i < ARRAY_SIZE(msrs); i++)
1528                                 msr_clear_bit(msrs[i], 62);
1529
1530                         /* restore old settings */
1531                         if (need_toggle)
1532                                 wrmsrl(MSR_K7_HWCR, hwcr);
1533                 }
1534         }
1535
1536         if (c->x86_vendor == X86_VENDOR_INTEL) {
1537                 /*
1538                  * SDM documents that on family 6 bank 0 should not be written
1539                  * because it aliases to another special BIOS controlled
1540                  * register.
1541                  * But it's not aliased anymore on model 0x1a+
1542                  * Don't ignore bank 0 completely because there could be a
1543                  * valid event later, merely don't write CTL0.
1544                  */
1545
1546                 if (c->x86 == 6 && c->x86_model < 0x1A && cfg->banks > 0)
1547                         mce_banks[0].init = 0;
1548
1549                 /*
1550                  * All newer Intel systems support MCE broadcasting. Enable
1551                  * synchronization with a one second timeout.
1552                  */
1553                 if ((c->x86 > 6 || (c->x86 == 6 && c->x86_model >= 0xe)) &&
1554                         cfg->monarch_timeout < 0)
1555                         cfg->monarch_timeout = USEC_PER_SEC;
1556
1557                 /*
1558                  * There are also broken BIOSes on some Pentium M and
1559                  * earlier systems:
1560                  */
1561                 if (c->x86 == 6 && c->x86_model <= 13 && cfg->bootlog < 0)
1562                         cfg->bootlog = 0;
1563
1564                 if (c->x86 == 6 && c->x86_model == 45)
1565                         quirk_no_way_out = quirk_sandybridge_ifu;
1566         }
1567         if (cfg->monarch_timeout < 0)
1568                 cfg->monarch_timeout = 0;
1569         if (cfg->bootlog != 0)
1570                 cfg->panic_timeout = 30;
1571
1572         return 0;
1573 }
1574
1575 static int __mcheck_cpu_ancient_init(struct cpuinfo_x86 *c)
1576 {
1577         if (c->x86 != 5)
1578                 return 0;
1579
1580         switch (c->x86_vendor) {
1581         case X86_VENDOR_INTEL:
1582                 intel_p5_mcheck_init(c);
1583                 return 1;
1584                 break;
1585         case X86_VENDOR_CENTAUR:
1586                 winchip_mcheck_init(c);
1587                 return 1;
1588                 break;
1589         default:
1590                 return 0;
1591         }
1592
1593         return 0;
1594 }
1595
1596 static void __mcheck_cpu_init_vendor(struct cpuinfo_x86 *c)
1597 {
1598         switch (c->x86_vendor) {
1599         case X86_VENDOR_INTEL:
1600                 mce_intel_feature_init(c);
1601                 mce_adjust_timer = cmci_intel_adjust_timer;
1602                 break;
1603
1604         case X86_VENDOR_AMD: {
1605                 u32 ebx = cpuid_ebx(0x80000007);
1606
1607                 mce_amd_feature_init(c);
1608                 mce_flags.overflow_recov = !!(ebx & BIT(0));
1609                 mce_flags.succor         = !!(ebx & BIT(1));
1610                 mce_flags.smca           = !!(ebx & BIT(3));
1611
1612                 break;
1613                 }
1614
1615         default:
1616                 break;
1617         }
1618 }
1619
1620 static void __mcheck_cpu_clear_vendor(struct cpuinfo_x86 *c)
1621 {
1622         switch (c->x86_vendor) {
1623         case X86_VENDOR_INTEL:
1624                 mce_intel_feature_clear(c);
1625                 break;
1626         default:
1627                 break;
1628         }
1629 }
1630
1631 static void mce_start_timer(unsigned int cpu, struct timer_list *t)
1632 {
1633         unsigned long iv = check_interval * HZ;
1634
1635         if (mca_cfg.ignore_ce || !iv)
1636                 return;
1637
1638         per_cpu(mce_next_interval, cpu) = iv;
1639
1640         t->expires = round_jiffies(jiffies + iv);
1641         add_timer_on(t, cpu);
1642 }
1643
1644 static void __mcheck_cpu_init_timer(void)
1645 {
1646         struct timer_list *t = this_cpu_ptr(&mce_timer);
1647         unsigned int cpu = smp_processor_id();
1648
1649         setup_timer(t, mce_timer_fn, cpu);
1650         mce_start_timer(cpu, t);
1651 }
1652
1653 /* Handle unconfigured int18 (should never happen) */
1654 static void unexpected_machine_check(struct pt_regs *regs, long error_code)
1655 {
1656         pr_err("CPU#%d: Unexpected int18 (Machine Check)\n",
1657                smp_processor_id());
1658 }
1659
1660 /* Call the installed machine check handler for this CPU setup. */
1661 void (*machine_check_vector)(struct pt_regs *, long error_code) =
1662                                                 unexpected_machine_check;
1663
1664 /*
1665  * Called for each booted CPU to set up machine checks.
1666  * Must be called with preempt off:
1667  */
1668 void mcheck_cpu_init(struct cpuinfo_x86 *c)
1669 {
1670         if (mca_cfg.disabled)
1671                 return;
1672
1673         if (__mcheck_cpu_ancient_init(c))
1674                 return;
1675
1676         if (!mce_available(c))
1677                 return;
1678
1679         if (__mcheck_cpu_cap_init() < 0 || __mcheck_cpu_apply_quirks(c) < 0) {
1680                 mca_cfg.disabled = true;
1681                 return;
1682         }
1683
1684         if (mce_gen_pool_init()) {
1685                 mca_cfg.disabled = true;
1686                 pr_emerg("Couldn't allocate MCE records pool!\n");
1687                 return;
1688         }
1689
1690         machine_check_vector = do_machine_check;
1691
1692         __mcheck_cpu_init_generic();
1693         __mcheck_cpu_init_vendor(c);
1694         __mcheck_cpu_init_timer();
1695 }
1696
1697 /*
1698  * Called for each booted CPU to clear some machine checks opt-ins
1699  */
1700 void mcheck_cpu_clear(struct cpuinfo_x86 *c)
1701 {
1702         if (mca_cfg.disabled)
1703                 return;
1704
1705         if (!mce_available(c))
1706                 return;
1707
1708         /*
1709          * Possibly to clear general settings generic to x86
1710          * __mcheck_cpu_clear_generic(c);
1711          */
1712         __mcheck_cpu_clear_vendor(c);
1713
1714 }
1715
1716 /*
1717  * mce_chrdev: Character device /dev/mcelog to read and clear the MCE log.
1718  */
1719
1720 static DEFINE_SPINLOCK(mce_chrdev_state_lock);
1721 static int mce_chrdev_open_count;       /* #times opened */
1722 static int mce_chrdev_open_exclu;       /* already open exclusive? */
1723
1724 static int mce_chrdev_open(struct inode *inode, struct file *file)
1725 {
1726         spin_lock(&mce_chrdev_state_lock);
1727
1728         if (mce_chrdev_open_exclu ||
1729             (mce_chrdev_open_count && (file->f_flags & O_EXCL))) {
1730                 spin_unlock(&mce_chrdev_state_lock);
1731
1732                 return -EBUSY;
1733         }
1734
1735         if (file->f_flags & O_EXCL)
1736                 mce_chrdev_open_exclu = 1;
1737         mce_chrdev_open_count++;
1738
1739         spin_unlock(&mce_chrdev_state_lock);
1740
1741         return nonseekable_open(inode, file);
1742 }
1743
1744 static int mce_chrdev_release(struct inode *inode, struct file *file)
1745 {
1746         spin_lock(&mce_chrdev_state_lock);
1747
1748         mce_chrdev_open_count--;
1749         mce_chrdev_open_exclu = 0;
1750
1751         spin_unlock(&mce_chrdev_state_lock);
1752
1753         return 0;
1754 }
1755
1756 static void collect_tscs(void *data)
1757 {
1758         unsigned long *cpu_tsc = (unsigned long *)data;
1759
1760         cpu_tsc[smp_processor_id()] = rdtsc();
1761 }
1762
1763 static int mce_apei_read_done;
1764
1765 /* Collect MCE record of previous boot in persistent storage via APEI ERST. */
1766 static int __mce_read_apei(char __user **ubuf, size_t usize)
1767 {
1768         int rc;
1769         u64 record_id;
1770         struct mce m;
1771
1772         if (usize < sizeof(struct mce))
1773                 return -EINVAL;
1774
1775         rc = apei_read_mce(&m, &record_id);
1776         /* Error or no more MCE record */
1777         if (rc <= 0) {
1778                 mce_apei_read_done = 1;
1779                 /*
1780                  * When ERST is disabled, mce_chrdev_read() should return
1781                  * "no record" instead of "no device."
1782                  */
1783                 if (rc == -ENODEV)
1784                         return 0;
1785                 return rc;
1786         }
1787         rc = -EFAULT;
1788         if (copy_to_user(*ubuf, &m, sizeof(struct mce)))
1789                 return rc;
1790         /*
1791          * In fact, we should have cleared the record after that has
1792          * been flushed to the disk or sent to network in
1793          * /sbin/mcelog, but we have no interface to support that now,
1794          * so just clear it to avoid duplication.
1795          */
1796         rc = apei_clear_mce(record_id);
1797         if (rc) {
1798                 mce_apei_read_done = 1;
1799                 return rc;
1800         }
1801         *ubuf += sizeof(struct mce);
1802
1803         return 0;
1804 }
1805
1806 static ssize_t mce_chrdev_read(struct file *filp, char __user *ubuf,
1807                                 size_t usize, loff_t *off)
1808 {
1809         char __user *buf = ubuf;
1810         unsigned long *cpu_tsc;
1811         unsigned prev, next;
1812         int i, err;
1813
1814         cpu_tsc = kmalloc(nr_cpu_ids * sizeof(long), GFP_KERNEL);
1815         if (!cpu_tsc)
1816                 return -ENOMEM;
1817
1818         mutex_lock(&mce_chrdev_read_mutex);
1819
1820         if (!mce_apei_read_done) {
1821                 err = __mce_read_apei(&buf, usize);
1822                 if (err || buf != ubuf)
1823                         goto out;
1824         }
1825
1826         next = mce_log_get_idx_check(mcelog.next);
1827
1828         /* Only supports full reads right now */
1829         err = -EINVAL;
1830         if (*off != 0 || usize < MCE_LOG_LEN*sizeof(struct mce))
1831                 goto out;
1832
1833         err = 0;
1834         prev = 0;
1835         do {
1836                 for (i = prev; i < next; i++) {
1837                         unsigned long start = jiffies;
1838                         struct mce *m = &mcelog.entry[i];
1839
1840                         while (!m->finished) {
1841                                 if (time_after_eq(jiffies, start + 2)) {
1842                                         memset(m, 0, sizeof(*m));
1843                                         goto timeout;
1844                                 }
1845                                 cpu_relax();
1846                         }
1847                         smp_rmb();
1848                         err |= copy_to_user(buf, m, sizeof(*m));
1849                         buf += sizeof(*m);
1850 timeout:
1851                         ;
1852                 }
1853
1854                 memset(mcelog.entry + prev, 0,
1855                        (next - prev) * sizeof(struct mce));
1856                 prev = next;
1857                 next = cmpxchg(&mcelog.next, prev, 0);
1858         } while (next != prev);
1859
1860         synchronize_sched();
1861
1862         /*
1863          * Collect entries that were still getting written before the
1864          * synchronize.
1865          */
1866         on_each_cpu(collect_tscs, cpu_tsc, 1);
1867
1868         for (i = next; i < MCE_LOG_LEN; i++) {
1869                 struct mce *m = &mcelog.entry[i];
1870
1871                 if (m->finished && m->tsc < cpu_tsc[m->cpu]) {
1872                         err |= copy_to_user(buf, m, sizeof(*m));
1873                         smp_rmb();
1874                         buf += sizeof(*m);
1875                         memset(m, 0, sizeof(*m));
1876                 }
1877         }
1878
1879         if (err)
1880                 err = -EFAULT;
1881
1882 out:
1883         mutex_unlock(&mce_chrdev_read_mutex);
1884         kfree(cpu_tsc);
1885
1886         return err ? err : buf - ubuf;
1887 }
1888
1889 static unsigned int mce_chrdev_poll(struct file *file, poll_table *wait)
1890 {
1891         poll_wait(file, &mce_chrdev_wait, wait);
1892         if (READ_ONCE(mcelog.next))
1893                 return POLLIN | POLLRDNORM;
1894         if (!mce_apei_read_done && apei_check_mce())
1895                 return POLLIN | POLLRDNORM;
1896         return 0;
1897 }
1898
1899 static long mce_chrdev_ioctl(struct file *f, unsigned int cmd,
1900                                 unsigned long arg)
1901 {
1902         int __user *p = (int __user *)arg;
1903
1904         if (!capable(CAP_SYS_ADMIN))
1905                 return -EPERM;
1906
1907         switch (cmd) {
1908         case MCE_GET_RECORD_LEN:
1909                 return put_user(sizeof(struct mce), p);
1910         case MCE_GET_LOG_LEN:
1911                 return put_user(MCE_LOG_LEN, p);
1912         case MCE_GETCLEAR_FLAGS: {
1913                 unsigned flags;
1914
1915                 do {
1916                         flags = mcelog.flags;
1917                 } while (cmpxchg(&mcelog.flags, flags, 0) != flags);
1918
1919                 return put_user(flags, p);
1920         }
1921         default:
1922                 return -ENOTTY;
1923         }
1924 }
1925
1926 static ssize_t (*mce_write)(struct file *filp, const char __user *ubuf,
1927                             size_t usize, loff_t *off);
1928
1929 void register_mce_write_callback(ssize_t (*fn)(struct file *filp,
1930                              const char __user *ubuf,
1931                              size_t usize, loff_t *off))
1932 {
1933         mce_write = fn;
1934 }
1935 EXPORT_SYMBOL_GPL(register_mce_write_callback);
1936
1937 static ssize_t mce_chrdev_write(struct file *filp, const char __user *ubuf,
1938                                 size_t usize, loff_t *off)
1939 {
1940         if (mce_write)
1941                 return mce_write(filp, ubuf, usize, off);
1942         else
1943                 return -EINVAL;
1944 }
1945
1946 static const struct file_operations mce_chrdev_ops = {
1947         .open                   = mce_chrdev_open,
1948         .release                = mce_chrdev_release,
1949         .read                   = mce_chrdev_read,
1950         .write                  = mce_chrdev_write,
1951         .poll                   = mce_chrdev_poll,
1952         .unlocked_ioctl         = mce_chrdev_ioctl,
1953         .llseek                 = no_llseek,
1954 };
1955
1956 static struct miscdevice mce_chrdev_device = {
1957         MISC_MCELOG_MINOR,
1958         "mcelog",
1959         &mce_chrdev_ops,
1960 };
1961
1962 static void __mce_disable_bank(void *arg)
1963 {
1964         int bank = *((int *)arg);
1965         __clear_bit(bank, this_cpu_ptr(mce_poll_banks));
1966         cmci_disable_bank(bank);
1967 }
1968
1969 void mce_disable_bank(int bank)
1970 {
1971         if (bank >= mca_cfg.banks) {
1972                 pr_warn(FW_BUG
1973                         "Ignoring request to disable invalid MCA bank %d.\n",
1974                         bank);
1975                 return;
1976         }
1977         set_bit(bank, mce_banks_ce_disabled);
1978         on_each_cpu(__mce_disable_bank, &bank, 1);
1979 }
1980
1981 /*
1982  * mce=off Disables machine check
1983  * mce=no_cmci Disables CMCI
1984  * mce=no_lmce Disables LMCE
1985  * mce=dont_log_ce Clears corrected events silently, no log created for CEs.
1986  * mce=ignore_ce Disables polling and CMCI, corrected events are not cleared.
1987  * mce=TOLERANCELEVEL[,monarchtimeout] (number, see above)
1988  *      monarchtimeout is how long to wait for other CPUs on machine
1989  *      check, or 0 to not wait
1990  * mce=bootlog Log MCEs from before booting. Disabled by default on AMD.
1991  * mce=nobootlog Don't log MCEs from before booting.
1992  * mce=bios_cmci_threshold Don't program the CMCI threshold
1993  */
1994 static int __init mcheck_enable(char *str)
1995 {
1996         struct mca_config *cfg = &mca_cfg;
1997
1998         if (*str == 0) {
1999                 enable_p5_mce();
2000                 return 1;
2001         }
2002         if (*str == '=')
2003                 str++;
2004         if (!strcmp(str, "off"))
2005                 cfg->disabled = true;
2006         else if (!strcmp(str, "no_cmci"))
2007                 cfg->cmci_disabled = true;
2008         else if (!strcmp(str, "no_lmce"))
2009                 cfg->lmce_disabled = true;
2010         else if (!strcmp(str, "dont_log_ce"))
2011                 cfg->dont_log_ce = true;
2012         else if (!strcmp(str, "ignore_ce"))
2013                 cfg->ignore_ce = true;
2014         else if (!strcmp(str, "bootlog") || !strcmp(str, "nobootlog"))
2015                 cfg->bootlog = (str[0] == 'b');
2016         else if (!strcmp(str, "bios_cmci_threshold"))
2017                 cfg->bios_cmci_threshold = true;
2018         else if (isdigit(str[0])) {
2019                 if (get_option(&str, &cfg->tolerant) == 2)
2020                         get_option(&str, &(cfg->monarch_timeout));
2021         } else {
2022                 pr_info("mce argument %s ignored. Please use /sys\n", str);
2023                 return 0;
2024         }
2025         return 1;
2026 }
2027 __setup("mce", mcheck_enable);
2028
2029 int __init mcheck_init(void)
2030 {
2031         mcheck_intel_therm_init();
2032         mce_register_decode_chain(&mce_srao_nb);
2033         mcheck_vendor_init_severity();
2034
2035         INIT_WORK(&mce_work, mce_process_work);
2036         init_irq_work(&mce_irq_work, mce_irq_work_cb);
2037
2038         return 0;
2039 }
2040
2041 /*
2042  * mce_syscore: PM support
2043  */
2044
2045 /*
2046  * Disable machine checks on suspend and shutdown. We can't really handle
2047  * them later.
2048  */
2049 static void mce_disable_error_reporting(void)
2050 {
2051         int i;
2052
2053         for (i = 0; i < mca_cfg.banks; i++) {
2054                 struct mce_bank *b = &mce_banks[i];
2055
2056                 if (b->init)
2057                         wrmsrl(MSR_IA32_MCx_CTL(i), 0);
2058         }
2059         return;
2060 }
2061
2062 static void vendor_disable_error_reporting(void)
2063 {
2064         /*
2065          * Don't clear on Intel CPUs. Some of these MSRs are socket-wide.
2066          * Disabling them for just a single offlined CPU is bad, since it will
2067          * inhibit reporting for all shared resources on the socket like the
2068          * last level cache (LLC), the integrated memory controller (iMC), etc.
2069          */
2070         if (boot_cpu_data.x86_vendor == X86_VENDOR_INTEL)
2071                 return;
2072
2073         mce_disable_error_reporting();
2074 }
2075
2076 static int mce_syscore_suspend(void)
2077 {
2078         vendor_disable_error_reporting();
2079         return 0;
2080 }
2081
2082 static void mce_syscore_shutdown(void)
2083 {
2084         vendor_disable_error_reporting();
2085 }
2086
2087 /*
2088  * On resume clear all MCE state. Don't want to see leftovers from the BIOS.
2089  * Only one CPU is active at this time, the others get re-added later using
2090  * CPU hotplug:
2091  */
2092 static void mce_syscore_resume(void)
2093 {
2094         __mcheck_cpu_init_generic();
2095         __mcheck_cpu_init_vendor(raw_cpu_ptr(&cpu_info));
2096 }
2097
2098 static struct syscore_ops mce_syscore_ops = {
2099         .suspend        = mce_syscore_suspend,
2100         .shutdown       = mce_syscore_shutdown,
2101         .resume         = mce_syscore_resume,
2102 };
2103
2104 /*
2105  * mce_device: Sysfs support
2106  */
2107
2108 static void mce_cpu_restart(void *data)
2109 {
2110         if (!mce_available(raw_cpu_ptr(&cpu_info)))
2111                 return;
2112         __mcheck_cpu_init_generic();
2113         __mcheck_cpu_init_timer();
2114 }
2115
2116 /* Reinit MCEs after user configuration changes */
2117 static void mce_restart(void)
2118 {
2119         mce_timer_delete_all();
2120         on_each_cpu(mce_cpu_restart, NULL, 1);
2121 }
2122
2123 /* Toggle features for corrected errors */
2124 static void mce_disable_cmci(void *data)
2125 {
2126         if (!mce_available(raw_cpu_ptr(&cpu_info)))
2127                 return;
2128         cmci_clear();
2129 }
2130
2131 static void mce_enable_ce(void *all)
2132 {
2133         if (!mce_available(raw_cpu_ptr(&cpu_info)))
2134                 return;
2135         cmci_reenable();
2136         cmci_recheck();
2137         if (all)
2138                 __mcheck_cpu_init_timer();
2139 }
2140
2141 static struct bus_type mce_subsys = {
2142         .name           = "machinecheck",
2143         .dev_name       = "machinecheck",
2144 };
2145
2146 DEFINE_PER_CPU(struct device *, mce_device);
2147
2148 void (*threshold_cpu_callback)(unsigned long action, unsigned int cpu);
2149
2150 static inline struct mce_bank *attr_to_bank(struct device_attribute *attr)
2151 {
2152         return container_of(attr, struct mce_bank, attr);
2153 }
2154
2155 static ssize_t show_bank(struct device *s, struct device_attribute *attr,
2156                          char *buf)
2157 {
2158         return sprintf(buf, "%llx\n", attr_to_bank(attr)->ctl);
2159 }
2160
2161 static ssize_t set_bank(struct device *s, struct device_attribute *attr,
2162                         const char *buf, size_t size)
2163 {
2164         u64 new;
2165
2166         if (kstrtou64(buf, 0, &new) < 0)
2167                 return -EINVAL;
2168
2169         attr_to_bank(attr)->ctl = new;
2170         mce_restart();
2171
2172         return size;
2173 }
2174
2175 static ssize_t
2176 show_trigger(struct device *s, struct device_attribute *attr, char *buf)
2177 {
2178         strcpy(buf, mce_helper);
2179         strcat(buf, "\n");
2180         return strlen(mce_helper) + 1;
2181 }
2182
2183 static ssize_t set_trigger(struct device *s, struct device_attribute *attr,
2184                                 const char *buf, size_t siz)
2185 {
2186         char *p;
2187
2188         strncpy(mce_helper, buf, sizeof(mce_helper));
2189         mce_helper[sizeof(mce_helper)-1] = 0;
2190         p = strchr(mce_helper, '\n');
2191
2192         if (p)
2193                 *p = 0;
2194
2195         return strlen(mce_helper) + !!p;
2196 }
2197
2198 static ssize_t set_ignore_ce(struct device *s,
2199                              struct device_attribute *attr,
2200                              const char *buf, size_t size)
2201 {
2202         u64 new;
2203
2204         if (kstrtou64(buf, 0, &new) < 0)
2205                 return -EINVAL;
2206
2207         if (mca_cfg.ignore_ce ^ !!new) {
2208                 if (new) {
2209                         /* disable ce features */
2210                         mce_timer_delete_all();
2211                         on_each_cpu(mce_disable_cmci, NULL, 1);
2212                         mca_cfg.ignore_ce = true;
2213                 } else {
2214                         /* enable ce features */
2215                         mca_cfg.ignore_ce = false;
2216                         on_each_cpu(mce_enable_ce, (void *)1, 1);
2217                 }
2218         }
2219         return size;
2220 }
2221
2222 static ssize_t set_cmci_disabled(struct device *s,
2223                                  struct device_attribute *attr,
2224                                  const char *buf, size_t size)
2225 {
2226         u64 new;
2227
2228         if (kstrtou64(buf, 0, &new) < 0)
2229                 return -EINVAL;
2230
2231         if (mca_cfg.cmci_disabled ^ !!new) {
2232                 if (new) {
2233                         /* disable cmci */
2234                         on_each_cpu(mce_disable_cmci, NULL, 1);
2235                         mca_cfg.cmci_disabled = true;
2236                 } else {
2237                         /* enable cmci */
2238                         mca_cfg.cmci_disabled = false;
2239                         on_each_cpu(mce_enable_ce, NULL, 1);
2240                 }
2241         }
2242         return size;
2243 }
2244
2245 static ssize_t store_int_with_restart(struct device *s,
2246                                       struct device_attribute *attr,
2247                                       const char *buf, size_t size)
2248 {
2249         ssize_t ret = device_store_int(s, attr, buf, size);
2250         mce_restart();
2251         return ret;
2252 }
2253
2254 static DEVICE_ATTR(trigger, 0644, show_trigger, set_trigger);
2255 static DEVICE_INT_ATTR(tolerant, 0644, mca_cfg.tolerant);
2256 static DEVICE_INT_ATTR(monarch_timeout, 0644, mca_cfg.monarch_timeout);
2257 static DEVICE_BOOL_ATTR(dont_log_ce, 0644, mca_cfg.dont_log_ce);
2258
2259 static struct dev_ext_attribute dev_attr_check_interval = {
2260         __ATTR(check_interval, 0644, device_show_int, store_int_with_restart),
2261         &check_interval
2262 };
2263
2264 static struct dev_ext_attribute dev_attr_ignore_ce = {
2265         __ATTR(ignore_ce, 0644, device_show_bool, set_ignore_ce),
2266         &mca_cfg.ignore_ce
2267 };
2268
2269 static struct dev_ext_attribute dev_attr_cmci_disabled = {
2270         __ATTR(cmci_disabled, 0644, device_show_bool, set_cmci_disabled),
2271         &mca_cfg.cmci_disabled
2272 };
2273
2274 static struct device_attribute *mce_device_attrs[] = {
2275         &dev_attr_tolerant.attr,
2276         &dev_attr_check_interval.attr,
2277         &dev_attr_trigger,
2278         &dev_attr_monarch_timeout.attr,
2279         &dev_attr_dont_log_ce.attr,
2280         &dev_attr_ignore_ce.attr,
2281         &dev_attr_cmci_disabled.attr,
2282         NULL
2283 };
2284
2285 static cpumask_var_t mce_device_initialized;
2286
2287 static void mce_device_release(struct device *dev)
2288 {
2289         kfree(dev);
2290 }
2291
2292 /* Per cpu device init. All of the cpus still share the same ctrl bank: */
2293 static int mce_device_create(unsigned int cpu)
2294 {
2295         struct device *dev;
2296         int err;
2297         int i, j;
2298
2299         if (!mce_available(&boot_cpu_data))
2300                 return -EIO;
2301
2302         dev = kzalloc(sizeof *dev, GFP_KERNEL);
2303         if (!dev)
2304                 return -ENOMEM;
2305         dev->id  = cpu;
2306         dev->bus = &mce_subsys;
2307         dev->release = &mce_device_release;
2308
2309         err = device_register(dev);
2310         if (err) {
2311                 put_device(dev);
2312                 return err;
2313         }
2314
2315         for (i = 0; mce_device_attrs[i]; i++) {
2316                 err = device_create_file(dev, mce_device_attrs[i]);
2317                 if (err)
2318                         goto error;
2319         }
2320         for (j = 0; j < mca_cfg.banks; j++) {
2321                 err = device_create_file(dev, &mce_banks[j].attr);
2322                 if (err)
2323                         goto error2;
2324         }
2325         cpumask_set_cpu(cpu, mce_device_initialized);
2326         per_cpu(mce_device, cpu) = dev;
2327
2328         return 0;
2329 error2:
2330         while (--j >= 0)
2331                 device_remove_file(dev, &mce_banks[j].attr);
2332 error:
2333         while (--i >= 0)
2334                 device_remove_file(dev, mce_device_attrs[i]);
2335
2336         device_unregister(dev);
2337
2338         return err;
2339 }
2340
2341 static void mce_device_remove(unsigned int cpu)
2342 {
2343         struct device *dev = per_cpu(mce_device, cpu);
2344         int i;
2345
2346         if (!cpumask_test_cpu(cpu, mce_device_initialized))
2347                 return;
2348
2349         for (i = 0; mce_device_attrs[i]; i++)
2350                 device_remove_file(dev, mce_device_attrs[i]);
2351
2352         for (i = 0; i < mca_cfg.banks; i++)
2353                 device_remove_file(dev, &mce_banks[i].attr);
2354
2355         device_unregister(dev);
2356         cpumask_clear_cpu(cpu, mce_device_initialized);
2357         per_cpu(mce_device, cpu) = NULL;
2358 }
2359
2360 /* Make sure there are no machine checks on offlined CPUs. */
2361 static void mce_disable_cpu(void *h)
2362 {
2363         unsigned long action = *(unsigned long *)h;
2364
2365         if (!mce_available(raw_cpu_ptr(&cpu_info)))
2366                 return;
2367
2368         if (!(action & CPU_TASKS_FROZEN))
2369                 cmci_clear();
2370
2371         vendor_disable_error_reporting();
2372 }
2373
2374 static void mce_reenable_cpu(void *h)
2375 {
2376         unsigned long action = *(unsigned long *)h;
2377         int i;
2378
2379         if (!mce_available(raw_cpu_ptr(&cpu_info)))
2380                 return;
2381
2382         if (!(action & CPU_TASKS_FROZEN))
2383                 cmci_reenable();
2384         for (i = 0; i < mca_cfg.banks; i++) {
2385                 struct mce_bank *b = &mce_banks[i];
2386
2387                 if (b->init)
2388                         wrmsrl(MSR_IA32_MCx_CTL(i), b->ctl);
2389         }
2390 }
2391
2392 /* Get notified when a cpu comes on/off. Be hotplug friendly. */
2393 static int
2394 mce_cpu_callback(struct notifier_block *nfb, unsigned long action, void *hcpu)
2395 {
2396         unsigned int cpu = (unsigned long)hcpu;
2397         struct timer_list *t = &per_cpu(mce_timer, cpu);
2398
2399         switch (action & ~CPU_TASKS_FROZEN) {
2400         case CPU_ONLINE:
2401                 mce_device_create(cpu);
2402                 if (threshold_cpu_callback)
2403                         threshold_cpu_callback(action, cpu);
2404                 break;
2405         case CPU_DEAD:
2406                 if (threshold_cpu_callback)
2407                         threshold_cpu_callback(action, cpu);
2408                 mce_device_remove(cpu);
2409                 mce_intel_hcpu_update(cpu);
2410
2411                 /* intentionally ignoring frozen here */
2412                 if (!(action & CPU_TASKS_FROZEN))
2413                         cmci_rediscover();
2414                 break;
2415         case CPU_DOWN_PREPARE:
2416                 smp_call_function_single(cpu, mce_disable_cpu, &action, 1);
2417                 del_timer_sync(t);
2418                 break;
2419         case CPU_DOWN_FAILED:
2420                 smp_call_function_single(cpu, mce_reenable_cpu, &action, 1);
2421                 mce_start_timer(cpu, t);
2422                 break;
2423         }
2424
2425         return NOTIFY_OK;
2426 }
2427
2428 static struct notifier_block mce_cpu_notifier = {
2429         .notifier_call = mce_cpu_callback,
2430 };
2431
2432 static __init void mce_init_banks(void)
2433 {
2434         int i;
2435
2436         for (i = 0; i < mca_cfg.banks; i++) {
2437                 struct mce_bank *b = &mce_banks[i];
2438                 struct device_attribute *a = &b->attr;
2439
2440                 sysfs_attr_init(&a->attr);
2441                 a->attr.name    = b->attrname;
2442                 snprintf(b->attrname, ATTR_LEN, "bank%d", i);
2443
2444                 a->attr.mode    = 0644;
2445                 a->show         = show_bank;
2446                 a->store        = set_bank;
2447         }
2448 }
2449
2450 static __init int mcheck_init_device(void)
2451 {
2452         int err;
2453         int i = 0;
2454
2455         if (!mce_available(&boot_cpu_data)) {
2456                 err = -EIO;
2457                 goto err_out;
2458         }
2459
2460         if (!zalloc_cpumask_var(&mce_device_initialized, GFP_KERNEL)) {
2461                 err = -ENOMEM;
2462                 goto err_out;
2463         }
2464
2465         mce_init_banks();
2466
2467         err = subsys_system_register(&mce_subsys, NULL);
2468         if (err)
2469                 goto err_out_mem;
2470
2471         cpu_notifier_register_begin();
2472         for_each_online_cpu(i) {
2473                 err = mce_device_create(i);
2474                 if (err) {
2475                         /*
2476                          * Register notifier anyway (and do not unreg it) so
2477                          * that we don't leave undeleted timers, see notifier
2478                          * callback above.
2479                          */
2480                         __register_hotcpu_notifier(&mce_cpu_notifier);
2481                         cpu_notifier_register_done();
2482                         goto err_device_create;
2483                 }
2484         }
2485
2486         __register_hotcpu_notifier(&mce_cpu_notifier);
2487         cpu_notifier_register_done();
2488
2489         register_syscore_ops(&mce_syscore_ops);
2490
2491         /* register character device /dev/mcelog */
2492         err = misc_register(&mce_chrdev_device);
2493         if (err)
2494                 goto err_register;
2495
2496         return 0;
2497
2498 err_register:
2499         unregister_syscore_ops(&mce_syscore_ops);
2500
2501 err_device_create:
2502         /*
2503          * We didn't keep track of which devices were created above, but
2504          * even if we had, the set of online cpus might have changed.
2505          * Play safe and remove for every possible cpu, since
2506          * mce_device_remove() will do the right thing.
2507          */
2508         for_each_possible_cpu(i)
2509                 mce_device_remove(i);
2510
2511 err_out_mem:
2512         free_cpumask_var(mce_device_initialized);
2513
2514 err_out:
2515         pr_err("Unable to init device /dev/mcelog (rc: %d)\n", err);
2516
2517         return err;
2518 }
2519 device_initcall_sync(mcheck_init_device);
2520
2521 /*
2522  * Old style boot options parsing. Only for compatibility.
2523  */
2524 static int __init mcheck_disable(char *str)
2525 {
2526         mca_cfg.disabled = true;
2527         return 1;
2528 }
2529 __setup("nomce", mcheck_disable);
2530
2531 #ifdef CONFIG_DEBUG_FS
2532 struct dentry *mce_get_debugfs_dir(void)
2533 {
2534         static struct dentry *dmce;
2535
2536         if (!dmce)
2537                 dmce = debugfs_create_dir("mce", NULL);
2538
2539         return dmce;
2540 }
2541
2542 static void mce_reset(void)
2543 {
2544         cpu_missing = 0;
2545         atomic_set(&mce_fake_panicked, 0);
2546         atomic_set(&mce_executing, 0);
2547         atomic_set(&mce_callin, 0);
2548         atomic_set(&global_nwo, 0);
2549 }
2550
2551 static int fake_panic_get(void *data, u64 *val)
2552 {
2553         *val = fake_panic;
2554         return 0;
2555 }
2556
2557 static int fake_panic_set(void *data, u64 val)
2558 {
2559         mce_reset();
2560         fake_panic = val;
2561         return 0;
2562 }
2563
2564 DEFINE_SIMPLE_ATTRIBUTE(fake_panic_fops, fake_panic_get,
2565                         fake_panic_set, "%llu\n");
2566
2567 static int __init mcheck_debugfs_init(void)
2568 {
2569         struct dentry *dmce, *ffake_panic;
2570
2571         dmce = mce_get_debugfs_dir();
2572         if (!dmce)
2573                 return -ENOMEM;
2574         ffake_panic = debugfs_create_file("fake_panic", 0444, dmce, NULL,
2575                                           &fake_panic_fops);
2576         if (!ffake_panic)
2577                 return -ENOMEM;
2578
2579         return 0;
2580 }
2581 #else
2582 static int __init mcheck_debugfs_init(void) { return -EINVAL; }
2583 #endif
2584
2585 static int __init mcheck_late_init(void)
2586 {
2587         mcheck_debugfs_init();
2588
2589         /*
2590          * Flush out everything that has been logged during early boot, now that
2591          * everything has been initialized (workqueues, decoders, ...).
2592          */
2593         mce_schedule_work();
2594
2595         return 0;
2596 }
2597 late_initcall(mcheck_late_init);