]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/net/ethernet/intel/fm10k/fm10k_type.h
Merge git://git.kernel.org/pub/scm/linux/kernel/git/davem/ide
[karo-tx-linux.git] / drivers / net / ethernet / intel / fm10k / fm10k_type.h
1 /* Intel Ethernet Switch Host Interface Driver
2  * Copyright(c) 2013 - 2014 Intel Corporation.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms and conditions of the GNU General Public License,
6  * version 2, as published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope it will be useful, but WITHOUT
9  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
10  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
11  * more details.
12  *
13  * The full GNU General Public License is included in this distribution in
14  * the file called "COPYING".
15  *
16  * Contact Information:
17  * e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
18  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
19  */
20
21 #ifndef _FM10K_TYPE_H_
22 #define _FM10K_TYPE_H_
23
24 /* forward declaration */
25 struct fm10k_hw;
26
27 #include <linux/types.h>
28 #include <asm/byteorder.h>
29 #include <linux/etherdevice.h>
30
31 #include "fm10k_mbx.h"
32
33 #define FM10K_DEV_ID_PF                 0x15A4
34 #define FM10K_DEV_ID_VF                 0x15A5
35
36 #define FM10K_MAX_QUEUES                256
37 #define FM10K_MAX_QUEUES_PF             128
38 #define FM10K_MAX_QUEUES_POOL           16
39
40 #define FM10K_48_BIT_MASK               0x0000FFFFFFFFFFFFull
41 #define FM10K_STAT_VALID                0x80000000
42
43 /* PCI Bus Info */
44 #define FM10K_PCIE_LINK_CAP             0x7C
45 #define FM10K_PCIE_LINK_STATUS          0x82
46 #define FM10K_PCIE_LINK_WIDTH           0x3F0
47 #define FM10K_PCIE_LINK_WIDTH_1         0x10
48 #define FM10K_PCIE_LINK_WIDTH_2         0x20
49 #define FM10K_PCIE_LINK_WIDTH_4         0x40
50 #define FM10K_PCIE_LINK_WIDTH_8         0x80
51 #define FM10K_PCIE_LINK_SPEED           0xF
52 #define FM10K_PCIE_LINK_SPEED_2500      0x1
53 #define FM10K_PCIE_LINK_SPEED_5000      0x2
54 #define FM10K_PCIE_LINK_SPEED_8000      0x3
55
56 /* PCIe payload size */
57 #define FM10K_PCIE_DEV_CAP                      0x74
58 #define FM10K_PCIE_DEV_CAP_PAYLOAD              0x07
59 #define FM10K_PCIE_DEV_CAP_PAYLOAD_128          0x00
60 #define FM10K_PCIE_DEV_CAP_PAYLOAD_256          0x01
61 #define FM10K_PCIE_DEV_CAP_PAYLOAD_512          0x02
62 #define FM10K_PCIE_DEV_CTRL                     0x78
63 #define FM10K_PCIE_DEV_CTRL_PAYLOAD             0xE0
64 #define FM10K_PCIE_DEV_CTRL_PAYLOAD_128         0x00
65 #define FM10K_PCIE_DEV_CTRL_PAYLOAD_256         0x20
66 #define FM10K_PCIE_DEV_CTRL_PAYLOAD_512         0x40
67
68 /* PCIe MSI-X Capability info */
69 #define FM10K_PCI_MSIX_MSG_CTRL                 0xB2
70 #define FM10K_PCI_MSIX_MSG_CTRL_TBL_SZ_MASK     0x7FF
71 #define FM10K_MAX_MSIX_VECTORS                  256
72 #define FM10K_MAX_VECTORS_PF                    256
73 #define FM10K_MAX_VECTORS_POOL                  32
74
75 /* PCIe SR-IOV Info */
76 #define FM10K_PCIE_SRIOV_CTRL                   0x190
77 #define FM10K_PCIE_SRIOV_CTRL_VFARI             0x10
78
79 #define FM10K_ERR_PARAM                         -2
80 #define FM10K_ERR_REQUESTS_PENDING              -4
81 #define FM10K_ERR_RESET_REQUESTED               -5
82 #define FM10K_ERR_DMA_PENDING                   -6
83 #define FM10K_ERR_RESET_FAILED                  -7
84 #define FM10K_ERR_INVALID_MAC_ADDR              -8
85 #define FM10K_ERR_INVALID_VALUE                 -9
86 #define FM10K_NOT_IMPLEMENTED                   0x7FFFFFFF
87
88 /* Start of PF registers */
89 #define FM10K_CTRL              0x0000
90 #define FM10K_CTRL_BAR4_ALLOWED                 0x00000004
91
92 #define FM10K_CTRL_EXT          0x0001
93 #define FM10K_GCR               0x0003
94 #define FM10K_GCR_EXT           0x0005
95
96 /* Interrupt control registers */
97 #define FM10K_EICR              0x0006
98 #define FM10K_EICR_FAULT_MASK                   0x0000003F
99 #define FM10K_EICR_MAILBOX                      0x00000040
100 #define FM10K_EICR_SWITCHREADY                  0x00000080
101 #define FM10K_EICR_SWITCHNOTREADY               0x00000100
102 #define FM10K_EICR_SWITCHINTERRUPT              0x00000200
103 #define FM10K_EICR_VFLR                         0x00000800
104 #define FM10K_EICR_MAXHOLDTIME                  0x00001000
105 #define FM10K_EIMR              0x0007
106 #define FM10K_EIMR_PCA_FAULT                    0x00000001
107 #define FM10K_EIMR_THI_FAULT                    0x00000010
108 #define FM10K_EIMR_FUM_FAULT                    0x00000400
109 #define FM10K_EIMR_MAILBOX                      0x00001000
110 #define FM10K_EIMR_SWITCHREADY                  0x00004000
111 #define FM10K_EIMR_SWITCHNOTREADY               0x00010000
112 #define FM10K_EIMR_SWITCHINTERRUPT              0x00040000
113 #define FM10K_EIMR_SRAMERROR                    0x00100000
114 #define FM10K_EIMR_VFLR                         0x00400000
115 #define FM10K_EIMR_MAXHOLDTIME                  0x01000000
116 #define FM10K_EIMR_ALL                          0x55555555
117 #define FM10K_EIMR_DISABLE(NAME)                ((FM10K_EIMR_ ## NAME) << 0)
118 #define FM10K_EIMR_ENABLE(NAME)                 ((FM10K_EIMR_ ## NAME) << 1)
119 #define FM10K_FAULT_ADDR_LO             0x0
120 #define FM10K_FAULT_ADDR_HI             0x1
121 #define FM10K_FAULT_SPECINFO            0x2
122 #define FM10K_FAULT_FUNC                0x3
123 #define FM10K_FAULT_SIZE                0x4
124 #define FM10K_FAULT_FUNC_VALID                  0x00008000
125 #define FM10K_FAULT_FUNC_PF                     0x00004000
126 #define FM10K_FAULT_FUNC_VF_MASK                0x00003F00
127 #define FM10K_FAULT_FUNC_VF_SHIFT               8
128 #define FM10K_FAULT_FUNC_TYPE_MASK              0x000000FF
129
130 #define FM10K_PCA_FAULT         0x0008
131 #define FM10K_THI_FAULT         0x0010
132 #define FM10K_FUM_FAULT         0x001C
133
134 /* Rx queue timeout indicator */
135 #define FM10K_MAXHOLDQ(_n)      ((_n) + 0x0020)
136
137 /* Switch Manager info */
138 #define FM10K_SM_AREA(_n)       ((_n) + 0x0028)
139
140 /* GLORT mapping registers */
141 #define FM10K_DGLORTMAP(_n)     ((_n) + 0x0030)
142 #define FM10K_DGLORT_COUNT                      8
143 #define FM10K_DGLORTMAP_MASK_SHIFT              16
144 #define FM10K_DGLORTMAP_ANY                     0x00000000
145 #define FM10K_DGLORTMAP_NONE                    0x0000FFFF
146 #define FM10K_DGLORTMAP_ZERO                    0xFFFF0000
147 #define FM10K_DGLORTDEC(_n)     ((_n) + 0x0038)
148 #define FM10K_DGLORTDEC_VSILENGTH_SHIFT         4
149 #define FM10K_DGLORTDEC_VSIBASE_SHIFT           7
150 #define FM10K_DGLORTDEC_PCLENGTH_SHIFT          14
151 #define FM10K_DGLORTDEC_QBASE_SHIFT             16
152 #define FM10K_DGLORTDEC_RSSLENGTH_SHIFT         24
153 #define FM10K_DGLORTDEC_INNERRSS_ENABLE         0x08000000
154 #define FM10K_TUNNEL_CFG        0x0040
155 #define FM10K_TUNNEL_CFG_NVGRE_SHIFT            16
156 #define FM10K_SWPRI_MAP(_n)     ((_n) + 0x0050)
157 #define FM10K_SWPRI_MAX         16
158 #define FM10K_RSSRK(_n, _m)     (((_n) * 0x10) + (_m) + 0x0800)
159 #define FM10K_RSSRK_SIZE        10
160 #define FM10K_RSSRK_ENTRIES_PER_REG             4
161 #define FM10K_RETA(_n, _m)      (((_n) * 0x20) + (_m) + 0x1000)
162 #define FM10K_RETA_SIZE         32
163 #define FM10K_RETA_ENTRIES_PER_REG              4
164 #define FM10K_MAX_RSS_INDICES   128
165
166 /* Rate limiting registers */
167 #define FM10K_TC_CREDIT(_n)     ((_n) + 0x2000)
168 #define FM10K_TC_CREDIT_CREDIT_MASK             0x001FFFFF
169 #define FM10K_TC_MAXCREDIT(_n)  ((_n) + 0x2040)
170 #define FM10K_TC_MAXCREDIT_64K                  0x00010000
171 #define FM10K_TC_RATE(_n)       ((_n) + 0x2080)
172 #define FM10K_TC_RATE_QUANTA_MASK               0x0000FFFF
173 #define FM10K_TC_RATE_INTERVAL_4US_GEN1         0x00020000
174 #define FM10K_TC_RATE_INTERVAL_4US_GEN2         0x00040000
175 #define FM10K_TC_RATE_INTERVAL_4US_GEN3         0x00080000
176
177 /* DMA control registers */
178 #define FM10K_DMA_CTRL          0x20C3
179 #define FM10K_DMA_CTRL_TX_ENABLE                0x00000001
180 #define FM10K_DMA_CTRL_TX_ACTIVE                0x00000008
181 #define FM10K_DMA_CTRL_RX_ENABLE                0x00000010
182 #define FM10K_DMA_CTRL_RX_ACTIVE                0x00000080
183 #define FM10K_DMA_CTRL_RX_DESC_SIZE             0x00000100
184 #define FM10K_DMA_CTRL_MINMSS_64                0x00008000
185 #define FM10K_DMA_CTRL_MAX_HOLD_1US_GEN3        0x04800000
186 #define FM10K_DMA_CTRL_MAX_HOLD_1US_GEN2        0x04000000
187 #define FM10K_DMA_CTRL_MAX_HOLD_1US_GEN1        0x03800000
188 #define FM10K_DMA_CTRL_DATAPATH_RESET           0x20000000
189 #define FM10K_DMA_CTRL_32_DESC                  0x00000000
190
191 #define FM10K_DMA_CTRL2         0x20C4
192 #define FM10K_DMA_CTRL2_SWITCH_READY            0x00002000
193
194 /* TSO flags configuration
195  * First packet contains all flags except for fin and psh
196  * Middle packet contains only urg and ack
197  * Last packet contains urg, ack, fin, and psh
198  */
199 #define FM10K_TSO_FLAGS_LOW             0x00300FF6
200 #define FM10K_TSO_FLAGS_HI              0x00000039
201 #define FM10K_DTXTCPFLGL        0x20C5
202 #define FM10K_DTXTCPFLGH        0x20C6
203
204 #define FM10K_TPH_CTRL          0x20C7
205 #define FM10K_MRQC(_n)          ((_n) + 0x2100)
206 #define FM10K_MRQC_TCP_IPV4                     0x00000001
207 #define FM10K_MRQC_IPV4                         0x00000002
208 #define FM10K_MRQC_IPV6                         0x00000010
209 #define FM10K_MRQC_TCP_IPV6                     0x00000020
210 #define FM10K_MRQC_UDP_IPV4                     0x00000040
211 #define FM10K_MRQC_UDP_IPV6                     0x00000080
212
213 #define FM10K_TQMAP(_n)         ((_n) + 0x2800)
214 #define FM10K_TQMAP_TABLE_SIZE                  2048
215 #define FM10K_RQMAP(_n)         ((_n) + 0x3000)
216
217 /* Hardware Statistics */
218 #define FM10K_STATS_TIMEOUT             0x3800
219 #define FM10K_STATS_UR                  0x3801
220 #define FM10K_STATS_CA                  0x3802
221 #define FM10K_STATS_UM                  0x3803
222 #define FM10K_STATS_XEC                 0x3804
223 #define FM10K_STATS_VLAN_DROP           0x3805
224 #define FM10K_STATS_LOOPBACK_DROP       0x3806
225 #define FM10K_STATS_NODESC_DROP         0x3807
226
227 /* Timesync registers */
228 #define FM10K_SYSTIME           0x3814
229 #define FM10K_SYSTIME_CFG       0x3818
230 #define FM10K_SYSTIME_CFG_STEP_MASK             0x0000000F
231
232 /* PCIe state registers */
233 #define FM10K_PHYADDR           0x381C
234
235 /* Rx ring registers */
236 #define FM10K_RDBAL(_n)         ((0x40 * (_n)) + 0x4000)
237 #define FM10K_RDBAH(_n)         ((0x40 * (_n)) + 0x4001)
238 #define FM10K_RDLEN(_n)         ((0x40 * (_n)) + 0x4002)
239 #define FM10K_TPH_RXCTRL(_n)    ((0x40 * (_n)) + 0x4003)
240 #define FM10K_TPH_RXCTRL_DESC_TPHEN             0x00000020
241 #define FM10K_TPH_RXCTRL_DESC_RROEN             0x00000200
242 #define FM10K_TPH_RXCTRL_DATA_WROEN             0x00002000
243 #define FM10K_TPH_RXCTRL_HDR_WROEN              0x00008000
244 #define FM10K_RDH(_n)           ((0x40 * (_n)) + 0x4004)
245 #define FM10K_RDT(_n)           ((0x40 * (_n)) + 0x4005)
246 #define FM10K_RXQCTL(_n)        ((0x40 * (_n)) + 0x4006)
247 #define FM10K_RXQCTL_ENABLE                     0x00000001
248 #define FM10K_RXQCTL_PF                         0x000000FC
249 #define FM10K_RXQCTL_VF_SHIFT                   2
250 #define FM10K_RXQCTL_VF                         0x00000100
251 #define FM10K_RXQCTL_ID_MASK    (FM10K_RXQCTL_PF | FM10K_RXQCTL_VF)
252 #define FM10K_RXDCTL(_n)        ((0x40 * (_n)) + 0x4007)
253 #define FM10K_RXDCTL_WRITE_BACK_MIN_DELAY       0x00000001
254 #define FM10K_RXDCTL_DROP_ON_EMPTY              0x00000200
255 #define FM10K_RXINT(_n)         ((0x40 * (_n)) + 0x4008)
256 #define FM10K_SRRCTL(_n)        ((0x40 * (_n)) + 0x4009)
257 #define FM10K_SRRCTL_BSIZEPKT_SHIFT             8 /* shift _right_ */
258 #define FM10K_SRRCTL_LOOPBACK_SUPPRESS          0x40000000
259 #define FM10K_SRRCTL_BUFFER_CHAINING_EN         0x80000000
260
261 /* Rx Statistics */
262 #define FM10K_QPRC(_n)          ((0x40 * (_n)) + 0x400A)
263 #define FM10K_QPRDC(_n)         ((0x40 * (_n)) + 0x400B)
264 #define FM10K_QBRC_L(_n)        ((0x40 * (_n)) + 0x400C)
265 #define FM10K_QBRC_H(_n)        ((0x40 * (_n)) + 0x400D)
266
267 /* Rx GLORT register */
268 #define FM10K_RX_SGLORT(_n)             ((0x40 * (_n)) + 0x400E)
269
270 /* Tx ring registers */
271 #define FM10K_TDBAL(_n)         ((0x40 * (_n)) + 0x8000)
272 #define FM10K_TDBAH(_n)         ((0x40 * (_n)) + 0x8001)
273 #define FM10K_TDLEN(_n)         ((0x40 * (_n)) + 0x8002)
274 #define FM10K_TPH_TXCTRL(_n)    ((0x40 * (_n)) + 0x8003)
275 #define FM10K_TPH_TXCTRL_DESC_TPHEN             0x00000020
276 #define FM10K_TPH_TXCTRL_DESC_RROEN             0x00000200
277 #define FM10K_TPH_TXCTRL_DESC_WROEN             0x00000800
278 #define FM10K_TPH_TXCTRL_DATA_RROEN             0x00002000
279 #define FM10K_TDH(_n)           ((0x40 * (_n)) + 0x8004)
280 #define FM10K_TDT(_n)           ((0x40 * (_n)) + 0x8005)
281 #define FM10K_TXDCTL(_n)        ((0x40 * (_n)) + 0x8006)
282 #define FM10K_TXDCTL_ENABLE                     0x00004000
283 #define FM10K_TXDCTL_MAX_TIME_SHIFT             16
284 #define FM10K_TXQCTL(_n)        ((0x40 * (_n)) + 0x8007)
285 #define FM10K_TXQCTL_PF                         0x0000003F
286 #define FM10K_TXQCTL_VF                         0x00000040
287 #define FM10K_TXQCTL_ID_MASK    (FM10K_TXQCTL_PF | FM10K_TXQCTL_VF)
288 #define FM10K_TXQCTL_PC_SHIFT                   7
289 #define FM10K_TXQCTL_PC_MASK                    0x00000380
290 #define FM10K_TXQCTL_TC_SHIFT                   10
291 #define FM10K_TXQCTL_VID_SHIFT                  16
292 #define FM10K_TXQCTL_VID_MASK                   0x0FFF0000
293 #define FM10K_TXQCTL_UNLIMITED_BW               0x10000000
294 #define FM10K_TXINT(_n)         ((0x40 * (_n)) + 0x8008)
295
296 /* Tx Statistics */
297 #define FM10K_QPTC(_n)          ((0x40 * (_n)) + 0x8009)
298 #define FM10K_QBTC_L(_n)        ((0x40 * (_n)) + 0x800A)
299 #define FM10K_QBTC_H(_n)        ((0x40 * (_n)) + 0x800B)
300
301 /* Tx Push registers */
302 #define FM10K_TQDLOC(_n)        ((0x40 * (_n)) + 0x800C)
303 #define FM10K_TQDLOC_BASE_32_DESC               0x08
304 #define FM10K_TQDLOC_SIZE_32_DESC               0x00050000
305
306 /* Tx GLORT registers */
307 #define FM10K_TX_SGLORT(_n)     ((0x40 * (_n)) + 0x800D)
308 #define FM10K_PFVTCTL(_n)       ((0x40 * (_n)) + 0x800E)
309 #define FM10K_PFVTCTL_FTAG_DESC_ENABLE          0x00000001
310
311 /* Interrupt moderation and control registers */
312 #define FM10K_INT_MAP(_n)       ((_n) + 0x10080)
313 #define FM10K_INT_MAP_TIMER0                    0x00000000
314 #define FM10K_INT_MAP_TIMER1                    0x00000100
315 #define FM10K_INT_MAP_IMMEDIATE                 0x00000200
316 #define FM10K_INT_MAP_DISABLE                   0x00000300
317 #define FM10K_MSIX_VECTOR_MASK(_n)      ((0x4 * (_n)) + 0x11003)
318 #define FM10K_INT_CTRL          0x12000
319 #define FM10K_INT_CTRL_ENABLEMODERATOR          0x00000400
320 #define FM10K_ITR(_n)           ((_n) + 0x12400)
321 #define FM10K_ITR_INTERVAL1_SHIFT               12
322 #define FM10K_ITR_PENDING2                      0x10000000
323 #define FM10K_ITR_AUTOMASK                      0x20000000
324 #define FM10K_ITR_MASK_SET                      0x40000000
325 #define FM10K_ITR_MASK_CLEAR                    0x80000000
326 #define FM10K_ITR2(_n)          ((0x2 * (_n)) + 0x12800)
327 #define FM10K_ITR_REG_COUNT                     768
328 #define FM10K_ITR_REG_COUNT_PF                  256
329
330 /* Switch manager interrupt registers */
331 #define FM10K_IP                0x13000
332 #define FM10K_IP_NOTINRESET                     0x00000100
333
334 /* VLAN registers */
335 #define FM10K_VLAN_TABLE(_n, _m)        ((0x80 * (_n)) + (_m) + 0x14000)
336 #define FM10K_VLAN_TABLE_SIZE                   128
337
338 /* VLAN specific message offsets */
339 #define FM10K_VLAN_TABLE_VID_MAX                4096
340 #define FM10K_VLAN_TABLE_VSI_MAX                64
341 #define FM10K_VLAN_LENGTH_SHIFT                 16
342 #define FM10K_VLAN_CLEAR                        (1 << 15)
343 #define FM10K_VLAN_ALL \
344         ((FM10K_VLAN_TABLE_VID_MAX - 1) << FM10K_VLAN_LENGTH_SHIFT)
345
346 /* VF FLR event notification registers */
347 #define FM10K_PFVFLRE(_n)       ((0x1 * (_n)) + 0x18844)
348 #define FM10K_PFVFLREC(_n)      ((0x1 * (_n)) + 0x18846)
349
350 /* Defines for size of uncacheable memories */
351 #define FM10K_UC_ADDR_START     0x000000        /* start of standard regs */
352 #define FM10K_UC_ADDR_END       0x100000        /* end of standard regs */
353 #define FM10K_UC_ADDR_SIZE      (FM10K_UC_ADDR_END - FM10K_UC_ADDR_START)
354
355 /* Define timeouts for resets and disables */
356 #define FM10K_QUEUE_DISABLE_TIMEOUT             100
357 #define FM10K_RESET_TIMEOUT                     150
358
359 /* Maximum supported combined inner and outer header length for encapsulation */
360 #define FM10K_TUNNEL_HEADER_LENGTH      184
361
362 /* VF registers */
363 #define FM10K_VFCTRL            0x00000
364 #define FM10K_VFCTRL_RST                        0x00000008
365 #define FM10K_VFINT_MAP         0x00030
366 #define FM10K_VFSYSTIME         0x00040
367 #define FM10K_VFITR(_n)         ((_n) + 0x00060)
368
369 /* Registers contained in BAR 4 for Switch management */
370 #define FM10K_SW_SYSTIME_ADJUST 0x0224D
371 #define FM10K_SW_SYSTIME_ADJUST_MASK            0x3FFFFFFF
372 #define FM10K_SW_SYSTIME_ADJUST_DIR_POSITIVE    0x80000000
373 #define FM10K_SW_SYSTIME_PULSE(_n)      ((_n) + 0x02252)
374
375 enum fm10k_int_source {
376         fm10k_int_Mailbox       = 0,
377         fm10k_int_PCIeFault     = 1,
378         fm10k_int_SwitchUpDown  = 2,
379         fm10k_int_SwitchEvent   = 3,
380         fm10k_int_SRAM          = 4,
381         fm10k_int_VFLR          = 5,
382         fm10k_int_MaxHoldTime   = 6,
383         fm10k_int_sources_max_pf
384 };
385
386 /* PCIe bus speeds */
387 enum fm10k_bus_speed {
388         fm10k_bus_speed_unknown = 0,
389         fm10k_bus_speed_2500    = 2500,
390         fm10k_bus_speed_5000    = 5000,
391         fm10k_bus_speed_8000    = 8000,
392         fm10k_bus_speed_reserved
393 };
394
395 /* PCIe bus widths */
396 enum fm10k_bus_width {
397         fm10k_bus_width_unknown = 0,
398         fm10k_bus_width_pcie_x1 = 1,
399         fm10k_bus_width_pcie_x2 = 2,
400         fm10k_bus_width_pcie_x4 = 4,
401         fm10k_bus_width_pcie_x8 = 8,
402         fm10k_bus_width_reserved
403 };
404
405 /* PCIe payload sizes */
406 enum fm10k_bus_payload {
407         fm10k_bus_payload_unknown = 0,
408         fm10k_bus_payload_128     = 1,
409         fm10k_bus_payload_256     = 2,
410         fm10k_bus_payload_512     = 3,
411         fm10k_bus_payload_reserved
412 };
413
414 /* Bus parameters */
415 struct fm10k_bus_info {
416         enum fm10k_bus_speed speed;
417         enum fm10k_bus_width width;
418         enum fm10k_bus_payload payload;
419 };
420
421 /* Statistics related declarations */
422 struct fm10k_hw_stat {
423         u64 count;
424         u32 base_l;
425         u32 base_h;
426 };
427
428 struct fm10k_hw_stats_q {
429         struct fm10k_hw_stat tx_bytes;
430         struct fm10k_hw_stat tx_packets;
431 #define tx_stats_idx    tx_packets.base_h
432         struct fm10k_hw_stat rx_bytes;
433         struct fm10k_hw_stat rx_packets;
434 #define rx_stats_idx    rx_packets.base_h
435         struct fm10k_hw_stat rx_drops;
436 };
437
438 struct fm10k_hw_stats {
439         struct fm10k_hw_stat    timeout;
440 #define stats_idx       timeout.base_h
441         struct fm10k_hw_stat    ur;
442         struct fm10k_hw_stat    ca;
443         struct fm10k_hw_stat    um;
444         struct fm10k_hw_stat    xec;
445         struct fm10k_hw_stat    vlan_drop;
446         struct fm10k_hw_stat    loopback_drop;
447         struct fm10k_hw_stat    nodesc_drop;
448         struct fm10k_hw_stats_q q[FM10K_MAX_QUEUES_PF];
449 };
450
451 /* Establish DGLORT feature priority */
452 enum fm10k_dglortdec_idx {
453         fm10k_dglort_default    = 0,
454         fm10k_dglort_vf_rsvd0   = 1,
455         fm10k_dglort_vf_rss     = 2,
456         fm10k_dglort_pf_rsvd0   = 3,
457         fm10k_dglort_pf_queue   = 4,
458         fm10k_dglort_pf_vsi     = 5,
459         fm10k_dglort_pf_rsvd1   = 6,
460         fm10k_dglort_pf_rss     = 7
461 };
462
463 struct fm10k_dglort_cfg {
464         u16 glort;      /* GLORT base */
465         u16 queue_b;    /* Base value for queue */
466         u8  vsi_b;      /* Base value for VSI */
467         u8  idx;        /* index of DGLORTDEC entry */
468         u8  rss_l;      /* RSS indices */
469         u8  pc_l;       /* Priority Class indices */
470         u8  vsi_l;      /* Number of bits from GLORT used to determine VSI */
471         u8  queue_l;    /* Number of bits from GLORT used to determine queue */
472         u8  shared_l;   /* Ignored bits from GLORT resulting in shared VSI */
473         u8  inner_rss;  /* Boolean value if inner header is used for RSS */
474 };
475
476 enum fm10k_pca_fault {
477         PCA_NO_FAULT,
478         PCA_UNMAPPED_ADDR,
479         PCA_BAD_QACCESS_PF,
480         PCA_BAD_QACCESS_VF,
481         PCA_MALICIOUS_REQ,
482         PCA_POISONED_TLP,
483         PCA_TLP_ABORT,
484         __PCA_MAX
485 };
486
487 enum fm10k_thi_fault {
488         THI_NO_FAULT,
489         THI_MAL_DIS_Q_FAULT,
490         __THI_MAX
491 };
492
493 enum fm10k_fum_fault {
494         FUM_NO_FAULT,
495         FUM_UNMAPPED_ADDR,
496         FUM_POISONED_TLP,
497         FUM_BAD_VF_QACCESS,
498         FUM_ADD_DECODE_ERR,
499         FUM_RO_ERROR,
500         FUM_QPRC_CRC_ERROR,
501         FUM_CSR_TIMEOUT,
502         FUM_INVALID_TYPE,
503         FUM_INVALID_LENGTH,
504         FUM_INVALID_BE,
505         FUM_INVALID_ALIGN,
506         __FUM_MAX
507 };
508
509 struct fm10k_fault {
510         u64 address;    /* Address at the time fault was detected */
511         u32 specinfo;   /* Extra info on this fault (fault dependent) */
512         u8 type;        /* Fault value dependent on subunit */
513         u8 func;        /* Function number of the fault */
514 };
515
516 struct fm10k_mac_ops {
517         /* basic bring-up and tear-down */
518         s32 (*reset_hw)(struct fm10k_hw *);
519         s32 (*init_hw)(struct fm10k_hw *);
520         s32 (*start_hw)(struct fm10k_hw *);
521         s32 (*stop_hw)(struct fm10k_hw *);
522         s32 (*get_bus_info)(struct fm10k_hw *);
523         s32 (*get_host_state)(struct fm10k_hw *, bool *);
524         s32 (*update_vlan)(struct fm10k_hw *, u32, u8, bool);
525         s32 (*read_mac_addr)(struct fm10k_hw *);
526         s32 (*update_uc_addr)(struct fm10k_hw *, u16, const u8 *,
527                               u16, bool, u8);
528         s32 (*update_mc_addr)(struct fm10k_hw *, u16, const u8 *, u16, bool);
529         s32 (*update_xcast_mode)(struct fm10k_hw *, u16, u8);
530         void (*update_int_moderator)(struct fm10k_hw *);
531         s32  (*update_lport_state)(struct fm10k_hw *, u16, u16, bool);
532         void (*update_hw_stats)(struct fm10k_hw *, struct fm10k_hw_stats *);
533         void (*rebind_hw_stats)(struct fm10k_hw *, struct fm10k_hw_stats *);
534         s32 (*configure_dglort_map)(struct fm10k_hw *,
535                                     struct fm10k_dglort_cfg *);
536         void (*set_dma_mask)(struct fm10k_hw *, u64);
537         s32 (*get_fault)(struct fm10k_hw *, int, struct fm10k_fault *);
538         void (*request_lport_map)(struct fm10k_hw *);
539         s32 (*adjust_systime)(struct fm10k_hw *, s32 ppb);
540         u64 (*read_systime)(struct fm10k_hw *);
541 };
542
543 enum fm10k_mac_type {
544         fm10k_mac_unknown = 0,
545         fm10k_mac_pf,
546         fm10k_mac_vf,
547         fm10k_num_macs
548 };
549
550 struct fm10k_mac_info {
551         struct fm10k_mac_ops ops;
552         enum fm10k_mac_type type;
553         u8 addr[ETH_ALEN];
554         u8 perm_addr[ETH_ALEN];
555         u16 default_vid;
556         u16 max_msix_vectors;
557         u16 max_queues;
558         bool vlan_override;
559         bool get_host_state;
560         bool tx_ready;
561         u32 dglort_map;
562 };
563
564 struct fm10k_swapi_table_info {
565         u32 used;
566         u32 avail;
567 };
568
569 struct fm10k_swapi_info {
570         u32 status;
571         struct fm10k_swapi_table_info mac;
572         struct fm10k_swapi_table_info nexthop;
573         struct fm10k_swapi_table_info ffu;
574 };
575
576 enum fm10k_xcast_modes {
577         FM10K_XCAST_MODE_ALLMULTI       = 0,
578         FM10K_XCAST_MODE_MULTI          = 1,
579         FM10K_XCAST_MODE_PROMISC        = 2,
580         FM10K_XCAST_MODE_NONE           = 3,
581         FM10K_XCAST_MODE_DISABLE        = 4
582 };
583
584 #define FM10K_VF_TC_MAX         100000  /* 100,000 Mb/s aka 100Gb/s */
585 #define FM10K_VF_TC_MIN         1       /* 1 Mb/s is the slowest rate */
586
587 struct fm10k_vf_info {
588         /* mbx must be first field in struct unless all default IOV message
589          * handlers are redone as the assumption is that vf_info starts
590          * at the same offset as the mailbox
591          */
592         struct fm10k_mbx_info   mbx;            /* PF side of VF mailbox */
593         int                     rate;           /* Tx BW cap as defined by OS */
594         u16                     glort;          /* resource tag for this VF */
595         u16                     sw_vid;         /* Switch API assigned VLAN */
596         u16                     pf_vid;         /* PF assigned Default VLAN */
597         u8                      mac[ETH_ALEN];  /* PF Default MAC address */
598         u8                      vsi;            /* VSI identifier */
599         u8                      vf_idx;         /* which VF this is */
600         u8                      vf_flags;       /* flags indicating what modes
601                                                  * are supported for the port
602                                                  */
603 };
604
605 #define FM10K_VF_FLAG_ALLMULTI_CAPABLE  ((u8)1 << FM10K_XCAST_MODE_ALLMULTI)
606 #define FM10K_VF_FLAG_MULTI_CAPABLE     ((u8)1 << FM10K_XCAST_MODE_MULTI)
607 #define FM10K_VF_FLAG_PROMISC_CAPABLE   ((u8)1 << FM10K_XCAST_MODE_PROMISC)
608 #define FM10K_VF_FLAG_NONE_CAPABLE      ((u8)1 << FM10K_XCAST_MODE_NONE)
609 #define FM10K_VF_FLAG_CAPABLE(vf_info)  ((vf_info)->vf_flags & (u8)0xF)
610 #define FM10K_VF_FLAG_ENABLED(vf_info)  ((vf_info)->vf_flags >> 4)
611 #define FM10K_VF_FLAG_SET_MODE(mode)    ((u8)0x10 << (mode))
612 #define FM10K_VF_FLAG_SET_MODE_NONE \
613         FM10K_VF_FLAG_SET_MODE(FM10K_XCAST_MODE_NONE)
614 #define FM10K_VF_FLAG_MULTI_ENABLED \
615         (FM10K_VF_FLAG_SET_MODE(FM10K_XCAST_MODE_ALLMULTI) | \
616          FM10K_VF_FLAG_SET_MODE(FM10K_XCAST_MODE_MULTI) | \
617          FM10K_VF_FLAG_SET_MODE(FM10K_XCAST_MODE_PROMISC))
618
619 struct fm10k_iov_ops {
620         /* IOV related bring-up and tear-down */
621         s32 (*assign_resources)(struct fm10k_hw *, u16, u16);
622         s32 (*configure_tc)(struct fm10k_hw *, u16, int);
623         s32 (*assign_int_moderator)(struct fm10k_hw *, u16);
624         s32 (*assign_default_mac_vlan)(struct fm10k_hw *,
625                                        struct fm10k_vf_info *);
626         s32 (*reset_resources)(struct fm10k_hw *,
627                                struct fm10k_vf_info *);
628         s32 (*set_lport)(struct fm10k_hw *, struct fm10k_vf_info *, u16, u8);
629         void (*reset_lport)(struct fm10k_hw *, struct fm10k_vf_info *);
630         void (*update_stats)(struct fm10k_hw *, struct fm10k_hw_stats_q *, u16);
631         s32 (*report_timestamp)(struct fm10k_hw *, struct fm10k_vf_info *, u64);
632 };
633
634 struct fm10k_iov_info {
635         struct fm10k_iov_ops ops;
636         u16 total_vfs;
637         u16 num_vfs;
638         u16 num_pools;
639 };
640
641 enum fm10k_devices {
642         fm10k_device_pf,
643         fm10k_device_vf,
644 };
645
646 struct fm10k_info {
647         enum fm10k_mac_type     mac;
648         s32                     (*get_invariants)(struct fm10k_hw *);
649         struct fm10k_mac_ops    *mac_ops;
650         struct fm10k_iov_ops    *iov_ops;
651 };
652
653 struct fm10k_hw {
654         u32 __iomem *hw_addr;
655         u32 __iomem *sw_addr;
656         void *back;
657         struct fm10k_mac_info mac;
658         struct fm10k_bus_info bus;
659         struct fm10k_bus_info bus_caps;
660         struct fm10k_iov_info iov;
661         struct fm10k_mbx_info mbx;
662         struct fm10k_swapi_info swapi;
663         u16 device_id;
664         u16 vendor_id;
665         u16 subsystem_device_id;
666         u16 subsystem_vendor_id;
667         u8 revision_id;
668 };
669
670 /* Number of Transmit and Receive Descriptors must be a multiple of 8 */
671 #define FM10K_REQ_TX_DESCRIPTOR_MULTIPLE        8
672 #define FM10K_REQ_RX_DESCRIPTOR_MULTIPLE        8
673
674 /* Transmit Descriptor */
675 struct fm10k_tx_desc {
676         __le64 buffer_addr;     /* Address of the descriptor's data buffer */
677         __le16 buflen;          /* Length of data to be DMAed */
678         __le16 vlan;            /* VLAN_ID and VPRI to be inserted in FTAG */
679         __le16 mss;             /* MSS for segmentation offload */
680         u8 hdrlen;              /* Header size for segmentation offload */
681         u8 flags;               /* Status and offload request flags */
682 };
683
684 /* Transmit Descriptor Cache Structure */
685 struct fm10k_tx_desc_cache {
686         struct fm10k_tx_desc tx_desc[256];
687 };
688
689 #define FM10K_TXD_FLAG_INT      0x01
690 #define FM10K_TXD_FLAG_TIME     0x02
691 #define FM10K_TXD_FLAG_CSUM     0x04
692 #define FM10K_TXD_FLAG_FTAG     0x10
693 #define FM10K_TXD_FLAG_RS       0x20
694 #define FM10K_TXD_FLAG_LAST     0x40
695 #define FM10K_TXD_FLAG_DONE     0x80
696
697 /* These macros are meant to enable optimal placement of the RS and INT
698  * bits.  It will point us to the last descriptor in the cache for either the
699  * start of the packet, or the end of the packet.  If the index is actually
700  * at the start of the FIFO it will point to the offset for the last index
701  * in the FIFO to prevent an unnecessary write.
702  */
703 #define FM10K_TXD_WB_FIFO_SIZE  4
704
705 /* Receive Descriptor - 32B */
706 union fm10k_rx_desc {
707         struct {
708                 __le64 pkt_addr; /* Packet buffer address */
709                 __le64 hdr_addr; /* Header buffer address */
710                 __le64 reserved; /* Empty space, RSS hash */
711                 __le64 timestamp;
712         } q; /* Read, Writeback, 64b quad-words */
713         struct {
714                 __le32 data; /* RSS and header data */
715                 __le32 rss;  /* RSS Hash */
716                 __le32 staterr;
717                 __le32 vlan_len;
718                 __le32 glort; /* sglort/dglort */
719         } d; /* Writeback, 32b double-words */
720         struct {
721                 __le16 pkt_info; /* RSS, Pkt type */
722                 __le16 hdr_info; /* Splithdr, hdrlen, xC */
723                 __le16 rss_lower;
724                 __le16 rss_upper;
725                 __le16 status; /* status/error */
726                 __le16 csum_err; /* checksum or extended error value */
727                 __le16 length; /* Packet length */
728                 __le16 vlan; /* VLAN tag */
729                 __le16 dglort;
730                 __le16 sglort;
731         } w; /* Writeback, 16b words */
732 };
733
734 #define FM10K_RXD_RSSTYPE_MASK          0x000F
735 enum fm10k_rdesc_rss_type {
736         FM10K_RSSTYPE_NONE      = 0x0,
737         FM10K_RSSTYPE_IPV4_TCP  = 0x1,
738         FM10K_RSSTYPE_IPV4      = 0x2,
739         FM10K_RSSTYPE_IPV6_TCP  = 0x3,
740         /* Reserved 0x4 */
741         FM10K_RSSTYPE_IPV6      = 0x5,
742         /* Reserved 0x6 */
743         FM10K_RSSTYPE_IPV4_UDP  = 0x7,
744         FM10K_RSSTYPE_IPV6_UDP  = 0x8
745         /* Reserved 0x9 - 0xF */
746 };
747
748 #define FM10K_RXD_HDR_INFO_XC_MASK      0x0006
749 enum fm10k_rxdesc_xc {
750         FM10K_XC_UNICAST        = 0x0,
751         FM10K_XC_MULTICAST      = 0x4,
752         FM10K_XC_BROADCAST      = 0x6
753 };
754
755 #define FM10K_RXD_STATUS_DD             0x0001 /* Descriptor done */
756 #define FM10K_RXD_STATUS_EOP            0x0002 /* End of packet */
757 #define FM10K_RXD_STATUS_L4CS           0x0010 /* Indicates an L4 csum */
758 #define FM10K_RXD_STATUS_L4CS2          0x0040 /* Inner header L4 csum */
759 #define FM10K_RXD_STATUS_L4E2           0x0800 /* Inner header L4 csum err */
760 #define FM10K_RXD_STATUS_IPE2           0x1000 /* Inner header IPv4 csum err */
761 #define FM10K_RXD_STATUS_RXE            0x2000 /* Generic Rx error */
762 #define FM10K_RXD_STATUS_L4E            0x4000 /* L4 csum error */
763 #define FM10K_RXD_STATUS_IPE            0x8000 /* IPv4 csum error */
764
765 #define FM10K_RXD_ERR_SWITCH_ERROR      0x0001 /* Switch found bad packet */
766 #define FM10K_RXD_ERR_NO_DESCRIPTOR     0x0002 /* No descriptor available */
767 #define FM10K_RXD_ERR_PP_ERROR          0x0004 /* RAM error during processing */
768 #define FM10K_RXD_ERR_SWITCH_READY      0x0008 /* Link transition mid-packet */
769 #define FM10K_RXD_ERR_TOO_BIG           0x0010 /* Pkt too big for single buf */
770
771 struct fm10k_ftag {
772         __be16 swpri_type_user;
773         __be16 vlan;
774         __be16 sglort;
775         __be16 dglort;
776 };
777
778 #endif /* _FM10K_TYPE_H */