]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/include/asm/arch-kirkwood/mpp.h
Merge 'u-boot-atmel/master' into 'u-boot-arm/master'
[karo-tx-uboot.git] / arch / arm / include / asm / arch-kirkwood / mpp.h
1 /*
2  * linux/arch/arm/mach-kirkwood/mpp.h -- Multi Purpose Pins
3  *
4  * Copyright 2009: Marvell Technology Group Ltd.
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston,
22  * MA 02110-1301 USA
23  */
24
25 #ifndef __KIRKWOOD_MPP_H
26 #define __KIRKWOOD_MPP_H
27
28 #define MPP(_num, _sel, _in, _out, _F6180, _F6190, _F6192, _F6281) ( \
29         /* MPP number */                ((_num) & 0xff) | \
30         /* MPP select value */          (((_sel) & 0xf) << 8) | \
31         /* may be input signal */       ((!!(_in)) << 12) | \
32         /* may be output signal */      ((!!(_out)) << 13) | \
33         /* available on F6180 */        ((!!(_F6180)) << 14) | \
34         /* available on F6190 */        ((!!(_F6190)) << 15) | \
35         /* available on F6192 */        ((!!(_F6192)) << 16) | \
36         /* available on F6281 */        ((!!(_F6281)) << 17))
37
38 #define MPP_NUM(x)      ((x) & 0xff)
39 #define MPP_SEL(x)      (((x) >> 8) & 0xf)
40
41                                 /*   num sel  i  o  6180 6190 6192 6281 */
42
43 #define MPP_INPUT_MASK          MPP(  0, 0x0, 1, 0, 0,   0,   0,   0    )
44 #define MPP_OUTPUT_MASK         MPP(  0, 0x0, 0, 1, 0,   0,   0,   0    )
45
46 #define MPP_F6180_MASK          MPP(  0, 0x0, 0, 0, 1,   0,   0,   0    )
47 #define MPP_F6190_MASK          MPP(  0, 0x0, 0, 0, 0,   1,   0,   0    )
48 #define MPP_F6192_MASK          MPP(  0, 0x0, 0, 0, 0,   0,   1,   0    )
49 #define MPP_F6281_MASK          MPP(  0, 0x0, 0, 0, 0,   0,   0,   1    )
50
51 #define MPP0_GPIO               MPP(  0, 0x0, 1, 1, 1,   1,   1,   1    )
52 #define MPP0_NF_IO2             MPP(  0, 0x1, 1, 1, 1,   1,   1,   1    )
53 #define MPP0_SPI_SCn            MPP(  0, 0x2, 0, 1, 1,   1,   1,   1    )
54
55 #define MPP1_GPO                MPP(  1, 0x0, 0, 1, 1,   1,   1,   1    )
56 #define MPP1_NF_IO3             MPP(  1, 0x1, 1, 1, 1,   1,   1,   1    )
57 #define MPP1_SPI_MOSI           MPP(  1, 0x2, 0, 1, 1,   1,   1,   1    )
58
59 #define MPP2_GPO                MPP(  2, 0x0, 0, 1, 1,   1,   1,   1    )
60 #define MPP2_NF_IO4             MPP(  2, 0x1, 1, 1, 1,   1,   1,   1    )
61 #define MPP2_SPI_SCK            MPP(  2, 0x2, 0, 1, 1,   1,   1,   1    )
62
63 #define MPP3_GPO                MPP(  3, 0x0, 0, 1, 1,   1,   1,   1    )
64 #define MPP3_NF_IO5             MPP(  3, 0x1, 1, 1, 1,   1,   1,   1    )
65 #define MPP3_SPI_MISO           MPP(  3, 0x2, 1, 0, 1,   1,   1,   1    )
66
67 #define MPP4_GPIO               MPP(  4, 0x0, 1, 1, 1,   1,   1,   1    )
68 #define MPP4_NF_IO6             MPP(  4, 0x1, 1, 1, 1,   1,   1,   1    )
69 #define MPP4_UART0_RXD          MPP(  4, 0x2, 1, 0, 1,   1,   1,   1    )
70 #define MPP4_SATA1_ACTn         MPP(  4, 0x5, 0, 1, 0,   0,   1,   1    )
71 #define MPP4_PTP_CLK            MPP(  4, 0xd, 1, 0, 1,   1,   1,   1    )
72
73 #define MPP5_GPO                MPP(  5, 0x0, 0, 1, 1,   1,   1,   1    )
74 #define MPP5_NF_IO7             MPP(  5, 0x1, 1, 1, 1,   1,   1,   1    )
75 #define MPP5_UART0_TXD          MPP(  5, 0x2, 0, 1, 1,   1,   1,   1    )
76 #define MPP5_PTP_TRIG_GEN       MPP(  5, 0x4, 0, 1, 1,   1,   1,   1    )
77 #define MPP5_SATA0_ACTn         MPP(  5, 0x5, 0, 1, 0,   1,   1,   1    )
78
79 #define MPP6_SYSRST_OUTn        MPP(  6, 0x1, 0, 1, 1,   1,   1,   1    )
80 #define MPP6_SPI_MOSI           MPP(  6, 0x2, 0, 1, 1,   1,   1,   1    )
81 #define MPP6_PTP_TRIG_GEN       MPP(  6, 0x3, 0, 1, 1,   1,   1,   1    )
82
83 #define MPP7_GPO                MPP(  7, 0x0, 0, 1, 1,   1,   1,   1    )
84 #define MPP7_PEX_RST_OUTn       MPP(  7, 0x1, 0, 1, 1,   1,   1,   1    )
85 #define MPP7_SPI_SCn            MPP(  7, 0x2, 0, 1, 1,   1,   1,   1    )
86 #define MPP7_PTP_TRIG_GEN       MPP(  7, 0x3, 0, 1, 1,   1,   1,   1    )
87
88 #define MPP8_GPIO               MPP(  8, 0x0, 1, 1, 1,   1,   1,   1    )
89 #define MPP8_TW_SDA             MPP(  8, 0x1, 1, 1, 1,   1,   1,   1    )
90 #define MPP8_UART0_RTS          MPP(  8, 0x2, 0, 1, 1,   1,   1,   1    )
91 #define MPP8_UART1_RTS          MPP(  8, 0x3, 0, 1, 1,   1,   1,   1    )
92 #define MPP8_MII0_RXERR         MPP(  8, 0x4, 1, 0, 0,   1,   1,   1    )
93 #define MPP8_SATA1_PRESENTn     MPP(  8, 0x5, 0, 1, 0,   0,   1,   1    )
94 #define MPP8_PTP_CLK            MPP(  8, 0xc, 1, 0, 1,   1,   1,   1    )
95 #define MPP8_MII0_COL           MPP(  8, 0xd, 1, 0, 1,   1,   1,   1    )
96
97 #define MPP9_GPIO               MPP(  9, 0x0, 1, 1, 1,   1,   1,   1    )
98 #define MPP9_TW_SCK             MPP(  9, 0x1, 1, 1, 1,   1,   1,   1    )
99 #define MPP9_UART0_CTS          MPP(  9, 0x2, 1, 0, 1,   1,   1,   1    )
100 #define MPP9_UART1_CTS          MPP(  9, 0x3, 1, 0, 1,   1,   1,   1    )
101 #define MPP9_SATA0_PRESENTn     MPP(  9, 0x5, 0, 1, 0,   1,   1,   1    )
102 #define MPP9_PTP_EVENT_REQ      MPP(  9, 0xc, 1, 0, 1,   1,   1,   1    )
103 #define MPP9_MII0_CRS           MPP(  9, 0xd, 1, 0, 1,   1,   1,   1    )
104
105 #define MPP10_GPO               MPP( 10, 0x0, 0, 1, 1,   1,   1,   1    )
106 #define MPP10_SPI_SCK           MPP( 10, 0x2, 0, 1, 1,   1,   1,   1    )
107 #define MPP10_UART0_TXD         MPP( 10, 0X3, 0, 1, 1,   1,   1,   1    )
108 #define MPP10_SATA1_ACTn        MPP( 10, 0x5, 0, 1, 0,   0,   1,   1    )
109 #define MPP10_PTP_TRIG_GEN      MPP( 10, 0xc, 0, 1, 1,   1,   1,   1    )
110
111 #define MPP11_GPIO              MPP( 11, 0x0, 1, 1, 1,   1,   1,   1    )
112 #define MPP11_SPI_MISO          MPP( 11, 0x2, 1, 0, 1,   1,   1,   1    )
113 #define MPP11_UART0_RXD         MPP( 11, 0x3, 1, 0, 1,   1,   1,   1    )
114 #define MPP11_PTP_EVENT_REQ     MPP( 11, 0x4, 1, 0, 1,   1,   1,   1    )
115 #define MPP11_PTP_TRIG_GEN      MPP( 11, 0xc, 0, 1, 1,   1,   1,   1    )
116 #define MPP11_PTP_CLK           MPP( 11, 0xd, 1, 0, 1,   1,   1,   1    )
117 #define MPP11_SATA0_ACTn        MPP( 11, 0x5, 0, 1, 0,   1,   1,   1    )
118
119 #define MPP12_GPO               MPP( 12, 0x0, 0, 1, 1,   1,   1,   1    )
120 #define MPP12_SD_CLK            MPP( 12, 0x1, 0, 1, 1,   1,   1,   1    )
121
122 #define MPP13_GPIO              MPP( 13, 0x0, 1, 1, 1,   1,   1,   1    )
123 #define MPP13_SD_CMD            MPP( 13, 0x1, 1, 1, 1,   1,   1,   1    )
124 #define MPP13_UART1_TXD         MPP( 13, 0x3, 0, 1, 1,   1,   1,   1    )
125
126 #define MPP14_GPIO              MPP( 14, 0x0, 1, 1, 1,   1,   1,   1    )
127 #define MPP14_SD_D0             MPP( 14, 0x1, 1, 1, 1,   1,   1,   1    )
128 #define MPP14_UART1_RXD         MPP( 14, 0x3, 1, 0, 1,   1,   1,   1    )
129 #define MPP14_SATA1_PRESENTn    MPP( 14, 0x4, 0, 1, 0,   0,   1,   1    )
130 #define MPP14_MII0_COL          MPP( 14, 0xd, 1, 0, 1,   1,   1,   1    )
131
132 #define MPP15_GPIO              MPP( 15, 0x0, 1, 1, 1,   1,   1,   1    )
133 #define MPP15_SD_D1             MPP( 15, 0x1, 1, 1, 1,   1,   1,   1    )
134 #define MPP15_UART0_RTS         MPP( 15, 0x2, 0, 1, 1,   1,   1,   1    )
135 #define MPP15_UART1_TXD         MPP( 15, 0x3, 0, 1, 1,   1,   1,   1    )
136 #define MPP15_SATA0_ACTn        MPP( 15, 0x4, 0, 1, 0,   1,   1,   1    )
137
138 #define MPP16_GPIO              MPP( 16, 0x0, 1, 1, 1,   1,   1,   1    )
139 #define MPP16_SD_D2             MPP( 16, 0x1, 1, 1, 1,   1,   1,   1    )
140 #define MPP16_UART0_CTS         MPP( 16, 0x2, 1, 0, 1,   1,   1,   1    )
141 #define MPP16_UART1_RXD         MPP( 16, 0x3, 1, 0, 1,   1,   1,   1    )
142 #define MPP16_SATA1_ACTn        MPP( 16, 0x4, 0, 1, 0,   0,   1,   1    )
143 #define MPP16_MII0_CRS          MPP( 16, 0xd, 1, 0, 1,   1,   1,   1    )
144
145 #define MPP17_GPIO              MPP( 17, 0x0, 1, 1, 1,   1,   1,   1    )
146 #define MPP17_SD_D3             MPP( 17, 0x1, 1, 1, 1,   1,   1,   1    )
147 #define MPP17_SATA0_PRESENTn    MPP( 17, 0x4, 0, 1, 0,   1,   1,   1    )
148
149 #define MPP18_GPO               MPP( 18, 0x0, 0, 1, 1,   1,   1,   1    )
150 #define MPP18_NF_IO0            MPP( 18, 0x1, 1, 1, 1,   1,   1,   1    )
151
152 #define MPP19_GPO               MPP( 19, 0x0, 0, 1, 1,   1,   1,   1    )
153 #define MPP19_NF_IO1            MPP( 19, 0x1, 1, 1, 1,   1,   1,   1    )
154
155 #define MPP20_GPIO              MPP( 20, 0x0, 1, 1, 0,   1,   1,   1    )
156 #define MPP20_TSMP0             MPP( 20, 0x1, 1, 1, 0,   0,   1,   1    )
157 #define MPP20_TDM_CH0_TX_QL     MPP( 20, 0x2, 0, 1, 0,   0,   1,   1    )
158 #define MPP20_GE1_0             MPP( 20, 0x3, 0, 0, 0,   1,   1,   1    )
159 #define MPP20_AUDIO_SPDIFI      MPP( 20, 0x4, 1, 0, 0,   0,   1,   1    )
160 #define MPP20_SATA1_ACTn        MPP( 20, 0x5, 0, 1, 0,   0,   1,   1    )
161
162 #define MPP21_GPIO              MPP( 21, 0x0, 1, 1, 0,   1,   1,   1    )
163 #define MPP21_TSMP1             MPP( 21, 0x1, 1, 1, 0,   0,   1,   1    )
164 #define MPP21_TDM_CH0_RX_QL     MPP( 21, 0x2, 0, 1, 0,   0,   1,   1    )
165 #define MPP21_GE1_1             MPP( 21, 0x3, 0, 0, 0,   1,   1,   1    )
166 #define MPP21_AUDIO_SPDIFO      MPP( 21, 0x4, 0, 1, 0,   0,   1,   1    )
167 #define MPP21_SATA0_ACTn        MPP( 21, 0x5, 0, 1, 0,   1,   1,   1    )
168
169 #define MPP22_GPIO              MPP( 22, 0x0, 1, 1, 0,   1,   1,   1    )
170 #define MPP22_TSMP2             MPP( 22, 0x1, 1, 1, 0,   0,   1,   1    )
171 #define MPP22_TDM_CH2_TX_QL     MPP( 22, 0x2, 0, 1, 0,   0,   1,   1    )
172 #define MPP22_GE1_2             MPP( 22, 0x3, 0, 0, 0,   1,   1,   1    )
173 #define MPP22_AUDIO_SPDIFRMKCLK MPP( 22, 0x4, 0, 1, 0,   0,   1,   1    )
174 #define MPP22_SATA1_PRESENTn    MPP( 22, 0x5, 0, 1, 0,   0,   1,   1    )
175
176 #define MPP23_GPIO              MPP( 23, 0x0, 1, 1, 0,   1,   1,   1    )
177 #define MPP23_TSMP3             MPP( 23, 0x1, 1, 1, 0,   0,   1,   1    )
178 #define MPP23_TDM_CH2_RX_QL     MPP( 23, 0x2, 1, 0, 0,   0,   1,   1    )
179 #define MPP23_GE1_3             MPP( 23, 0x3, 0, 0, 0,   1,   1,   1    )
180 #define MPP23_AUDIO_I2SBCLK     MPP( 23, 0x4, 0, 1, 0,   0,   1,   1    )
181 #define MPP23_SATA0_PRESENTn    MPP( 23, 0x5, 0, 1, 0,   1,   1,   1    )
182
183 #define MPP24_GPIO              MPP( 24, 0x0, 1, 1, 0,   1,   1,   1    )
184 #define MPP24_TSMP4             MPP( 24, 0x1, 1, 1, 0,   0,   1,   1    )
185 #define MPP24_TDM_SPI_CS0       DEV( 24, 0x2, 0, 1, 0,   0,   1,   1    )
186 #define MPP24_GE1_4             MPP( 24, 0x3, 0, 0, 0,   1,   1,   1    )
187 #define MPP24_AUDIO_I2SDO       MPP( 24, 0x4, 0, 1, 0,   0,   1,   1    )
188
189 #define MPP25_GPIO              MPP( 25, 0x0, 1, 1, 0,   1,   1,   1    )
190 #define MPP25_TSMP5             MPP( 25, 0x1, 1, 1, 0,   0,   1,   1    )
191 #define MPP25_TDM_SPI_SCK       MPP( 25, 0x2, 0, 1, 0,   0,   1,   1    )
192 #define MPP25_GE1_5             MPP( 25, 0x3, 0, 0, 0,   1,   1,   1    )
193 #define MPP25_AUDIO_I2SLRCLK    MPP( 25, 0x4, 0, 1, 0,   0,   1,   1    )
194
195 #define MPP26_GPIO              MPP( 26, 0x0, 1, 1, 0,   1,   1,   1    )
196 #define MPP26_TSMP6             MPP( 26, 0x1, 1, 1, 0,   0,   1,   1    )
197 #define MPP26_TDM_SPI_MISO      MPP( 26, 0x2, 1, 0, 0,   0,   1,   1    )
198 #define MPP26_GE1_6             MPP( 26, 0x3, 0, 0, 0,   1,   1,   1    )
199 #define MPP26_AUDIO_I2SMCLK     MPP( 26, 0x4, 0, 1, 0,   0,   1,   1    )
200
201 #define MPP27_GPIO              MPP( 27, 0x0, 1, 1, 0,   1,   1,   1    )
202 #define MPP27_TSMP7             MPP( 27, 0x1, 1, 1, 0,   0,   1,   1    )
203 #define MPP27_TDM_SPI_MOSI      MPP( 27, 0x2, 0, 1, 0,   0,   1,   1    )
204 #define MPP27_GE1_7             MPP( 27, 0x3, 0, 0, 0,   1,   1,   1    )
205 #define MPP27_AUDIO_I2SDI       MPP( 27, 0x4, 1, 0, 0,   0,   1,   1    )
206
207 #define MPP28_GPIO              MPP( 28, 0x0, 1, 1, 0,   1,   1,   1    )
208 #define MPP28_TSMP8             MPP( 28, 0x1, 1, 1, 0,   0,   1,   1    )
209 #define MPP28_TDM_CODEC_INTn    MPP( 28, 0x2, 0, 0, 0,   0,   1,   1    )
210 #define MPP28_GE1_8             MPP( 28, 0x3, 0, 0, 0,   1,   1,   1    )
211 #define MPP28_AUDIO_EXTCLK      MPP( 28, 0x4, 1, 0, 0,   0,   1,   1    )
212
213 #define MPP29_GPIO              MPP( 29, 0x0, 1, 1, 0,   1,   1,   1    )
214 #define MPP29_TSMP9             MPP( 29, 0x1, 1, 1, 0,   0,   1,   1    )
215 #define MPP29_TDM_CODEC_RSTn    MPP( 29, 0x2, 0, 0, 0,   0,   1,   1    )
216 #define MPP29_GE1_9             MPP( 29, 0x3, 0, 0, 0,   1,   1,   1    )
217
218 #define MPP30_GPIO              MPP( 30, 0x0, 1, 1, 0,   1,   1,   1    )
219 #define MPP30_TSMP10            MPP( 30, 0x1, 1, 1, 0,   0,   1,   1    )
220 #define MPP30_TDM_PCLK          MPP( 30, 0x2, 1, 1, 0,   0,   1,   1    )
221 #define MPP30_GE1_10            MPP( 30, 0x3, 0, 0, 0,   1,   1,   1    )
222
223 #define MPP31_GPIO              MPP( 31, 0x0, 1, 1, 0,   1,   1,   1    )
224 #define MPP31_TSMP11            MPP( 31, 0x1, 1, 1, 0,   0,   1,   1    )
225 #define MPP31_TDM_FS            MPP( 31, 0x2, 1, 1, 0,   0,   1,   1    )
226 #define MPP31_GE1_11            MPP( 31, 0x3, 0, 0, 0,   1,   1,   1    )
227
228 #define MPP32_GPIO              MPP( 32, 0x0, 1, 1, 0,   1,   1,   1    )
229 #define MPP32_TSMP12            MPP( 32, 0x1, 1, 1, 0,   0,   1,   1    )
230 #define MPP32_TDM_DRX           MPP( 32, 0x2, 1, 0, 0,   0,   1,   1    )
231 #define MPP32_GE1_12            MPP( 32, 0x3, 0, 0, 0,   1,   1,   1    )
232
233 #define MPP33_GPIO              MPP( 33, 0x0, 1, 1, 0,   1,   1,   1    )
234 #define MPP33_TDM_DTX           MPP( 33, 0x2, 0, 1, 0,   0,   1,   1    )
235 #define MPP33_GE1_13            MPP( 33, 0x3, 0, 0, 0,   1,   1,   1    )
236
237 #define MPP34_GPIO              MPP( 34, 0x0, 1, 1, 0,   1,   1,   1    )
238 #define MPP34_TDM_SPI_CS1       MPP( 34, 0x2, 0, 1, 0,   0,   1,   1    )
239 #define MPP34_GE1_14            MPP( 34, 0x3, 0, 0, 0,   1,   1,   1    )
240
241 #define MPP35_GPIO              MPP( 35, 0x0, 1, 1, 1,   1,   1,   1    )
242 #define MPP35_TDM_CH0_TX_QL     MPP( 35, 0x2, 0, 1, 0,   0,   1,   1    )
243 #define MPP35_GE1_15            MPP( 35, 0x3, 0, 0, 0,   1,   1,   1    )
244 #define MPP35_SATA0_ACTn        MPP( 35, 0x5, 0, 1, 0,   1,   1,   1    )
245 #define MPP35_MII0_RXERR        MPP( 35, 0xc, 1, 0, 1,   1,   1,   1    )
246
247 #define MPP36_GPIO              MPP( 36, 0x0, 1, 1, 1,   0,   0,   1    )
248 #define MPP36_TSMP0             MPP( 36, 0x1, 1, 1, 0,   0,   0,   1    )
249 #define MPP36_TDM_SPI_CS1       MPP( 36, 0x2, 0, 1, 0,   0,   0,   1    )
250 #define MPP36_AUDIO_SPDIFI      MPP( 36, 0x4, 1, 0, 1,   0,   0,   1    )
251
252 #define MPP37_GPIO              MPP( 37, 0x0, 1, 1, 1,   0,   0,   1    )
253 #define MPP37_TSMP1             MPP( 37, 0x1, 1, 1, 0,   0,   0,   1    )
254 #define MPP37_TDM_CH2_TX_QL     MPP( 37, 0x2, 0, 1, 0,   0,   0,   1    )
255 #define MPP37_AUDIO_SPDIFO      MPP( 37, 0x4, 0, 1, 1,   0,   0,   1    )
256
257 #define MPP38_GPIO              MPP( 38, 0x0, 1, 1, 1,   0,   0,   1    )
258 #define MPP38_TSMP2             MPP( 38, 0x1, 1, 1, 0,   0,   0,   1    )
259 #define MPP38_TDM_CH2_RX_QL     MPP( 38, 0x2, 0, 1, 0,   0,   0,   1    )
260 #define MPP38_AUDIO_SPDIFRMLCLK MPP( 38, 0x4, 0, 1, 1,   0,   0,   1    )
261
262 #define MPP39_GPIO              MPP( 39, 0x0, 1, 1, 1,   0,   0,   1    )
263 #define MPP39_TSMP3             MPP( 39, 0x1, 1, 1, 0,   0,   0,   1    )
264 #define MPP39_TDM_SPI_CS0       MPP( 39, 0x2, 0, 1, 0,   0,   0,   1    )
265 #define MPP39_AUDIO_I2SBCLK     MPP( 39, 0x4, 0, 1, 1,   0,   0,   1    )
266
267 #define MPP40_GPIO              MPP( 40, 0x0, 1, 1, 1,   0,   0,   1    )
268 #define MPP40_TSMP4             MPP( 40, 0x1, 1, 1, 0,   0,   0,   1    )
269 #define MPP40_TDM_SPI_SCK       MPP( 40, 0x2, 0, 1, 0,   0,   0,   1    )
270 #define MPP40_AUDIO_I2SDO       MPP( 40, 0x4, 0, 1, 1,   0,   0,   1    )
271
272 #define MPP41_GPIO              MPP( 41, 0x0, 1, 1, 1,   0,   0,   1    )
273 #define MPP41_TSMP5             MPP( 41, 0x1, 1, 1, 0,   0,   0,   1    )
274 #define MPP41_TDM_SPI_MISO      MPP( 41, 0x2, 1, 0, 0,   0,   0,   1    )
275 #define MPP41_AUDIO_I2SLRC      MPP( 41, 0x4, 0, 1, 1,   0,   0,   1    )
276
277 #define MPP42_GPIO              MPP( 42, 0x0, 1, 1, 1,   0,   0,   1    )
278 #define MPP42_TSMP6             MPP( 42, 0x1, 1, 1, 0,   0,   0,   1    )
279 #define MPP42_TDM_SPI_MOSI      MPP( 42, 0x2, 0, 1, 0,   0,   0,   1    )
280 #define MPP42_AUDIO_I2SMCLK     MPP( 42, 0x4, 0, 1, 1,   0,   0,   1    )
281
282 #define MPP43_GPIO              MPP( 43, 0x0, 1, 1, 1,   0,   0,   1    )
283 #define MPP43_TSMP7             MPP( 43, 0x1, 1, 1, 0,   0,   0,   1    )
284 #define MPP43_TDM_CODEC_INTn    MPP( 43, 0x2, 0, 0, 0,   0,   0,   1    )
285 #define MPP43_AUDIO_I2SDI       MPP( 43, 0x4, 1, 0, 1,   0,   0,   1    )
286
287 #define MPP44_GPIO              MPP( 44, 0x0, 1, 1, 1,   0,   0,   1    )
288 #define MPP44_TSMP8             MPP( 44, 0x1, 1, 1, 0,   0,   0,   1    )
289 #define MPP44_TDM_CODEC_RSTn    MPP( 44, 0x2, 0, 0, 0,   0,   0,   1    )
290 #define MPP44_AUDIO_EXTCLK      MPP( 44, 0x4, 1, 0, 1,   0,   0,   1    )
291
292 #define MPP45_GPIO              MPP( 45, 0x0, 1, 1, 0,   0,   0,   1    )
293 #define MPP45_TSMP9             MPP( 45, 0x1, 1, 1, 0,   0,   0,   1    )
294 #define MPP45_TDM_PCLK          MPP( 45, 0x2, 1, 1, 0,   0,   0,   1    )
295
296 #define MPP46_GPIO              MPP( 46, 0x0, 1, 1, 0,   0,   0,   1    )
297 #define MPP46_TSMP10            MPP( 46, 0x1, 1, 1, 0,   0,   0,   1    )
298 #define MPP46_TDM_FS            MPP( 46, 0x2, 1, 1, 0,   0,   0,   1    )
299
300 #define MPP47_GPIO              MPP( 47, 0x0, 1, 1, 0,   0,   0,   1    )
301 #define MPP47_TSMP11            MPP( 47, 0x1, 1, 1, 0,   0,   0,   1    )
302 #define MPP47_TDM_DRX           MPP( 47, 0x2, 1, 0, 0,   0,   0,   1    )
303
304 #define MPP48_GPIO              MPP( 48, 0x0, 1, 1, 0,   0,   0,   1    )
305 #define MPP48_TSMP12            MPP( 48, 0x1, 1, 1, 0,   0,   0,   1    )
306 #define MPP48_TDM_DTX           MPP( 48, 0x2, 0, 1, 0,   0,   0,   1    )
307
308 #define MPP49_GPIO              MPP( 49, 0x0, 1, 1, 0,   0,   0,   1    )
309 #define MPP49_TSMP9             MPP( 49, 0x1, 1, 1, 0,   0,   0,   1    )
310 #define MPP49_TDM_CH0_RX_QL     MPP( 49, 0x2, 0, 1, 0,   0,   0,   1    )
311 #define MPP49_PTP_CLK           MPP( 49, 0x5, 1, 0, 0,   0,   0,   1    )
312
313 #define MPP_MAX                 49
314
315 void kirkwood_mpp_conf(const u32 *mpp_list, u32 *mpp_save);
316
317 #endif