]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/include/asm/arch-mx6/imx-regs.h
imx: mx6ul: Update imx registers head file
[karo-tx-uboot.git] / arch / arm / include / asm / arch-mx6 / imx-regs.h
1 /*
2  * Copyright (C) 2011 Freescale Semiconductor, Inc. All Rights Reserved.
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #ifndef __ASM_ARCH_MX6_IMX_REGS_H__
8 #define __ASM_ARCH_MX6_IMX_REGS_H__
9
10 #include <asm/imx-common/regs-common.h>
11
12 #define ARCH_MXC
13
14 #define CONFIG_SYS_CACHELINE_SIZE       32
15
16 #define ROMCP_ARB_BASE_ADDR             0x00000000
17 #define ROMCP_ARB_END_ADDR              0x000FFFFF
18
19 #ifdef CONFIG_SOC_MX6SL
20 #define GPU_2D_ARB_BASE_ADDR            0x02200000
21 #define GPU_2D_ARB_END_ADDR             0x02203FFF
22 #define OPENVG_ARB_BASE_ADDR            0x02204000
23 #define OPENVG_ARB_END_ADDR             0x02207FFF
24 #elif (defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
25 #define CAAM_ARB_BASE_ADDR              0x00100000
26 #define CAAM_ARB_END_ADDR               0x00107FFF
27 #define GPU_ARB_BASE_ADDR               0x01800000
28 #define GPU_ARB_END_ADDR                0x01803FFF
29 #define APBH_DMA_ARB_BASE_ADDR          0x01804000
30 #define APBH_DMA_ARB_END_ADDR           0x0180BFFF
31 #define M4_BOOTROM_BASE_ADDR                    0x007F8000
32
33 #else
34 #define CAAM_ARB_BASE_ADDR              0x00100000
35 #define CAAM_ARB_END_ADDR               0x00103FFF
36 #define APBH_DMA_ARB_BASE_ADDR          0x00110000
37 #define APBH_DMA_ARB_END_ADDR           0x00117FFF
38 #define HDMI_ARB_BASE_ADDR              0x00120000
39 #define HDMI_ARB_END_ADDR               0x00128FFF
40 #define GPU_3D_ARB_BASE_ADDR            0x00130000
41 #define GPU_3D_ARB_END_ADDR             0x00133FFF
42 #define GPU_2D_ARB_BASE_ADDR            0x00134000
43 #define GPU_2D_ARB_END_ADDR             0x00137FFF
44 #define DTCP_ARB_BASE_ADDR              0x00138000
45 #define DTCP_ARB_END_ADDR               0x0013BFFF
46 #endif  /* CONFIG_SOC_MX6SL */
47
48 #define MXS_APBH_BASE                   APBH_DMA_ARB_BASE_ADDR
49 #define MXS_GPMI_BASE                   (APBH_DMA_ARB_BASE_ADDR + 0x02000)
50 #define MXS_BCH_BASE                    (APBH_DMA_ARB_BASE_ADDR + 0x04000)
51
52 /* GPV - PL301 configuration ports */
53 #if (defined(CONFIG_SOC_MX6SL) || defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
54 #define GPV2_BASE_ADDR                  0x00D00000
55 #else
56 #define GPV2_BASE_ADDR                  0x00200000
57 #endif
58
59 #if (defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
60 #define GPV3_BASE_ADDR                  0x00E00000
61 #define GPV4_BASE_ADDR                  0x00F00000
62 #define GPV5_BASE_ADDR                  0x01000000
63 #define GPV6_BASE_ADDR                  0x01100000
64 #define PCIE_ARB_BASE_ADDR              0x08000000
65 #define PCIE_ARB_END_ADDR               0x08FFFFFF
66
67 #else
68 #define GPV3_BASE_ADDR                  0x00300000
69 #define GPV4_BASE_ADDR                  0x00800000
70 #define PCIE_ARB_BASE_ADDR              0x01000000
71 #define PCIE_ARB_END_ADDR               0x01FFFFFF
72 #endif
73
74 #define IRAM_BASE_ADDR                  0x00900000
75 #define SCU_BASE_ADDR                   0x00A00000
76 #define IC_INTERFACES_BASE_ADDR         0x00A00100
77 #define GLOBAL_TIMER_BASE_ADDR          0x00A00200
78 #define PRIVATE_TIMERS_WD_BASE_ADDR     0x00A00600
79 #define IC_DISTRIBUTOR_BASE_ADDR        0x00A01000
80 #define L2_PL310_BASE                   0x00A02000
81 #define GPV0_BASE_ADDR                  0x00B00000
82 #define GPV1_BASE_ADDR                  0x00C00000
83
84 #define AIPS1_ARB_BASE_ADDR             0x02000000
85 #define AIPS1_ARB_END_ADDR              0x020FFFFF
86 #define AIPS2_ARB_BASE_ADDR             0x02100000
87 #define AIPS2_ARB_END_ADDR              0x021FFFFF
88 /* AIPS3 only on i.MX6SX */
89 #define AIPS3_ARB_BASE_ADDR             0x02200000
90 #define AIPS3_ARB_END_ADDR              0x022FFFFF
91 #ifdef CONFIG_SOC_MX6SX
92 #define WEIM_ARB_BASE_ADDR              0x50000000
93 #define WEIM_ARB_END_ADDR               0x57FFFFFF
94 #define QSPI0_AMBA_BASE                0x60000000
95 #define QSPI0_AMBA_END                 0x6FFFFFFF
96 #define QSPI1_AMBA_BASE                0x70000000
97 #define QSPI1_AMBA_END                 0x7FFFFFFF
98 #elif defined(CONFIG_SOC_MX6UL)
99 #define WEIM_ARB_BASE_ADDR              0x50000000
100 #define WEIM_ARB_END_ADDR               0x57FFFFFF
101 #define QSPI0_AMBA_BASE                 0x60000000
102 #define QSPI0_AMBA_END                  0x6FFFFFFF
103 #else
104 #define SATA_ARB_BASE_ADDR              0x02200000
105 #define SATA_ARB_END_ADDR               0x02203FFF
106 #define OPENVG_ARB_BASE_ADDR            0x02204000
107 #define OPENVG_ARB_END_ADDR             0x02207FFF
108 #define HSI_ARB_BASE_ADDR               0x02208000
109 #define HSI_ARB_END_ADDR                0x0220BFFF
110 #define IPU1_ARB_BASE_ADDR              0x02400000
111 #define IPU1_ARB_END_ADDR               0x027FFFFF
112 #define IPU2_ARB_BASE_ADDR              0x02800000
113 #define IPU2_ARB_END_ADDR               0x02BFFFFF
114 #define WEIM_ARB_BASE_ADDR              0x08000000
115 #define WEIM_ARB_END_ADDR               0x0FFFFFFF
116 #endif
117
118 #if (defined(CONFIG_SOC_MX6SL) || defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
119 #define MMDC0_ARB_BASE_ADDR             0x80000000
120 #define MMDC0_ARB_END_ADDR              0xFFFFFFFF
121 #define MMDC1_ARB_BASE_ADDR             0xC0000000
122 #define MMDC1_ARB_END_ADDR              0xFFFFFFFF
123 #else
124 #define MMDC0_ARB_BASE_ADDR             0x10000000
125 #define MMDC0_ARB_END_ADDR              0x7FFFFFFF
126 #define MMDC1_ARB_BASE_ADDR             0x80000000
127 #define MMDC1_ARB_END_ADDR              0xFFFFFFFF
128 #endif
129
130 #ifndef CONFIG_SOC_MX6SX
131 #define IPU_SOC_BASE_ADDR               IPU1_ARB_BASE_ADDR
132 #define IPU_SOC_OFFSET                  0x00200000
133 #endif
134
135 /* Defines for Blocks connected via AIPS (SkyBlue) */
136 #define ATZ1_BASE_ADDR                  AIPS1_ARB_BASE_ADDR
137 #define ATZ2_BASE_ADDR                  AIPS2_ARB_BASE_ADDR
138 #define AIPS1_BASE_ADDR                 AIPS1_ON_BASE_ADDR
139 #define AIPS2_BASE_ADDR                 AIPS2_ON_BASE_ADDR
140
141 #define SPDIF_BASE_ADDR                 (ATZ1_BASE_ADDR + 0x04000)
142 #define ECSPI1_BASE_ADDR                (ATZ1_BASE_ADDR + 0x08000)
143 #define ECSPI2_BASE_ADDR                (ATZ1_BASE_ADDR + 0x0C000)
144 #define ECSPI3_BASE_ADDR                (ATZ1_BASE_ADDR + 0x10000)
145 #define ECSPI4_BASE_ADDR                (ATZ1_BASE_ADDR + 0x14000)
146 #ifdef CONFIG_SOC_MX6SL
147 #define UART5_IPS_BASE_ADDR             (ATZ1_BASE_ADDR + 0x18000)
148 #define UART1_IPS_BASE_ADDR             (ATZ1_BASE_ADDR + 0x20000)
149 #define UART2_IPS_BASE_ADDR             (ATZ1_BASE_ADDR + 0x24000)
150 #define SSI1_IPS_BASE_ADDR              (ATZ1_BASE_ADDR + 0x28000)
151 #define SSI2_IPS_BASE_ADDR              (ATZ1_BASE_ADDR + 0x2C000)
152 #define SSI3_IPS_BASE_ADDR              (ATZ1_BASE_ADDR + 0x30000)
153 #define UART3_IPS_BASE_ADDR             (ATZ1_BASE_ADDR + 0x34000)
154 #define UART4_IPS_BASE_ADDR             (ATZ1_BASE_ADDR + 0x38000)
155 #else
156 #ifndef CONFIG_SOC_MX6SX
157 #define ECSPI5_BASE_ADDR                (ATZ1_BASE_ADDR + 0x18000)
158 #endif
159 #define UART1_BASE                      (ATZ1_BASE_ADDR + 0x20000)
160 #define ESAI1_BASE_ADDR                 (ATZ1_BASE_ADDR + 0x24000)
161 #define SSI1_BASE_ADDR                  (ATZ1_BASE_ADDR + 0x28000)
162 #define SSI2_BASE_ADDR                  (ATZ1_BASE_ADDR + 0x2C000)
163 #define SSI3_BASE_ADDR                  (ATZ1_BASE_ADDR + 0x30000)
164 #define ASRC_BASE_ADDR                  (ATZ1_BASE_ADDR + 0x34000)
165 #endif
166
167 #ifndef CONFIG_SOC_MX6SX
168 #define SPBA_BASE_ADDR                  (ATZ1_BASE_ADDR + 0x3C000)
169 #define VPU_BASE_ADDR                   (ATZ1_BASE_ADDR + 0x40000)
170 #endif
171 #define AIPS1_ON_BASE_ADDR              (ATZ1_BASE_ADDR + 0x7C000)
172
173 #define AIPS1_OFF_BASE_ADDR             (ATZ1_BASE_ADDR + 0x80000)
174 #define PWM1_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x0000)
175 #define PWM2_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x4000)
176 #define PWM3_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x8000)
177 #define PWM4_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0xC000)
178 #define CAN1_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x10000)
179 #define CAN2_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x14000)
180 #define GPT1_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x18000)
181 #define GPIO1_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x1C000)
182 #define GPIO2_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x20000)
183 #define GPIO3_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x24000)
184 #define GPIO4_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x28000)
185 #define GPIO5_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x2C000)
186 #define GPIO6_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x30000)
187 #define GPIO7_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x34000)
188 #define KPP_BASE_ADDR                   (AIPS1_OFF_BASE_ADDR + 0x38000)
189 #define WDOG1_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x3C000)
190 #define WDOG2_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x40000)
191 #define CCM_BASE_ADDR                   (AIPS1_OFF_BASE_ADDR + 0x44000)
192 #define ANATOP_BASE_ADDR                (AIPS1_OFF_BASE_ADDR + 0x48000)
193 #define USB_PHY0_BASE_ADDR              (AIPS1_OFF_BASE_ADDR + 0x49000)
194 #define USB_PHY1_BASE_ADDR              (AIPS1_OFF_BASE_ADDR + 0x4a000)
195 #define SNVS_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x4C000)
196 #define EPIT1_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x50000)
197 #define EPIT2_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x54000)
198 #define SRC_BASE_ADDR                   (AIPS1_OFF_BASE_ADDR + 0x58000)
199 #define GPC_BASE_ADDR                   (AIPS1_OFF_BASE_ADDR + 0x5C000)
200 #define IOMUXC_BASE_ADDR                (AIPS1_OFF_BASE_ADDR + 0x60000)
201 #ifdef CONFIG_SOC_MX6SL
202 #define CSI_BASE_ADDR                   (AIPS1_OFF_BASE_ADDR + 0x64000)
203 #define SIPIX_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x68000)
204 #define SDMA_PORT_HOST_BASE_ADDR        (AIPS1_OFF_BASE_ADDR + 0x6C000)
205 #elif defined(CONFIG_SOC_MX6SX)
206 #define CANFD1_BASE_ADDR                (AIPS1_OFF_BASE_ADDR + 0x68000)
207 #define SDMA_BASE_ADDR                  (AIPS1_OFF_BASE_ADDR + 0x6C000)
208 #define CANFD2_BASE_ADDR                (AIPS1_OFF_BASE_ADDR + 0x70000)
209 #define SEMAPHORE1_BASE_ADDR            (AIPS1_OFF_BASE_ADDR + 0x74000)
210 #define SEMAPHORE2_BASE_ADDR            (AIPS1_OFF_BASE_ADDR + 0x78000)
211 #define RDC_BASE_ADDR                   (AIPS1_OFF_BASE_ADDR + 0x7C000)
212 #else
213 #define DCIC1_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x64000)
214 #define DCIC2_BASE_ADDR                 (AIPS1_OFF_BASE_ADDR + 0x68000)
215 #define DMA_REQ_PORT_HOST_BASE_ADDR     (AIPS1_OFF_BASE_ADDR + 0x6C000)
216 #endif
217
218 #define AIPS2_ON_BASE_ADDR              (ATZ2_BASE_ADDR + 0x7C000)
219 #define AIPS2_OFF_BASE_ADDR             (ATZ2_BASE_ADDR + 0x80000)
220 #define CAAM_BASE_ADDR                  (ATZ2_BASE_ADDR)
221 #define ARM_BASE_ADDR                   (ATZ2_BASE_ADDR + 0x40000)
222
223 #define CONFIG_SYS_FSL_SEC_ADDR         CAAM_BASE_ADDR
224 #define CONFIG_SYS_FSL_JR0_ADDR         (CAAM_BASE_ADDR + 0x1000)
225
226 #define USB_PL301_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x0000)
227 #define USB_BASE_ADDR                   (AIPS2_OFF_BASE_ADDR + 0x4000)
228
229 #define ENET_BASE_ADDR                  (AIPS2_OFF_BASE_ADDR + 0x8000)
230 #ifdef CONFIG_SOC_MX6SL
231 #define MSHC_IPS_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0xC000)
232 #else
233 #define MLB_BASE_ADDR                   (AIPS2_OFF_BASE_ADDR + 0xC000)
234 #endif
235
236 #define USDHC1_BASE_ADDR            (AIPS2_OFF_BASE_ADDR + 0x10000)
237 #define USDHC2_BASE_ADDR            (AIPS2_OFF_BASE_ADDR + 0x14000)
238 #define USDHC3_BASE_ADDR            (AIPS2_OFF_BASE_ADDR + 0x18000)
239 #define USDHC4_BASE_ADDR            (AIPS2_OFF_BASE_ADDR + 0x1C000)
240 #define I2C1_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x20000)
241 #define I2C2_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x24000)
242 #define I2C3_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x28000)
243 #define ROMCP_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x2C000)
244 #define MMDC_P0_BASE_ADDR           (AIPS2_OFF_BASE_ADDR + 0x30000)
245 /* i.MX6SL */
246 #define RNGB_IPS_BASE_ADDR          (AIPS2_OFF_BASE_ADDR + 0x34000)
247 #ifdef CONFIG_SOC_MX6UL
248 #define ENET2_BASE_ADDR             (AIPS1_OFF_BASE_ADDR + 0x34000)
249 #else
250 /* i.MX6SX */
251 #define ENET2_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x34000)
252 #endif
253 /* i.MX6DQ/SDL */
254 #define MMDC_P1_BASE_ADDR           (AIPS2_OFF_BASE_ADDR + 0x34000)
255
256 #define WEIM_BASE_ADDR                  (AIPS2_OFF_BASE_ADDR + 0x38000)
257 #define OCOTP_BASE_ADDR                 (AIPS2_OFF_BASE_ADDR + 0x3C000)
258 #define CSU_BASE_ADDR                   (AIPS2_OFF_BASE_ADDR + 0x40000)
259 #define IP2APB_PERFMON1_BASE_ADDR       (AIPS2_OFF_BASE_ADDR + 0x44000)
260 #define IP2APB_PERFMON2_BASE_ADDR       (AIPS2_OFF_BASE_ADDR + 0x48000)
261 #ifdef CONFIG_SOC_MX6SX
262 #define DEBUG_MONITOR_BASE_ADDR         (AIPS2_OFF_BASE_ADDR + 0x4C000)
263 #else
264 #define IP2APB_PERFMON3_BASE_ADDR       (AIPS2_OFF_BASE_ADDR + 0x4C000)
265 #endif
266 #define IP2APB_TZASC1_BASE_ADDR     (AIPS2_OFF_BASE_ADDR + 0x50000)
267 #ifdef CONFIG_SOC_MX6UL
268 #define QSPI0_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x60000)
269 #elif defined(CONFIG_SOC_MX6SX)
270 #define SAI1_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x54000)
271 #define AUDMUX_BASE_ADDR            (AIPS2_OFF_BASE_ADDR + 0x58000)
272 #define SAI2_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x5C000)
273 #define QSPI0_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x60000)
274 #define QSPI1_BASE_ADDR             (AIPS2_OFF_BASE_ADDR + 0x64000)
275 #else
276 #define IP2APB_TZASC2_BASE_ADDR     (AIPS2_OFF_BASE_ADDR + 0x54000)
277 #define MIPI_CSI2_BASE_ADDR         (AIPS2_OFF_BASE_ADDR + 0x5C000)
278 #define MIPI_DSI_BASE_ADDR          (AIPS2_OFF_BASE_ADDR + 0x60000)
279 #define VDOA_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x64000)
280 #endif
281 #define MX6UL_WDOG3_BASE_ADDR       (AIPS2_OFF_BASE_ADDR + 0x64000)
282 #define UART2_BASE                  (AIPS2_OFF_BASE_ADDR + 0x68000)
283 #define UART3_BASE                  (AIPS2_OFF_BASE_ADDR + 0x6C000)
284 #define UART4_BASE                  (AIPS2_OFF_BASE_ADDR + 0x70000)
285 #define UART5_BASE                  (AIPS2_OFF_BASE_ADDR + 0x74000)
286 #define I2C4_BASE_ADDR              (AIPS2_OFF_BASE_ADDR + 0x78000)
287 #define IP2APB_USBPHY1_BASE_ADDR    (AIPS2_OFF_BASE_ADDR + 0x78000)
288 #define IP2APB_USBPHY2_BASE_ADDR    (AIPS2_OFF_BASE_ADDR + 0x7C000)
289
290 #ifdef CONFIG_SOC_MX6SX
291 #define GIS_BASE_ADDR               (AIPS3_ARB_BASE_ADDR + 0x04000)
292 #define DCIC1_BASE_ADDR             (AIPS3_ARB_BASE_ADDR + 0x0C000)
293 #define DCIC2_BASE_ADDR             (AIPS3_ARB_BASE_ADDR + 0x10000)
294 #define CSI1_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x14000)
295 #define PXP_BASE_ADDR               (AIPS3_ARB_BASE_ADDR + 0x18000)
296 #define CSI2_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x1C000)
297 #define LCDIF1_BASE_ADDR            (AIPS3_ARB_BASE_ADDR + 0x20000)
298 #define LCDIF2_BASE_ADDR            (AIPS3_ARB_BASE_ADDR + 0x24000)
299 #define VADC_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x28000)
300 #define VDEC_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x2C000)
301 #define SPBA_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x3C000)
302 #define AIPS3_CONFIG_BASE_ADDR      (AIPS3_ARB_BASE_ADDR + 0x7C000)
303 #define ADC1_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x80000)
304 #define ADC2_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0x84000)
305 #define ECSPI5_BASE_ADDR            (AIPS3_ARB_BASE_ADDR + 0x8C000)
306 #define HS_BASE_ADDR                (AIPS3_ARB_BASE_ADDR + 0x90000)
307 #define MU_MCU_BASE_ADDR            (AIPS3_ARB_BASE_ADDR + 0x94000)
308 #define CANFD_BASE_ADDR             (AIPS3_ARB_BASE_ADDR + 0x98000)
309 #define MU_DSP_BASE_ADDR            (AIPS3_ARB_BASE_ADDR + 0x9C000)
310 #define UART6_BASE_ADDR             (AIPS3_ARB_BASE_ADDR + 0xA0000)
311 #define PWM5_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0xA4000)
312 #define PWM6_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0xA8000)
313 #define PWM7_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0xAC000)
314 #define PWM8_BASE_ADDR              (AIPS3_ARB_BASE_ADDR + 0xB0000)
315 #endif
316 #define MX6SX_WDOG3_BASE_ADDR       (AIPS3_ARB_BASE_ADDR + 0x88000)
317
318 /* only for i.MX6SX/UL */
319 #define WDOG3_BASE_ADDR (is_cpu_type(MXC_CPU_MX6UL) ?   \
320                          MX6UL_WDOG3_BASE_ADDR :  MX6SX_WDOG3_BASE_ADDR)
321
322 #define CHIP_REV_1_0                 0x10
323 #define CHIP_REV_1_2                 0x12
324 #define CHIP_REV_1_5                 0x15
325 #define CHIP_REV_2_0                 0x20
326 #if !(defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
327 #define IRAM_SIZE                    0x00040000
328 #else
329 #define IRAM_SIZE                       0x00020000
330 #endif
331 #define IMX_IIM_BASE                    OCOTP_BASE_ADDR
332 #define FEC_QUIRK_ENET_MAC
333
334 #if !(defined(__KERNEL_STRICT_NAMES) || defined(__ASSEMBLY__))
335 #include <asm/types.h>
336
337 #define SRC_SCR_CORE_1_RESET_OFFSET     14
338 #define SRC_SCR_CORE_1_RESET_MASK       (1 << SRC_SCR_CORE_1_RESET_OFFSET)
339 #define SRC_SCR_CORE_2_RESET_OFFSET     15
340 #define SRC_SCR_CORE_2_RESET_MASK       (1 << SRC_SCR_CORE_2_RESET_OFFSET)
341 #define SRC_SCR_CORE_3_RESET_OFFSET     16
342 #define SRC_SCR_CORE_3_RESET_MASK       (1 << SRC_SCR_CORE_3_RESET_OFFSET)
343 #define SRC_SCR_CORE_1_ENABLE_OFFSET    22
344 #define SRC_SCR_CORE_1_ENABLE_MASK      (1 << SRC_SCR_CORE_1_ENABLE_OFFSET)
345 #define SRC_SCR_CORE_2_ENABLE_OFFSET    23
346 #define SRC_SCR_CORE_2_ENABLE_MASK      (1 << SRC_SCR_CORE_2_ENABLE_OFFSET)
347 #define SRC_SCR_CORE_3_ENABLE_OFFSET    24
348 #define SRC_SCR_CORE_3_ENABLE_MASK      (1 << SRC_SCR_CORE_3_ENABLE_OFFSET)
349
350 /* WEIM registers */
351 struct weim {
352         u32 cs0gcr1;
353         u32 cs0gcr2;
354         u32 cs0rcr1;
355         u32 cs0rcr2;
356         u32 cs0wcr1;
357         u32 cs0wcr2;
358
359         u32 cs1gcr1;
360         u32 cs1gcr2;
361         u32 cs1rcr1;
362         u32 cs1rcr2;
363         u32 cs1wcr1;
364         u32 cs1wcr2;
365
366         u32 cs2gcr1;
367         u32 cs2gcr2;
368         u32 cs2rcr1;
369         u32 cs2rcr2;
370         u32 cs2wcr1;
371         u32 cs2wcr2;
372
373         u32 cs3gcr1;
374         u32 cs3gcr2;
375         u32 cs3rcr1;
376         u32 cs3rcr2;
377         u32 cs3wcr1;
378         u32 cs3wcr2;
379
380         u32 unused[12];
381
382         u32 wcr;
383         u32 wiar;
384         u32 ear;
385 };
386
387 /* System Reset Controller (SRC) */
388 struct src {
389         u32     scr;
390         u32     sbmr1;
391         u32     srsr;
392         u32     reserved1[2];
393         u32     sisr;
394         u32     simr;
395         u32     sbmr2;
396         u32     gpr1;
397         u32     gpr2;
398         u32     gpr3;
399         u32     gpr4;
400         u32     gpr5;
401         u32     gpr6;
402         u32     gpr7;
403         u32     gpr8;
404         u32     gpr9;
405         u32     gpr10;
406 };
407
408 /* GPR1 bitfields */
409 #define IOMUXC_GPR1_ENET_CLK_SEL_OFFSET         21
410 #define IOMUXC_GPR1_ENET_CLK_SEL_MASK           (1 << IOMUXC_GPR1_ENET_CLK_SEL_OFFSET)
411 #define IOMUXC_GPR1_USB_OTG_ID_OFFSET           13
412 #define IOMUXC_GPR1_USB_OTG_ID_SEL_MASK         (1 << IOMUXC_GPR1_USB_OTG_ID_OFFSET)
413
414 /* GPR3 bitfields */
415 #define IOMUXC_GPR3_GPU_DBG_OFFSET              29
416 #define IOMUXC_GPR3_GPU_DBG_MASK                (3<<IOMUXC_GPR3_GPU_DBG_OFFSET)
417 #define IOMUXC_GPR3_BCH_WR_CACHE_CTL_OFFSET     28
418 #define IOMUXC_GPR3_BCH_WR_CACHE_CTL_MASK       (1<<IOMUXC_GPR3_BCH_WR_CACHE_CTL_OFFSET)
419 #define IOMUXC_GPR3_BCH_RD_CACHE_CTL_OFFSET     27
420 #define IOMUXC_GPR3_BCH_RD_CACHE_CTL_MASK       (1<<IOMUXC_GPR3_BCH_RD_CACHE_CTL_OFFSET)
421 #define IOMUXC_GPR3_uSDHCx_WR_CACHE_CTL_OFFSET  26
422 #define IOMUXC_GPR3_uSDHCx_WR_CACHE_CTL_MASK    (1<<IOMUXC_GPR3_uSDHCx_WR_CACHE_CTL_OFFSET)
423 #define IOMUXC_GPR3_uSDHCx_RD_CACHE_CTL_OFFSET  25
424 #define IOMUXC_GPR3_uSDHCx_RD_CACHE_CTL_MASK    (1<<IOMUXC_GPR3_uSDHCx_RD_CACHE_CTL_OFFSET)
425 #define IOMUXC_GPR3_OCRAM_CTL_OFFSET            21
426 #define IOMUXC_GPR3_OCRAM_CTL_MASK              (0xf<<IOMUXC_GPR3_OCRAM_CTL_OFFSET)
427 #define IOMUXC_GPR3_OCRAM_STATUS_OFFSET         17
428 #define IOMUXC_GPR3_OCRAM_STATUS_MASK           (0xf<<IOMUXC_GPR3_OCRAM_STATUS_OFFSET)
429 #define IOMUXC_GPR3_CORE3_DBG_ACK_EN_OFFSET     16
430 #define IOMUXC_GPR3_CORE3_DBG_ACK_EN_MASK       (1<<IOMUXC_GPR3_CORE3_DBG_ACK_EN_OFFSET)
431 #define IOMUXC_GPR3_CORE2_DBG_ACK_EN_OFFSET     15
432 #define IOMUXC_GPR3_CORE2_DBG_ACK_EN_MASK       (1<<IOMUXC_GPR3_CORE2_DBG_ACK_EN_OFFSET)
433 #define IOMUXC_GPR3_CORE1_DBG_ACK_EN_OFFSET     14
434 #define IOMUXC_GPR3_CORE1_DBG_ACK_EN_MASK       (1<<IOMUXC_GPR3_CORE1_DBG_ACK_EN_OFFSET)
435 #define IOMUXC_GPR3_CORE0_DBG_ACK_EN_OFFSET     13
436 #define IOMUXC_GPR3_CORE0_DBG_ACK_EN_MASK       (1<<IOMUXC_GPR3_CORE0_DBG_ACK_EN_OFFSET)
437 #define IOMUXC_GPR3_TZASC2_BOOT_LOCK_OFFSET     12
438 #define IOMUXC_GPR3_TZASC2_BOOT_LOCK_MASK       (1<<IOMUXC_GPR3_TZASC2_BOOT_LOCK_OFFSET)
439 #define IOMUXC_GPR3_TZASC1_BOOT_LOCK_OFFSET     11
440 #define IOMUXC_GPR3_TZASC1_BOOT_LOCK_MASK       (1<<IOMUXC_GPR3_TZASC1_BOOT_LOCK_OFFSET)
441 #define IOMUXC_GPR3_IPU_DIAG_OFFSET             10
442 #define IOMUXC_GPR3_IPU_DIAG_MASK               (1<<IOMUXC_GPR3_IPU_DIAG_OFFSET)
443
444 #define IOMUXC_GPR3_MUX_SRC_IPU1_DI0    0
445 #define IOMUXC_GPR3_MUX_SRC_IPU1_DI1    1
446 #define IOMUXC_GPR3_MUX_SRC_IPU2_DI0    2
447 #define IOMUXC_GPR3_MUX_SRC_IPU2_DI1    3
448
449 #define IOMUXC_GPR3_LVDS1_MUX_CTL_OFFSET        8
450 #define IOMUXC_GPR3_LVDS1_MUX_CTL_MASK          (3<<IOMUXC_GPR3_LVDS1_MUX_CTL_OFFSET)
451
452 #define IOMUXC_GPR3_LVDS0_MUX_CTL_OFFSET        6
453 #define IOMUXC_GPR3_LVDS0_MUX_CTL_MASK          (3<<IOMUXC_GPR3_LVDS0_MUX_CTL_OFFSET)
454
455 #define IOMUXC_GPR3_MIPI_MUX_CTL_OFFSET         4
456 #define IOMUXC_GPR3_MIPI_MUX_CTL_MASK           (3<<IOMUXC_GPR3_MIPI_MUX_CTL_OFFSET)
457
458 #define IOMUXC_GPR3_HDMI_MUX_CTL_OFFSET         2
459 #define IOMUXC_GPR3_HDMI_MUX_CTL_MASK           (3<<IOMUXC_GPR3_HDMI_MUX_CTL_OFFSET)
460
461
462 struct iomuxc {
463 #if (defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
464         u8 reserved[0x4000];
465 #endif
466         u32 gpr[14];
467 };
468
469 struct gpc {
470         u32     cntr;
471         u32     pgr;
472         u32     imr1;
473         u32     imr2;
474         u32     imr3;
475         u32     imr4;
476         u32     isr1;
477         u32     isr2;
478         u32     isr3;
479         u32     isr4;
480 };
481
482 #define IOMUXC_GPR2_COUNTER_RESET_VAL_OFFSET            20
483 #define IOMUXC_GPR2_COUNTER_RESET_VAL_MASK              (3<<IOMUXC_GPR2_COUNTER_RESET_VAL_OFFSET)
484 #define IOMUXC_GPR2_LVDS_CLK_SHIFT_OFFSET               16
485 #define IOMUXC_GPR2_LVDS_CLK_SHIFT_MASK                 (7<<IOMUXC_GPR2_LVDS_CLK_SHIFT_OFFSET)
486
487 #define IOMUXC_GPR2_BGREF_RRMODE_OFFSET                 15
488 #define IOMUXC_GPR2_BGREF_RRMODE_MASK                   (1<<IOMUXC_GPR2_BGREF_RRMODE_OFFSET)
489 #define IOMUXC_GPR2_BGREF_RRMODE_INTERNAL_RES           (1<<IOMUXC_GPR2_BGREF_RRMODE_OFFSET)
490 #define IOMUXC_GPR2_BGREF_RRMODE_EXTERNAL_RES           (0<<IOMUXC_GPR2_BGREF_RRMODE_OFFSET)
491 #define IOMUXC_GPR2_VSYNC_ACTIVE_HIGH   0
492 #define IOMUXC_GPR2_VSYNC_ACTIVE_LOW    1
493
494 #define IOMUXC_GPR2_DI1_VS_POLARITY_OFFSET              10
495 #define IOMUXC_GPR2_DI1_VS_POLARITY_MASK                (1<<IOMUXC_GPR2_DI1_VS_POLARITY_OFFSET)
496 #define IOMUXC_GPR2_DI1_VS_POLARITY_ACTIVE_HIGH         (IOMUXC_GPR2_VSYNC_ACTIVE_HIGH<<IOMUXC_GPR2_DI1_VS_POLARITY_OFFSET)
497 #define IOMUXC_GPR2_DI1_VS_POLARITY_ACTIVE_LOW          (IOMUXC_GPR2_VSYNC_ACTIVE_LOW<<IOMUXC_GPR2_DI1_VS_POLARITY_OFFSET)
498
499 #define IOMUXC_GPR2_DI0_VS_POLARITY_OFFSET              9
500 #define IOMUXC_GPR2_DI0_VS_POLARITY_MASK                (1<<IOMUXC_GPR2_DI0_VS_POLARITY_OFFSET)
501 #define IOMUXC_GPR2_DI0_VS_POLARITY_ACTIVE_HIGH         (IOMUXC_GPR2_VSYNC_ACTIVE_HIGH<<IOMUXC_GPR2_DI0_VS_POLARITY_OFFSET)
502 #define IOMUXC_GPR2_DI0_VS_POLARITY_ACTIVE_LOW          (IOMUXC_GPR2_VSYNC_ACTIVE_LOW<<IOMUXC_GPR2_DI0_VS_POLARITY_OFFSET)
503
504 #define IOMUXC_GPR2_BITMAP_SPWG 0
505 #define IOMUXC_GPR2_BITMAP_JEIDA        1
506
507 #define IOMUXC_GPR2_BIT_MAPPING_CH1_OFFSET              8
508 #define IOMUXC_GPR2_BIT_MAPPING_CH1_MASK                (1<<IOMUXC_GPR2_BIT_MAPPING_CH1_OFFSET)
509 #define IOMUXC_GPR2_BIT_MAPPING_CH1_JEIDA               (IOMUXC_GPR2_BITMAP_JEIDA<<IOMUXC_GPR2_BIT_MAPPING_CH1_OFFSET)
510 #define IOMUXC_GPR2_BIT_MAPPING_CH1_SPWG                (IOMUXC_GPR2_BITMAP_SPWG<<IOMUXC_GPR2_BIT_MAPPING_CH1_OFFSET)
511
512 #define IOMUXC_GPR2_DATA_WIDTH_18       0
513 #define IOMUXC_GPR2_DATA_WIDTH_24       1
514
515 #define IOMUXC_GPR2_DATA_WIDTH_CH1_OFFSET               7
516 #define IOMUXC_GPR2_DATA_WIDTH_CH1_MASK                 (1<<IOMUXC_GPR2_DATA_WIDTH_CH1_OFFSET)
517 #define IOMUXC_GPR2_DATA_WIDTH_CH1_18BIT                (IOMUXC_GPR2_DATA_WIDTH_18<<IOMUXC_GPR2_DATA_WIDTH_CH1_OFFSET)
518 #define IOMUXC_GPR2_DATA_WIDTH_CH1_24BIT                (IOMUXC_GPR2_DATA_WIDTH_24<<IOMUXC_GPR2_DATA_WIDTH_CH1_OFFSET)
519
520 #define IOMUXC_GPR2_BIT_MAPPING_CH0_OFFSET              6
521 #define IOMUXC_GPR2_BIT_MAPPING_CH0_MASK                (1<<IOMUXC_GPR2_BIT_MAPPING_CH0_OFFSET)
522 #define IOMUXC_GPR2_BIT_MAPPING_CH0_JEIDA               (IOMUXC_GPR2_BITMAP_JEIDA<<IOMUXC_GPR2_BIT_MAPPING_CH0_OFFSET)
523 #define IOMUXC_GPR2_BIT_MAPPING_CH0_SPWG                (IOMUXC_GPR2_BITMAP_SPWG<<IOMUXC_GPR2_BIT_MAPPING_CH0_OFFSET)
524
525 #define IOMUXC_GPR2_DATA_WIDTH_CH0_OFFSET               5
526 #define IOMUXC_GPR2_DATA_WIDTH_CH0_MASK                 (1<<IOMUXC_GPR2_DATA_WIDTH_CH0_OFFSET)
527 #define IOMUXC_GPR2_DATA_WIDTH_CH0_18BIT                (IOMUXC_GPR2_DATA_WIDTH_18<<IOMUXC_GPR2_DATA_WIDTH_CH0_OFFSET)
528 #define IOMUXC_GPR2_DATA_WIDTH_CH0_24BIT                (IOMUXC_GPR2_DATA_WIDTH_24<<IOMUXC_GPR2_DATA_WIDTH_CH0_OFFSET)
529
530 #define IOMUXC_GPR2_SPLIT_MODE_EN_OFFSET                4
531 #define IOMUXC_GPR2_SPLIT_MODE_EN_MASK                  (1<<IOMUXC_GPR2_SPLIT_MODE_EN_OFFSET)
532
533 #define IOMUXC_GPR2_MODE_DISABLED       0
534 #define IOMUXC_GPR2_MODE_ENABLED_DI0    1
535 #define IOMUXC_GPR2_MODE_ENABLED_DI1    3
536
537 #define IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET                2
538 #define IOMUXC_GPR2_LVDS_CH1_MODE_MASK                  (3<<IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET)
539 #define IOMUXC_GPR2_LVDS_CH1_MODE_DISABLED              (IOMUXC_GPR2_MODE_DISABLED<<IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET)
540 #define IOMUXC_GPR2_LVDS_CH1_MODE_ENABLED_DI0           (IOMUXC_GPR2_MODE_ENABLED_DI0<<IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET)
541 #define IOMUXC_GPR2_LVDS_CH1_MODE_ENABLED_DI1           (IOMUXC_GPR2_MODE_ENABLED_DI1<<IOMUXC_GPR2_LVDS_CH1_MODE_OFFSET)
542
543 #define IOMUXC_GPR2_LVDS_CH0_MODE_OFFSET                0
544 #define IOMUXC_GPR2_LVDS_CH0_MODE_MASK                  (3<<IOMUXC_GPR2_LVDS_CH0_MODE_OFFSET)
545 #define IOMUXC_GPR2_LVDS_CH0_MODE_DISABLED              (IOMUXC_GPR2_MODE_DISABLED<<IOMUXC_GPR2_LVDS_CH0_MODE_OFFSET)
546 #define IOMUXC_GPR2_LVDS_CH0_MODE_ENABLED_DI0           (IOMUXC_GPR2_MODE_ENABLED_DI0<<IOMUXC_GPR2_LVDS_CH0_MODE_OFFSET)
547 #define IOMUXC_GPR2_LVDS_CH0_MODE_ENABLED_DI1           (IOMUXC_GPR2_MODE_ENABLED_DI1<<IOMUXC_GPR2_LVDS_CH0_MODE_OFFSET)
548
549 /* ECSPI registers */
550 struct cspi_regs {
551         u32 rxdata;
552         u32 txdata;
553         u32 ctrl;
554         u32 cfg;
555         u32 intr;
556         u32 dma;
557         u32 stat;
558         u32 period;
559 };
560
561 /*
562  * CSPI register definitions
563  */
564 #define MXC_ECSPI
565 #define MXC_CSPICTRL_EN         (1 << 0)
566 #define MXC_CSPICTRL_MODE       (1 << 1)
567 #define MXC_CSPICTRL_XCH        (1 << 2)
568 #define MXC_CSPICTRL_MODE_MASK (0xf << 4)
569 #define MXC_CSPICTRL_CHIPSELECT(x)      (((x) & 0x3) << 12)
570 #define MXC_CSPICTRL_BITCOUNT(x)        (((x) & 0xfff) << 20)
571 #define MXC_CSPICTRL_PREDIV(x)  (((x) & 0xF) << 12)
572 #define MXC_CSPICTRL_POSTDIV(x) (((x) & 0xF) << 8)
573 #define MXC_CSPICTRL_SELCHAN(x) (((x) & 0x3) << 18)
574 #define MXC_CSPICTRL_MAXBITS    0xfff
575 #define MXC_CSPICTRL_TC         (1 << 7)
576 #define MXC_CSPICTRL_RXOVF      (1 << 6)
577 #define MXC_CSPIPERIOD_32KHZ    (1 << 15)
578 #define MAX_SPI_BYTES   32
579 #define SPI_MAX_NUM     4
580
581 /* Bit position inside CTRL register to be associated with SS */
582 #define MXC_CSPICTRL_CHAN       18
583
584 /* Bit position inside CON register to be associated with SS */
585 #define MXC_CSPICON_PHA         0  /* SCLK phase control */
586 #define MXC_CSPICON_POL         4  /* SCLK polarity */
587 #define MXC_CSPICON_SSPOL       12 /* SS polarity */
588 #define MXC_CSPICON_CTL         20 /* inactive state of SCLK */
589 #if defined(CONFIG_SOC_MX6SL) || defined(CONFIG_SOC_MX6DL) || defined(CONFIG_SOC_MX6UL)
590 #define MXC_SPI_BASE_ADDRESSES \
591         ECSPI1_BASE_ADDR, \
592         ECSPI2_BASE_ADDR, \
593         ECSPI3_BASE_ADDR, \
594         ECSPI4_BASE_ADDR
595 #else
596 #define MXC_SPI_BASE_ADDRESSES \
597         ECSPI1_BASE_ADDR, \
598         ECSPI2_BASE_ADDR, \
599         ECSPI3_BASE_ADDR, \
600         ECSPI4_BASE_ADDR, \
601         ECSPI5_BASE_ADDR
602 #endif
603
604 struct ocotp_regs {
605         mxs_reg_32(ctrl);
606         reg_32(timing);
607         reg_32(data);
608         reg_32(read_ctrl);
609         reg_32(read_fuse_data);
610         reg_32(sticky);
611         mxs_reg_32(scs);
612         reg_32(crc_addr);
613         reg_32(crc_value);
614         reg_32(version);
615         reg_32(rsvd[0x36]);
616
617         struct fuse_bank {
618                 reg_32(fuse_regs[8]);
619         } bank[16];
620 };
621
622 struct fuse_bank0_regs {
623         reg_32(misc_conf_lock);
624         union {
625                 reg_32(cfg0);
626                 reg_32(uid_low);
627         };
628         union {
629                 reg_32(cfg1);
630                 reg_32(uid_high);
631         };
632         reg_32(cfg2);
633         reg_32(cfg3);
634         reg_32(cfg4);
635         reg_32(cfg5);
636         reg_32(cfg6);
637 };
638
639 struct fuse_bank1_regs {
640         reg_32(mem0);
641         reg_32(mem1);
642         reg_32(mem2);
643         reg_32(mem3);
644         reg_32(mem4);
645         reg_32(ana0);
646         reg_32(ana1);
647         reg_32(ana2);
648 };
649
650 #if (defined(CONFIG_SOC_MX6SX) || defined(CONFIG_SOC_MX6UL))
651 struct fuse_bank4_regs {
652         reg_32(sjc_resp_low);
653         reg_32(sjc_resp_high);
654         reg_32(mac_addr_low);
655         reg_32(mac_addr_high);
656         reg_32(mac_addr2);
657         reg_32(rsvd1);
658         reg_32(gp1);
659         reg_32(rsvd2);
660 };
661 #else
662 struct fuse_bank4_regs {
663         reg_32(sjc_resp_low);
664         reg_32(sjc_resp_high);
665         reg_32(mac_addr_low);
666         reg_32(mac_addr_high);
667         reg_32(rsvd[2]);
668         reg_32(gp1);
669         reg_32(gp2);
670 };
671
672 struct fuse_bank5_regs {
673         reg_32(rsvd[5]);
674         reg_32(pad_settings);
675         reg_32(field_return);
676 };
677 #endif
678
679 struct aipstz_regs {
680         u32     mprot0;
681         u32     mprot1;
682         u32     rsvd[0xe];
683         u32     opacr0;
684         u32     opacr1;
685         u32     opacr2;
686         u32     opacr3;
687         u32     opacr4;
688 };
689
690 struct anatop_regs {
691         mxs_reg_32(pll_arm);            /* 0x000 */
692         mxs_reg_32(usb1_pll_480_ctrl);  /* 0x010 */
693         mxs_reg_32(usb2_pll_480_ctrl);  /* 0x020 */
694         mxs_reg_32(pll_528);            /* 0x030 */
695         reg_32(pll_528_ss);             /* 0x040 */
696         reg_32(pll_528_num);            /* 0x050 */
697         reg_32(pll_528_denom);          /* 0x060 */
698         mxs_reg_32(pll_audio);          /* 0x070 */
699         reg_32(pll_audio_num);          /* 0x080 */
700         reg_32(pll_audio_denom);        /* 0x090 */
701         mxs_reg_32(pll_video);          /* 0x0a0 */
702         reg_32(pll_video_num);          /* 0x0b0 */
703         reg_32(pll_video_denom);        /* 0x0c0 */
704         mxs_reg_32(pll_mlb);            /* 0x0d0 */
705         mxs_reg_32(pll_enet);           /* 0x0e0 */
706         mxs_reg_32(pfd_480);            /* 0x0f0 */
707         mxs_reg_32(pfd_528);            /* 0x100 */
708         mxs_reg_32(reg_1p1);            /* 0x110 */
709         mxs_reg_32(reg_3p0);            /* 0x120 */
710         mxs_reg_32(reg_2p5);            /* 0x130 */
711         mxs_reg_32(reg_core);           /* 0x140 */
712         mxs_reg_32(ana_misc0);          /* 0x150 */
713         mxs_reg_32(ana_misc1);          /* 0x160 */
714         mxs_reg_32(ana_misc2);          /* 0x170 */
715         mxs_reg_32(tempsense0);         /* 0x180 */
716         mxs_reg_32(tempsense1);         /* 0x190 */
717         mxs_reg_32(usb1_vbus_detect);   /* 0x1a0 */
718         mxs_reg_32(usb1_chrg_detect);   /* 0x1b0 */
719         mxs_reg_32(usb1_vbus_det_stat); /* 0x1c0 */
720         mxs_reg_32(usb1_chrg_det_stat); /* 0x1d0 */
721         mxs_reg_32(usb1_loopback);      /* 0x1e0 */
722         mxs_reg_32(usb1_misc);          /* 0x1f0 */
723         mxs_reg_32(usb2_vbus_detect);   /* 0x200 */
724         mxs_reg_32(usb2_chrg_detect);   /* 0x210 */
725         mxs_reg_32(usb2_vbus_det_stat); /* 0x220 */
726         mxs_reg_32(usb2_chrg_det_stat); /* 0x230 */
727         mxs_reg_32(usb2_loopback);      /* 0x240 */
728         mxs_reg_32(usb2_misc);          /* 0x250 */
729         reg_32(digprog);                /* 0x260 */
730         reg_32(rsrvd);                  /* 0x270 */
731         reg_32(digprog_sololite);       /* 0x280 */
732 };
733
734 #define ANATOP_PFD_FRAC_SHIFT(n)        ((n) * 8)
735 #define ANATOP_PFD_FRAC_MASK(n)         (0x3f << ANATOP_PFD_FRAC_SHIFT(n))
736 #define ANATOP_PFD_STABLE_SHIFT(n)      (6 + ((n) * 8))
737 #define ANATOP_PFD_STABLE_MASK(n)       (1 << ANATOP_PFD_STABLE_SHIFT(n))
738 #define ANATOP_PFD_CLKGATE_SHIFT(n)     (7 + ((n) * 8))
739 #define ANATOP_PFD_CLKGATE_MASK(n)      (1 << ANATOP_PFD_CLKGATE_SHIFT(n))
740
741 struct wdog_regs {
742         u16     wcr;    /* Control */
743         u16     wsr;    /* Service */
744         u16     wrsr;   /* Reset Status */
745         u16     wicr;   /* Interrupt Control */
746         u16     wmcr;   /* Miscellaneous Control */
747 };
748
749 #define PWMCR_PRESCALER(x)      ((((x) - 1) & 0xFFF) << 4)
750 #define PWMCR_DOZEEN            (1 << 24)
751 #define PWMCR_WAITEN            (1 << 23)
752 #define PWMCR_DBGEN             (1 << 22)
753 #define PWMCR_CLKSRC_IPG_HIGH   (2 << 16)
754 #define PWMCR_CLKSRC_IPG        (1 << 16)
755 #define PWMCR_EN                (1 << 0)
756
757 struct pwm_regs {
758         u32     cr;
759         u32     sr;
760         u32     ir;
761         u32     sar;
762         u32     pr;
763         u32     cnr;
764 };
765 #endif /* __ASSEMBLER__*/
766 #endif /* __ASM_ARCH_MX6_IMX_REGS_H__ */