]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/include/asm/arch-rmobile/rcar-base.h
Merge branch 'u-boot-microblaze/zynq' into 'u-boot-arm/master'
[karo-tx-uboot.git] / arch / arm / include / asm / arch-rmobile / rcar-base.h
1 /*
2  * arch/arm/include/asm/arch-rmobile/rcar-base.h
3  *
4  * Copyright (C) 2013,2014 Renesas Electronics Corporation
5  *
6  * SPDX-License-Identifier: GPL-2.0
7 */
8
9 #ifndef __ASM_ARCH_RCAR_BASE_H
10 #define __ASM_ARCH_RCAR_BASE_H
11
12 /*
13  * R-Car (R8A7790/R8A7791) I/O Addresses
14  */
15 #define RWDT_BASE               0xE6020000
16 #define SWDT_BASE               0xE6030000
17 #define LBSC_BASE               0xFEC00200
18 #define DBSC3_0_BASE            0xE6790000
19 #define DBSC3_1_BASE            0xE67A0000
20 #define TMU_BASE                0xE61E0000
21 #define GPIO5_BASE              0xE6055000
22 #define SH_QSPI_BASE            0xE6B10000
23
24 #define S3C_BASE                0xE6784000
25 #define S3C_INT_BASE            0xE6784A00
26 #define S3C_MEDIA_BASE          0xE6784B00
27
28 #define S3C_QOS_DCACHE_BASE     0xE6784BDC
29 #define S3C_QOS_CCI0_BASE       0xE6784C00
30 #define S3C_QOS_CCI1_BASE       0xE6784C24
31 #define S3C_QOS_MXI_BASE        0xE6784C48
32 #define S3C_QOS_AXI_BASE        0xE6784C6C
33
34 #define DBSC3_0_QOS_R0_BASE     0xE6791000
35 #define DBSC3_0_QOS_R1_BASE     0xE6791100
36 #define DBSC3_0_QOS_R2_BASE     0xE6791200
37 #define DBSC3_0_QOS_R3_BASE     0xE6791300
38 #define DBSC3_0_QOS_R4_BASE     0xE6791400
39 #define DBSC3_0_QOS_R5_BASE     0xE6791500
40 #define DBSC3_0_QOS_R6_BASE     0xE6791600
41 #define DBSC3_0_QOS_R7_BASE     0xE6791700
42 #define DBSC3_0_QOS_R8_BASE     0xE6791800
43 #define DBSC3_0_QOS_R9_BASE     0xE6791900
44 #define DBSC3_0_QOS_R10_BASE    0xE6791A00
45 #define DBSC3_0_QOS_R11_BASE    0xE6791B00
46 #define DBSC3_0_QOS_R12_BASE    0xE6791C00
47 #define DBSC3_0_QOS_R13_BASE    0xE6791D00
48 #define DBSC3_0_QOS_R14_BASE    0xE6791E00
49 #define DBSC3_0_QOS_R15_BASE    0xE6791F00
50 #define DBSC3_0_QOS_W0_BASE     0xE6792000
51 #define DBSC3_0_QOS_W1_BASE     0xE6792100
52 #define DBSC3_0_QOS_W2_BASE     0xE6792200
53 #define DBSC3_0_QOS_W3_BASE     0xE6792300
54 #define DBSC3_0_QOS_W4_BASE     0xE6792400
55 #define DBSC3_0_QOS_W5_BASE     0xE6792500
56 #define DBSC3_0_QOS_W6_BASE     0xE6792600
57 #define DBSC3_0_QOS_W7_BASE     0xE6792700
58 #define DBSC3_0_QOS_W8_BASE     0xE6792800
59 #define DBSC3_0_QOS_W9_BASE     0xE6792900
60 #define DBSC3_0_QOS_W10_BASE    0xE6792A00
61 #define DBSC3_0_QOS_W11_BASE    0xE6792B00
62 #define DBSC3_0_QOS_W12_BASE    0xE6792C00
63 #define DBSC3_0_QOS_W13_BASE    0xE6792D00
64 #define DBSC3_0_QOS_W14_BASE    0xE6792E00
65 #define DBSC3_0_QOS_W15_BASE    0xE6792F00
66 #define DBSC3_0_DBADJ2          0xE67900C8
67
68 #define CCI_400_MAXOT_1         0xF0091110
69 #define CCI_400_MAXOT_2         0xF0092110
70 #define CCI_400_QOSCNTL_1       0xF009110C
71 #define CCI_400_QOSCNTL_2       0xF009210C
72
73 #define MXI_BASE                0xFE960000
74 #define MXI_QOS_BASE            0xFE960300
75
76 #define SYS_AXI_SYX64TO128_BASE 0xFF800300
77 #define SYS_AXI_AVB_BASE        0xFF800340
78 #define SYS_AXI_G2D_BASE        0xFF800540
79 #define SYS_AXI_IMP0_BASE       0xFF800580
80 #define SYS_AXI_IMP1_BASE       0xFF8005C0
81 #define SYS_AXI_IMUX0_BASE      0xFF800600
82 #define SYS_AXI_IMUX1_BASE      0xFF800640
83 #define SYS_AXI_IMUX2_BASE      0xFF800680
84 #define SYS_AXI_LBS_BASE        0xFF8006C0
85 #define SYS_AXI_MMUDS_BASE      0xFF800700
86 #define SYS_AXI_MMUM_BASE       0xFF800740
87 #define SYS_AXI_MMUR_BASE       0xFF800780
88 #define SYS_AXI_MMUS0_BASE      0xFF8007C0
89 #define SYS_AXI_MMUS1_BASE      0xFF800800
90 #define SYS_AXI_MTSB0_BASE      0xFF800880
91 #define SYS_AXI_MTSB1_BASE      0xFF8008C0
92 #define SYS_AXI_PCI_BASE        0xFF800900
93 #define SYS_AXI_RTX_BASE        0xFF800940
94 #define SYS_AXI_SDS0_BASE       0xFF800A80
95 #define SYS_AXI_SDS1_BASE       0xFF800AC0
96 #define SYS_AXI_USB20_BASE      0xFF800C00
97 #define SYS_AXI_USB21_BASE      0xFF800C40
98 #define SYS_AXI_USB22_BASE      0xFF800C80
99 #define SYS_AXI_USB30_BASE      0xFF800CC0
100 #define SYS_AXI_AX2M_BASE       0xFF800380
101 #define SYS_AXI_CC50_BASE       0xFF8003C0
102 #define SYS_AXI_CCI_BASE        0xFF800440
103 #define SYS_AXI_CS_BASE         0xFF800480
104 #define SYS_AXI_DDM_BASE        0xFF8004C0
105 #define SYS_AXI_ETH_BASE        0xFF800500
106 #define SYS_AXI_MPXM_BASE       0xFF800840
107 #define SYS_AXI_SAT0_BASE       0xFF800980
108 #define SYS_AXI_SAT1_BASE       0xFF8009C0
109 #define SYS_AXI_SDM0_BASE       0xFF800A00
110 #define SYS_AXI_SDM1_BASE       0xFF800A40
111 #define SYS_AXI_TRAB_BASE       0xFF800B00
112 #define SYS_AXI_UDM0_BASE       0xFF800B80
113 #define SYS_AXI_UDM1_BASE       0xFF800BC0
114
115 #define RT_AXI_SHX_BASE         0xFF810100
116 #define RT_AXI_DBG_BASE         0xFF810140 /* R8A7791 only */
117 #define RT_AXI_RDM_BASE         0xFF810180 /* R8A7791 only */
118 #define RT_AXI_RDS_BASE         0xFF8101C0
119 #define RT_AXI_RTX64TO128_BASE  0xFF810200
120 #define RT_AXI_STPRO_BASE       0xFF810240
121 #define RT_AXI_SY2RT_BASE       0xFF810280 /* R8A7791 only */
122
123 #define MP_AXI_ADSP_BASE        0xFF820100
124 #define MP_AXI_ASDS0_BASE       0xFF8201C0
125 #define MP_AXI_ASDS1_BASE       0xFF820200
126 #define MP_AXI_MLP_BASE         0xFF820240
127 #define MP_AXI_MMUMP_BASE       0xFF820280
128 #define MP_AXI_SPU_BASE         0xFF8202C0
129 #define MP_AXI_SPUC_BASE        0xFF820300
130
131 #define SYS_AXI256_AXI128TO256_BASE     0xFF860100
132 #define SYS_AXI256_SYX_BASE     0xFF860140
133 #define SYS_AXI256_MPX_BASE     0xFF860180
134 #define SYS_AXI256_MXI_BASE     0xFF8601C0
135
136 #define CCI_AXI_MMUS0_BASE      0xFF880100
137 #define CCI_AXI_SYX2_BASE       0xFF880140
138 #define CCI_AXI_MMUR_BASE       0xFF880180
139 #define CCI_AXI_MMUDS_BASE      0xFF8801C0
140 #define CCI_AXI_MMUM_BASE       0xFF880200
141 #define CCI_AXI_MXI_BASE        0xFF880240
142 #define CCI_AXI_MMUS1_BASE      0xFF880280
143 #define CCI_AXI_MMUMP_BASE      0xFF8802C0
144
145 #define MEDIA_AXI_MXR_BASE      0xFE960080 /* R8A7791 only */
146 #define MEDIA_AXI_MXW_BASE      0xFE9600C0 /* R8A7791 only */
147 #define MEDIA_AXI_JPR_BASE      0xFE964100
148 #define MEDIA_AXI_JPW_BASE      0xFE966100
149 #define MEDIA_AXI_GCU0R_BASE    0xFE964140
150 #define MEDIA_AXI_GCU0W_BASE    0xFE966140
151 #define MEDIA_AXI_GCU1R_BASE    0xFE964180
152 #define MEDIA_AXI_GCU1W_BASE    0xFE966180
153 #define MEDIA_AXI_TDMR_BASE     0xFE964500
154 #define MEDIA_AXI_TDMW_BASE     0xFE966500
155 #define MEDIA_AXI_VSP0CR_BASE   0xFE964540
156 #define MEDIA_AXI_VSP0CW_BASE   0xFE966540
157 #define MEDIA_AXI_VSP1CR_BASE   0xFE964580
158 #define MEDIA_AXI_VSP1CW_BASE   0xFE966580
159 #define MEDIA_AXI_VSPDU0CR_BASE 0xFE9645C0
160 #define MEDIA_AXI_VSPDU0CW_BASE 0xFE9665C0
161 #define MEDIA_AXI_VSPDU1CR_BASE 0xFE964600
162 #define MEDIA_AXI_VSPDU1CW_BASE 0xFE966600
163 #define MEDIA_AXI_VIN0W_BASE    0xFE966900
164 #define MEDIA_AXI_VSP0R_BASE    0xFE964D00
165 #define MEDIA_AXI_VSP0W_BASE    0xFE966D00
166 #define MEDIA_AXI_FDP0R_BASE    0xFE964D40
167 #define MEDIA_AXI_FDP0W_BASE    0xFE966D40
168 #define MEDIA_AXI_IMSR_BASE     0xFE964D80
169 #define MEDIA_AXI_IMSW_BASE     0xFE966D80
170 #define MEDIA_AXI_VSP1R_BASE    0xFE965100
171 #define MEDIA_AXI_VSP1W_BASE    0xFE967100
172 #define MEDIA_AXI_FDP1R_BASE    0xFE965140
173 #define MEDIA_AXI_FDP1W_BASE    0xFE967140
174 #define MEDIA_AXI_IMRR_BASE     0xFE965180
175 #define MEDIA_AXI_IMRW_BASE     0xFE967180
176 #define MEDIA_AXI_FDP2R_BASE    0xFE9651C0
177 #define MEDIA_AXI_FDP2W_BASE    0xFE966DC0
178 #define MEDIA_AXI_VSPD0R_BASE   0xFE965500
179 #define MEDIA_AXI_VSPD0W_BASE   0xFE967500
180 #define MEDIA_AXI_VSPD1R_BASE   0xFE965540
181 #define MEDIA_AXI_VSPD1W_BASE   0xFE967540
182 #define MEDIA_AXI_DU0R_BASE     0xFE965580
183 #define MEDIA_AXI_DU0W_BASE     0xFE967580
184 #define MEDIA_AXI_DU1R_BASE     0xFE9655C0
185 #define MEDIA_AXI_DU1W_BASE     0xFE9675C0
186 #define MEDIA_AXI_VCP0CR_BASE   0xFE965900
187 #define MEDIA_AXI_VCP0CW_BASE   0xFE967900
188 #define MEDIA_AXI_VCP0VR_BASE   0xFE965940
189 #define MEDIA_AXI_VCP0VW_BASE   0xFE967940
190 #define MEDIA_AXI_VPC0R_BASE    0xFE965980
191 #define MEDIA_AXI_VCP1CR_BASE   0xFE965D00
192 #define MEDIA_AXI_VCP1CW_BASE   0xFE967D00
193 #define MEDIA_AXI_VCP1VR_BASE   0xFE965D40
194 #define MEDIA_AXI_VCP1VW_BASE   0xFE967D40
195 #define MEDIA_AXI_VPC1R_BASE    0xFE965D80
196
197 #define SYS_AXI_AVBDMSCR        0xFF802000
198 #define SYS_AXI_SYX2DMSCR       0xFF802004
199 #define SYS_AXI_CC50DMSCR       0xFF802008
200 #define SYS_AXI_CC51DMSCR       0xFF80200C
201 #define SYS_AXI_CCIDMSCR        0xFF802010
202 #define SYS_AXI_CSDMSCR         0xFF802014
203 #define SYS_AXI_DDMDMSCR        0xFF802018
204 #define SYS_AXI_ETHDMSCR        0xFF80201C
205 #define SYS_AXI_G2DDMSCR        0xFF802020
206 #define SYS_AXI_IMP0DMSCR       0xFF802024
207 #define SYS_AXI_IMP1DMSCR       0xFF802028
208 #define SYS_AXI_LBSDMSCR        0xFF80202C
209 #define SYS_AXI_MMUDSDMSCR      0xFF802030
210 #define SYS_AXI_MMUMXDMSCR      0xFF802034
211 #define SYS_AXI_MMURDDMSCR      0xFF802038
212 #define SYS_AXI_MMUS0DMSCR      0xFF80203C
213 #define SYS_AXI_MMUS1DMSCR      0xFF802040
214 #define SYS_AXI_MPXDMSCR        0xFF802044
215 #define SYS_AXI_MTSB0DMSCR      0xFF802048
216 #define SYS_AXI_MTSB1DMSCR      0xFF80204C
217 #define SYS_AXI_PCIDMSCR        0xFF802050
218 #define SYS_AXI_RTXDMSCR        0xFF802054
219 #define SYS_AXI_SAT0DMSCR       0xFF802058
220 #define SYS_AXI_SAT1DMSCR       0xFF80205C
221 #define SYS_AXI_SDM0DMSCR       0xFF802060
222 #define SYS_AXI_SDM1DMSCR       0xFF802064
223 #define SYS_AXI_SDS0DMSCR       0xFF802068
224 #define SYS_AXI_SDS1DMSCR       0xFF80206C
225 #define SYS_AXI_ETRABDMSCR      0xFF802070
226 #define SYS_AXI_ETRKFDMSCR      0xFF802074
227 #define SYS_AXI_UDM0DMSCR       0xFF802078
228 #define SYS_AXI_UDM1DMSCR       0xFF80207C
229 #define SYS_AXI_USB20DMSCR      0xFF802080
230 #define SYS_AXI_USB21DMSCR      0xFF802084
231 #define SYS_AXI_USB22DMSCR      0xFF802088
232 #define SYS_AXI_USB30DMSCR      0xFF80208C
233 #define SYS_AXI_X128TO64SLVDMSCR        0xFF802100
234 #define SYS_AXI_X64TO128SLVDMSCR        0xFF802104
235 #define SYS_AXI_AVBSLVDMSCR     0xFF802108
236 #define SYS_AXI_SYX2SLVDMSCR    0xFF80210C
237 #define SYS_AXI_ETHSLVDMSCR     0xFF802110
238 #define SYS_AXI_GICSLVDMSCR     0xFF802114
239 #define SYS_AXI_IMPSLVDMSCR     0xFF802118
240 #define SYS_AXI_IMX0SLVDMSCR    0xFF80211C
241 #define SYS_AXI_IMX1SLVDMSCR    0xFF802120
242 #define SYS_AXI_IMX2SLVDMSCR    0xFF802124
243 #define SYS_AXI_LBSSLVDMSCR     0xFF802128
244 #define SYS_AXI_MMC0SLVDMSCR    0xFF80212C
245 #define SYS_AXI_MMC1SLVDMSCR    0xFF802130
246 #define SYS_AXI_MPXSLVDMSCR     0xFF802134
247 #define SYS_AXI_MTSB0SLVDMSCR   0xFF802138
248 #define SYS_AXI_MTSB1SLVDMSCR   0xFF80213C
249 #define SYS_AXI_MXTSLVDMSCR     0xFF802140
250 #define SYS_AXI_PCISLVDMSCR     0xFF802144
251 #define SYS_AXI_SYAPBSLVDMSCR   0xFF802148
252 #define SYS_AXI_QSAPBSLVDMSCR   0xFF80214C
253 #define SYS_AXI_RTXSLVDMSCR     0xFF802150
254 #define SYS_AXI_SAT0SLVDMSCR    0xFF802168
255 #define SYS_AXI_SAT1SLVDMSCR    0xFF80216C
256 #define SYS_AXI_SDAP0SLVDMSCR   0xFF802170
257 #define SYS_AXI_SDAP1SLVDMSCR   0xFF802174
258 #define SYS_AXI_SDAP2SLVDMSCR   0xFF802178
259 #define SYS_AXI_SDAP3SLVDMSCR   0xFF80217C
260 #define SYS_AXI_SGXSLVDMSCR     0xFF802180
261 #define SYS_AXI_STBSLVDMSCR     0xFF802188
262 #define SYS_AXI_STMSLVDMSCR     0xFF80218C
263 #define SYS_AXI_TSPL0SLVDMSCR   0xFF802194
264 #define SYS_AXI_TSPL1SLVDMSCR   0xFF802198
265 #define SYS_AXI_TSPL2SLVDMSCR   0xFF80219C
266 #define SYS_AXI_USB20SLVDMSCR   0xFF8021A0
267 #define SYS_AXI_USB21SLVDMSCR   0xFF8021A4
268 #define SYS_AXI_USB22SLVDMSCR   0xFF8021A8
269 #define SYS_AXI_USB30SLVDMSCR   0xFF8021AC
270
271 #define RT_AXI_CBMDMSCR         0xFF812000
272 #define RT_AXI_DBDMSCR          0xFF812004
273 #define RT_AXI_RDMDMSCR         0xFF812008
274 #define RT_AXI_RDSDMSCR         0xFF81200C
275 #define RT_AXI_STRDMSCR         0xFF812010
276 #define RT_AXI_SY2RTDMSCR       0xFF812014
277 #define RT_AXI_CBSSLVDMSCR      0xFF812100
278 #define RT_AXI_DBSSLVDMSCR      0xFF812104
279 #define RT_AXI_RTAP1SLVDMSCR    0xFF812108
280 #define RT_AXI_RTAP2SLVDMSCR    0xFF81210C
281 #define RT_AXI_RTAP3SLVDMSCR    0xFF812110
282 #define RT_AXI_RT2SYSLVDMSCR    0xFF812114
283 #define RT_AXI_A128TO64SLVDMSCR 0xFF812118
284 #define RT_AXI_A64TO128SLVDMSCR 0xFF81211C
285 #define RT_AXI_A64TO128CSLVDMSCR        0xFF812120
286 #define RT_AXI_UTLBRSLVDMSCR    0xFF812128
287
288 #define MP_AXI_ADSPDMSCR        0xFF822000
289 #define MP_AXI_ASDM0DMSCR       0xFF822004
290 #define MP_AXI_ASDM1DMSCR       0xFF822008
291 #define MP_AXI_ASDS0DMSCR       0xFF82200C
292 #define MP_AXI_ASDS1DMSCR       0xFF822010
293 #define MP_AXI_MLPDMSCR         0xFF822014
294 #define MP_AXI_MMUMPDMSCR       0xFF822018
295 #define MP_AXI_SPUDMSCR         0xFF82201C
296 #define MP_AXI_SPUCDMSCR        0xFF822020
297 #define MP_AXI_SY2MPDMSCR       0xFF822024
298 #define MP_AXI_ADSPSLVDMSCR     0xFF822100
299 #define MP_AXI_MLMSLVDMSCR      0xFF822104
300 #define MP_AXI_MPAP4SLVDMSCR    0xFF822108
301 #define MP_AXI_MPAP5SLVDMSCR    0xFF82210C
302 #define MP_AXI_MPAP6SLVDMSCR    0xFF822110
303 #define MP_AXI_MPAP7SLVDMSCR    0xFF822114
304 #define MP_AXI_MP2SYSLVDMSCR    0xFF822118
305 #define MP_AXI_MP2SY2SLVDMSCR   0xFF82211C
306 #define MP_AXI_MPXAPSLVDMSCR    0xFF822124
307 #define MP_AXI_SPUSLVDMSCR      0xFF822128
308 #define MP_AXI_UTLBMPSLVDMSCR   0xFF82212C
309
310 #define ADM_AXI_ASDM0DMSCR      0xFF842000
311 #define ADM_AXI_ASDM1DMSCR      0xFF842004
312 #define ADM_AXI_MPAP1SLVDMSCR   0xFF842104
313 #define ADM_AXI_MPAP2SLVDMSCR   0xFF842108
314 #define ADM_AXI_MPAP3SLVDMSCR   0xFF84210C
315
316 #define DM_AXI_RDMDMSCR         0xFF852000
317 #define DM_AXI_SDM0DMSCR        0xFF852004
318 #define DM_AXI_SDM1DMSCR        0xFF852008
319 #define DM_AXI_MMAP0SLVDMSCR    0xFF852100
320 #define DM_AXI_MMAP1SLVDMSCR    0xFF852104
321 #define DM_AXI_QSPAPSLVDMSCR    0xFF852108
322 #define DM_AXI_RAP4SLVDMSCR     0xFF85210C
323 #define DM_AXI_RAP5SLVDMSCR     0xFF852110
324 #define DM_AXI_SAP4SLVDMSCR     0xFF852114
325 #define DM_AXI_SAP5SLVDMSCR     0xFF852118
326 #define DM_AXI_SAP6SLVDMSCR     0xFF85211C
327 #define DM_AXI_SAP65SLVDMSCR    0xFF852120
328 #define DM_AXI_SDAP0SLVDMSCR    0xFF852124
329 #define DM_AXI_SDAP1SLVDMSCR    0xFF852128
330 #define DM_AXI_SDAP2SLVDMSCR    0xFF85212C
331 #define DM_AXI_SDAP3SLVDMSCR    0xFF852130
332
333 #define SYS_AXI256_SYXDMSCR     0xFF862000
334 #define SYS_AXI256_MPXDMSCR     0xFF862004
335 #define SYS_AXI256_MXIDMSCR     0xFF862008
336 #define SYS_AXI256_X128TO256SLVDMSCR    0xFF862100
337 #define SYS_AXI256_X256TO128SLVDMSCR    0xFF862104
338 #define SYS_AXI256_SYXSLVDMSCR  0xFF862108
339 #define SYS_AXI256_CCXSLVDMSCR  0xFF86210C
340 #define SYS_AXI256_S3CSLVDMSCR  0xFF862110
341
342 #define MXT_SYXDMSCR            0xFF872000
343 #define MXT_CMM0SLVDMSCR        0xFF872100
344 #define MXT_CMM1SLVDMSCR        0xFF872104
345 #define MXT_CMM2SLVDMSCR        0xFF872108
346 #define MXT_FDPSLVDMSCR         0xFF87210C
347 #define MXT_IMRSLVDMSCR         0xFF872110
348 #define MXT_VINSLVDMSCR         0xFF872114
349 #define MXT_VPC0SLVDMSCR        0xFF872118
350 #define MXT_VPC1SLVDMSCR        0xFF87211C
351 #define MXT_VSP0SLVDMSCR        0xFF872120
352 #define MXT_VSP1SLVDMSCR        0xFF872124
353 #define MXT_VSPD0SLVDMSCR       0xFF872128
354 #define MXT_VSPD1SLVDMSCR       0xFF87212C
355 #define MXT_MAP1SLVDMSCR        0xFF872130
356 #define MXT_MAP2SLVDMSCR        0xFF872134
357
358 #define CCI_AXI_MMUS0DMSCR      0xFF882000
359 #define CCI_AXI_SYX2DMSCR       0xFF882004
360 #define CCI_AXI_MMURDMSCR       0xFF882008
361 #define CCI_AXI_MMUDSDMSCR      0xFF88200C
362 #define CCI_AXI_MMUMDMSCR       0xFF882010
363 #define CCI_AXI_MXIDMSCR        0xFF882014
364 #define CCI_AXI_MMUS1DMSCR      0xFF882018
365 #define CCI_AXI_MMUMPDMSCR      0xFF88201C
366 #define CCI_AXI_DVMDMSCR        0xFF882020
367 #define CCI_AXI_CCISLVDMSCR     0xFF882100
368
369 #define CCI_AXI_IPMMUIDVMCR     0xFF880400
370 #define CCI_AXI_IPMMURDVMCR     0xFF880404
371 #define CCI_AXI_IPMMUS0DVMCR    0xFF880408
372 #define CCI_AXI_IPMMUS1DVMCR    0xFF88040C
373 #define CCI_AXI_IPMMUMPDVMCR    0xFF880410
374 #define CCI_AXI_IPMMUDSDVMCR    0xFF880414
375 #define CCI_AXI_AX2ADDRMASK     0xFF88041C
376
377 #define PLL0CR                  0xE61500D8
378 #define PLL0_STC_MASK           0x7F000000
379 #define PLL0_STC_BIT            24
380
381 #ifndef __ASSEMBLY__
382 #include <asm/types.h>
383
384 /* RWDT */
385 struct rcar_rwdt {
386         u32 rwtcnt;     /* 0x00 */
387         u32 rwtcsra;    /* 0x04 */
388         u16 rwtcsrb;    /* 0x08 */
389 };
390
391 /* SWDT */
392 struct rcar_swdt {
393         u32 swtcnt;     /* 0x00 */
394         u32 swtcsra;    /* 0x04 */
395         u16 swtcsrb;    /* 0x08 */
396 };
397
398 /* LBSC */
399 struct rcar_lbsc {
400         u32 cs0ctrl;
401         u32 cs1ctrl;
402         u32 ecs0ctrl;
403         u32 ecs1ctrl;
404         u32 ecs2ctrl;
405         u32 ecs3ctrl;
406         u32 ecs4ctrl;
407         u32 ecs5ctrl;
408         u32 dummy0[4];  /* 0x20 .. 0x2C */
409         u32 cswcr0;
410         u32 cswcr1;
411         u32 ecswcr0;
412         u32 ecswcr1;
413         u32 ecswcr2;
414         u32 ecswcr3;
415         u32 ecswcr4;
416         u32 ecswcr5;
417         u32 exdmawcr0;
418         u32 exdmawcr1;
419         u32 exdmawcr2;
420         u32 dummy1[9];  /* 0x5C .. 0x7C */
421         u32 cspwcr0;
422         u32 cspwcr1;
423         u32 ecspwcr0;
424         u32 ecspwcr1;
425         u32 ecspwcr2;
426         u32 ecspwcr3;
427         u32 ecspwcr4;
428         u32 ecspwcr5;
429         u32 exwtsync;
430         u32 dummy2[3];  /* 0xA4 .. 0xAC */
431         u32 cs0bstctl;
432         u32 cs0btph;
433         u32 dummy3[2];  /* 0xB8 .. 0xBC */
434         u32 cs1gdst;
435         u32 ecs0gdst;
436         u32 ecs1gdst;
437         u32 ecs2gdst;
438         u32 ecs3gdst;
439         u32 ecs4gdst;
440         u32 ecs5gdst;
441         u32 dummy4[5];  /* 0xDC .. 0xEC */
442         u32 exdmaset0;
443         u32 exdmaset1;
444         u32 exdmaset2;
445         u32 dummy5[5];  /* 0xFC .. 0x10C */
446         u32 exdmcr0;
447         u32 exdmcr1;
448         u32 exdmcr2;
449         u32 dummy6[5];  /* 0x11C .. 0x12C */
450         u32 bcintsr;
451         u32 bcintcr;
452         u32 bcintmr;
453         u32 dummy7;     /* 0x13C */
454         u32 exbatlv;
455         u32 exwtsts;
456         u32 dummy8[14]; /* 0x148 .. 0x17C */
457         u32 atacsctrl;
458         u32 dummy9[15]; /* 0x184 .. 0x1BC */
459         u32 exbct;
460         u32 extct;
461 };
462
463 /* DBSC3 */
464 struct rcar_dbsc3 {
465         u32 dummy0[3];  /* 0x00 .. 0x08 */
466         u32 dbstate1;
467         u32 dbacen;
468         u32 dbrfen;
469         u32 dbcmd;
470         u32 dbwait;
471         u32 dbkind;
472         u32 dbconf0;
473         u32 dummy1[2];  /* 0x28 .. 0x2C */
474         u32 dbphytype;
475         u32 dummy2[3];  /* 0x34 .. 0x3C */
476         u32 dbtr0;
477         u32 dbtr1;
478         u32 dbtr2;
479         u32 dummy3;     /* 0x4C */
480         u32 dbtr3;
481         u32 dbtr4;
482         u32 dbtr5;
483         u32 dbtr6;
484         u32 dbtr7;
485         u32 dbtr8;
486         u32 dbtr9;
487         u32 dbtr10;
488         u32 dbtr11;
489         u32 dbtr12;
490         u32 dbtr13;
491         u32 dbtr14;
492         u32 dbtr15;
493         u32 dbtr16;
494         u32 dbtr17;
495         u32 dbtr18;
496         u32 dbtr19;
497         u32 dummy4[7];  /* 0x94 .. 0xAC */
498         u32 dbbl;
499         u32 dummy5[3];  /* 0xB4 .. 0xBC */
500         u32 dbadj0;
501         u32 dummy6;     /* 0xC4 */
502         u32 dbadj2;
503         u32 dummy7[5];  /* 0xCC .. 0xDC */
504         u32 dbrfcnf0;
505         u32 dbrfcnf1;
506         u32 dbrfcnf2;
507         u32 dummy8[2];  /* 0xEC .. 0xF0 */
508         u32 dbcalcnf;
509         u32 dbcaltr;
510         u32 dummy9;     /* 0xFC */
511         u32 dbrnk0;
512         u32 dummy10[31];        /* 0x104 .. 0x17C */
513         u32 dbpdncnf;
514         u32 dummy11[47];        /* 0x184 ..0x23C */
515         u32 dbdfistat;
516         u32 dbdficnt;
517         u32 dummy12[14];        /* 0x248 .. 0x27C */
518         u32 dbpdlck;
519         u32 dummy13[3]; /* 0x284 .. 0x28C */
520         u32 dbpdrga;
521         u32 dummy14[3]; /* 0x294 .. 0x29C */
522         u32 dbpdrgd;
523         u32 dummy15[24];        /* 0x2A4 .. 0x300 */
524         u32 dbbs0cnt1;
525         u32 dummy16[30];        /* 0x308 .. 0x37C */
526         u32 dbwt0cnf0;
527         u32 dbwt0cnf1;
528         u32 dbwt0cnf2;
529         u32 dbwt0cnf3;
530         u32 dbwt0cnf4;
531 };
532
533 /* GPIO */
534 struct rcar_gpio {
535         u32 iointsel;
536         u32 inoutsel;
537         u32 outdt;
538         u32 indt;
539         u32 intdt;
540         u32 intclr;
541         u32 intmsk;
542         u32 posneg;
543         u32 edglevel;
544         u32 filonoff;
545         u32 intmsks;
546         u32 mskclrs;
547         u32 outdtsel;
548         u32 outdth;
549         u32 outdtl;
550         u32 bothedge;
551 };
552
553 /* S3C(QoS) */
554 struct rcar_s3c {
555         u32 s3cexcladdmsk;
556         u32 s3cexclidmsk;
557         u32 s3cadsplcr;
558         u32 s3cmaar;
559         u32 s3carcr11;
560         u32 s3crorr;
561         u32 s3cworr;
562         u32 s3carcr22;
563         u32 dummy1[2];  /* 0x20 .. 0x24 */
564         u32 s3cmctr;
565         u32 dummy2;     /* 0x2C */
566         u32 cconf0;
567         u32 cconf1;
568         u32 cconf2;
569         u32 cconf3;
570 };
571
572 struct rcar_s3c_qos {
573         u32 s3cqos0;
574         u32 s3cqos1;
575         u32 s3cqos2;
576         u32 s3cqos3;
577         u32 s3cqos4;
578         u32 s3cqos5;
579         u32 s3cqos6;
580         u32 s3cqos7;
581         u32 s3cqos8;
582 };
583
584 /* DBSC(QoS) */
585 struct rcar_dbsc3_qos {
586         u32 dblgcnt;
587         u32 dbtmval0;
588         u32 dbtmval1;
589         u32 dbtmval2;
590         u32 dbtmval3;
591         u32 dbrqctr;
592         u32 dbthres0;
593         u32 dbthres1;
594         u32 dbthres2;
595         u32 dummy0;     /* 0x24 */
596         u32 dblgqon;
597 };
598
599 /* MXI(QoS) */
600 struct rcar_mxi {
601         u32 mxsaar0;
602         u32 mxsaar1;
603         u32 dummy0[7];  /* 0x08 .. 0x20 */
604         u32 mxaxiracr;  /* R8a7790 only */
605         u32 mxs3cracr;
606         u32 dummy1[2];  /* 0x2C .. 0x30 */
607         u32 mxaxiwacr;  /* R8a7790 only */
608         u32 mxs3cwacr;
609         u32 dummy2;     /* 0x3C */
610         u32 mxrtcr;
611         u32 mxwtcr;
612 };
613
614 struct rcar_mxi_qos {
615         u32 vspdu0;
616         u32 vspdu1;
617         u32 du0;
618         u32 du1;
619 };
620
621 /* AXI(QoS) */
622 struct rcar_axi_qos {
623         u32 qosconf;
624         u32 qosctset0;
625         u32 qosctset1;
626         u32 qosctset2;
627         u32 qosctset3;
628         u32 qosreqctr;
629         u32 qosthres0;
630         u32 qosthres1;
631         u32 qosthres2;
632         u32 qosqon;
633 };
634
635 #endif
636
637 #endif /* __ASM_ARCH_RCAR_BASE_H */