]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/blackfin/include/asm/mach-bf527/BF526_def.h
Replace "#include <asm-$ARCH/$FILE>" with "#include <asm/$FILE>"
[karo-tx-uboot.git] / arch / blackfin / include / asm / mach-bf527 / BF526_def.h
1 /* DO NOT EDIT THIS FILE
2  * Automatically generated by generate-def-headers.xsl
3  * DO NOT EDIT THIS FILE
4  */
5
6 #ifndef __BFIN_DEF_ADSP_BF526_proc__
7 #define __BFIN_DEF_ADSP_BF526_proc__
8
9 #include "../mach-common/ADSP-EDN-core_def.h"
10
11 #include "ADSP-EDN-BF52x-extended_def.h"
12
13 #define PLL_CTL                        0xFFC00000 /* PLL Control Register */
14 #define PLL_DIV                        0xFFC00004 /* PLL Divide Register */
15 #define VR_CTL                         0xFFC00008 /* Voltage Regulator Control Register */
16 #define PLL_STAT                       0xFFC0000C /* PLL Status Register */
17 #define PLL_LOCKCNT                    0xFFC00010 /* PLL Lock Count Register */
18 #define CHIPID                         0xFFC00014
19 #define SWRST                          0xFFC00100 /* Software Reset Register */
20 #define SYSCR                          0xFFC00104 /* System Configuration register */
21 #define SRAM_BASE_ADDR                 0xFFE00000 /* SRAM Base Address (Read Only) */
22 #define DMEM_CONTROL                   0xFFE00004 /* Data memory control */
23 #define DCPLB_STATUS                   0xFFE00008 /* Data Cache Programmable Look-Aside Buffer Status */
24 #define DCPLB_FAULT_ADDR               0xFFE0000C /* Data Cache Programmable Look-Aside Buffer Fault Address */
25 #define DCPLB_ADDR0                    0xFFE00100 /* Data Cache Protection Lookaside Buffer 0 */
26 #define DCPLB_ADDR1                    0xFFE00104 /* Data Cache Protection Lookaside Buffer 1 */
27 #define DCPLB_ADDR2                    0xFFE00108 /* Data Cache Protection Lookaside Buffer 2 */
28 #define DCPLB_ADDR3                    0xFFE0010C /* Data Cache Protection Lookaside Buffer 3 */
29 #define DCPLB_ADDR4                    0xFFE00110 /* Data Cache Protection Lookaside Buffer 4 */
30 #define DCPLB_ADDR5                    0xFFE00114 /* Data Cache Protection Lookaside Buffer 5 */
31 #define DCPLB_ADDR6                    0xFFE00118 /* Data Cache Protection Lookaside Buffer 6 */
32 #define DCPLB_ADDR7                    0xFFE0011C /* Data Cache Protection Lookaside Buffer 7 */
33 #define DCPLB_ADDR8                    0xFFE00120 /* Data Cache Protection Lookaside Buffer 8 */
34 #define DCPLB_ADDR9                    0xFFE00124 /* Data Cache Protection Lookaside Buffer 9 */
35 #define DCPLB_ADDR10                   0xFFE00128 /* Data Cache Protection Lookaside Buffer 10 */
36 #define DCPLB_ADDR11                   0xFFE0012C /* Data Cache Protection Lookaside Buffer 11 */
37 #define DCPLB_ADDR12                   0xFFE00130 /* Data Cache Protection Lookaside Buffer 12 */
38 #define DCPLB_ADDR13                   0xFFE00134 /* Data Cache Protection Lookaside Buffer 13 */
39 #define DCPLB_ADDR14                   0xFFE00138 /* Data Cache Protection Lookaside Buffer 14 */
40 #define DCPLB_ADDR15                   0xFFE0013C /* Data Cache Protection Lookaside Buffer 15 */
41 #define DCPLB_DATA0                    0xFFE00200 /* Data Cache 0 Status */
42 #define DCPLB_DATA1                    0xFFE00204 /* Data Cache 1 Status */
43 #define DCPLB_DATA2                    0xFFE00208 /* Data Cache 2 Status */
44 #define DCPLB_DATA3                    0xFFE0020C /* Data Cache 3 Status */
45 #define DCPLB_DATA4                    0xFFE00210 /* Data Cache 4 Status */
46 #define DCPLB_DATA5                    0xFFE00214 /* Data Cache 5 Status */
47 #define DCPLB_DATA6                    0xFFE00218 /* Data Cache 6 Status */
48 #define DCPLB_DATA7                    0xFFE0021C /* Data Cache 7 Status */
49 #define DCPLB_DATA8                    0xFFE00220 /* Data Cache 8 Status */
50 #define DCPLB_DATA9                    0xFFE00224 /* Data Cache 9 Status */
51 #define DCPLB_DATA10                   0xFFE00228 /* Data Cache 10 Status */
52 #define DCPLB_DATA11                   0xFFE0022C /* Data Cache 11 Status */
53 #define DCPLB_DATA12                   0xFFE00230 /* Data Cache 12 Status */
54 #define DCPLB_DATA13                   0xFFE00234 /* Data Cache 13 Status */
55 #define DCPLB_DATA14                   0xFFE00238 /* Data Cache 14 Status */
56 #define DCPLB_DATA15                   0xFFE0023C /* Data Cache 15 Status */
57 #define DTEST_COMMAND                  0xFFE00300 /* Data Test Command Register */
58 #define DTEST_DATA0                    0xFFE00400 /* Data Test Data Register */
59 #define DTEST_DATA1                    0xFFE00404 /* Data Test Data Register */
60 #define IMEM_CONTROL                   0xFFE01004 /* Instruction Memory Control */
61 #define ICPLB_STATUS                   0xFFE01008 /* Instruction Cache Programmable Look-Aside Buffer Status */
62 #define ICPLB_FAULT_ADDR               0xFFE0100C /* Instruction Cache Programmable Look-Aside Buffer Fault Address */
63 #define ICPLB_ADDR0                    0xFFE01100 /* Instruction Cacheability Protection Lookaside Buffer 0 */
64 #define ICPLB_ADDR1                    0xFFE01104 /* Instruction Cacheability Protection Lookaside Buffer 1 */
65 #define ICPLB_ADDR2                    0xFFE01108 /* Instruction Cacheability Protection Lookaside Buffer 2 */
66 #define ICPLB_ADDR3                    0xFFE0110C /* Instruction Cacheability Protection Lookaside Buffer 3 */
67 #define ICPLB_ADDR4                    0xFFE01110 /* Instruction Cacheability Protection Lookaside Buffer 4 */
68 #define ICPLB_ADDR5                    0xFFE01114 /* Instruction Cacheability Protection Lookaside Buffer 5 */
69 #define ICPLB_ADDR6                    0xFFE01118 /* Instruction Cacheability Protection Lookaside Buffer 6 */
70 #define ICPLB_ADDR7                    0xFFE0111C /* Instruction Cacheability Protection Lookaside Buffer 7 */
71 #define ICPLB_ADDR8                    0xFFE01120 /* Instruction Cacheability Protection Lookaside Buffer 8 */
72 #define ICPLB_ADDR9                    0xFFE01124 /* Instruction Cacheability Protection Lookaside Buffer 9 */
73 #define ICPLB_ADDR10                   0xFFE01128 /* Instruction Cacheability Protection Lookaside Buffer 10 */
74 #define ICPLB_ADDR11                   0xFFE0112C /* Instruction Cacheability Protection Lookaside Buffer 11 */
75 #define ICPLB_ADDR12                   0xFFE01130 /* Instruction Cacheability Protection Lookaside Buffer 12 */
76 #define ICPLB_ADDR13                   0xFFE01134 /* Instruction Cacheability Protection Lookaside Buffer 13 */
77 #define ICPLB_ADDR14                   0xFFE01138 /* Instruction Cacheability Protection Lookaside Buffer 14 */
78 #define ICPLB_ADDR15                   0xFFE0113C /* Instruction Cacheability Protection Lookaside Buffer 15 */
79 #define ICPLB_DATA0                    0xFFE01200 /* Instruction Cache 0 Status */
80 #define ICPLB_DATA1                    0xFFE01204 /* Instruction Cache 1 Status */
81 #define ICPLB_DATA2                    0xFFE01208 /* Instruction Cache 2 Status */
82 #define ICPLB_DATA3                    0xFFE0120C /* Instruction Cache 3 Status */
83 #define ICPLB_DATA4                    0xFFE01210 /* Instruction Cache 4 Status */
84 #define ICPLB_DATA5                    0xFFE01214 /* Instruction Cache 5 Status */
85 #define ICPLB_DATA6                    0xFFE01218 /* Instruction Cache 6 Status */
86 #define ICPLB_DATA7                    0xFFE0121C /* Instruction Cache 7 Status */
87 #define ICPLB_DATA8                    0xFFE01220 /* Instruction Cache 8 Status */
88 #define ICPLB_DATA9                    0xFFE01224 /* Instruction Cache 9 Status */
89 #define ICPLB_DATA10                   0xFFE01228 /* Instruction Cache 10 Status */
90 #define ICPLB_DATA11                   0xFFE0122C /* Instruction Cache 11 Status */
91 #define ICPLB_DATA12                   0xFFE01230 /* Instruction Cache 12 Status */
92 #define ICPLB_DATA13                   0xFFE01234 /* Instruction Cache 13 Status */
93 #define ICPLB_DATA14                   0xFFE01238 /* Instruction Cache 14 Status */
94 #define ICPLB_DATA15                   0xFFE0123C /* Instruction Cache 15 Status */
95 #define ITEST_COMMAND                  0xFFE01300 /* Instruction Test Command Register */
96 #define ITEST_DATA0                    0xFFE01400 /* Instruction Test Data Register */
97 #define ITEST_DATA1                    0xFFE01404 /* Instruction Test Data Register */
98 #define EVT0                           0xFFE02000 /* Event Vector 0 ESR Address */
99 #define EVT1                           0xFFE02004 /* Event Vector 1 ESR Address */
100 #define EVT2                           0xFFE02008 /* Event Vector 2 ESR Address */
101 #define EVT3                           0xFFE0200C /* Event Vector 3 ESR Address */
102 #define EVT4                           0xFFE02010 /* Event Vector 4 ESR Address */
103 #define EVT5                           0xFFE02014 /* Event Vector 5 ESR Address */
104 #define EVT6                           0xFFE02018 /* Event Vector 6 ESR Address */
105 #define EVT7                           0xFFE0201C /* Event Vector 7 ESR Address */
106 #define EVT8                           0xFFE02020 /* Event Vector 8 ESR Address */
107 #define EVT9                           0xFFE02024 /* Event Vector 9 ESR Address */
108 #define EVT10                          0xFFE02028 /* Event Vector 10 ESR Address */
109 #define EVT11                          0xFFE0202C /* Event Vector 11 ESR Address */
110 #define EVT12                          0xFFE02030 /* Event Vector 12 ESR Address */
111 #define EVT13                          0xFFE02034 /* Event Vector 13 ESR Address */
112 #define EVT14                          0xFFE02038 /* Event Vector 14 ESR Address */
113 #define EVT15                          0xFFE0203C /* Event Vector 15 ESR Address */
114 #define ILAT                           0xFFE0210C /* Interrupt Latch Register */
115 #define IMASK                          0xFFE02104 /* Interrupt Mask Register */
116 #define IPEND                          0xFFE02108 /* Interrupt Pending Register */
117 #define IPRIO                          0xFFE02110 /* Interrupt Priority Register */
118 #define TCNTL                          0xFFE03000 /* Core Timer Control Register */
119 #define TPERIOD                        0xFFE03004 /* Core Timer Period Register */
120 #define TSCALE                         0xFFE03008 /* Core Timer Scale Register */
121 #define TCOUNT                         0xFFE0300C /* Core Timer Count Register */
122 #define EMAC_OPMODE                    0xFFC03000 /* Operating Mode Register */
123 #define EMAC_ADDRLO                    0xFFC03004 /* Address Low (32 LSBs) Register */
124 #define EMAC_ADDRHI                    0xFFC03008 /* Address High (16 MSBs) Register */
125 #define EMAC_HASHLO                    0xFFC0300C /* Multicast Hash Table Low (Bins 31-0) Register */
126 #define EMAC_HASHHI                    0xFFC03010 /* Multicast Hash Table High (Bins 63-32) Register */
127 #define EMAC_STAADD                    0xFFC03014 /* Station Management Address Register */
128 #define EMAC_STADAT                    0xFFC03018 /* Station Management Data Register */
129 #define EMAC_FLC                       0xFFC0301C /* Flow Control Register */
130 #define EMAC_VLAN1                     0xFFC03020 /* VLAN1 Tag Register */
131 #define EMAC_VLAN2                     0xFFC03024 /* VLAN2 Tag Register */
132 #define EMAC_WKUP_CTL                  0xFFC0302C /* Wake-Up Control/Status Register */
133 #define EMAC_WKUP_FFMSK0               0xFFC03030 /* Wake-Up Frame Filter 0 Byte Mask Register */
134 #define EMAC_WKUP_FFMSK1               0xFFC03034 /* Wake-Up Frame Filter 1 Byte Mask Register */
135 #define EMAC_WKUP_FFMSK2               0xFFC03038 /* Wake-Up Frame Filter 2 Byte Mask Register */
136 #define EMAC_WKUP_FFMSK3               0xFFC0303C /* Wake-Up Frame Filter 3 Byte Mask Register */
137 #define EMAC_WKUP_FFCMD                0xFFC03040 /* Wake-Up Frame Filter Commands Register */
138 #define EMAC_WKUP_FFOFF                0xFFC03044 /* Wake-Up Frame Filter Offsets Register */
139 #define EMAC_WKUP_FFCRC0               0xFFC03048 /* Wake-Up Frame Filter 0,1 CRC-16 Register */
140 #define EMAC_WKUP_FFCRC1               0xFFC0304C /* Wake-Up Frame Filter 2,3 CRC-16 Register */
141 #define EMAC_SYSCTL                    0xFFC03060 /* EMAC System Control Register */
142 #define EMAC_SYSTAT                    0xFFC03064 /* EMAC System Status Register */
143 #define EMAC_RX_STAT                   0xFFC03068 /* RX Current Frame Status Register */
144 #define EMAC_RX_STKY                   0xFFC0306C /* RX Sticky Frame Status Register */
145 #define EMAC_RX_IRQE                   0xFFC03070 /* RX Frame Status Interrupt Enables Register */
146 #define EMAC_TX_STAT                   0xFFC03074 /* TX Current Frame Status Register */
147 #define EMAC_TX_STKY                   0xFFC03078 /* TX Sticky Frame Status Register */
148 #define EMAC_TX_IRQE                   0xFFC0307C /* TX Frame Status Interrupt Enables Register */
149 #define EMAC_MMC_CTL                   0xFFC03080 /* MMC Counter Control Register */
150 #define EMAC_MMC_RIRQS                 0xFFC03084 /* MMC RX Interrupt Status Register */
151 #define EMAC_MMC_RIRQE                 0xFFC03088 /* MMC RX Interrupt Enables Register */
152 #define EMAC_MMC_TIRQS                 0xFFC0308C /* MMC TX Interrupt Status Register */
153 #define EMAC_MMC_TIRQE                 0xFFC03090 /* MMC TX Interrupt Enables Register */
154 #define EMAC_RXC_OK                    0xFFC03100 /* RX Frame Successful Count */
155 #define EMAC_RXC_FCS                   0xFFC03104 /* RX Frame FCS Failure Count */
156 #define EMAC_RXC_ALIGN                 0xFFC03108 /* RX Alignment Error Count */
157 #define EMAC_RXC_OCTET                 0xFFC0310C /* RX Octets Successfully Received Count */
158 #define EMAC_RXC_DMAOVF                0xFFC03110 /* Internal MAC Sublayer Error RX Frame Count */
159 #define EMAC_RXC_UNICST                0xFFC03114 /* Unicast RX Frame Count */
160 #define EMAC_RXC_MULTI                 0xFFC03118 /* Multicast RX Frame Count */
161 #define EMAC_RXC_BROAD                 0xFFC0311C /* Broadcast RX Frame Count */
162 #define EMAC_RXC_LNERRI                0xFFC03120 /* RX Frame In Range Error Count */
163 #define EMAC_RXC_LNERRO                0xFFC03124 /* RX Frame Out Of Range Error Count */
164 #define EMAC_RXC_LONG                  0xFFC03128 /* RX Frame Too Long Count */
165 #define EMAC_RXC_MACCTL                0xFFC0312C /* MAC Control RX Frame Count */
166 #define EMAC_RXC_OPCODE                0xFFC03130 /* Unsupported Op-Code RX Frame Count */
167 #define EMAC_RXC_PAUSE                 0xFFC03134 /* MAC Control Pause RX Frame Count */
168 #define EMAC_RXC_ALLFRM                0xFFC03138 /* Overall RX Frame Count */
169 #define EMAC_RXC_ALLOCT                0xFFC0313C /* Overall RX Octet Count */
170 #define EMAC_RXC_TYPED                 0xFFC03140 /* Type/Length Consistent RX Frame Count  */
171 #define EMAC_RXC_SHORT                 0xFFC03144 /* RX Frame Fragment Count - Byte Count x < 64 */
172 #define EMAC_RXC_EQ64                  0xFFC03148 /* Good RX Frame Count - Byte Count x = 64 */
173 #define EMAC_RXC_LT128                 0xFFC0314C /* Good RX Frame Count - Byte Count  64 <= x < 128 */
174 #define EMAC_RXC_LT256                 0xFFC03150 /* Good RX Frame Count - Byte Count 128 <= x < 256 */
175 #define EMAC_RXC_LT512                 0xFFC03154 /* Good RX Frame Count - Byte Count 256 <= x < 512 */
176 #define EMAC_RXC_LT1024                0xFFC03158 /* Good RX Frame Count - Byte Count 512 <= x < 1024 */
177 #define EMAC_RXC_GE1024                0xFFC0315C /* Good RX Frame Count - Byte Count x >= 1024 */
178 #define EMAC_TXC_OK                    0xFFC03180 /* TX Frame Successful Count */
179 #define EMAC_TXC_1COL                  0xFFC03184 /* TX Frames Successful After Single Collision Count */
180 #define EMAC_TXC_GT1COL                0xFFC03188 /* TX Frames Successful After Multiple Collisions Count */
181 #define EMAC_TXC_OCTET                 0xFFC0318C /* TX Octets Successfully Received Count */
182 #define EMAC_TXC_DEFER                 0xFFC03190 /* TX Frame Delayed Due To Busy Count */
183 #define EMAC_TXC_LATECL                0xFFC03194 /* Late TX Collisions Count */
184 #define EMAC_TXC_XS_COL                0xFFC03198 /* TX Frame Failed Due To Excessive Collisions Count */
185 #define EMAC_TXC_DMAUND                0xFFC0319C /* Internal MAC Sublayer Error TX Frame Count */
186 #define EMAC_TXC_CRSERR                0xFFC031A0 /* Carrier Sense Deasserted During TX Frame Count */
187 #define EMAC_TXC_UNICST                0xFFC031A4 /* Unicast TX Frame Count */
188 #define EMAC_TXC_MULTI                 0xFFC031A8 /* Multicast TX Frame Count */
189 #define EMAC_TXC_BROAD                 0xFFC031AC /* Broadcast TX Frame Count */
190 #define EMAC_TXC_XS_DFR                0xFFC031B0 /* TX Frames With Excessive Deferral Count */
191 #define EMAC_TXC_MACCTL                0xFFC031B4 /* MAC Control TX Frame Count */
192 #define EMAC_TXC_ALLFRM                0xFFC031B8 /* Overall TX Frame Count */
193 #define EMAC_TXC_ALLOCT                0xFFC031BC /* Overall TX Octet Count */
194 #define EMAC_TXC_EQ64                  0xFFC031C0 /* Good TX Frame Count - Byte Count x = 64 */
195 #define EMAC_TXC_LT128                 0xFFC031C4 /* Good TX Frame Count - Byte Count  64 <= x < 128 */
196 #define EMAC_TXC_LT256                 0xFFC031C8 /* Good TX Frame Count - Byte Count 128 <= x < 256 */
197 #define EMAC_TXC_LT512                 0xFFC031CC /* Good TX Frame Count - Byte Count 256 <= x < 512 */
198 #define EMAC_TXC_LT1024                0xFFC031D0 /* Good TX Frame Count - Byte Count 512 <= x < 1024 */
199 #define EMAC_TXC_GE1024                0xFFC031D4 /* Good TX Frame Count - Byte Count x >= 1024 */
200 #define EMAC_TXC_ABORT                 0xFFC031D8 /* Total TX Frames Aborted Count */
201 #define USB_FADDR                      0xFFC03800 /* Function address register */
202 #define USB_POWER                      0xFFC03804 /* Power management register */
203 #define USB_INTRTX                     0xFFC03808 /* Interrupt register for endpoint 0 and Tx endpoint 1 to 7 */
204 #define USB_INTRRX                     0xFFC0380C /* Interrupt register for Rx endpoints 1 to 7 */
205 #define USB_INTRTXE                    0xFFC03810 /* Interrupt enable register for IntrTx */
206 #define USB_INTRRXE                    0xFFC03814 /* Interrupt enable register for IntrRx */
207 #define USB_INTRUSB                    0xFFC03818 /* Interrupt register for common USB interrupts */
208 #define USB_INTRUSBE                   0xFFC0381C /* Interrupt enable register for IntrUSB */
209 #define USB_FRAME                      0xFFC03820 /* USB frame number */
210 #define USB_INDEX                      0xFFC03824 /* Index register for selecting the indexed endpoint registers */
211 #define USB_TESTMODE                   0xFFC03828 /* Enabled USB 20 test modes */
212 #define USB_GLOBINTR                   0xFFC0382C /* Global Interrupt Mask register and Wakeup Exception Interrupt */
213 #define USB_GLOBAL_CTL                 0xFFC03830 /* Global Clock Control for the core */
214 #define USB_TX_MAX_PACKET              0xFFC03840 /* Maximum packet size for Host Tx endpoint */
215 #define USB_CSR0                       0xFFC03844 /* Control Status register for endpoint 0 and Control Status register for Host Tx endpoint */
216 #define USB_TXCSR                      0xFFC03844 /* Control Status register for endpoint 0 and Control Status register for Host Tx endpoint */
217 #define USB_RX_MAX_PACKET              0xFFC03848 /* Maximum packet size for Host Rx endpoint */
218 #define USB_RXCSR                      0xFFC0384C /* Control Status register for Host Rx endpoint */
219 #define USB_COUNT0                     0xFFC03850 /* Number of bytes received in endpoint 0 FIFO and Number of bytes received in Host Tx endpoint */
220 #define USB_RXCOUNT                    0xFFC03850 /* Number of bytes received in endpoint 0 FIFO and Number of bytes received in Host Tx endpoint */
221 #define USB_TXTYPE                     0xFFC03854 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint */
222 #define USB_NAKLIMIT0                  0xFFC03858 /* Sets the NAK response timeout on Endpoint 0 and on Bulk transfers for Host Tx endpoint */
223 #define USB_TXINTERVAL                 0xFFC03858 /* Sets the NAK response timeout on Endpoint 0 and on Bulk transfers for Host Tx endpoint */
224 #define USB_RXTYPE                     0xFFC0385C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint */
225 #define USB_RXINTERVAL                 0xFFC03860 /* Sets the polling interval for Interrupt and Isochronous transfers or the NAK response timeout on Bulk transfers */
226 #define USB_TXCOUNT                    0xFFC03868 /* Number of bytes to be written to the selected endpoint Tx FIFO */
227 #define USB_EP0_FIFO                   0xFFC03880 /* Endpoint 0 FIFO */
228 #define USB_EP1_FIFO                   0xFFC03888 /* Endpoint 1 FIFO */
229 #define USB_EP2_FIFO                   0xFFC03890 /* Endpoint 2 FIFO */
230 #define USB_EP3_FIFO                   0xFFC03898 /* Endpoint 3 FIFO */
231 #define USB_EP4_FIFO                   0xFFC038A0 /* Endpoint 4 FIFO */
232 #define USB_EP5_FIFO                   0xFFC038A8 /* Endpoint 5 FIFO */
233 #define USB_EP6_FIFO                   0xFFC038B0 /* Endpoint 6 FIFO */
234 #define USB_EP7_FIFO                   0xFFC038B8 /* Endpoint 7 FIFO */
235 #define USB_OTG_DEV_CTL                0xFFC03900 /* OTG Device Control Register */
236 #define USB_OTG_VBUS_IRQ               0xFFC03904 /* OTG VBUS Control Interrupts */
237 #define USB_OTG_VBUS_MASK              0xFFC03908 /* VBUS Control Interrupt Enable */
238 #define USB_LINKINFO                   0xFFC03948 /* Enables programming of some PHY-side delays */
239 #define USB_VPLEN                      0xFFC0394C /* Determines duration of VBUS pulse for VBUS charging */
240 #define USB_HS_EOF1                    0xFFC03950 /* Time buffer for High-Speed transactions */
241 #define USB_FS_EOF1                    0xFFC03954 /* Time buffer for Full-Speed transactions */
242 #define USB_LS_EOF1                    0xFFC03958 /* Time buffer for Low-Speed transactions */
243 #define USB_APHY_CNTRL                 0xFFC039E0 /* Register that increases visibility of Analog PHY */
244 #define USB_APHY_CALIB                 0xFFC039E4 /* Register used to set some calibration values */
245 #define USB_APHY_CNTRL2                0xFFC039E8 /* Register used to prevent re-enumeration once Moab goes into hibernate mode */
246 #define USB_PHY_TEST                   0xFFC039EC /* Used for reducing simulation time and simplifies FIFO testability */
247 #define USB_PLLOSC_CTRL                0xFFC039F0 /* Used to program different parameters for USB PLL and Oscillator */
248 #define USB_SRP_CLKDIV                 0xFFC039F4 /* Used to program clock divide value for the clock fed to the SRP detection logic */
249 #define USB_EP_NI0_TXMAXP              0xFFC03A00 /* Maximum packet size for Host Tx endpoint0 */
250 #define USB_EP_NI0_TXCSR               0xFFC03A04 /* Control Status register for endpoint 0 */
251 #define USB_EP_NI0_RXMAXP              0xFFC03A08 /* Maximum packet size for Host Rx endpoint0 */
252 #define USB_EP_NI0_RXCSR               0xFFC03A0C /* Control Status register for Host Rx endpoint0 */
253 #define USB_EP_NI0_RXCOUNT             0xFFC03A10 /* Number of bytes received in endpoint 0 FIFO */
254 #define USB_EP_NI0_TXTYPE              0xFFC03A14 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint0 */
255 #define USB_EP_NI0_TXINTERVAL          0xFFC03A18 /* Sets the NAK response timeout on Endpoint 0 */
256 #define USB_EP_NI0_RXTYPE              0xFFC03A1C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint0 */
257 #define USB_EP_NI0_RXINTERVAL          0xFFC03A20 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint0 */
258 #define USB_EP_NI0_TXCOUNT             0xFFC03A28 /* Number of bytes to be written to the endpoint0 Tx FIFO */
259 #define USB_EP_NI1_TXMAXP              0xFFC03A40 /* Maximum packet size for Host Tx endpoint1 */
260 #define USB_EP_NI1_TXCSR               0xFFC03A44 /* Control Status register for endpoint1 */
261 #define USB_EP_NI1_RXMAXP              0xFFC03A48 /* Maximum packet size for Host Rx endpoint1 */
262 #define USB_EP_NI1_RXCSR               0xFFC03A4C /* Control Status register for Host Rx endpoint1 */
263 #define USB_EP_NI1_RXCOUNT             0xFFC03A50 /* Number of bytes received in endpoint1 FIFO */
264 #define USB_EP_NI1_TXTYPE              0xFFC03A54 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint1 */
265 #define USB_EP_NI1_TXINTERVAL          0xFFC03A58 /* Sets the NAK response timeout on Endpoint1 */
266 #define USB_EP_NI1_RXTYPE              0xFFC03A5C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint1 */
267 #define USB_EP_NI1_RXINTERVAL          0xFFC03A60 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint1 */
268 #define USB_EP_NI1_TXCOUNT             0xFFC03A68 /* Number of bytes to be written to the+H102 endpoint1 Tx FIFO */
269 #define USB_EP_NI2_TXMAXP              0xFFC03A80 /* Maximum packet size for Host Tx endpoint2 */
270 #define USB_EP_NI2_TXCSR               0xFFC03A84 /* Control Status register for endpoint2 */
271 #define USB_EP_NI2_RXMAXP              0xFFC03A88 /* Maximum packet size for Host Rx endpoint2 */
272 #define USB_EP_NI2_RXCSR               0xFFC03A8C /* Control Status register for Host Rx endpoint2 */
273 #define USB_EP_NI2_RXCOUNT             0xFFC03A90 /* Number of bytes received in endpoint2 FIFO */
274 #define USB_EP_NI2_TXTYPE              0xFFC03A94 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint2 */
275 #define USB_EP_NI2_TXINTERVAL          0xFFC03A98 /* Sets the NAK response timeout on Endpoint2 */
276 #define USB_EP_NI2_RXTYPE              0xFFC03A9C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint2 */
277 #define USB_EP_NI2_RXINTERVAL          0xFFC03AA0 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint2 */
278 #define USB_EP_NI2_TXCOUNT             0xFFC03AA8 /* Number of bytes to be written to the endpoint2 Tx FIFO */
279 #define USB_EP_NI3_TXMAXP              0xFFC03AC0 /* Maximum packet size for Host Tx endpoint3 */
280 #define USB_EP_NI3_TXCSR               0xFFC03AC4 /* Control Status register for endpoint3 */
281 #define USB_EP_NI3_RXMAXP              0xFFC03AC8 /* Maximum packet size for Host Rx endpoint3 */
282 #define USB_EP_NI3_RXCSR               0xFFC03ACC /* Control Status register for Host Rx endpoint3 */
283 #define USB_EP_NI3_RXCOUNT             0xFFC03AD0 /* Number of bytes received in endpoint3 FIFO */
284 #define USB_EP_NI3_TXTYPE              0xFFC03AD4 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint3 */
285 #define USB_EP_NI3_TXINTERVAL          0xFFC03AD8 /* Sets the NAK response timeout on Endpoint3 */
286 #define USB_EP_NI3_RXTYPE              0xFFC03ADC /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint3 */
287 #define USB_EP_NI3_RXINTERVAL          0xFFC03AE0 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint3 */
288 #define USB_EP_NI3_TXCOUNT             0xFFC03AE8 /* Number of bytes to be written to the H124endpoint3 Tx FIFO */
289 #define USB_EP_NI4_TXMAXP              0xFFC03B00 /* Maximum packet size for Host Tx endpoint4 */
290 #define USB_EP_NI4_TXCSR               0xFFC03B04 /* Control Status register for endpoint4 */
291 #define USB_EP_NI4_RXMAXP              0xFFC03B08 /* Maximum packet size for Host Rx endpoint4 */
292 #define USB_EP_NI4_RXCSR               0xFFC03B0C /* Control Status register for Host Rx endpoint4 */
293 #define USB_EP_NI4_RXCOUNT             0xFFC03B10 /* Number of bytes received in endpoint4 FIFO */
294 #define USB_EP_NI4_TXTYPE              0xFFC03B14 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint4 */
295 #define USB_EP_NI4_TXINTERVAL          0xFFC03B18 /* Sets the NAK response timeout on Endpoint4 */
296 #define USB_EP_NI4_RXTYPE              0xFFC03B1C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint4 */
297 #define USB_EP_NI4_RXINTERVAL          0xFFC03B20 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint4 */
298 #define USB_EP_NI4_TXCOUNT             0xFFC03B28 /* Number of bytes to be written to the endpoint4 Tx FIFO */
299 #define USB_EP_NI5_TXMAXP              0xFFC03B40 /* Maximum packet size for Host Tx endpoint5 */
300 #define USB_EP_NI5_TXCSR               0xFFC03B44 /* Control Status register for endpoint5 */
301 #define USB_EP_NI5_RXMAXP              0xFFC03B48 /* Maximum packet size for Host Rx endpoint5 */
302 #define USB_EP_NI5_RXCSR               0xFFC03B4C /* Control Status register for Host Rx endpoint5 */
303 #define USB_EP_NI5_RXCOUNT             0xFFC03B50 /* Number of bytes received in endpoint5 FIFO */
304 #define USB_EP_NI5_TXTYPE              0xFFC03B54 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint5 */
305 #define USB_EP_NI5_TXINTERVAL          0xFFC03B58 /* Sets the NAK response timeout on Endpoint5 */
306 #define USB_EP_NI5_RXTYPE              0xFFC03B5C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint5 */
307 #define USB_EP_NI5_RXINTERVAL          0xFFC03B60 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint5 */
308 #define USB_EP_NI5_TXCOUNT             0xFFC03B68 /* Number of bytes to be written to the endpoint5 Tx FIFO */
309 #define USB_EP_NI6_TXMAXP              0xFFC03B80 /* Maximum packet size for Host Tx endpoint6 */
310 #define USB_EP_NI6_TXCSR               0xFFC03B84 /* Control Status register for endpoint6 */
311 #define USB_EP_NI6_RXMAXP              0xFFC03B88 /* Maximum packet size for Host Rx endpoint6 */
312 #define USB_EP_NI6_RXCSR               0xFFC03B8C /* Control Status register for Host Rx endpoint6 */
313 #define USB_EP_NI6_RXCOUNT             0xFFC03B90 /* Number of bytes received in endpoint6 FIFO */
314 #define USB_EP_NI6_TXTYPE              0xFFC03B94 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint6 */
315 #define USB_EP_NI6_TXINTERVAL          0xFFC03B98 /* Sets the NAK response timeout on Endpoint6 */
316 #define USB_EP_NI6_RXTYPE              0xFFC03B9C /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint6 */
317 #define USB_EP_NI6_RXINTERVAL          0xFFC03BA0 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint6 */
318 #define USB_EP_NI6_TXCOUNT             0xFFC03BA8 /* Number of bytes to be written to the endpoint6 Tx FIFO */
319 #define USB_EP_NI7_TXMAXP              0xFFC03BC0 /* Maximum packet size for Host Tx endpoint7 */
320 #define USB_EP_NI7_TXCSR               0xFFC03BC4 /* Control Status register for endpoint7 */
321 #define USB_EP_NI7_RXMAXP              0xFFC03BC8 /* Maximum packet size for Host Rx endpoint7 */
322 #define USB_EP_NI7_RXCSR               0xFFC03BCC /* Control Status register for Host Rx endpoint7 */
323 #define USB_EP_NI7_RXCOUNT             0xFFC03BD0 /* Number of bytes received in endpoint7 FIFO */
324 #define USB_EP_NI7_TXTYPE              0xFFC03BD4 /* Sets the transaction protocol and peripheral endpoint number for the Host Tx endpoint7 */
325 #define USB_EP_NI7_TXINTERVAL          0xFFC03BD8 /* Sets the NAK response timeout on Endpoint7 */
326 #define USB_EP_NI7_RXTYPE              0xFFC03BDC /* Sets the transaction protocol and peripheral endpoint number for the Host Rx endpoint7 */
327 #define USB_EP_NI7_RXINTERVAL          0xFFC03BF0 /* Sets the polling interval for Interrupt/Isochronous transfers or the NAK response timeout on Bulk transfers for Host Rx endpoint7 */
328 #define USB_EP_NI7_TXCOUNT             0xFFC03BF8 /* Number of bytes to be written to the endpoint7 Tx FIFO */
329 #define USB_DMA_INTERRUPT              0xFFC03C00 /* Indicates pending interrupts for the DMA channels */
330 #define USB_DMA0_CONTROL               0xFFC03C04 /* DMA master channel 0 configuration */
331 #define USB_DMA0_ADDRLOW               0xFFC03C08 /* Lower 16-bits of memory source/destination address for DMA master channel 0 */
332 #define USB_DMA0_ADDRHIGH              0xFFC03C0C /* Upper 16-bits of memory source/destination address for DMA master channel 0 */
333 #define USB_DMA0_COUNTLOW              0xFFC03C10 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 0 */
334 #define USB_DMA0_COUNTHIGH             0xFFC03C14 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 0 */
335 #define USB_DMA1_CONTROL               0xFFC03C24 /* DMA master channel 1 configuration */
336 #define USB_DMA1_ADDRLOW               0xFFC03C28 /* Lower 16-bits of memory source/destination address for DMA master channel 1 */
337 #define USB_DMA1_ADDRHIGH              0xFFC03C2C /* Upper 16-bits of memory source/destination address for DMA master channel 1 */
338 #define USB_DMA1_COUNTLOW              0xFFC03C30 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 1 */
339 #define USB_DMA1_COUNTHIGH             0xFFC03C34 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 1 */
340 #define USB_DMA2_CONTROL               0xFFC03C44 /* DMA master channel 2 configuration */
341 #define USB_DMA2_ADDRLOW               0xFFC03C48 /* Lower 16-bits of memory source/destination address for DMA master channel 2 */
342 #define USB_DMA2_ADDRHIGH              0xFFC03C4C /* Upper 16-bits of memory source/destination address for DMA master channel 2 */
343 #define USB_DMA2_COUNTLOW              0xFFC03C50 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 2 */
344 #define USB_DMA2_COUNTHIGH             0xFFC03C54 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 2 */
345 #define USB_DMA3_CONTROL               0xFFC03C64 /* DMA master channel 3 configuration */
346 #define USB_DMA3_ADDRLOW               0xFFC03C68 /* Lower 16-bits of memory source/destination address for DMA master channel 3 */
347 #define USB_DMA3_ADDRHIGH              0xFFC03C6C /* Upper 16-bits of memory source/destination address for DMA master channel 3 */
348 #define USB_DMA3_COUNTLOW              0xFFC03C70 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 3 */
349 #define USB_DMA3_COUNTHIGH             0xFFC03C74 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 3 */
350 #define USB_DMA4_CONTROL               0xFFC03C84 /* DMA master channel 4 configuration */
351 #define USB_DMA4_ADDRLOW               0xFFC03C88 /* Lower 16-bits of memory source/destination address for DMA master channel 4 */
352 #define USB_DMA4_ADDRHIGH              0xFFC03C8C /* Upper 16-bits of memory source/destination address for DMA master channel 4 */
353 #define USB_DMA4_COUNTLOW              0xFFC03C90 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 4 */
354 #define USB_DMA4_COUNTHIGH             0xFFC03C94 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 4 */
355 #define USB_DMA5_CONTROL               0xFFC03CA4 /* DMA master channel 5 configuration */
356 #define USB_DMA5_ADDRLOW               0xFFC03CA8 /* Lower 16-bits of memory source/destination address for DMA master channel 5 */
357 #define USB_DMA5_ADDRHIGH              0xFFC03CAC /* Upper 16-bits of memory source/destination address for DMA master channel 5 */
358 #define USB_DMA5_COUNTLOW              0xFFC03CB0 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 5 */
359 #define USB_DMA5_COUNTHIGH             0xFFC03CB4 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 5 */
360 #define USB_DMA6_CONTROL               0xFFC03CC4 /* DMA master channel 6 configuration */
361 #define USB_DMA6_ADDRLOW               0xFFC03CC8 /* Lower 16-bits of memory source/destination address for DMA master channel 6 */
362 #define USB_DMA6_ADDRHIGH              0xFFC03CCC /* Upper 16-bits of memory source/destination address for DMA master channel 6 */
363 #define USB_DMA6_COUNTLOW              0xFFC03CD0 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 6 */
364 #define USB_DMA6_COUNTHIGH             0xFFC03CD4 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 6 */
365 #define USB_DMA7_CONTROL               0xFFC03CE4 /* DMA master channel 7 configuration */
366 #define USB_DMA7_ADDRLOW               0xFFC03CE8 /* Lower 16-bits of memory source/destination address for DMA master channel 7 */
367 #define USB_DMA7_ADDRHIGH              0xFFC03CEC /* Upper 16-bits of memory source/destination address for DMA master channel 7 */
368 #define USB_DMA7_COUNTLOW              0xFFC03CF0 /* Lower 16-bits of byte count of DMA transfer for DMA master channel 7 */
369 #define USB_DMA7_COUNTHIGH             0xFFC03CF4 /* Upper 16-bits of byte count of DMA transfer for DMA master channel 7 */
370
371 #endif /* __BFIN_DEF_ADSP_BF526_proc__ */