]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/blackfin/lib/u-boot.lds.S
Merge branch 'master' of git://git.denx.de/u-boot-i2c
[karo-tx-uboot.git] / arch / blackfin / lib / u-boot.lds.S
1 /*
2  * U-boot - u-boot.lds.S
3  *
4  * Copyright (c) 2005-2010 Analog Device Inc.
5  *
6  * (C) Copyright 2000-2004
7  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
8  *
9  * See file CREDITS for list of people who contributed to this
10  * project.
11  *
12  * This program is free software; you can redistribute it and/or
13  * modify it under the terms of the GNU General Public License as
14  * published by the Free Software Foundation; either version 2 of
15  * the License, or (at your option) any later version.
16  *
17  * This program is distributed in the hope that it will be useful,
18  * but WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  * GNU General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
25  * MA 02111-1307 USA
26  */
27
28 #include <config.h>
29 #include <asm/blackfin.h>
30 #undef ALIGN
31 #undef ENTRY
32
33 #ifndef LDS_BOARD_TEXT
34 # define LDS_BOARD_TEXT
35 #endif
36
37 /* If we don't actually load anything into L1 data, this will avoid
38  * a syntax error.  If we do actually load something into L1 data,
39  * we'll get a linker memory load error (which is what we'd want).
40  * This is here in the first place so we can quickly test building
41  * for different CPU's which may lack non-cache L1 data.
42  */
43 #ifndef L1_DATA_B_SRAM
44 # define L1_DATA_B_SRAM      CONFIG_SYS_MONITOR_BASE
45 # define L1_DATA_B_SRAM_SIZE 0
46 #endif
47
48 /* The 0xC offset is so we don't clobber the tiny LDR jump block. */
49 #ifdef CONFIG_BFIN_BOOTROM_USES_EVT1
50 # define L1_CODE_ORIGIN L1_INST_SRAM
51 #else
52 # define L1_CODE_ORIGIN L1_INST_SRAM + 0xC
53 #endif
54
55 OUTPUT_ARCH(bfin)
56
57 MEMORY
58 {
59 #if CONFIG_MEM_SIZE
60         ram     : ORIGIN = CONFIG_SYS_MONITOR_BASE, LENGTH = CONFIG_SYS_MONITOR_LEN
61 # define ram_code ram
62 # define ram_data ram
63 #else
64 # define ram_code l1_code
65 # define ram_data l1_data
66 #endif
67         l1_code : ORIGIN = L1_CODE_ORIGIN,          LENGTH = L1_INST_SRAM_SIZE
68         l1_data : ORIGIN = L1_DATA_B_SRAM,          LENGTH = L1_DATA_B_SRAM_SIZE
69 }
70
71 ENTRY(_start)
72 SECTIONS
73 {
74         .text.pre :
75         {
76                 arch/blackfin/cpu/start.o (.text .text.*)
77
78                 LDS_BOARD_TEXT
79         } >ram_code
80
81         .text.init :
82         {
83                 arch/blackfin/cpu/initcode.o (.text .text.*)
84         } >ram_code
85         __initcode_lma = LOADADDR(.text.init);
86         __initcode_len = SIZEOF(.text.init);
87
88         .text :
89         {
90                 *(.text .text.*)
91         } >ram_code
92
93         .rodata :
94         {
95                 . = ALIGN(4);
96                 *(SORT_BY_ALIGNMENT(SORT_BY_NAME(.rodata*)))
97                 . = ALIGN(4);
98         } >ram_data
99
100         .data :
101         {
102                 . = ALIGN(4);
103                 *(.data .data.*)
104                 *(.data1)
105                 *(.sdata)
106                 *(.sdata2)
107                 *(.dynamic)
108                 CONSTRUCTORS
109         } >ram_data
110
111         .u_boot_cmd :
112         {
113                 ___u_boot_cmd_start = .;
114                 *(.u_boot_cmd)
115                 ___u_boot_cmd_end = .;
116         } >ram_data
117
118         .text_l1 :
119         {
120                 . = ALIGN(4);
121                 __stext_l1 = .;
122                 *(.l1.text)
123                 . = ALIGN(4);
124                 __etext_l1 = .;
125         } >l1_code AT>ram_code
126         __text_l1_lma = LOADADDR(.text_l1);
127         __text_l1_len = SIZEOF(.text_l1);
128         ASSERT (__text_l1_len <= L1_INST_SRAM_SIZE, "L1 text overflow!")
129
130         .data_l1 :
131         {
132                 . = ALIGN(4);
133                 __sdata_l1 = .;
134                 *(.l1.data)
135                 *(.l1.bss)
136                 . = ALIGN(4);
137                 __edata_l1 = .;
138         } >l1_data AT>ram_data
139         __data_l1_lma = LOADADDR(.data_l1);
140         __data_l1_len = SIZEOF(.data_l1);
141         ASSERT (__data_l1_len <= L1_DATA_B_SRAM_SIZE, "L1 data B overflow!")
142
143         .bss :
144         {
145                 . = ALIGN(4);
146                 *(.sbss) *(.scommon)
147                 *(.dynbss)
148                 *(.bss .bss.*)
149                 *(COMMON)
150                 . = ALIGN(4);
151         } >ram_data
152         __bss_vma = ADDR(.bss);
153         __bss_len = SIZEOF(.bss);
154 }