]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/powerpc/cpu/mpc85xx/Makefile
Merge 'u-boot-microblaze/zynq' into (u-boot-arm/master'
[karo-tx-uboot.git] / arch / powerpc / cpu / mpc85xx / Makefile
1 #
2 # (C) Copyright 2006
3 # Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4 #
5 # (C) Copyright 2002,2003 Motorola Inc.
6 # Xianghua Xiao,X.Xiao@motorola.com
7 #
8 # SPDX-License-Identifier:      GPL-2.0+
9 #
10
11 include $(TOPDIR)/config.mk
12
13 LIB     = $(obj)lib$(CPU).o
14
15 MINIMAL=
16
17 ifdef CONFIG_SPL_BUILD
18 ifdef CONFIG_SPL_INIT_MINIMAL
19 MINIMAL=y
20 endif
21 endif
22
23 START = start.o resetvec.o
24
25 ifdef MINIMAL
26
27 COBJS-y += cpu_init_early.o tlb.o spl_minimal.o
28
29 else
30
31 SOBJS-$(CONFIG_MP)      += release.o
32 SOBJS   = $(SOBJS-y)
33
34 COBJS-$(CONFIG_CMD_ERRATA) += cmd_errata.o
35 COBJS-$(CONFIG_CPM2)    += commproc.o
36
37 # supports ddr1
38 COBJS-$(CONFIG_MPC8540) += ddr-gen1.o
39 COBJS-$(CONFIG_MPC8560) += ddr-gen1.o
40 COBJS-$(CONFIG_MPC8541) += ddr-gen1.o
41 COBJS-$(CONFIG_MPC8555) += ddr-gen1.o
42
43 # supports ddr1/2
44 COBJS-$(CONFIG_MPC8548) += ddr-gen2.o
45 COBJS-$(CONFIG_MPC8568) += ddr-gen2.o
46 COBJS-$(CONFIG_MPC8544) += ddr-gen2.o
47
48 # supports ddr1/2/3
49 COBJS-$(CONFIG_PPC_C29X)        += ddr-gen3.o
50 COBJS-$(CONFIG_MPC8572) += ddr-gen3.o
51 COBJS-$(CONFIG_MPC8536) += ddr-gen3.o
52 COBJS-$(CONFIG_MPC8569) += ddr-gen3.o
53 COBJS-$(CONFIG_P1010)   += ddr-gen3.o
54 COBJS-$(CONFIG_P1011)   += ddr-gen3.o
55 COBJS-$(CONFIG_P1012)   += ddr-gen3.o
56 COBJS-$(CONFIG_P1013)   += ddr-gen3.o
57 COBJS-$(CONFIG_P1014)   += ddr-gen3.o
58 COBJS-$(CONFIG_P1020)   += ddr-gen3.o
59 COBJS-$(CONFIG_P1021)   += ddr-gen3.o
60 COBJS-$(CONFIG_P1022)   += ddr-gen3.o
61 COBJS-$(CONFIG_P1023)   += ddr-gen3.o
62 COBJS-$(CONFIG_P1024)   += ddr-gen3.o
63 COBJS-$(CONFIG_P1025)   += ddr-gen3.o
64 COBJS-$(CONFIG_P2010)   += ddr-gen3.o
65 COBJS-$(CONFIG_P2020)   += ddr-gen3.o
66 COBJS-$(CONFIG_PPC_P2041)       += ddr-gen3.o
67 COBJS-$(CONFIG_PPC_P3041)       += ddr-gen3.o
68 COBJS-$(CONFIG_PPC_P4080)       += ddr-gen3.o
69 COBJS-$(CONFIG_PPC_P5020)       += ddr-gen3.o
70 COBJS-$(CONFIG_PPC_P5040)       += ddr-gen3.o
71 COBJS-$(CONFIG_PPC_T4240)       += ddr-gen3.o
72 COBJS-$(CONFIG_PPC_T4160)       += ddr-gen3.o
73 COBJS-$(CONFIG_PPC_B4420)       += ddr-gen3.o
74 COBJS-$(CONFIG_PPC_B4860)       += ddr-gen3.o
75 COBJS-$(CONFIG_BSC9131)         += ddr-gen3.o
76 COBJS-$(CONFIG_BSC9132)         += ddr-gen3.o
77 COBJS-$(CONFIG_PPC_T1040)       += ddr-gen3.o
78
79 COBJS-$(CONFIG_CPM2)    += ether_fcc.o
80 COBJS-$(CONFIG_OF_LIBFDT) += fdt.o
81 COBJS-$(CONFIG_FSL_CORENET) += liodn.o
82 COBJS-$(CONFIG_MP)      += mp.o
83 COBJS-$(CONFIG_PCI)     += pci.o
84 COBJS-$(CONFIG_SYS_DPAA_QBMAN) += portals.o
85
86 # various SoC specific assignments
87 COBJS-$(CONFIG_PPC_P2041) += p2041_ids.o
88 COBJS-$(CONFIG_PPC_P3041) += p3041_ids.o
89 COBJS-$(CONFIG_PPC_P4080) += p4080_ids.o
90 COBJS-$(CONFIG_PPC_P5020) += p5020_ids.o
91 COBJS-$(CONFIG_PPC_P5040) += p5040_ids.o
92 COBJS-$(CONFIG_PPC_T4240) += t4240_ids.o
93 COBJS-$(CONFIG_PPC_T4160) += t4240_ids.o
94 COBJS-$(CONFIG_PPC_B4420) += b4860_ids.o
95 COBJS-$(CONFIG_PPC_B4860) += b4860_ids.o
96 COBJS-$(CONFIG_PPC_T1040) += t1040_ids.o
97
98 COBJS-$(CONFIG_QE)      += qe_io.o
99 COBJS-$(CONFIG_CPM2)    += serial_scc.o
100 COBJS-$(CONFIG_SYS_FSL_QORIQ_CHASSIS1) += fsl_corenet_serdes.o
101 COBJS-$(CONFIG_SYS_FSL_QORIQ_CHASSIS2) += fsl_corenet2_serdes.o
102
103 # SoC specific SERDES support
104 COBJS-$(CONFIG_PPC_C29X)        += c29x_serdes.o
105 COBJS-$(CONFIG_MPC8536) += mpc8536_serdes.o
106 COBJS-$(CONFIG_MPC8544) += mpc8544_serdes.o
107 COBJS-$(CONFIG_MPC8548) += mpc8548_serdes.o
108 COBJS-$(CONFIG_MPC8568) += mpc8568_serdes.o
109 COBJS-$(CONFIG_MPC8569) += mpc8569_serdes.o
110 COBJS-$(CONFIG_MPC8572) += mpc8572_serdes.o
111 COBJS-$(CONFIG_P1010)   += p1010_serdes.o
112 COBJS-$(CONFIG_P1011)   += p1021_serdes.o
113 COBJS-$(CONFIG_P1012)   += p1021_serdes.o
114 COBJS-$(CONFIG_P1013)   += p1022_serdes.o
115 COBJS-$(CONFIG_P1014)   += p1010_serdes.o
116 COBJS-$(CONFIG_P1017)   += p1023_serdes.o
117 COBJS-$(CONFIG_P1020)   += p1021_serdes.o
118 COBJS-$(CONFIG_P1021)   += p1021_serdes.o
119 COBJS-$(CONFIG_P1022)   += p1022_serdes.o
120 COBJS-$(CONFIG_P1023)   += p1023_serdes.o
121 COBJS-$(CONFIG_P1024)   += p1021_serdes.o
122 COBJS-$(CONFIG_P1025)   += p1021_serdes.o
123 COBJS-$(CONFIG_P2010)   += p2020_serdes.o
124 COBJS-$(CONFIG_P2020)   += p2020_serdes.o
125 COBJS-$(CONFIG_PPC_P2041) += p2041_serdes.o
126 COBJS-$(CONFIG_PPC_P3041) += p3041_serdes.o
127 COBJS-$(CONFIG_PPC_P4080) += p4080_serdes.o
128 COBJS-$(CONFIG_PPC_P5020) += p5020_serdes.o
129 COBJS-$(CONFIG_PPC_P5040) += p5040_serdes.o
130 COBJS-$(CONFIG_PPC_T4240) += t4240_serdes.o
131 COBJS-$(CONFIG_PPC_T4160) += t4240_serdes.o
132 COBJS-$(CONFIG_PPC_B4420) += b4860_serdes.o
133 COBJS-$(CONFIG_PPC_B4860) += b4860_serdes.o
134 COBJS-$(CONFIG_BSC9132) += bsc9132_serdes.o
135 COBJS-$(CONFIG_PPC_T1040) += t1040_serdes.o
136
137 COBJS-y += cpu.o
138 COBJS-y += cpu_init.o
139 COBJS-y += cpu_init_early.o
140 COBJS-y += interrupts.o
141 COBJS-y += speed.o
142 COBJS-y += tlb.o
143 COBJS-y += traps.o
144
145 # Stub implementations of cache management functions for USB
146 COBJS-y += cache.o
147
148 endif # not minimal
149
150 COBJS   = $(COBJS-y)
151
152 SRCS    := $(START:.o=.S) $(SOBJS:.o=.S) $(COBJS:.o=.c)
153 OBJS    := $(addprefix $(obj),$(SOBJS) $(COBJS))
154 START   := $(addprefix $(obj),$(START))
155
156 all:    $(obj).depend $(START) $(LIB)
157
158 $(LIB): $(OBJS)
159         $(call cmd_link_o_target, $(OBJS))
160
161 #########################################################################
162
163 # defines $(obj).depend target
164 include $(SRCTREE)/rules.mk
165
166 sinclude $(obj).depend
167
168 #########################################################################