]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/x86/cpu/sc520/sc520_car.S
Merge branch 'master' of git://git.denx.de/u-boot-mpc83xx
[karo-tx-uboot.git] / arch / x86 / cpu / sc520 / sc520_car.S
1 /*
2  * (C) Copyright 2010-2011
3  * Graeme Russ, <graeme.russ@gmail.com>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <config.h>
25 #include <asm/processor-flags.h>
26 #include <asm/arch/sc520.h>
27 #include <generated/asm-offsets.h>
28
29 .section .text
30
31 .globl car_init
32 car_init:
33         /*
34          * How to enable Cache-As-RAM for the AMD Elan SC520:
35          *  1. Turn off the CPU Cache (may not be strictly required)
36          *  2. Set code execution PAR (usually the BOOTCS region) to be
37          *     non-cachable
38          *  3. Create a Cachable PAR Region for an area of memory which is
39          *       a) NOT where the code is being executed
40          *       b) NOT SDRAM (Controller not initialised yet)
41          *       c) WILL response to read requests
42          *     The easiest way to do this is to create a second BOOTCS
43          *     PAR mappnig with an address != the PAR in step 2
44          *  4. Issue a wbinvd to invalidate the CPU cache
45          *  5. Turn on the CPU Cache
46          *  6. Read 16kB from the cached PAR region setup in step 3
47          *  7. Turn off the CPU Cache (but DO NOT issue a wbinvd)
48          *
49          * The following code uses PAR2 as the cached PAR (PAR0 and PAR1
50          * are avoided as these are the only two PARs which can be used
51          * as PCI BUS Memory regions which the board might require)
52          *
53          * The configuration of PAR2 must be set in the board configuration
54          * file as CONFIG_SYS_SC520_CAR_PAR
55          */
56
57         /* Configure Cache-As-RAM PAR */
58         movl    $CONFIG_SYS_SC520_CAR_PAR, %eax
59         movl    $(SC520_MMCR_BASE + GENERATED_SC520_PAR2), %edi
60         movl    %eax, (%edi)
61
62         /* Trash the cache then turn it on */
63         wbinvd
64         movl    %cr0, %eax
65         andl    $~(X86_CR0_NW | X86_CR0_CD), %eax
66         movl    %eax, %cr0
67
68         /*
69          * The cache is now enabled and empty. Map a region of memory to
70          * it by reading that region.
71          */
72         movl    $CONFIG_SYS_CAR_ADDR, %esi
73         movl    $CONFIG_SYS_CAR_SIZE, %ecx
74         shrl    $2, %ecx                        /* we are reading longs */
75         cld
76         rep     lodsl
77
78         /* Turn off the cache, but don't trash it */
79         movl    %cr0, %eax
80         orl     $(X86_CR0_NW | X86_CR0_CD), %eax
81         movl    %eax, %cr0
82
83         /* Clear the CAR region */
84         xorl    %eax, %eax
85         movl    $CONFIG_SYS_CAR_ADDR, %edi
86         movl    $CONFIG_SYS_CAR_SIZE, %ecx
87         shrl    $2, %ecx                        /* we are writing longs */
88         rep     stosl
89
90         /*
91          * Done - We should now have CONFIG_SYS_CAR_SIZE bytes of
92          * Cache-As-RAM
93          */
94         jmp     car_init_ret