]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/karo/tx6/rn5t567.c
a4a58844e40d1cbb3d48d69b24ed73397f5b0dbb
[karo-tx-uboot.git] / board / karo / tx6 / rn5t567.c
1 /*
2  * Copyright (C) 2014 Lothar Waßmann <LW@KARO-electronics.de>
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License
9  * version 2 as published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  */
17
18 #include <common.h>
19 #include <i2c.h>
20
21 #include "pmic.h"
22
23 #define RN5T567_NOETIMSET       0x11
24 #define RN5T567_LDORTC1_SLOT    0x2a
25 #define RN5T567_DC1CTL          0x2c
26 #define RN5T567_DC1CTL2         0x2d
27 #define RN5T567_DC2CTL          0x2e
28 #define RN5T567_DC2CTL2         0x2f
29 #define RN5T567_DC3CTL          0x30
30 #define RN5T567_DC3CTL2         0x31
31 #define RN5T567_DC1DAC          0x36 /* CORE */
32 #define RN5T567_DC2DAC          0x37 /* SOC */
33 #define RN5T567_DC3DAC          0x38 /* DDR */
34 #define RN5T567_DC1DAC_SLP      0x3b
35 #define RN5T567_DC2DAC_SLP      0x3c
36 #define RN5T567_DC3DAC_SLP      0x3d
37 #define RN5T567_LDOEN1          0x44
38 #define RN5T567_LDODIS          0x46
39 #define RN5T567_LDOEN2          0x48
40 #define RN5T567_LDO3DAC         0x4e /* IO */
41 #define RN5T567_LDORTC1DAC      0x56 /* VBACKUP */
42
43 #define NOETIMSET_DIS_OFF_NOE_TIM       (1 << 3)
44
45 #define VDD_RTC_VAL             mV_to_regval_rtc(3000)
46 #define VDD_HIGH_VAL            mV_to_regval3(3000)
47 #define VDD_HIGH_VAL_LP         mV_to_regval3(3000)
48 #define VDD_CORE_VAL            mV_to_regval(1350)              /* DCDC1 */
49 #define VDD_CORE_VAL_LP         mV_to_regval(900)
50 #define VDD_SOC_VAL             mV_to_regval(1350)              /* DCDC2 */
51 #define VDD_SOC_VAL_LP          mV_to_regval(900)
52 #define VDD_DDR_VAL             mV_to_regval(1350)              /* DCDC3 */
53 #define VDD_DDR_VAL_LP          mV_to_regval(1350)
54
55 /* calculate voltages in 10mV */
56 #define v2r(v,n,m)              DIV_ROUND_UP(((((v) < (n)) ? (n) : (v)) - (n)), (m))
57 #define r2v(r,n,m)              (((r) * (m) + (n)) / 10)
58
59 /* DCDC1-3 */
60 #define mV_to_regval(mV)        v2r((mV) * 10, 6000, 125)
61 #define regval_to_mV(r)         r2v(r, 6000, 125)
62
63 /* LDO1-2 */
64 #define mV_to_regval2(mV)       v2r((mV) * 10, 9000, 250)
65 #define regval2_to_mV(r)        r2v(r, 9000, 250)
66
67 /* LDO3 */
68 #define mV_to_regval3(mV)       v2r((mV) * 10, 6000, 250)
69 #define regval3_to_mV(r)        r2v(r, 6000, 250)
70
71 /* LDORTC */
72 #define mV_to_regval_rtc(mV)    v2r((mV) * 10, 17000, 250)
73 #define regval_rtc_to_mV(r)     r2v(r, 17000, 250)
74
75 static struct rn5t567_regs {
76         u8 addr;
77         u8 val;
78         u8 mask;
79 } rn5t567_regs[] = {
80         { RN5T567_NOETIMSET, NOETIMSET_DIS_OFF_NOE_TIM | 0x5, },
81         { RN5T567_DC1DAC, VDD_CORE_VAL, },
82         { RN5T567_DC2DAC, VDD_SOC_VAL, },
83         { RN5T567_DC3DAC, VDD_DDR_VAL, },
84         { RN5T567_DC1DAC_SLP, VDD_CORE_VAL_LP, },
85         { RN5T567_DC2DAC_SLP, VDD_SOC_VAL_LP, },
86         { RN5T567_DC3DAC_SLP, VDD_DDR_VAL_LP, },
87         { RN5T567_LDOEN1, 0x01f, ~0x1f, },
88         { RN5T567_LDOEN2, 0x10, ~0x30, },
89         { RN5T567_LDODIS, 0x00, },
90         { RN5T567_LDO3DAC, VDD_HIGH_VAL, },
91         { RN5T567_LDORTC1DAC, VDD_RTC_VAL, },
92         { RN5T567_LDORTC1_SLOT, 0x0f, ~0x3f, },
93 };
94
95 static int rn5t567_setup_regs(uchar slave_addr, struct rn5t567_regs *r,
96                         size_t count)
97 {
98         int ret;
99         int i;
100
101         for (i = 0; i < count; i++, r++) {
102 #ifdef DEBUG
103                 unsigned char value;
104
105                 ret = i2c_read(slave_addr, r->addr, 1, &value, 1);
106                 if ((value & ~r->mask) != r->val) {
107                         printf("Changing PMIC reg %02x from %02x to %02x\n",
108                                 r->addr, value, r->val);
109                 }
110                 if (ret) {
111                         printf("%s: failed to read PMIC register %02x: %d\n",
112                                 __func__, r->addr, ret);
113                         return ret;
114                 }
115 #endif
116                 ret = i2c_write(slave_addr, r->addr, 1, &r->val, 1);
117                 if (ret) {
118                         printf("%s: failed to write PMIC register %02x: %d\n",
119                                 __func__, r->addr, ret);
120                         return ret;
121                 }
122         }
123         return 0;
124 }
125
126 int rn5t567_pmic_setup(uchar slave_addr)
127 {
128         int ret;
129         unsigned char value;
130
131         ret = i2c_read(slave_addr, 0x11, 1, &value, 1);
132         if (ret) {
133                 printf("%s: i2c_read error: %d\n", __func__, ret);
134                 return ret;
135         }
136
137         ret = rn5t567_setup_regs(slave_addr, rn5t567_regs,
138                                 ARRAY_SIZE(rn5t567_regs));
139         if (ret)
140                 return ret;
141
142         ret = i2c_read(slave_addr, RN5T567_DC1DAC, 1, &value, 1);
143         if (ret == 0) {
144                 printf("VDDCORE set to %umV\n", regval_to_mV(value));
145         } else {
146                 printf("Failed to read VDDCORE register setting\n");
147         }
148
149         ret = i2c_read(slave_addr, RN5T567_DC2DAC, 1, &value, 1);
150         if (ret == 0) {
151                 printf("VDDSOC  set to %umV\n", regval_to_mV(value));
152         } else {
153                 printf("Failed to read VDDSOC register setting\n");
154         }
155
156         return ret;
157 }