]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - cpu/arm1176/cpu.c
s3c64xx: Add ifdef at the S3C64XX only codes
[karo-tx-uboot.git] / cpu / arm1176 / cpu.c
1 /*
2  * (C) Copyright 2004 Texas Insturments
3  *
4  * (C) Copyright 2002
5  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
6  * Marius Groeger <mgroeger@sysgo.de>
7  *
8  * (C) Copyright 2002
9  * Gary Jennejohn, DENX Software Engineering, <garyj@denx.de>
10  *
11  * See file CREDITS for list of people who contributed to this
12  * project.
13  *
14  * This program is free software; you can redistribute it and/or
15  * modify it under the terms of the GNU General Public License as
16  * published by the Free Software Foundation; either version 2 of
17  * the License, or (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, write to the Free Software
26  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
27  * MA 02111-1307 USA
28  */
29
30 /*
31  * CPU specific code
32  */
33
34 #include <common.h>
35 #include <command.h>
36 #ifdef CONFIG_S3C64XX
37 #include <asm/arch/s3c6400.h>
38 #endif
39 #include <asm/system.h>
40
41 static void cache_flush (void);
42
43 int cleanup_before_linux (void)
44 {
45         /*
46          * this function is called just before we call linux
47          * it prepares the processor for linux
48          *
49          * we turn off caches etc ...
50          */
51
52         disable_interrupts ();
53
54         /* turn off I/D-cache */
55         icache_disable();
56         dcache_disable();
57         /* flush I/D-cache */
58         cache_flush();
59
60         return 0;
61 }
62
63 /* flush I/D-cache */
64 static void cache_flush (void)
65 {
66         /* invalidate both caches and flush btb */
67         asm ("mcr p15, 0, %0, c7, c7, 0": :"r" (0));
68         /* mem barrier to sync things */
69         asm ("mcr p15, 0, %0, c7, c10, 4": :"r" (0));
70 }