]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/IceCube.h
Merge branch 'u-boot-tegra/master' into 'u-boot-arm/master'
[karo-tx-uboot.git] / include / configs / IceCube.h
1 /*
2  * (C) Copyright 2003-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  * (easy to change)
30  */
31
32 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU */
33 #define CONFIG_MPC5200          1       /* (more precisely a MPC5200 CPU) */
34 #define CONFIG_ICECUBE          1       /* ... on IceCube board */
35
36 /*
37  * Valid values for CONFIG_SYS_TEXT_BASE are:
38  * 0xFFF00000   boot high (standard configuration)
39  * 0xFF000000   boot low for 16 MiB boards
40  * 0xFF800000   boot low for  8 MiB boards
41  * 0x00100000   boot from RAM (for testing only)
42  */
43 #ifndef CONFIG_SYS_TEXT_BASE
44 #define CONFIG_SYS_TEXT_BASE    0xFFF00000
45 #endif
46
47 #define CONFIG_SYS_MPC5XXX_CLKIN        33000000 /* ... running at 33.000000MHz */
48
49 #define CONFIG_HIGH_BATS        1       /* High BATs supported */
50
51 /*
52  * Serial console configuration
53  */
54 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
55 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps */
56 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200, 230400 }
57
58
59 /*
60  * PCI Mapping:
61  * 0x40000000 - 0x4fffffff - PCI Memory
62  * 0x50000000 - 0x50ffffff - PCI IO Space
63  */
64 #define CONFIG_PCI
65
66 #if defined(CONFIG_PCI)
67 #define CONFIG_PCI_PNP          1
68 #define CONFIG_PCI_SCAN_SHOW    1
69 #define CONFIG_PCIAUTO_SKIP_HOST_BRIDGE 1
70
71 #define CONFIG_PCI_MEM_BUS      0x40000000
72 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
73 #define CONFIG_PCI_MEM_SIZE     0x10000000
74
75 #define CONFIG_PCI_IO_BUS       0x50000000
76 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
77 #define CONFIG_PCI_IO_SIZE      0x01000000
78 #endif
79
80 #define CONFIG_SYS_XLB_PIPELINING       1
81
82 #define CONFIG_MII              1
83 #define CONFIG_EEPRO100         1
84 #define CONFIG_SYS_RX_ETH_BUFFER        8  /* use 8 rx buffer on eepro100  */
85 #define CONFIG_NS8382X          1
86
87 /* Partitions */
88 #define CONFIG_MAC_PARTITION
89 #define CONFIG_DOS_PARTITION
90 #define CONFIG_ISO_PARTITION
91
92 /* USB */
93 #define CONFIG_USB_OHCI_NEW
94 #define CONFIG_USB_STORAGE
95 #define CONFIG_SYS_OHCI_BE_CONTROLLER
96 #undef CONFIG_SYS_USB_OHCI_BOARD_INIT
97 #define CONFIG_SYS_USB_OHCI_CPU_INIT    1
98 #define CONFIG_SYS_USB_OHCI_REGS_BASE   MPC5XXX_USB
99 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "mpc5200"
100 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      15
101
102 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
103
104
105 /*
106  * BOOTP options
107  */
108 #define CONFIG_BOOTP_BOOTFILESIZE
109 #define CONFIG_BOOTP_BOOTPATH
110 #define CONFIG_BOOTP_GATEWAY
111 #define CONFIG_BOOTP_HOSTNAME
112
113
114 /*
115  * Command line configuration.
116  */
117 #include <config_cmd_default.h>
118
119 #define CONFIG_CMD_EEPROM
120 #define CONFIG_CMD_FAT
121 #define CONFIG_CMD_I2C
122 #define CONFIG_CMD_IDE
123 #define CONFIG_CMD_NFS
124 #define CONFIG_CMD_SNTP
125 #define CONFIG_CMD_USB
126
127 #if defined(CONFIG_PCI)
128 #define CONFIG_CMD_PCI
129 #endif
130
131
132 #if (CONFIG_SYS_TEXT_BASE == 0xFF000000)                /* Boot low with 16 MB Flash */
133 #   define CONFIG_SYS_LOWBOOT           1
134 #   define CONFIG_SYS_LOWBOOT16 1
135 #endif
136 #if (CONFIG_SYS_TEXT_BASE == 0xFF800000)                /* Boot low with  8 MB Flash */
137 #if defined(CONFIG_LITE5200B)
138 #   error CONFIG_SYS_LOWBOOT08 is incompatible with the Lite5200B
139 #else
140 #   define CONFIG_SYS_LOWBOOT           1
141 #   define CONFIG_SYS_LOWBOOT08 1
142 #endif
143 #endif
144
145 /*
146  * Autobooting
147  */
148 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
149
150 #define CONFIG_PREBOOT  "echo;" \
151         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
152         "echo"
153
154 #undef  CONFIG_BOOTARGS
155
156 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
157         "netdev=eth0\0"                                                 \
158         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
159                 "nfsroot=${serverip}:${rootpath}\0"                     \
160         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
161         "addip=setenv bootargs ${bootargs} "                            \
162                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
163                 ":${hostname}:${netdev}:off panic=1\0"                  \
164         "flash_nfs=run nfsargs addip;"                                  \
165                 "bootm ${kernel_addr}\0"                                \
166         "flash_self=run ramargs addip;"                                 \
167                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
168         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
169         "rootpath=/opt/eldk/ppc_82xx\0"                                 \
170         "bootfile=/tftpboot/MPC5200/uImage\0"                           \
171         ""
172
173 #define CONFIG_BOOTCOMMAND      "run flash_self"
174
175 /*
176  * IPB Bus clocking configuration.
177  */
178 #if defined(CONFIG_LITE5200B)
179 #define CONFIG_SYS_IPBCLK_EQUALS_XLBCLK /* define for 133MHz speed */
180 #else
181 #undef CONFIG_SYS_IPBCLK_EQUALS_XLBCLK          /* define for 133MHz speed */
182 #endif
183
184 /* pass open firmware flat tree */
185 #define CONFIG_OF_LIBFDT        1
186 #define CONFIG_OF_BOARD_SETUP   1
187
188 #define OF_CPU                  "PowerPC,5200@0"
189 #define OF_SOC                  "soc5200@f0000000"
190 #define OF_TBCLK                (bd->bi_busfreq / 4)
191 #define OF_STDOUT_PATH          "/soc5200@f0000000/serial@2000"
192
193 /*
194  * I2C configuration
195  */
196 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
197 #define CONFIG_SYS_I2C_MODULE           2       /* Select I2C module #1 or #2 */
198
199 #define CONFIG_SYS_I2C_SPEED            100000 /* 100 kHz */
200 #define CONFIG_SYS_I2C_SLAVE            0x7F
201
202 /*
203  * EEPROM configuration
204  */
205 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x50    /* 1010000x */
206 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          1
207 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       3
208 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   70
209
210 /*
211  * Flash configuration
212  */
213 #if defined(CONFIG_LITE5200B)
214 #define CONFIG_SYS_FLASH_BASE           0xFE000000
215 #define CONFIG_SYS_FLASH_SIZE           0x01000000
216 #if !defined(CONFIG_SYS_LOWBOOT)
217 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x01760000 + 0x00800000)
218 #else   /* CONFIG_SYS_LOWBOOT */
219 #if defined(CONFIG_SYS_LOWBOOT08)
220 # error CONFIG_SYS_LOWBOOT08 is incompatible with the Lite5200B
221 #endif
222 #if defined(CONFIG_SYS_LOWBOOT16)
223 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x01060000)
224 #endif
225 #endif /* CONFIG_SYS_LOWBOOT */
226 #else /* !CONFIG_LITE5200B (IceCube)*/
227 #define CONFIG_SYS_FLASH_BASE           0xFF000000
228 #define CONFIG_SYS_FLASH_SIZE           0x01000000
229 #if !defined(CONFIG_SYS_LOWBOOT)
230 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x00740000 + 0x00800000)
231 #else   /* CONFIG_SYS_LOWBOOT */
232 #if defined(CONFIG_SYS_LOWBOOT08)
233 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x00040000 + 0x00800000)
234 #endif
235 #if defined(CONFIG_SYS_LOWBOOT16)
236 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x00040000)
237 #endif
238 #endif  /* CONFIG_SYS_LOWBOOT */
239 #endif /* CONFIG_LITE5200B */
240 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max num of memory banks      */
241
242 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max num of sects on one chip */
243
244 #define CONFIG_SYS_FLASH_ERASE_TOUT     240000  /* Flash Erase Timeout (in ms)  */
245 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (in ms)  */
246
247 #undef CONFIG_FLASH_16BIT       /* Flash is 8-bit */
248
249 #if defined(CONFIG_LITE5200B)
250 #define CONFIG_FLASH_CFI_DRIVER
251 #define CONFIG_SYS_FLASH_CFI
252 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_CS1_START,CONFIG_SYS_CS0_START}
253 #endif
254
255
256 /*
257  * Environment settings
258  */
259 #define CONFIG_ENV_IS_IN_FLASH  1
260 #define CONFIG_ENV_SIZE         0x10000
261 #if defined(CONFIG_LITE5200B)
262 #define CONFIG_ENV_SECT_SIZE    0x20000
263 #else
264 #define CONFIG_ENV_SECT_SIZE    0x10000
265 #endif
266 #define CONFIG_ENV_OVERWRITE    1
267
268 /*
269  * Memory map
270  */
271 #define CONFIG_SYS_MBAR         0xF0000000
272 #define CONFIG_SYS_SDRAM_BASE           0x00000000
273 #define CONFIG_SYS_DEFAULT_MBAR 0x80000000
274
275 /* Use SRAM until RAM will be available */
276 #define CONFIG_SYS_INIT_RAM_ADDR        MPC5XXX_SRAM
277 #define CONFIG_SYS_INIT_RAM_SIZE        MPC5XXX_SRAM_SIZE       /* Size of used area in DPRAM */
278
279
280 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
281 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
282
283 #define CONFIG_SYS_MONITOR_BASE    CONFIG_SYS_TEXT_BASE
284 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
285 #   define CONFIG_SYS_RAMBOOT           1
286 #endif
287
288 #define CONFIG_SYS_MONITOR_LEN          (192 << 10)     /* Reserve 192 kB for Monitor   */
289 #define CONFIG_SYS_MALLOC_LEN           (512 << 10)     /* Reserve 512 kB for malloc()  */
290 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
291
292 /*
293  * Ethernet configuration
294  */
295 #define CONFIG_MPC5xxx_FEC      1
296 #define CONFIG_MPC5xxx_FEC_MII100
297 /*
298  * Define CONFIG_MPC5xxx_FEC_MII10 to force FEC at 10Mb
299  */
300 /* #define CONFIG_MPC5xxx_FEC_MII10 */
301 #define CONFIG_PHY_ADDR         0x00
302
303 /*
304  * GPIO configuration
305  */
306 #ifdef CONFIG_MPC5200_DDR
307 #define CONFIG_SYS_GPS_PORT_CONFIG      0x90000004
308 #else
309 #define CONFIG_SYS_GPS_PORT_CONFIG      0x10000004
310 #endif
311
312 /*
313  * Miscellaneous configurable options
314  */
315 #define CONFIG_SYS_LONGHELP                     /* undef to save memory     */
316 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt   */
317 #if defined(CONFIG_CMD_KGDB)
318 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size  */
319 #else
320 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size  */
321 #endif
322 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size */
323 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
324 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
325
326 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
327 #define CONFIG_SYS_HUSH_PARSER          1       /* use "hush" command parser    */
328
329 #define CONFIG_SYS_MEMTEST_START        0x00100000      /* memtest works on */
330 #define CONFIG_SYS_MEMTEST_END          0x00f00000      /* 1 ... 15 MB in DRAM  */
331
332 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
333
334 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
335
336 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC5xxx CPUs */
337 #if defined(CONFIG_CMD_KGDB)
338 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value */
339 #endif
340
341 /*
342  * Various low-level settings
343  */
344 #define CONFIG_SYS_HID0_INIT            HID0_ICE | HID0_ICFI
345 #define CONFIG_SYS_HID0_FINAL           HID0_ICE
346
347 #if defined(CONFIG_LITE5200B)
348 #define CONFIG_SYS_CS1_START            CONFIG_SYS_FLASH_BASE
349 #define CONFIG_SYS_CS1_SIZE             CONFIG_SYS_FLASH_SIZE
350 #define CONFIG_SYS_CS1_CFG              0x00047800
351 #define CONFIG_SYS_CS0_START            (CONFIG_SYS_FLASH_BASE + CONFIG_SYS_FLASH_SIZE)
352 #define CONFIG_SYS_CS0_SIZE             CONFIG_SYS_FLASH_SIZE
353 #define CONFIG_SYS_BOOTCS_START CONFIG_SYS_CS0_START
354 #define CONFIG_SYS_BOOTCS_SIZE          CONFIG_SYS_FLASH_SIZE
355 #define CONFIG_SYS_BOOTCS_CFG           0x00047800
356 #else /* IceCube aka Lite5200 */
357 #ifdef CONFIG_MPC5200_DDR
358
359 #define CONFIG_SYS_BOOTCS_START (CONFIG_SYS_CS1_START + CONFIG_SYS_CS1_SIZE)
360 #define CONFIG_SYS_BOOTCS_SIZE          0x00800000
361 #define CONFIG_SYS_BOOTCS_CFG           0x00047801
362 #define CONFIG_SYS_CS1_START            CONFIG_SYS_FLASH_BASE
363 #define CONFIG_SYS_CS1_SIZE             0x00800000
364 #define CONFIG_SYS_CS1_CFG              0x00047800
365
366 #else /* !CONFIG_MPC5200_DDR */
367
368 #define CONFIG_SYS_BOOTCS_START CONFIG_SYS_FLASH_BASE
369 #define CONFIG_SYS_BOOTCS_SIZE          CONFIG_SYS_FLASH_SIZE
370 #define CONFIG_SYS_BOOTCS_CFG           0x00047801
371 #define CONFIG_SYS_CS0_START            CONFIG_SYS_FLASH_BASE
372 #define CONFIG_SYS_CS0_SIZE             CONFIG_SYS_FLASH_SIZE
373
374 #endif /* CONFIG_MPC5200_DDR */
375 #endif /*CONFIG_LITE5200B */
376
377 #define CONFIG_SYS_CS_BURST             0x00000000
378 #define CONFIG_SYS_CS_DEADCYCLE 0x33333333
379
380 #define CONFIG_SYS_RESET_ADDRESS        0xff000000
381
382 /*-----------------------------------------------------------------------
383  * USB stuff
384  *-----------------------------------------------------------------------
385  */
386 #define CONFIG_USB_CLOCK        0x0001BBBB
387 #define CONFIG_USB_CONFIG       0x00001000
388
389 /*-----------------------------------------------------------------------
390  * IDE/ATA stuff Supports IDE harddisk
391  *-----------------------------------------------------------------------
392  */
393
394 #undef  CONFIG_IDE_8xx_PCCARD           /* Use IDE with PC Card Adapter */
395
396 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
397 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
398
399 #define CONFIG_IDE_RESET                /* reset for ide supported      */
400 #define CONFIG_IDE_PREINIT
401
402 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
403 #define CONFIG_SYS_IDE_MAXDEVICE        2       /* max. 1 drive per IDE bus     */
404
405 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
406
407 #define CONFIG_SYS_ATA_BASE_ADDR        MPC5XXX_ATA
408
409 /* Offset for data I/O                  */
410 #define CONFIG_SYS_ATA_DATA_OFFSET      (0x0060)
411
412 /* Offset for normal register accesses  */
413 #define CONFIG_SYS_ATA_REG_OFFSET       (CONFIG_SYS_ATA_DATA_OFFSET)
414
415 /* Offset for alternate registers       */
416 #define CONFIG_SYS_ATA_ALT_OFFSET       (0x005C)
417
418 /* Interval between registers                                                */
419 #define CONFIG_SYS_ATA_STRIDE          4
420
421 #define CONFIG_ATAPI            1
422
423 #endif /* __CONFIG_H */