]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/SBC8540.h
am33xx/ddr_defs.h: rename DDR2/DDR3 defines to their actual part numbers
[karo-tx-uboot.git] / include / configs / SBC8540.h
1 /*
2  * (C) Copyright 2002,2003 Motorola,Inc.
3  * Xianghua Xiao <X.Xiao@motorola.com>
4  *
5  * (C) Copyright 2004 Wind River Systems Inc <www.windriver.com>.
6  * Added support for Wind River SBC8540 board
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * sbc8540 board configuration file.
29  */
30
31 #ifndef __CONFIG_H
32 #define __CONFIG_H
33
34 /*
35  * Top level Makefile configuration choices
36  */
37 #ifdef CONFIG_66
38 #define CONFIG_PCI_66
39 #endif
40
41 #define TSEC_DEBUG
42
43 /*
44  * High Level Configuration Options
45  */
46 #define CONFIG_BOOKE            1       /* BOOKE                        */
47 #define CONFIG_E500             1       /* BOOKE e500 family            */
48 #define CONFIG_MPC85xx          1       /* MPC8540/MPC8560              */
49 #define CONFIG_MPC85xx_REV1     1       /* MPC85xx Rev 1.0 chip         */
50
51 #define CONFIG_SYS_TEXT_BASE    0xfffc0000
52
53
54 #define CONFIG_CPM2             1       /* has CPM2 */
55
56 #define CONFIG_SBC8540          1       /* configuration for SBC8560 board */
57 #define CONFIG_MPC8540          1
58
59 #define CONFIG_MPC8560ADS       1       /* MPC8560ADS board specific (supplement)       */
60
61 #define CONFIG_TSEC_ENET                /* tsec ethernet support        */
62 #undef  CONFIG_PCI                      /* pci ethernet support         */
63 #undef  CONFIG_ETHER_ON_FCC             /* cpm FCC ethernet support     */
64
65 #define CONFIG_FSL_LAW          1       /* Use common FSL init code */
66
67 #define CONFIG_ENV_OVERWRITE
68
69 /* Using Localbus SDRAM to emulate flash before we can program the flash,
70  * normally you need a flash-boot image(u-boot.bin), if so undef this.
71  */
72 #undef CONFIG_RAM_AS_FLASH
73
74 #if defined(CONFIG_PCI_66)                      /* some PCI card is 33Mhz only  */
75   #define CONFIG_SYS_CLK_FREQ   66000000        /* sysclk for MPC85xx           */
76 #else
77   #define CONFIG_SYS_CLK_FREQ   33000000        /* most pci cards are 33Mhz     */
78 #endif
79
80 /* below can be toggled for performance analysis. otherwise use default */
81 #define CONFIG_L2_CACHE                     /* toggle L2 cache          */
82 #undef  CONFIG_BTB                          /* toggle branch predition  */
83
84 #define CONFIG_BOARD_EARLY_INIT_F 1         /* Call board_early_init_f  */
85 #define CONFIG_RESET_PHY_R      1           /* Call reset_phy() */
86
87 #undef  CONFIG_SYS_DRAM_TEST                        /* memory test, takes time  */
88 #define CONFIG_SYS_MEMTEST_START        0x00200000  /* memtest region */
89 #define CONFIG_SYS_MEMTEST_END          0x00400000
90
91 #if (defined(CONFIG_PCI) && defined(CONFIG_TSEC_ENET) || \
92      defined(CONFIG_PCI) && defined(CONFIG_ETHER_ON_FCC) || \
93      defined(CONFIG_TSEC_ENET) && defined(CONFIG_ETHER_ON_FCC))
94 #error "You can only use ONE of PCI Ethernet Card or TSEC Ethernet or CPM FCC."
95 #endif
96
97 #define CONFIG_SYS_SDRAM_SIZE           512             /* DDR is 512MB */
98
99 /* DDR Setup */
100 #define CONFIG_FSL_DDR1
101 #undef CONFIG_FSL_DDR_INTERACTIVE
102 #undef  CONFIG_DDR_ECC                          /* only for ECC DDR module      */
103 #undef  CONFIG_SPD_EEPROM                       /* Use SPD EEPROM for DDR setup */
104 #undef  CONFIG_DDR_SPD
105
106 #if defined(CONFIG_MPC85xx_REV1)
107 #define CONFIG_SYS_FSL_ERRATUM_DDR_MSYNC_IN     /* possible DLL fix needed */
108 #endif
109
110 #undef  CONFIG_DDR_ECC                      /* only for ECC DDR module */
111 #undef CONFIG_ECC_INIT_VIA_DDRCONTROLLER        /* DDR controller or DMA? */
112 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
113
114 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
115 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
116 #define CONFIG_VERY_BIG_RAM
117
118 #define CONFIG_NUM_DDR_CONTROLLERS      1
119 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
120 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
121
122 /* I2C addresses of SPD EEPROMs */
123 #define SPD_EEPROM_ADDRESS      0x55    /* CTLR 0 DIMM 0 */
124
125 #undef CONFIG_CLOCKS_IN_MHZ
126
127 #if defined(CONFIG_RAM_AS_FLASH)
128   #define CONFIG_SYS_LBC_SDRAM_BASE     0xfc000000      /* Localbus SDRAM */
129   #define CONFIG_SYS_FLASH_BASE 0xf8000000      /* start of FLASH 8M  */
130   #define CONFIG_SYS_BR0_PRELIM 0xf8000801      /* port size 8bit */
131   #define CONFIG_SYS_OR0_PRELIM 0xf8000ff7      /* 8MB Flash            */
132 #else /* Boot from real Flash */
133   #define CONFIG_SYS_LBC_SDRAM_BASE     0xf8000000      /* Localbus SDRAM */
134   #define CONFIG_SYS_FLASH_BASE 0xff800000      /* start of FLASH 8M    */
135   #define CONFIG_SYS_BR0_PRELIM 0xff800801      /* port size 8bit      */
136   #define CONFIG_SYS_OR0_PRELIM 0xff800ff7      /* 8MB Flash            */
137 #endif
138 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB    */
139
140 /* local bus definitions */
141 #define CONFIG_SYS_BR1_PRELIM           0xe4001801      /* 64M, 32-bit flash */
142 #define CONFIG_SYS_OR1_PRELIM           0xfc000ff7
143
144 #define CONFIG_SYS_BR2_PRELIM           0x00000000      /* CS2 not used */
145 #define CONFIG_SYS_OR2_PRELIM           0x00000000
146
147 #define CONFIG_SYS_BR3_PRELIM           0xf0001861      /* 64MB localbus SDRAM  */
148 #define CONFIG_SYS_OR3_PRELIM           0xfc000cc1
149
150 #if defined(CONFIG_RAM_AS_FLASH)
151   #define CONFIG_SYS_BR4_PRELIM 0xf4001861      /* 64M localbus SDRAM */
152 #else
153   #define CONFIG_SYS_BR4_PRELIM 0xf8001861      /* 64M localbus SDRAM */
154 #endif
155 #define CONFIG_SYS_OR4_PRELIM           0xfc000cc1
156
157 #define CONFIG_SYS_BR5_PRELIM           0xfc000801      /* 16M CS5 misc devices */
158 #if 1
159   #define CONFIG_SYS_OR5_PRELIM 0xff000ff7
160 #else
161   #define CONFIG_SYS_OR5_PRELIM 0xff0000f0
162 #endif
163
164 #define CONFIG_SYS_BR6_PRELIM           0xe0001801      /* 64M, 32-bit flash */
165 #define CONFIG_SYS_OR6_PRELIM           0xfc000ff7
166 #define CONFIG_SYS_LBC_LCRR             0x00030002      /* local bus freq       */
167 #define CONFIG_SYS_LBC_LBCR             0x00000000
168 #define CONFIG_SYS_LBC_LSRT             0x20000000
169 #define CONFIG_SYS_LBC_MRTPR            0x20000000
170 #define CONFIG_SYS_LBC_LSDMR_1          0x2861b723
171 #define CONFIG_SYS_LBC_LSDMR_2          0x0861b723
172 #define CONFIG_SYS_LBC_LSDMR_3          0x0861b723
173 #define CONFIG_SYS_LBC_LSDMR_4          0x1861b723
174 #define CONFIG_SYS_LBC_LSDMR_5          0x4061b723
175
176 /* just hijack the MOT BCSR def for SBC8560 misc devices */
177 #define CONFIG_SYS_BCSR         ((CONFIG_SYS_BR5_PRELIM & 0xff000000)|0x00400000)
178 /* the size of CS5 needs to be >= 16M for TLB and LAW setups */
179
180 #define CONFIG_SYS_INIT_RAM_LOCK        1
181 #define CONFIG_SYS_INIT_RAM_ADDR        0x70000000      /* Initial RAM address  */
182 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
183
184 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
185 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
186
187 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Mon */
188 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserved for malloc */
189
190 /* Serial Port */
191 #undef  CONFIG_CONS_ON_SCC                      /* define if console on SCC */
192 #undef  CONFIG_CONS_NONE                        /* define if console on something else */
193
194 #define CONFIG_CONS_INDEX     1
195 #define CONFIG_SYS_NS16550
196 #define CONFIG_SYS_NS16550_SERIAL
197 #define CONFIG_SYS_NS16550_REG_SIZE     1
198 #if 0
199 #define CONFIG_SYS_NS16550_CLK          1843200 /* get_bus_freq(0) */
200 #else
201 #define CONFIG_SYS_NS16550_CLK          264000000 /* get_bus_freq(0) */
202 #endif
203
204 #define CONFIG_BAUDRATE         9600
205
206 #define CONFIG_SYS_BAUDRATE_TABLE  \
207         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
208
209 #if 0
210 #define CONFIG_SYS_NS16550_COM1 ((CONFIG_SYS_BR5_PRELIM & 0xff000000)+0x00700000)
211 #define CONFIG_SYS_NS16550_COM2 ((CONFIG_SYS_BR5_PRELIM & 0xff000000)+0x00800000)
212 #else
213 /* SBC8540 uses internal COMM controller */
214 #define CONFIG_SYS_NS16550_COM1 ((CONFIG_SYS_CCSRBAR & 0xfff00000)+0x00004500)
215 #define CONFIG_SYS_NS16550_COM2 ((CONFIG_SYS_CCSRBAR & 0xfff00000)+0x00004600)
216 #endif
217
218 /* Use the HUSH parser */
219 #define CONFIG_SYS_HUSH_PARSER
220
221 /*
222  * I2C
223  */
224 #define CONFIG_FSL_I2C          /* Use FSL common I2C driver */
225 #define CONFIG_HARD_I2C         /* I2C with hardware support*/
226 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged */
227 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address  */
228 #define CONFIG_SYS_I2C_SLAVE            0x7F
229 #define CONFIG_SYS_I2C_NOPROBES {0x69}  /* Don't probe these addrs */
230 #define CONFIG_SYS_I2C_OFFSET           0x3000
231
232 #define CONFIG_SYS_PCI_MEM_BASE 0xC0000000
233 #define CONFIG_SYS_PCI_MEM_PHYS 0xC0000000
234 #define CONFIG_SYS_PCI_MEM_SIZE 0x10000000
235
236 #if defined(CONFIG_TSEC_ENET)           /* TSEC Ethernet port */
237
238 #  define CONFIG_MPC85xx_TSEC1
239 #  define CONFIG_MPC85xx_TSEC1_NAME     "TSEC0"
240 #  define CONFIG_MII            1       /* MII PHY management           */
241 #  define TSEC1_PHY_ADDR        25
242 #  define TSEC1_PHYIDX          0
243 /* Options are: TSEC0 */
244 #  define CONFIG_ETHPRIME               "TSEC0"
245
246
247 #elif defined(CONFIG_ETHER_ON_FCC)      /* CPM FCC Ethernet */
248
249   #undef  CONFIG_ETHER_NONE             /* define if ether on something else */
250   #define CONFIG_ETHER_ON_FCC2          /* cpm FCC ethernet support     */
251   #define CONFIG_ETHER_INDEX    2       /* which channel for ether  */
252
253   #if (CONFIG_ETHER_INDEX == 2)
254     /*
255      * - Rx-CLK is CLK13
256      * - Tx-CLK is CLK14
257      * - Select bus for bd/buffers
258      * - Full duplex
259      */
260     #define CONFIG_SYS_CMXFCR_MASK2     (CMXFCR_FC2 | CMXFCR_RF2CS_MSK | CMXFCR_TF2CS_MSK)
261     #define CONFIG_SYS_CMXFCR_VALUE2    (CMXFCR_RF2CS_CLK13 | CMXFCR_TF2CS_CLK14)
262     #define CONFIG_SYS_CPMFCR_RAMTYPE   0
263     #define CONFIG_SYS_FCC_PSMR (FCC_PSMR_FDE)
264
265   #elif (CONFIG_ETHER_INDEX == 3)
266     /* need more definitions here for FE3 */
267   #endif                                /* CONFIG_ETHER_INDEX */
268
269   #define CONFIG_MII                    /* MII PHY management */
270   #define CONFIG_BITBANGMII             /* bit-bang MII PHY management  */
271   /*
272    * GPIO pins used for bit-banged MII communications
273    */
274   #define MDIO_PORT     2               /* Port C */
275   #define MDIO_DECLARE  volatile ioport_t *iop = ioport_addr ( \
276                                 (immap_t *) CONFIG_SYS_IMMR, MDIO_PORT )
277   #define MDC_DECLARE   MDIO_DECLARE
278
279   #define MDIO_ACTIVE   (iop->pdir |=  0x00400000)
280   #define MDIO_TRISTATE (iop->pdir &= ~0x00400000)
281   #define MDIO_READ     ((iop->pdat &  0x00400000) != 0)
282
283   #define MDIO(bit)     if(bit) iop->pdat |=  0x00400000; \
284                         else    iop->pdat &= ~0x00400000
285
286   #define MDC(bit)      if(bit) iop->pdat |=  0x00200000; \
287                         else    iop->pdat &= ~0x00200000
288
289   #define MIIDELAY      udelay(1)
290
291 #endif
292
293 /*-----------------------------------------------------------------------
294  * FLASH and environment organization
295  */
296
297 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant              */
298 #define CONFIG_FLASH_CFI_DRIVER 1       /* Use the common driver                */
299 #if 0
300 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster)     */
301 #define CONFIG_SYS_FLASH_PROTECTION             /* use hardware protection              */
302 #endif
303 #define CONFIG_SYS_MAX_FLASH_SECT       64      /* max number of sectors on one chip    */
304 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
305
306 #undef  CONFIG_SYS_FLASH_CHECKSUM
307 #define CONFIG_SYS_FLASH_ERASE_TOUT     200000          /* Timeout for Flash Erase (in ms)      */
308 #define CONFIG_SYS_FLASH_WRITE_TOUT     50000           /* Timeout for Flash Write (in ms)      */
309
310 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor     */
311
312 #if 0
313 /* XXX This doesn't work and I don't want to fix it */
314 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
315   #define CONFIG_SYS_RAMBOOT
316 #else
317   #undef  CONFIG_SYS_RAMBOOT
318 #endif
319 #endif
320
321 /* Environment */
322 #if !defined(CONFIG_SYS_RAMBOOT)
323   #if defined(CONFIG_RAM_AS_FLASH)
324     #define CONFIG_ENV_IS_NOWHERE
325     #define CONFIG_ENV_ADDR     (CONFIG_SYS_FLASH_BASE + 0x100000)
326     #define CONFIG_ENV_SIZE     0x2000
327   #else
328     #define CONFIG_ENV_IS_IN_FLASH      1
329     #define CONFIG_ENV_SECT_SIZE        0x20000 /* 128K(one sector) for env */
330     #define CONFIG_ENV_ADDR     (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
331     #define CONFIG_ENV_SIZE     0x2000 /* CONFIG_ENV_SECT_SIZE */
332   #endif
333 #else
334   #define CONFIG_SYS_NO_FLASH           1       /* Flash is not usable now      */
335   #define CONFIG_ENV_IS_NOWHERE 1       /* Store ENV in memory only     */
336   #define CONFIG_ENV_ADDR               (CONFIG_SYS_MONITOR_BASE - 0x1000)
337   #define CONFIG_ENV_SIZE               0x2000
338 #endif
339
340 #define CONFIG_BOOTARGS "root=/dev/nfs rw nfsroot=192.168.0.251:/tftpboot ip=192.168.0.105:192.168.0.251::255.255.255.0:sbc8560:eth0:off console=ttyS0,9600"
341 /*#define CONFIG_BOOTARGS      "root=/dev/ram rw console=ttyS0,115200"*/
342 #define CONFIG_BOOTCOMMAND      "bootm 0xff800000 0xffa00000"
343 #define CONFIG_BOOTDELAY        5       /* -1 disable autoboot */
344
345 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
346 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
347
348
349 /*
350  * BOOTP options
351  */
352 #define CONFIG_BOOTP_BOOTFILESIZE
353 #define CONFIG_BOOTP_BOOTPATH
354 #define CONFIG_BOOTP_GATEWAY
355 #define CONFIG_BOOTP_HOSTNAME
356
357
358 /*
359  * Command line configuration.
360  */
361 #include <config_cmd_default.h>
362
363 #define CONFIG_CMD_PING
364 #define CONFIG_CMD_I2C
365 #define CONFIG_CMD_REGINFO
366
367 #if defined(CONFIG_PCI)
368     #define CONFIG_CMD_PCI
369 #endif
370
371 #if defined(CONFIG_TSEC_ENET) || defined(CONFIG_ETHER_ON_FCC)
372     #define CONFIG_CMD_MII
373 #endif
374
375 #if defined(CONFIG_SYS_RAMBOOT)
376     #undef CONFIG_CMD_SAVEENV
377     #undef CONFIG_CMD_LOADS
378 #endif
379
380
381 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
382
383 /*
384  * Miscellaneous configurable options
385  */
386 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
387 #define CONFIG_SYS_PROMPT       "SBC8540=> " /* Monitor Command Prompt  */
388 #if defined(CONFIG_CMD_KGDB)
389   #define CONFIG_SYS_CBSIZE     1024            /* Console I/O Buffer Size      */
390 #else
391   #define CONFIG_SYS_CBSIZE     256             /* Console I/O Buffer Size      */
392 #endif
393 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
394 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
395 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
396 #define CONFIG_SYS_LOAD_ADDR    0x1000000       /* default load address */
397 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
398
399 /*
400  * For booting Linux, the board info and command line data
401  * have to be in the first 8 MB of memory, since this is
402  * the maximum mapped by the Linux kernel during initialization.
403  */
404 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20) /* Initial Memory map for Linux */
405
406 #if defined(CONFIG_CMD_KGDB)
407   #define CONFIG_KGDB_BAUDRATE  230400  /* speed to run kgdb serial port */
408   #define CONFIG_KGDB_SER_INDEX 2       /* which serial port to use */
409 #endif
410
411 /*Note: change below for your network setting!!! */
412 #if defined(CONFIG_TSEC_ENET) || defined(CONFIG_ETHER_ON_FCC)
413 #  define CONFIG_ETHADDR        00:vv:ww:xx:yy:8a
414 #  define CONFIG_HAS_ETH1
415 #  define CONFIG_ETH1ADDR       00:vv:ww:xx:yy:8b
416 #  define CONFIG_HAS_ETH2
417 #  define CONFIG_ETH2ADDR       00:vv:ww:xx:yy:8c
418 #endif
419
420 #define CONFIG_SERVERIP         YourServerIP
421 #define CONFIG_IPADDR           YourTargetIP
422 #define CONFIG_GATEWAYIP        YourGatewayIP
423 #define CONFIG_NETMASK          255.255.255.0
424 #define CONFIG_HOSTNAME         SBC8560
425 #define CONFIG_ROOTPATH         "YourRootPath"
426 #define CONFIG_BOOTFILE         "YourImageName"
427
428 #endif  /* __CONFIG_H */