]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/exynos5250-dt.h
Exynos5420: Add base patch for SMDK5420
[karo-tx-uboot.git] / include / configs / exynos5250-dt.h
1 /*
2  * Copyright (C) 2012 Samsung Electronics
3  *
4  * Configuration settings for the SAMSUNG EXYNOS5250 board.
5  *
6  * SPDX-License-Identifier:     GPL-2.0+
7  */
8
9 #ifndef __CONFIG_H
10 #define __CONFIG_H
11
12 /* High Level Configuration Options */
13 #define CONFIG_SAMSUNG                  /* in a SAMSUNG core */
14 #define CONFIG_S5P                      /* S5P Family */
15 #define CONFIG_EXYNOS5                  /* which is in a Exynos5 Family */
16 #define CONFIG_EXYNOS5250
17
18 #include <asm/arch/cpu.h>               /* get chip and board defs */
19
20 #define CONFIG_SYS_GENERIC_BOARD
21 #define CONFIG_ARCH_CPU_INIT
22 #define CONFIG_DISPLAY_CPUINFO
23 #define CONFIG_DISPLAY_BOARDINFO
24 #define CONFIG_BOARD_COMMON
25 #define CONFIG_ARCH_EARLY_INIT_R
26
27 /* Enable fdt support for Exynos5250 */
28 #define CONFIG_OF_CONTROL
29 #define CONFIG_OF_SEPARATE
30
31 /* Allow tracing to be enabled */
32 #define CONFIG_TRACE
33 #define CONFIG_CMD_TRACE
34 #define CONFIG_TRACE_BUFFER_SIZE        (16 << 20)
35 #define CONFIG_TRACE_EARLY_SIZE         (8 << 20)
36 #define CONFIG_TRACE_EARLY
37 #define CONFIG_TRACE_EARLY_ADDR         0x50000000
38
39 /* Keep L2 Cache Disabled */
40 #define CONFIG_SYS_DCACHE_OFF
41
42 #define CONFIG_SYS_CACHELINE_SIZE       64
43
44 /* Enable ACE acceleration for SHA1 and SHA256 */
45 #define CONFIG_EXYNOS_ACE_SHA
46 #define CONFIG_SHA_HW_ACCEL
47
48 #define CONFIG_SYS_SDRAM_BASE           0x40000000
49 #define CONFIG_SYS_TEXT_BASE            0x43E00000
50
51 /* input clock of PLL: SMDK5250 has 24MHz input clock */
52 #define CONFIG_SYS_CLK_FREQ             24000000
53
54 #define CONFIG_SETUP_MEMORY_TAGS
55 #define CONFIG_CMDLINE_TAG
56 #define CONFIG_INITRD_TAG
57 #define CONFIG_CMDLINE_EDITING
58
59 /* MACH_TYPE_SMDK5250 macro will be removed once added to mach-types */
60 #define MACH_TYPE_SMDK5250              3774
61 #define CONFIG_MACH_TYPE                MACH_TYPE_SMDK5250
62
63 /* Power Down Modes */
64 #define S5P_CHECK_SLEEP                 0x00000BAD
65 #define S5P_CHECK_DIDLE                 0xBAD00000
66 #define S5P_CHECK_LPA                   0xABAD0000
67
68 /* Offset for inform registers */
69 #define INFORM0_OFFSET                  0x800
70 #define INFORM1_OFFSET                  0x804
71
72 /* Size of malloc() pool */
73 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + (4 << 20))
74
75 /* select serial console configuration */
76 #define CONFIG_BAUDRATE                 115200
77 #define EXYNOS5_DEFAULT_UART_OFFSET     0x010000
78 #define CONFIG_SILENT_CONSOLE
79
80 /* Enable keyboard */
81 #define CONFIG_CROS_EC          /* CROS_EC protocol */
82 #define CONFIG_CROS_EC_SPI              /* Support CROS_EC over SPI */
83 #define CONFIG_CROS_EC_I2C              /* Support CROS_EC over I2C */
84 #define CONFIG_CROS_EC_KEYB     /* CROS_EC keyboard input */
85 #define CONFIG_CMD_CROS_EC
86 #define CONFIG_KEYBOARD
87
88 /* Console configuration */
89 #define CONFIG_CONSOLE_MUX
90 #define CONFIG_SYS_CONSOLE_IS_IN_ENV
91 #define EXYNOS_DEVICE_SETTINGS \
92                 "stdin=serial,cros-ec-keyb\0" \
93                 "stdout=serial,lcd\0" \
94                 "stderr=serial,lcd\0"
95
96 #define CONFIG_EXTRA_ENV_SETTINGS \
97         EXYNOS_DEVICE_SETTINGS
98
99 /* SD/MMC configuration */
100 #define CONFIG_GENERIC_MMC
101 #define CONFIG_MMC
102 #define CONFIG_SDHCI
103 #define CONFIG_S5P_SDHCI
104 #define CONFIG_DWMMC
105 #define CONFIG_EXYNOS_DWMMC
106 #define CONFIG_SUPPORT_EMMC_BOOT
107
108
109 #define CONFIG_BOARD_EARLY_INIT_F
110 #define CONFIG_SKIP_LOWLEVEL_INIT
111
112 /* PWM */
113 #define CONFIG_PWM
114
115 /* allow to overwrite serial and ethaddr */
116 #define CONFIG_ENV_OVERWRITE
117
118 /* Command definition*/
119 #include <config_cmd_default.h>
120
121 #define CONFIG_CMD_PING
122 #define CONFIG_CMD_ELF
123 #define CONFIG_CMD_MMC
124 #define CONFIG_CMD_EXT2
125 #define CONFIG_CMD_FAT
126 #define CONFIG_CMD_NET
127 #define CONFIG_CMD_HASH
128
129 #define CONFIG_BOOTDELAY                3
130 #define CONFIG_ZERO_BOOTDELAY_CHECK
131
132 /* Thermal Management Unit */
133 #define CONFIG_EXYNOS_TMU
134 #define CONFIG_CMD_DTT
135 #define CONFIG_TMU_CMD_DTT
136
137 /* USB */
138 #define CONFIG_CMD_USB
139 #define CONFIG_USB_XHCI
140 #define CONFIG_USB_XHCI_EXYNOS
141 #define CONFIG_SYS_USB_XHCI_MAX_ROOT_PORTS      2
142 #define CONFIG_USB_STORAGE
143
144 /* USB boot mode */
145 #define CONFIG_USB_BOOTING
146 #define EXYNOS_COPY_USB_FNPTR_ADDR      0x02020070
147 #define EXYNOS_USB_SECONDARY_BOOT       0xfeed0002
148 #define EXYNOS_IRAM_SECONDARY_BASE      0x02020018
149
150 /* TPM */
151 #define CONFIG_TPM
152 #define CONFIG_CMD_TPM
153 #define CONFIG_TPM_TIS_I2C
154 #define CONFIG_TPM_TIS_I2C_BUS_NUMBER   3
155 #define CONFIG_TPM_TIS_I2C_SLAVE_ADDR   0x20
156
157 /* MMC SPL */
158 #define CONFIG_EXYNOS_SPL
159 #define CONFIG_SPL
160 #define COPY_BL2_FNPTR_ADDR     0x02020030
161
162 #define CONFIG_SPL_LIBCOMMON_SUPPORT
163 #define CONFIG_SPL_GPIO_SUPPORT
164
165 /* specific .lds file */
166 #define CONFIG_SPL_LDSCRIPT     "board/samsung/common/exynos-uboot-spl.lds"
167 #define CONFIG_SPL_TEXT_BASE    0x02023400
168 #define CONFIG_SPL_MAX_FOOTPRINT        (14 * 1024)
169
170 #define CONFIG_BOOTCOMMAND      "mmc read 40007000 451 2000; bootm 40007000"
171
172 /* Miscellaneous configurable options */
173 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
174 #define CONFIG_SYS_HUSH_PARSER          /* use "hush" command parser    */
175 #define CONFIG_SYS_PROMPT               "SMDK5250 # "
176 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size */
177 #define CONFIG_SYS_PBSIZE               384     /* Print Buffer Size */
178 #define CONFIG_SYS_MAXARGS              16      /* max number of command args */
179 #define CONFIG_DEFAULT_CONSOLE          "console=ttySAC1,115200n8\0"
180 /* Boot Argument Buffer Size */
181 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE
182 /* memtest works on */
183 #define CONFIG_SYS_MEMTEST_START        CONFIG_SYS_SDRAM_BASE
184 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_SDRAM_BASE + 0x5E00000)
185 #define CONFIG_SYS_LOAD_ADDR            (CONFIG_SYS_SDRAM_BASE + 0x3E00000)
186
187 #define CONFIG_RD_LVL
188
189 #define CONFIG_NR_DRAM_BANKS    8
190 #define SDRAM_BANK_SIZE         (256UL << 20UL) /* 256 MB */
191 #define PHYS_SDRAM_1            CONFIG_SYS_SDRAM_BASE
192 #define PHYS_SDRAM_1_SIZE       SDRAM_BANK_SIZE
193 #define PHYS_SDRAM_2            (CONFIG_SYS_SDRAM_BASE + SDRAM_BANK_SIZE)
194 #define PHYS_SDRAM_2_SIZE       SDRAM_BANK_SIZE
195 #define PHYS_SDRAM_3            (CONFIG_SYS_SDRAM_BASE + (2 * SDRAM_BANK_SIZE))
196 #define PHYS_SDRAM_3_SIZE       SDRAM_BANK_SIZE
197 #define PHYS_SDRAM_4            (CONFIG_SYS_SDRAM_BASE + (3 * SDRAM_BANK_SIZE))
198 #define PHYS_SDRAM_4_SIZE       SDRAM_BANK_SIZE
199 #define PHYS_SDRAM_5            (CONFIG_SYS_SDRAM_BASE + (4 * SDRAM_BANK_SIZE))
200 #define PHYS_SDRAM_5_SIZE       SDRAM_BANK_SIZE
201 #define PHYS_SDRAM_6            (CONFIG_SYS_SDRAM_BASE + (5 * SDRAM_BANK_SIZE))
202 #define PHYS_SDRAM_6_SIZE       SDRAM_BANK_SIZE
203 #define PHYS_SDRAM_7            (CONFIG_SYS_SDRAM_BASE + (6 * SDRAM_BANK_SIZE))
204 #define PHYS_SDRAM_7_SIZE       SDRAM_BANK_SIZE
205 #define PHYS_SDRAM_8            (CONFIG_SYS_SDRAM_BASE + (7 * SDRAM_BANK_SIZE))
206 #define PHYS_SDRAM_8_SIZE       SDRAM_BANK_SIZE
207
208 #define CONFIG_SYS_MONITOR_BASE 0x00000000
209
210 /* FLASH and environment organization */
211 #define CONFIG_SYS_NO_FLASH
212 #undef CONFIG_CMD_IMLS
213 #define CONFIG_IDENT_STRING             " for SMDK5250"
214
215 #define CONFIG_SYS_MMC_ENV_DEV          0
216
217 #define CONFIG_SECURE_BL1_ONLY
218
219 /* Secure FW size configuration */
220 #ifdef  CONFIG_SECURE_BL1_ONLY
221 #define CONFIG_SEC_FW_SIZE              (8 << 10)       /* 8KB */
222 #else
223 #define CONFIG_SEC_FW_SIZE              0
224 #endif
225
226 /* Configuration of BL1, BL2, ENV Blocks on mmc */
227 #define CONFIG_RES_BLOCK_SIZE   (512)
228 #define CONFIG_BL1_SIZE         (16 << 10) /*16 K reserved for BL1*/
229 #define CONFIG_BL2_SIZE         (512UL << 10UL) /* 512 KB */
230 #define CONFIG_ENV_SIZE         (16 << 10)      /* 16 KB */
231
232 #define CONFIG_BL1_OFFSET       (CONFIG_RES_BLOCK_SIZE + CONFIG_SEC_FW_SIZE)
233 #define CONFIG_BL2_OFFSET       (CONFIG_BL1_OFFSET + CONFIG_BL1_SIZE)
234 #define CONFIG_ENV_OFFSET       (CONFIG_BL2_OFFSET + CONFIG_BL2_SIZE)
235
236 /* U-boot copy size from boot Media to DRAM.*/
237 #define BL2_START_OFFSET        (CONFIG_BL2_OFFSET/512)
238 #define BL2_SIZE_BLOC_COUNT     (CONFIG_BL2_SIZE/512)
239
240 #define CONFIG_SPI_BOOTING
241 #define EXYNOS_COPY_SPI_FNPTR_ADDR      0x02020058
242 #define SPI_FLASH_UBOOT_POS             (CONFIG_SEC_FW_SIZE + CONFIG_BL1_SIZE)
243
244 #define CONFIG_DOS_PARTITION
245 #define CONFIG_EFI_PARTITION
246 #define CONFIG_CMD_PART
247 #define CONFIG_PARTITION_UUIDS
248
249
250 #define CONFIG_IRAM_STACK       0x02050000
251
252 #define CONFIG_SYS_INIT_SP_ADDR CONFIG_IRAM_STACK
253
254 /* I2C */
255 #define CONFIG_SYS_I2C_INIT_BOARD
256 #define CONFIG_SYS_I2C
257 #define CONFIG_CMD_I2C
258 #define CONFIG_SYS_I2C_S3C24X0_SPEED    100000          /* 100 Kbps */
259 #define CONFIG_SYS_I2C_S3C24X0
260 #define CONFIG_I2C_MULTI_BUS
261 #define CONFIG_MAX_I2C_NUM      8
262 #define CONFIG_SYS_I2C_S3C24X0_SLAVE    0x0
263 #define CONFIG_I2C_EDID
264
265 /* PMIC */
266 #define CONFIG_PMIC
267 #define CONFIG_PMIC_I2C
268 #define CONFIG_PMIC_MAX77686
269
270 /* SPI */
271 #define CONFIG_ENV_IS_IN_SPI_FLASH
272 #define CONFIG_SPI_FLASH
273 #define CONFIG_ENV_SPI_BASE     0x12D30000
274
275 #ifdef CONFIG_SPI_FLASH
276 #define CONFIG_EXYNOS_SPI
277 #define CONFIG_CMD_SF
278 #define CONFIG_CMD_SPI
279 #define CONFIG_SPI_FLASH_WINBOND
280 #define CONFIG_SPI_FLASH_GIGADEVICE
281 #define CONFIG_SF_DEFAULT_MODE          SPI_MODE_0
282 #define CONFIG_SF_DEFAULT_SPEED         50000000
283 #define EXYNOS5_SPI_NUM_CONTROLLERS     5
284 #define CONFIG_OF_SPI
285 #endif
286
287 #ifdef CONFIG_ENV_IS_IN_SPI_FLASH
288 #define CONFIG_ENV_SPI_MODE     SPI_MODE_0
289 #define CONFIG_ENV_SECT_SIZE    CONFIG_ENV_SIZE
290 #define CONFIG_ENV_SPI_BUS      1
291 #define CONFIG_ENV_SPI_MAX_HZ   50000000
292 #endif
293
294 /* PMIC */
295 #define CONFIG_POWER
296 #define CONFIG_POWER_I2C
297 #define CONFIG_POWER_MAX77686
298
299 /* Ethernet Controllor Driver */
300 #ifdef CONFIG_CMD_NET
301 #define CONFIG_SMC911X
302 #define CONFIG_SMC911X_BASE             0x5000000
303 #define CONFIG_SMC911X_16_BIT
304 #define CONFIG_ENV_SROM_BANK            1
305 #endif /*CONFIG_CMD_NET*/
306
307 /* Enable PXE Support */
308 #ifdef CONFIG_CMD_NET
309 #define CONFIG_CMD_PXE
310 #define CONFIG_MENU
311 #endif
312
313 /* Sound */
314 #define CONFIG_CMD_SOUND
315 #ifdef CONFIG_CMD_SOUND
316 #define CONFIG_SOUND
317 #define CONFIG_I2S
318 #define CONFIG_SOUND_MAX98095
319 #define CONFIG_SOUND_WM8994
320 #endif
321
322 /* Enable devicetree support */
323 #define CONFIG_OF_LIBFDT
324
325 /* SHA hashing */
326 #define CONFIG_CMD_HASH
327 #define CONFIG_HASH_VERIFY
328 #define CONFIG_SHA1
329 #define CONFIG_SHA256
330
331 /* Display */
332 #define CONFIG_LCD
333 #ifdef CONFIG_LCD
334 #define CONFIG_EXYNOS_FB
335 #define CONFIG_EXYNOS_DP
336 #define LCD_XRES                        2560
337 #define LCD_YRES                        1600
338 #define LCD_BPP                 LCD_COLOR16
339 #endif
340
341 /* Enable Time Command */
342 #define CONFIG_CMD_TIME
343
344 #endif  /* __CONFIG_H */