]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/lubbock.h
nand: remove CONFIG_SYS_NAND_PAGE_SIZE
[karo-tx-uboot.git] / include / configs / lubbock.h
1 /*
2  * (C) Copyright 2002
3  * Kyle Harris, Nexus Technologies, Inc. kharris@nexus-tech.net
4  *
5  * (C) Copyright 2002
6  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
7  * Marius Groeger <mgroeger@sysgo.de>
8  *
9  * Configuation settings for the LUBBOCK board.
10  *
11  * SPDX-License-Identifier:     GPL-2.0+
12  */
13
14 #ifndef __CONFIG_H
15 #define __CONFIG_H
16
17 /*
18  * High Level Configuration Options
19  * (easy to change)
20  */
21 #define CONFIG_CPU_PXA25X               1       /* This is an PXA250 CPU    */
22 #define CONFIG_LUBBOCK          1       /* on an LUBBOCK Board      */
23 #define CONFIG_LCD              1
24 #ifdef CONFIG_LCD
25 #define CONFIG_PXA_LCD
26 #define CONFIG_SHARP_LM8V31
27 #endif
28 #define CONFIG_MMC
29 #define CONFIG_BOARD_LATE_INIT
30 #define CONFIG_DOS_PARTITION
31 #define CONFIG_SYS_TEXT_BASE    0x0
32
33 /* we will never enable dcache, because we have to setup MMU first */
34 #define CONFIG_SYS_DCACHE_OFF
35
36 /*
37  * Size of malloc() pool
38  */
39 #define CONFIG_SYS_MALLOC_LEN       (CONFIG_ENV_SIZE + 128*1024)
40
41 /*
42  * Hardware drivers
43  */
44 #define CONFIG_LAN91C96
45 #define CONFIG_LAN91C96_BASE 0x0C000000
46
47 /*
48  * select serial console configuration
49  */
50 #define CONFIG_PXA_SERIAL
51 #define CONFIG_FFUART          1       /* we use FFUART on LUBBOCK */
52 #define CONFIG_CONS_INDEX       3
53
54 /* allow to overwrite serial and ethaddr */
55 #define CONFIG_ENV_OVERWRITE
56
57 #define CONFIG_BAUDRATE         115200
58
59
60 /*
61  * BOOTP options
62  */
63 #define CONFIG_BOOTP_BOOTFILESIZE
64 #define CONFIG_BOOTP_BOOTPATH
65 #define CONFIG_BOOTP_GATEWAY
66 #define CONFIG_BOOTP_HOSTNAME
67
68
69 /*
70  * Command line configuration.
71  */
72 #include <config_cmd_default.h>
73
74 #define CONFIG_CMD_FAT
75
76
77 #define CONFIG_BOOTDELAY        3
78 #define CONFIG_ETHADDR          08:00:3e:26:0a:5b
79 #define CONFIG_NETMASK          255.255.0.0
80 #define CONFIG_IPADDR           192.168.0.21
81 #define CONFIG_SERVERIP         192.168.0.250
82 #define CONFIG_BOOTCOMMAND      "bootm 80000"
83 #define CONFIG_BOOTARGS         "root=/dev/mtdblock2 rootfstype=cramfs console=ttyS0,115200"
84 #define CONFIG_CMDLINE_TAG
85 #define CONFIG_TIMESTAMP
86
87 #if defined(CONFIG_CMD_KGDB)
88 #define CONFIG_KGDB_BAUDRATE    230400          /* speed to run kgdb serial port */
89 #endif
90
91 /*
92  * Miscellaneous configurable options
93  */
94 #define CONFIG_SYS_HUSH_PARSER          1
95
96 #define CONFIG_SYS_LONGHELP                             /* undef to save memory         */
97 #ifdef CONFIG_SYS_HUSH_PARSER
98 #define CONFIG_SYS_PROMPT               "$ "            /* Monitor Command Prompt */
99 #else
100 #endif
101 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
102 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
103 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
104 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
105 #define CONFIG_SYS_DEVICE_NULLDEV       1
106
107 #define CONFIG_SYS_MEMTEST_START        0xa0400000      /* memtest works on     */
108 #define CONFIG_SYS_MEMTEST_END          0xa0800000      /* 4 ... 8 MB in DRAM   */
109
110 #define CONFIG_SYS_LOAD_ADDR    (CONFIG_SYS_DRAM_BASE + 0x8000) /* default load address */
111
112 #define CONFIG_SYS_CPUSPEED             0x161           /* set core clock to 400/200/100 MHz */
113
114 #ifdef CONFIG_MMC
115 #define CONFIG_GENERIC_MMC
116 #define CONFIG_PXA_MMC_GENERIC
117 #define CONFIG_CMD_MMC
118 #define CONFIG_SYS_MMC_BASE             0xF0000000
119 #endif
120
121 /*
122  * Physical Memory Map
123  */
124 #define CONFIG_NR_DRAM_BANKS    4          /* we have 2 banks of DRAM */
125 #define PHYS_SDRAM_1            0xa0000000 /* SDRAM Bank #1 */
126 #define PHYS_SDRAM_1_SIZE       0x04000000 /* 64 MB */
127 #define PHYS_SDRAM_2            0xa4000000 /* SDRAM Bank #2 */
128 #define PHYS_SDRAM_2_SIZE       0x00000000 /* 0 MB */
129 #define PHYS_SDRAM_3            0xa8000000 /* SDRAM Bank #3 */
130 #define PHYS_SDRAM_3_SIZE       0x00000000 /* 0 MB */
131 #define PHYS_SDRAM_4            0xac000000 /* SDRAM Bank #4 */
132 #define PHYS_SDRAM_4_SIZE       0x00000000 /* 0 MB */
133
134 #define PHYS_FLASH_1            0x00000000 /* Flash Bank #1 */
135 #define PHYS_FLASH_2            0x04000000 /* Flash Bank #2 */
136 #define PHYS_FLASH_SIZE         0x02000000 /* 32 MB */
137 #define PHYS_FLASH_BANK_SIZE    0x02000000 /* 32 MB Banks */
138 #define PHYS_FLASH_SECT_SIZE    0x00040000 /* 256 KB sectors (x2) */
139
140 #define CONFIG_SYS_DRAM_BASE            0xa0000000
141 #define CONFIG_SYS_DRAM_SIZE            0x04000000
142
143 #define CONFIG_SYS_FLASH_BASE           PHYS_FLASH_1
144
145 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
146 #define CONFIG_SYS_INIT_SP_ADDR         0xfffff800
147
148 #define FPGA_REGS_BASE_PHYSICAL 0x08000000
149
150 /*
151  * GPIO settings
152  */
153 #define CONFIG_SYS_GPSR0_VAL            0x00008000
154 #define CONFIG_SYS_GPSR1_VAL            0x00FC0382
155 #define CONFIG_SYS_GPSR2_VAL            0x0001FFFF
156 #define CONFIG_SYS_GPCR0_VAL            0x00000000
157 #define CONFIG_SYS_GPCR1_VAL            0x00000000
158 #define CONFIG_SYS_GPCR2_VAL            0x00000000
159 #define CONFIG_SYS_GPDR0_VAL            0x0060A800
160 #define CONFIG_SYS_GPDR1_VAL            0x00FF0382
161 #define CONFIG_SYS_GPDR2_VAL            0x0001C000
162 #define CONFIG_SYS_GAFR0_L_VAL          0x98400000
163 #define CONFIG_SYS_GAFR0_U_VAL          0x00002950
164 #define CONFIG_SYS_GAFR1_L_VAL          0x000A9558
165 #define CONFIG_SYS_GAFR1_U_VAL          0x0005AAAA
166 #define CONFIG_SYS_GAFR2_L_VAL          0xA0000000
167 #define CONFIG_SYS_GAFR2_U_VAL          0x00000002
168
169 #define CONFIG_SYS_PSSR_VAL             0x20
170
171 #define CONFIG_SYS_CCCR                 CCCR_L27|CCCR_M2|CCCR_N10
172 #define CONFIG_SYS_CKEN                 0x0
173
174 /*
175  * Memory settings
176  */
177 #define CONFIG_SYS_MSC0_VAL             0x23F223F2
178 #define CONFIG_SYS_MSC1_VAL             0x3FF1A441
179 #define CONFIG_SYS_MSC2_VAL             0x7FF97FF1
180 #define CONFIG_SYS_MDCNFG_VAL           0x00001AC9
181 #define CONFIG_SYS_MDREFR_VAL           0x00018018
182 #define CONFIG_SYS_MDMRS_VAL            0x00000000
183
184 #define CONFIG_SYS_FLYCNFG_VAL          0x00000000
185 #define CONFIG_SYS_SXCNFG_VAL           0x00000000
186
187 /*
188  * PCMCIA and CF Interfaces
189  */
190 #define CONFIG_SYS_MECR_VAL             0x00000000
191 #define CONFIG_SYS_MCMEM0_VAL           0x00010504
192 #define CONFIG_SYS_MCMEM1_VAL           0x00010504
193 #define CONFIG_SYS_MCATT0_VAL           0x00010504
194 #define CONFIG_SYS_MCATT1_VAL           0x00010504
195 #define CONFIG_SYS_MCIO0_VAL            0x00004715
196 #define CONFIG_SYS_MCIO1_VAL            0x00004715
197
198 #define _LED                    0x08000010
199 #define LED_BLANK               0x08000040
200
201 /*
202  * FLASH and environment organization
203  */
204 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks           */
205 #define CONFIG_SYS_MAX_FLASH_SECT       128  /* max number of sectors on one chip    */
206
207 /* timeout values are in ticks */
208 #define CONFIG_SYS_FLASH_ERASE_TOUT     (25*CONFIG_SYS_HZ) /* Timeout for Flash Erase */
209 #define CONFIG_SYS_FLASH_WRITE_TOUT     (25*CONFIG_SYS_HZ) /* Timeout for Flash Write */
210
211 /* NOTE: many default partitioning schemes assume the kernel starts at the
212  * second sector, not an environment.  You have been warned!
213  */
214 #define CONFIG_SYS_MONITOR_LEN          PHYS_FLASH_SECT_SIZE
215 #define CONFIG_ENV_IS_IN_FLASH  1
216 #define CONFIG_ENV_ADDR         (PHYS_FLASH_1 + PHYS_FLASH_SECT_SIZE)
217 #define CONFIG_ENV_SECT_SIZE    PHYS_FLASH_SECT_SIZE
218 #define CONFIG_ENV_SIZE         (PHYS_FLASH_SECT_SIZE / 16)
219
220
221 /*
222  * FPGA Offsets
223  */
224 #define WHOAMI_OFFSET           0x00
225 #define HEXLED_OFFSET           0x10
226 #define BLANKLED_OFFSET         0x40
227 #define DISCRETELED_OFFSET      0x40
228 #define CNFG_SWITCHES_OFFSET    0x50
229 #define USER_SWITCHES_OFFSET    0x60
230 #define MISC_WR_OFFSET          0x80
231 #define MISC_RD_OFFSET          0x90
232 #define INT_MASK_OFFSET         0xC0
233 #define INT_CLEAR_OFFSET        0xD0
234 #define GP_OFFSET               0x100
235
236 #endif  /* __CONFIG_H */