]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/lcd.h
EXYNOS: display 32bpp bitmap TIZEN logo
[karo-tx-uboot.git] / include / lcd.h
1 /*
2  * MPC823 and PXA LCD Controller
3  *
4  * Modeled after video interface by Paolo Scaffardi
5  *
6  *
7  * (C) Copyright 2001
8  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
9  *
10  * See file CREDITS for list of people who contributed to this
11  * project.
12  *
13  * This program is free software; you can redistribute it and/or
14  * modify it under the terms of the GNU General Public License as
15  * published by the Free Software Foundation; either version 2 of
16  * the License, or (at your option) any later version.
17  *
18  * This program is distributed in the hope that it will be useful,
19  * but WITHOUT ANY WARRANTY; without even the implied warranty of
20  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
21  * GNU General Public License for more details.
22  *
23  * You should have received a copy of the GNU General Public License
24  * along with this program; if not, write to the Free Software
25  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
26  * MA 02111-1307 USA
27  */
28
29 #ifndef _LCD_H_
30 #define _LCD_H_
31
32 extern char lcd_is_enabled;
33
34 extern int lcd_line_length;
35 extern int lcd_color_fg;
36 extern int lcd_color_bg;
37
38 /*
39  * Frame buffer memory information
40  */
41 extern void *lcd_base;          /* Start of framebuffer memory  */
42 extern void *lcd_console_address;       /* Start of console buffer      */
43
44 extern short console_col;
45 extern short console_row;
46 extern struct vidinfo panel_info;
47
48 extern void lcd_ctrl_init (void *lcdbase);
49 extern void lcd_enable (void);
50
51 /* setcolreg used in 8bpp/16bpp; initcolregs used in monochrome */
52 extern void lcd_setcolreg (ushort regno,
53                                 ushort red, ushort green, ushort blue);
54 extern void lcd_initcolregs (void);
55
56 /* gunzip_bmp used if CONFIG_VIDEO_BMP_GZIP */
57 extern struct bmp_image *gunzip_bmp(unsigned long addr, unsigned long *lenp);
58 extern int bmp_display(ulong addr, int x, int y);
59
60 #if defined CONFIG_MPC823
61 /*
62  * LCD controller stucture for MPC823 CPU
63  */
64 typedef struct vidinfo {
65         ushort  vl_col;         /* Number of columns (i.e. 640) */
66         ushort  vl_row;         /* Number of rows (i.e. 480) */
67         ushort  vl_width;       /* Width of display area in millimeters */
68         ushort  vl_height;      /* Height of display area in millimeters */
69
70         /* LCD configuration register */
71         u_char  vl_clkp;        /* Clock polarity */
72         u_char  vl_oep;         /* Output Enable polarity */
73         u_char  vl_hsp;         /* Horizontal Sync polarity */
74         u_char  vl_vsp;         /* Vertical Sync polarity */
75         u_char  vl_dp;          /* Data polarity */
76         u_char  vl_bpix;        /* Bits per pixel, 0 = 1, 1 = 2, 2 = 4, 3 = 8 */
77         u_char  vl_lbw;         /* LCD Bus width, 0 = 4, 1 = 8 */
78         u_char  vl_splt;        /* Split display, 0 = single-scan, 1 = dual-scan */
79         u_char  vl_clor;        /* Color, 0 = mono, 1 = color */
80         u_char  vl_tft;         /* 0 = passive, 1 = TFT */
81
82         /* Horizontal control register. Timing from data sheet */
83         ushort  vl_wbl;         /* Wait between lines */
84
85         /* Vertical control register */
86         u_char  vl_vpw;         /* Vertical sync pulse width */
87         u_char  vl_lcdac;       /* LCD AC timing */
88         u_char  vl_wbf;         /* Wait between frames */
89 } vidinfo_t;
90
91 #elif defined(CONFIG_CPU_PXA25X) || defined(CONFIG_CPU_PXA27X) || \
92         defined CONFIG_CPU_MONAHANS
93 /*
94  * PXA LCD DMA descriptor
95  */
96 struct pxafb_dma_descriptor {
97         u_long  fdadr;          /* Frame descriptor address register */
98         u_long  fsadr;          /* Frame source address register */
99         u_long  fidr;           /* Frame ID register */
100         u_long  ldcmd;          /* Command register */
101 };
102
103 /*
104  * PXA LCD info
105  */
106 struct pxafb_info {
107
108         /* Misc registers */
109         u_long  reg_lccr3;
110         u_long  reg_lccr2;
111         u_long  reg_lccr1;
112         u_long  reg_lccr0;
113         u_long  fdadr0;
114         u_long  fdadr1;
115
116         /* DMA descriptors */
117         struct  pxafb_dma_descriptor *  dmadesc_fblow;
118         struct  pxafb_dma_descriptor *  dmadesc_fbhigh;
119         struct  pxafb_dma_descriptor *  dmadesc_palette;
120
121         u_long  screen;         /* physical address of frame buffer */
122         u_long  palette;        /* physical address of palette memory */
123         u_int   palette_size;
124 };
125
126 /*
127  * LCD controller stucture for PXA CPU
128  */
129 typedef struct vidinfo {
130         ushort  vl_col;         /* Number of columns (i.e. 640) */
131         ushort  vl_row;         /* Number of rows (i.e. 480) */
132         ushort  vl_width;       /* Width of display area in millimeters */
133         ushort  vl_height;      /* Height of display area in millimeters */
134
135         /* LCD configuration register */
136         u_char  vl_clkp;        /* Clock polarity */
137         u_char  vl_oep;         /* Output Enable polarity */
138         u_char  vl_hsp;         /* Horizontal Sync polarity */
139         u_char  vl_vsp;         /* Vertical Sync polarity */
140         u_char  vl_dp;          /* Data polarity */
141         u_char  vl_bpix;        /* Bits per pixel, 0 = 1, 1 = 2, 2 = 4, 3 = 8, 4 = 16 */
142         u_char  vl_lbw;         /* LCD Bus width, 0 = 4, 1 = 8 */
143         u_char  vl_splt;        /* Split display, 0 = single-scan, 1 = dual-scan */
144         u_char  vl_clor;        /* Color, 0 = mono, 1 = color */
145         u_char  vl_tft;         /* 0 = passive, 1 = TFT */
146
147         /* Horizontal control register. Timing from data sheet */
148         ushort  vl_hpw;         /* Horz sync pulse width */
149         u_char  vl_blw;         /* Wait before of line */
150         u_char  vl_elw;         /* Wait end of line */
151
152         /* Vertical control register. */
153         u_char  vl_vpw;         /* Vertical sync pulse width */
154         u_char  vl_bfw;         /* Wait before of frame */
155         u_char  vl_efw;         /* Wait end of frame */
156
157         /* PXA LCD controller params */
158         struct  pxafb_info pxa;
159 } vidinfo_t;
160
161 #elif defined(CONFIG_ATMEL_LCD)
162
163 typedef struct vidinfo {
164         ushort vl_col;          /* Number of columns (i.e. 640) */
165         ushort vl_row;          /* Number of rows (i.e. 480) */
166         u_long vl_clk;  /* pixel clock in ps    */
167
168         /* LCD configuration register */
169         u_long vl_sync;         /* Horizontal / vertical sync */
170         u_long vl_bpix;         /* Bits per pixel, 0 = 1, 1 = 2, 2 = 4, 3 = 8, 4 = 16 */
171         u_long vl_tft;          /* 0 = passive, 1 = TFT */
172         u_long vl_cont_pol_low; /* contrast polarity is low */
173
174         /* Horizontal control register. */
175         u_long vl_hsync_len;    /* Length of horizontal sync */
176         u_long vl_left_margin;  /* Time from sync to picture */
177         u_long vl_right_margin; /* Time from picture to sync */
178
179         /* Vertical control register. */
180         u_long vl_vsync_len;    /* Length of vertical sync */
181         u_long vl_upper_margin; /* Time from sync to picture */
182         u_long vl_lower_margin; /* Time from picture to sync */
183
184         u_long  mmio;           /* Memory mapped registers */
185 } vidinfo_t;
186
187 #elif defined(CONFIG_EXYNOS_FB)
188
189 enum {
190         FIMD_RGB_INTERFACE = 1,
191         FIMD_CPU_INTERFACE = 2,
192 };
193
194 enum exynos_fb_rgb_mode_t {
195         MODE_RGB_P = 0,
196         MODE_BGR_P = 1,
197         MODE_RGB_S = 2,
198         MODE_BGR_S = 3,
199 };
200
201 typedef struct vidinfo {
202         ushort vl_col;          /* Number of columns (i.e. 640) */
203         ushort vl_row;          /* Number of rows (i.e. 480) */
204         ushort vl_width;        /* Width of display area in millimeters */
205         ushort vl_height;       /* Height of display area in millimeters */
206
207         /* LCD configuration register */
208         u_char vl_freq;         /* Frequency */
209         u_char vl_clkp;         /* Clock polarity */
210         u_char vl_oep;          /* Output Enable polarity */
211         u_char vl_hsp;          /* Horizontal Sync polarity */
212         u_char vl_vsp;          /* Vertical Sync polarity */
213         u_char vl_dp;           /* Data polarity */
214         u_char vl_bpix;         /* Bits per pixel */
215
216         /* Horizontal control register. Timing from data sheet */
217         u_char vl_hspw;         /* Horz sync pulse width */
218         u_char vl_hfpd;         /* Wait before of line */
219         u_char vl_hbpd;         /* Wait end of line */
220
221         /* Vertical control register. */
222         u_char  vl_vspw;        /* Vertical sync pulse width */
223         u_char  vl_vfpd;        /* Wait before of frame */
224         u_char  vl_vbpd;        /* Wait end of frame */
225         u_char  vl_cmd_allow_len; /* Wait end of frame */
226
227         void (*cfg_gpio)(void);
228         void (*backlight_on)(unsigned int onoff);
229         void (*reset_lcd)(void);
230         void (*lcd_power_on)(void);
231         void (*cfg_ldo)(void);
232         void (*enable_ldo)(unsigned int onoff);
233         void (*mipi_power)(void);
234         void (*backlight_reset)(void);
235
236         unsigned int win_id;
237         unsigned int init_delay;
238         unsigned int power_on_delay;
239         unsigned int reset_delay;
240         unsigned int interface_mode;
241         unsigned int mipi_enabled;
242         unsigned int cs_setup;
243         unsigned int wr_setup;
244         unsigned int wr_act;
245         unsigned int wr_hold;
246         unsigned int logo_on;
247         unsigned int logo_width;
248         unsigned int logo_height;
249         unsigned long logo_addr;
250         unsigned int rgb_mode;
251         unsigned int resolution;
252
253         /* parent clock name(MPLL, EPLL or VPLL) */
254         unsigned int pclk_name;
255         /* ratio value for source clock from parent clock. */
256         unsigned int sclk_div;
257
258         unsigned int dual_lcd_enabled;
259
260 } vidinfo_t;
261
262 void init_panel_info(vidinfo_t *vid);
263
264 #else
265
266 typedef struct vidinfo {
267         ushort  vl_col;         /* Number of columns (i.e. 160) */
268         ushort  vl_row;         /* Number of rows (i.e. 100) */
269
270         u_char  vl_bpix;        /* Bits per pixel, 0 = 1 */
271
272         ushort  *cmap;          /* Pointer to the colormap */
273
274         void    *priv;          /* Pointer to driver-specific data */
275 } vidinfo_t;
276
277 #endif /* CONFIG_MPC823, CONFIG_CPU_PXA25X, CONFIG_MCC200, CONFIG_ATMEL_LCD */
278
279 extern vidinfo_t panel_info;
280
281 /* Video functions */
282
283 #if defined(CONFIG_RBC823)
284 void    lcd_disable     (void);
285 #endif
286
287
288 /* int  lcd_init        (void *lcdbase); */
289 void    lcd_putc        (const char c);
290 void    lcd_puts        (const char *s);
291 void    lcd_printf      (const char *fmt, ...);
292 void    lcd_clear(void);
293 int     lcd_display_bitmap(ulong bmp_image, int x, int y);
294
295 /* Allow boards to customize the information displayed */
296 void lcd_show_board_info(void);
297
298 /************************************************************************/
299 /* ** BITMAP DISPLAY SUPPORT                                            */
300 /************************************************************************/
301 #if defined(CONFIG_CMD_BMP) || defined(CONFIG_SPLASH_SCREEN)
302 # include <bmp_layout.h>
303 # include <asm/byteorder.h>
304 #endif
305
306 /*
307  *  Information about displays we are using. This is for configuring
308  *  the LCD controller and memory allocation. Someone has to know what
309  *  is connected, as we can't autodetect anything.
310  */
311 #define CONFIG_SYS_HIGH 0       /* Pins are active high                 */
312 #define CONFIG_SYS_LOW          1       /* Pins are active low                  */
313
314 #define LCD_MONOCHROME  0
315 #define LCD_COLOR2      1
316 #define LCD_COLOR4      2
317 #define LCD_COLOR8      3
318 #define LCD_COLOR16     4
319
320 /*----------------------------------------------------------------------*/
321 #if defined(CONFIG_LCD_INFO_BELOW_LOGO)
322 # define LCD_INFO_X             0
323 # define LCD_INFO_Y             (BMP_LOGO_HEIGHT + VIDEO_FONT_HEIGHT)
324 #elif defined(CONFIG_LCD_LOGO)
325 # define LCD_INFO_X             (BMP_LOGO_WIDTH + 4 * VIDEO_FONT_WIDTH)
326 # define LCD_INFO_Y             (VIDEO_FONT_HEIGHT)
327 #else
328 # define LCD_INFO_X             (VIDEO_FONT_WIDTH)
329 # define LCD_INFO_Y             (VIDEO_FONT_HEIGHT)
330 #endif
331
332 /* Default to 8bpp if bit depth not specified */
333 #ifndef LCD_BPP
334 # define LCD_BPP                        LCD_COLOR8
335 #endif
336 #ifndef LCD_DF
337 # define LCD_DF                 1
338 #endif
339
340 /* Calculate nr. of bits per pixel  and nr. of colors */
341 #define NBITS(bit_code)         (1 << (bit_code))
342 #define NCOLORS(bit_code)       (1 << NBITS(bit_code))
343
344 /************************************************************************/
345 /* ** CONSOLE CONSTANTS                                                 */
346 /************************************************************************/
347 #if LCD_BPP == LCD_MONOCHROME
348
349 /*
350  * Simple black/white definitions
351  */
352 # define CONSOLE_COLOR_BLACK    0
353 # define CONSOLE_COLOR_WHITE    1       /* Must remain last / highest   */
354
355 #elif LCD_BPP == LCD_COLOR8
356
357 /*
358  * 8bpp color definitions
359  */
360 # define CONSOLE_COLOR_BLACK    0
361 # define CONSOLE_COLOR_RED      1
362 # define CONSOLE_COLOR_GREEN    2
363 # define CONSOLE_COLOR_YELLOW   3
364 # define CONSOLE_COLOR_BLUE     4
365 # define CONSOLE_COLOR_MAGENTA  5
366 # define CONSOLE_COLOR_CYAN     6
367 # define CONSOLE_COLOR_GREY     14
368 # define CONSOLE_COLOR_WHITE    15      /* Must remain last / highest   */
369
370 #else
371
372 /*
373  * 16bpp color definitions
374  */
375 # define CONSOLE_COLOR_BLACK    0x0000
376 # define CONSOLE_COLOR_WHITE    0xffff  /* Must remain last / highest   */
377
378 #endif /* color definitions */
379
380 /************************************************************************/
381 #ifndef PAGE_SIZE
382 # define PAGE_SIZE      4096
383 #endif
384
385 /************************************************************************/
386 /* ** CONSOLE DEFINITIONS & FUNCTIONS                                   */
387 /************************************************************************/
388 #if defined(CONFIG_LCD_LOGO) && !defined(CONFIG_LCD_INFO_BELOW_LOGO)
389 # define CONSOLE_ROWS           ((panel_info.vl_row-BMP_LOGO_HEIGHT) \
390                                         / VIDEO_FONT_HEIGHT)
391 #else
392 # define CONSOLE_ROWS           (panel_info.vl_row / VIDEO_FONT_HEIGHT)
393 #endif
394
395 #define CONSOLE_COLS            (panel_info.vl_col / VIDEO_FONT_WIDTH)
396 #define CONSOLE_ROW_SIZE        (VIDEO_FONT_HEIGHT * lcd_line_length)
397 #define CONSOLE_ROW_FIRST       (lcd_console_address)
398 #define CONSOLE_ROW_SECOND      (lcd_console_address + CONSOLE_ROW_SIZE)
399 #define CONSOLE_ROW_LAST        (lcd_console_address + CONSOLE_SIZE \
400                                         - CONSOLE_ROW_SIZE)
401 #define CONSOLE_SIZE            (CONSOLE_ROW_SIZE * CONSOLE_ROWS)
402 #define CONSOLE_SCROLL_SIZE     (CONSOLE_SIZE - CONSOLE_ROW_SIZE)
403
404 #if LCD_BPP == LCD_MONOCHROME
405 # define COLOR_MASK(c)          ((c)      | (c) << 1 | (c) << 2 | (c) << 3 | \
406                                  (c) << 4 | (c) << 5 | (c) << 6 | (c) << 7)
407 #elif (LCD_BPP == LCD_COLOR8) || (LCD_BPP == LCD_COLOR16)
408 # define COLOR_MASK(c)          (c)
409 #else
410 # error Unsupported LCD BPP.
411 #endif
412
413 /************************************************************************/
414
415 #endif  /* _LCD_H_ */