]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
Merge tag 'armsoc-multiplatform' of git://git.kernel.org/pub/scm/linux/kernel/git...
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
5         select ARCH_HAS_DEVMEM_IS_ALLOWED
6         select ARCH_HAS_ELF_RANDOMIZE
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_HAVE_CUSTOM_GPIO_H
9         select ARCH_HAS_GCOV_PROFILE_ALL
10         select ARCH_MIGHT_HAVE_PC_PARPORT
11         select ARCH_SUPPORTS_ATOMIC_RMW
12         select ARCH_USE_BUILTIN_BSWAP
13         select ARCH_USE_CMPXCHG_LOCKREF
14         select ARCH_WANT_IPC_PARSE_VERSION
15         select BUILDTIME_EXTABLE_SORT if MMU
16         select CLONE_BACKWARDS
17         select CPU_PM if (SUSPEND || CPU_IDLE)
18         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
19         select EDAC_SUPPORT
20         select EDAC_ATOMIC_SCRUB
21         select GENERIC_ALLOCATOR
22         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
23         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
24         select GENERIC_EARLY_IOREMAP
25         select GENERIC_IDLE_POLL_SETUP
26         select GENERIC_IRQ_PROBE
27         select GENERIC_IRQ_SHOW
28         select GENERIC_IRQ_SHOW_LEVEL
29         select GENERIC_PCI_IOMAP
30         select GENERIC_SCHED_CLOCK
31         select GENERIC_SMP_IDLE_THREAD
32         select GENERIC_STRNCPY_FROM_USER
33         select GENERIC_STRNLEN_USER
34         select HANDLE_DOMAIN_IRQ
35         select HARDIRQS_SW_RESEND
36         select HAVE_ARCH_AUDITSYSCALL if (AEABI && !OABI_COMPAT)
37         select HAVE_ARCH_BITREVERSE if (CPU_32v7M || CPU_32v7) && !CPU_32v6
38         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
39         select HAVE_ARCH_KGDB if !CPU_ENDIAN_BE32 && MMU
40         select HAVE_ARCH_MMAP_RND_BITS if MMU
41         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
42         select HAVE_ARCH_TRACEHOOK
43         select HAVE_ARM_SMCCC if CPU_V7
44         select HAVE_BPF_JIT
45         select HAVE_CC_STACKPROTECTOR
46         select HAVE_CONTEXT_TRACKING
47         select HAVE_C_RECORDMCOUNT
48         select HAVE_DEBUG_KMEMLEAK
49         select HAVE_DMA_API_DEBUG
50         select HAVE_DMA_ATTRS
51         select HAVE_DMA_CONTIGUOUS if MMU
52         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL) && !CPU_ENDIAN_BE32 && MMU
53         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
54         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
55         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
56         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
57         select HAVE_GENERIC_DMA_COHERENT
58         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
59         select HAVE_IDE if PCI || ISA || PCMCIA
60         select HAVE_IRQ_TIME_ACCOUNTING
61         select HAVE_KERNEL_GZIP
62         select HAVE_KERNEL_LZ4
63         select HAVE_KERNEL_LZMA
64         select HAVE_KERNEL_LZO
65         select HAVE_KERNEL_XZ
66         select HAVE_KPROBES if !XIP_KERNEL && !CPU_ENDIAN_BE32 && !CPU_V7M
67         select HAVE_KRETPROBES if (HAVE_KPROBES)
68         select HAVE_MEMBLOCK
69         select HAVE_MOD_ARCH_SPECIFIC
70         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
71         select HAVE_OPTPROBES if !THUMB2_KERNEL
72         select HAVE_PERF_EVENTS
73         select HAVE_PERF_REGS
74         select HAVE_PERF_USER_STACK_DUMP
75         select HAVE_RCU_TABLE_FREE if (SMP && ARM_LPAE)
76         select HAVE_REGS_AND_STACK_ACCESS_API
77         select HAVE_SYSCALL_TRACEPOINTS
78         select HAVE_UID16
79         select HAVE_VIRT_CPU_ACCOUNTING_GEN
80         select IRQ_FORCED_THREADING
81         select MODULES_USE_ELF_REL
82         select NO_BOOTMEM
83         select OF_EARLY_FLATTREE if OF
84         select OF_RESERVED_MEM if OF
85         select OLD_SIGACTION
86         select OLD_SIGSUSPEND3
87         select PERF_USE_VMALLOC
88         select RTC_LIB
89         select SYS_SUPPORTS_APM_EMULATION
90         # Above selects are sorted alphabetically; please add new ones
91         # according to that.  Thanks.
92         help
93           The ARM series is a line of low-power-consumption RISC chip designs
94           licensed by ARM Ltd and targeted at embedded applications and
95           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
96           manufactured, but legacy ARM-based PC hardware remains popular in
97           Europe.  There is an ARM Linux project with a web page at
98           <http://www.arm.linux.org.uk/>.
99
100 config ARM_HAS_SG_CHAIN
101         select ARCH_HAS_SG_CHAIN
102         bool
103
104 config NEED_SG_DMA_LENGTH
105         bool
106
107 config ARM_DMA_USE_IOMMU
108         bool
109         select ARM_HAS_SG_CHAIN
110         select NEED_SG_DMA_LENGTH
111
112 if ARM_DMA_USE_IOMMU
113
114 config ARM_DMA_IOMMU_ALIGNMENT
115         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
116         range 4 9
117         default 8
118         help
119           DMA mapping framework by default aligns all buffers to the smallest
120           PAGE_SIZE order which is greater than or equal to the requested buffer
121           size. This works well for buffers up to a few hundreds kilobytes, but
122           for larger buffers it just a waste of address space. Drivers which has
123           relatively small addressing window (like 64Mib) might run out of
124           virtual space with just a few allocations.
125
126           With this parameter you can specify the maximum PAGE_SIZE order for
127           DMA IOMMU buffers. Larger buffers will be aligned only to this
128           specified order. The order is expressed as a power of two multiplied
129           by the PAGE_SIZE.
130
131 endif
132
133 config MIGHT_HAVE_PCI
134         bool
135
136 config SYS_SUPPORTS_APM_EMULATION
137         bool
138
139 config HAVE_TCM
140         bool
141         select GENERIC_ALLOCATOR
142
143 config HAVE_PROC_CPU
144         bool
145
146 config NO_IOPORT_MAP
147         bool
148
149 config EISA
150         bool
151         ---help---
152           The Extended Industry Standard Architecture (EISA) bus was
153           developed as an open alternative to the IBM MicroChannel bus.
154
155           The EISA bus provided some of the features of the IBM MicroChannel
156           bus while maintaining backward compatibility with cards made for
157           the older ISA bus.  The EISA bus saw limited use between 1988 and
158           1995 when it was made obsolete by the PCI bus.
159
160           Say Y here if you are building a kernel for an EISA-based machine.
161
162           Otherwise, say N.
163
164 config SBUS
165         bool
166
167 config STACKTRACE_SUPPORT
168         bool
169         default y
170
171 config LOCKDEP_SUPPORT
172         bool
173         default y
174
175 config TRACE_IRQFLAGS_SUPPORT
176         bool
177         default !CPU_V7M
178
179 config RWSEM_XCHGADD_ALGORITHM
180         bool
181         default y
182
183 config ARCH_HAS_ILOG2_U32
184         bool
185
186 config ARCH_HAS_ILOG2_U64
187         bool
188
189 config ARCH_HAS_BANDGAP
190         bool
191
192 config FIX_EARLYCON_MEM
193         def_bool y if MMU
194
195 config GENERIC_HWEIGHT
196         bool
197         default y
198
199 config GENERIC_CALIBRATE_DELAY
200         bool
201         default y
202
203 config ARCH_MAY_HAVE_PC_FDC
204         bool
205
206 config ZONE_DMA
207         bool
208
209 config NEED_DMA_MAP_STATE
210        def_bool y
211
212 config ARCH_SUPPORTS_UPROBES
213         def_bool y
214
215 config ARCH_HAS_DMA_SET_COHERENT_MASK
216         bool
217
218 config GENERIC_ISA_DMA
219         bool
220
221 config FIQ
222         bool
223
224 config NEED_RET_TO_USER
225         bool
226
227 config ARCH_MTD_XIP
228         bool
229
230 config VECTORS_BASE
231         hex
232         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
233         default DRAM_BASE if REMAP_VECTORS_TO_RAM
234         default 0x00000000
235         help
236           The base address of exception vectors.  This must be two pages
237           in size.
238
239 config ARM_PATCH_PHYS_VIRT
240         bool "Patch physical to virtual translations at runtime" if EMBEDDED
241         default y
242         depends on !XIP_KERNEL && MMU
243         help
244           Patch phys-to-virt and virt-to-phys translation functions at
245           boot and module load time according to the position of the
246           kernel in system memory.
247
248           This can only be used with non-XIP MMU kernels where the base
249           of physical memory is at a 16MB boundary.
250
251           Only disable this option if you know that you do not require
252           this feature (eg, building a kernel for a single machine) and
253           you need to shrink the kernel to the minimal size.
254
255 config NEED_MACH_IO_H
256         bool
257         help
258           Select this when mach/io.h is required to provide special
259           definitions for this platform.  The need for mach/io.h should
260           be avoided when possible.
261
262 config NEED_MACH_MEMORY_H
263         bool
264         help
265           Select this when mach/memory.h is required to provide special
266           definitions for this platform.  The need for mach/memory.h should
267           be avoided when possible.
268
269 config PHYS_OFFSET
270         hex "Physical address of main memory" if MMU
271         depends on !ARM_PATCH_PHYS_VIRT
272         default DRAM_BASE if !MMU
273         default 0x00000000 if ARCH_EBSA110 || \
274                         ARCH_FOOTBRIDGE || \
275                         ARCH_INTEGRATOR || \
276                         ARCH_IOP13XX || \
277                         ARCH_KS8695 || \
278                         (ARCH_REALVIEW && !REALVIEW_HIGH_PHYS_OFFSET)
279         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
280         default 0x20000000 if ARCH_S5PV210
281         default 0x70000000 if REALVIEW_HIGH_PHYS_OFFSET
282         default 0xc0000000 if ARCH_SA1100
283         help
284           Please provide the physical address corresponding to the
285           location of main memory in your system.
286
287 config GENERIC_BUG
288         def_bool y
289         depends on BUG
290
291 config PGTABLE_LEVELS
292         int
293         default 3 if ARM_LPAE
294         default 2
295
296 source "init/Kconfig"
297
298 source "kernel/Kconfig.freezer"
299
300 menu "System Type"
301
302 config MMU
303         bool "MMU-based Paged Memory Management Support"
304         default y
305         help
306           Select if you want MMU-based virtualised addressing space
307           support by paged memory management. If unsure, say 'Y'.
308
309 config ARCH_MMAP_RND_BITS_MIN
310         default 8
311
312 config ARCH_MMAP_RND_BITS_MAX
313         default 14 if PAGE_OFFSET=0x40000000
314         default 15 if PAGE_OFFSET=0x80000000
315         default 16
316
317 #
318 # The "ARM system type" choice list is ordered alphabetically by option
319 # text.  Please add new entries in the option alphabetic order.
320 #
321 choice
322         prompt "ARM system type"
323         default ARM_SINGLE_ARMV7M if !MMU
324         default ARCH_MULTIPLATFORM if MMU
325
326 config ARCH_MULTIPLATFORM
327         bool "Allow multiple platforms to be selected"
328         depends on MMU
329         select ARCH_WANT_OPTIONAL_GPIOLIB
330         select ARM_HAS_SG_CHAIN
331         select ARM_PATCH_PHYS_VIRT
332         select AUTO_ZRELADDR
333         select CLKSRC_OF
334         select COMMON_CLK
335         select GENERIC_CLOCKEVENTS
336         select MIGHT_HAVE_PCI
337         select MULTI_IRQ_HANDLER
338         select SPARSE_IRQ
339         select USE_OF
340
341 config ARM_SINGLE_ARMV7M
342         bool "ARMv7-M based platforms (Cortex-M0/M3/M4)"
343         depends on !MMU
344         select ARCH_WANT_OPTIONAL_GPIOLIB
345         select ARM_NVIC
346         select AUTO_ZRELADDR
347         select CLKSRC_OF
348         select COMMON_CLK
349         select CPU_V7M
350         select GENERIC_CLOCKEVENTS
351         select NO_IOPORT_MAP
352         select SPARSE_IRQ
353         select USE_OF
354
355
356 config ARCH_CLPS711X
357         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
358         select ARCH_REQUIRE_GPIOLIB
359         select AUTO_ZRELADDR
360         select CLKSRC_MMIO
361         select COMMON_CLK
362         select CPU_ARM720T
363         select GENERIC_CLOCKEVENTS
364         select MFD_SYSCON
365         select SOC_BUS
366         help
367           Support for Cirrus Logic 711x/721x/731x based boards.
368
369 config ARCH_GEMINI
370         bool "Cortina Systems Gemini"
371         select ARCH_REQUIRE_GPIOLIB
372         select CLKSRC_MMIO
373         select CPU_FA526
374         select GENERIC_CLOCKEVENTS
375         help
376           Support for the Cortina Systems Gemini family SoCs
377
378 config ARCH_EBSA110
379         bool "EBSA-110"
380         select ARCH_USES_GETTIMEOFFSET
381         select CPU_SA110
382         select ISA
383         select NEED_MACH_IO_H
384         select NEED_MACH_MEMORY_H
385         select NO_IOPORT_MAP
386         help
387           This is an evaluation board for the StrongARM processor available
388           from Digital. It has limited hardware on-board, including an
389           Ethernet interface, two PCMCIA sockets, two serial ports and a
390           parallel port.
391
392 config ARCH_EP93XX
393         bool "EP93xx-based"
394         select ARCH_HAS_HOLES_MEMORYMODEL
395         select ARCH_REQUIRE_GPIOLIB
396         select ARM_AMBA
397         select ARM_PATCH_PHYS_VIRT
398         select ARM_VIC
399         select AUTO_ZRELADDR
400         select CLKDEV_LOOKUP
401         select CLKSRC_MMIO
402         select CPU_ARM920T
403         select GENERIC_CLOCKEVENTS
404         help
405           This enables support for the Cirrus EP93xx series of CPUs.
406
407 config ARCH_FOOTBRIDGE
408         bool "FootBridge"
409         select CPU_SA110
410         select FOOTBRIDGE
411         select GENERIC_CLOCKEVENTS
412         select HAVE_IDE
413         select NEED_MACH_IO_H if !MMU
414         select NEED_MACH_MEMORY_H
415         help
416           Support for systems based on the DC21285 companion chip
417           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
418
419 config ARCH_NETX
420         bool "Hilscher NetX based"
421         select ARM_VIC
422         select CLKSRC_MMIO
423         select CPU_ARM926T
424         select GENERIC_CLOCKEVENTS
425         help
426           This enables support for systems based on the Hilscher NetX Soc
427
428 config ARCH_IOP13XX
429         bool "IOP13xx-based"
430         depends on MMU
431         select CPU_XSC3
432         select NEED_MACH_MEMORY_H
433         select NEED_RET_TO_USER
434         select PCI
435         select PLAT_IOP
436         select VMSPLIT_1G
437         select SPARSE_IRQ
438         help
439           Support for Intel's IOP13XX (XScale) family of processors.
440
441 config ARCH_IOP32X
442         bool "IOP32x-based"
443         depends on MMU
444         select ARCH_REQUIRE_GPIOLIB
445         select CPU_XSCALE
446         select GPIO_IOP
447         select NEED_RET_TO_USER
448         select PCI
449         select PLAT_IOP
450         help
451           Support for Intel's 80219 and IOP32X (XScale) family of
452           processors.
453
454 config ARCH_IOP33X
455         bool "IOP33x-based"
456         depends on MMU
457         select ARCH_REQUIRE_GPIOLIB
458         select CPU_XSCALE
459         select GPIO_IOP
460         select NEED_RET_TO_USER
461         select PCI
462         select PLAT_IOP
463         help
464           Support for Intel's IOP33X (XScale) family of processors.
465
466 config ARCH_IXP4XX
467         bool "IXP4xx-based"
468         depends on MMU
469         select ARCH_HAS_DMA_SET_COHERENT_MASK
470         select ARCH_REQUIRE_GPIOLIB
471         select ARCH_SUPPORTS_BIG_ENDIAN
472         select CLKSRC_MMIO
473         select CPU_XSCALE
474         select DMABOUNCE if PCI
475         select GENERIC_CLOCKEVENTS
476         select MIGHT_HAVE_PCI
477         select NEED_MACH_IO_H
478         select USB_EHCI_BIG_ENDIAN_DESC
479         select USB_EHCI_BIG_ENDIAN_MMIO
480         help
481           Support for Intel's IXP4XX (XScale) family of processors.
482
483 config ARCH_DOVE
484         bool "Marvell Dove"
485         select ARCH_REQUIRE_GPIOLIB
486         select CPU_PJ4
487         select GENERIC_CLOCKEVENTS
488         select MIGHT_HAVE_PCI
489         select MULTI_IRQ_HANDLER
490         select MVEBU_MBUS
491         select PINCTRL
492         select PINCTRL_DOVE
493         select PLAT_ORION_LEGACY
494         select SPARSE_IRQ
495         select PM_GENERIC_DOMAINS if PM
496         help
497           Support for the Marvell Dove SoC 88AP510
498
499 config ARCH_KS8695
500         bool "Micrel/Kendin KS8695"
501         select ARCH_REQUIRE_GPIOLIB
502         select CLKSRC_MMIO
503         select CPU_ARM922T
504         select GENERIC_CLOCKEVENTS
505         select NEED_MACH_MEMORY_H
506         help
507           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
508           System-on-Chip devices.
509
510 config ARCH_W90X900
511         bool "Nuvoton W90X900 CPU"
512         select ARCH_REQUIRE_GPIOLIB
513         select CLKDEV_LOOKUP
514         select CLKSRC_MMIO
515         select CPU_ARM926T
516         select GENERIC_CLOCKEVENTS
517         help
518           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
519           At present, the w90x900 has been renamed nuc900, regarding
520           the ARM series product line, you can login the following
521           link address to know more.
522
523           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
524                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
525
526 config ARCH_LPC32XX
527         bool "NXP LPC32XX"
528         select ARCH_REQUIRE_GPIOLIB
529         select ARM_AMBA
530         select CLKDEV_LOOKUP
531         select CLKSRC_MMIO
532         select CPU_ARM926T
533         select GENERIC_CLOCKEVENTS
534         select HAVE_IDE
535         select USE_OF
536         help
537           Support for the NXP LPC32XX family of processors
538
539 config ARCH_PXA
540         bool "PXA2xx/PXA3xx-based"
541         depends on MMU
542         select ARCH_MTD_XIP
543         select ARCH_REQUIRE_GPIOLIB
544         select ARM_CPU_SUSPEND if PM
545         select AUTO_ZRELADDR
546         select COMMON_CLK
547         select CLKDEV_LOOKUP
548         select CLKSRC_PXA
549         select CLKSRC_MMIO
550         select CLKSRC_OF
551         select GENERIC_CLOCKEVENTS
552         select GPIO_PXA
553         select HAVE_IDE
554         select IRQ_DOMAIN
555         select MULTI_IRQ_HANDLER
556         select PLAT_PXA
557         select SPARSE_IRQ
558         help
559           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
560
561 config ARCH_RPC
562         bool "RiscPC"
563         depends on MMU
564         select ARCH_ACORN
565         select ARCH_MAY_HAVE_PC_FDC
566         select ARCH_SPARSEMEM_ENABLE
567         select ARCH_USES_GETTIMEOFFSET
568         select CPU_SA110
569         select FIQ
570         select HAVE_IDE
571         select HAVE_PATA_PLATFORM
572         select ISA_DMA_API
573         select NEED_MACH_IO_H
574         select NEED_MACH_MEMORY_H
575         select NO_IOPORT_MAP
576         select VIRT_TO_BUS
577         help
578           On the Acorn Risc-PC, Linux can support the internal IDE disk and
579           CD-ROM interface, serial and parallel port, and the floppy drive.
580
581 config ARCH_SA1100
582         bool "SA1100-based"
583         select ARCH_MTD_XIP
584         select ARCH_REQUIRE_GPIOLIB
585         select ARCH_SPARSEMEM_ENABLE
586         select CLKDEV_LOOKUP
587         select CLKSRC_MMIO
588         select CLKSRC_PXA
589         select CLKSRC_OF if OF
590         select CPU_FREQ
591         select CPU_SA1100
592         select GENERIC_CLOCKEVENTS
593         select HAVE_IDE
594         select IRQ_DOMAIN
595         select ISA
596         select MULTI_IRQ_HANDLER
597         select NEED_MACH_MEMORY_H
598         select SPARSE_IRQ
599         help
600           Support for StrongARM 11x0 based boards.
601
602 config ARCH_S3C24XX
603         bool "Samsung S3C24XX SoCs"
604         select ARCH_REQUIRE_GPIOLIB
605         select ATAGS
606         select CLKDEV_LOOKUP
607         select CLKSRC_SAMSUNG_PWM
608         select GENERIC_CLOCKEVENTS
609         select GPIO_SAMSUNG
610         select HAVE_S3C2410_I2C if I2C
611         select HAVE_S3C2410_WATCHDOG if WATCHDOG
612         select HAVE_S3C_RTC if RTC_CLASS
613         select MULTI_IRQ_HANDLER
614         select NEED_MACH_IO_H
615         select SAMSUNG_ATAGS
616         help
617           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
618           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
619           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
620           Samsung SMDK2410 development board (and derivatives).
621
622 config ARCH_DAVINCI
623         bool "TI DaVinci"
624         select ARCH_HAS_HOLES_MEMORYMODEL
625         select ARCH_REQUIRE_GPIOLIB
626         select CLKDEV_LOOKUP
627         select GENERIC_ALLOCATOR
628         select GENERIC_CLOCKEVENTS
629         select GENERIC_IRQ_CHIP
630         select HAVE_IDE
631         select USE_OF
632         select ZONE_DMA
633         help
634           Support for TI's DaVinci platform.
635
636 config ARCH_OMAP1
637         bool "TI OMAP1"
638         depends on MMU
639         select ARCH_HAS_HOLES_MEMORYMODEL
640         select ARCH_OMAP
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         select CLKSRC_MMIO
644         select GENERIC_CLOCKEVENTS
645         select GENERIC_IRQ_CHIP
646         select HAVE_IDE
647         select IRQ_DOMAIN
648         select MULTI_IRQ_HANDLER
649         select NEED_MACH_IO_H if PCCARD
650         select NEED_MACH_MEMORY_H
651         select SPARSE_IRQ
652         help
653           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
654
655 endchoice
656
657 menu "Multiple platform selection"
658         depends on ARCH_MULTIPLATFORM
659
660 comment "CPU Core family selection"
661
662 config ARCH_MULTI_V4
663         bool "ARMv4 based platforms (FA526)"
664         depends on !ARCH_MULTI_V6_V7
665         select ARCH_MULTI_V4_V5
666         select CPU_FA526
667
668 config ARCH_MULTI_V4T
669         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
670         depends on !ARCH_MULTI_V6_V7
671         select ARCH_MULTI_V4_V5
672         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
673                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
674                 CPU_ARM925T || CPU_ARM940T)
675
676 config ARCH_MULTI_V5
677         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
678         depends on !ARCH_MULTI_V6_V7
679         select ARCH_MULTI_V4_V5
680         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
681                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
682                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
683
684 config ARCH_MULTI_V4_V5
685         bool
686
687 config ARCH_MULTI_V6
688         bool "ARMv6 based platforms (ARM11)"
689         select ARCH_MULTI_V6_V7
690         select CPU_V6K
691
692 config ARCH_MULTI_V7
693         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
694         default y
695         select ARCH_MULTI_V6_V7
696         select CPU_V7
697         select HAVE_SMP
698
699 config ARCH_MULTI_V6_V7
700         bool
701         select MIGHT_HAVE_CACHE_L2X0
702
703 config ARCH_MULTI_CPU_AUTO
704         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
705         select ARCH_MULTI_V5
706
707 endmenu
708
709 config ARCH_VIRT
710         bool "Dummy Virtual Machine"
711         depends on ARCH_MULTI_V7
712         select ARM_AMBA
713         select ARM_GIC
714         select ARM_GIC_V2M if PCI_MSI
715         select ARM_GIC_V3
716         select ARM_PSCI
717         select HAVE_ARM_ARCH_TIMER
718
719 #
720 # This is sorted alphabetically by mach-* pathname.  However, plat-*
721 # Kconfigs may be included either alphabetically (according to the
722 # plat- suffix) or along side the corresponding mach-* source.
723 #
724 source "arch/arm/mach-mvebu/Kconfig"
725
726 source "arch/arm/mach-alpine/Kconfig"
727
728 source "arch/arm/mach-asm9260/Kconfig"
729
730 source "arch/arm/mach-at91/Kconfig"
731
732 source "arch/arm/mach-axxia/Kconfig"
733
734 source "arch/arm/mach-bcm/Kconfig"
735
736 source "arch/arm/mach-berlin/Kconfig"
737
738 source "arch/arm/mach-clps711x/Kconfig"
739
740 source "arch/arm/mach-cns3xxx/Kconfig"
741
742 source "arch/arm/mach-davinci/Kconfig"
743
744 source "arch/arm/mach-digicolor/Kconfig"
745
746 source "arch/arm/mach-dove/Kconfig"
747
748 source "arch/arm/mach-ep93xx/Kconfig"
749
750 source "arch/arm/mach-footbridge/Kconfig"
751
752 source "arch/arm/mach-gemini/Kconfig"
753
754 source "arch/arm/mach-highbank/Kconfig"
755
756 source "arch/arm/mach-hisi/Kconfig"
757
758 source "arch/arm/mach-integrator/Kconfig"
759
760 source "arch/arm/mach-iop32x/Kconfig"
761
762 source "arch/arm/mach-iop33x/Kconfig"
763
764 source "arch/arm/mach-iop13xx/Kconfig"
765
766 source "arch/arm/mach-ixp4xx/Kconfig"
767
768 source "arch/arm/mach-keystone/Kconfig"
769
770 source "arch/arm/mach-ks8695/Kconfig"
771
772 source "arch/arm/mach-meson/Kconfig"
773
774 source "arch/arm/mach-moxart/Kconfig"
775
776 source "arch/arm/mach-mv78xx0/Kconfig"
777
778 source "arch/arm/mach-imx/Kconfig"
779
780 source "arch/arm/mach-mediatek/Kconfig"
781
782 source "arch/arm/mach-mxs/Kconfig"
783
784 source "arch/arm/mach-netx/Kconfig"
785
786 source "arch/arm/mach-nomadik/Kconfig"
787
788 source "arch/arm/mach-nspire/Kconfig"
789
790 source "arch/arm/plat-omap/Kconfig"
791
792 source "arch/arm/mach-omap1/Kconfig"
793
794 source "arch/arm/mach-omap2/Kconfig"
795
796 source "arch/arm/mach-orion5x/Kconfig"
797
798 source "arch/arm/mach-picoxcell/Kconfig"
799
800 source "arch/arm/mach-pxa/Kconfig"
801 source "arch/arm/plat-pxa/Kconfig"
802
803 source "arch/arm/mach-mmp/Kconfig"
804
805 source "arch/arm/mach-qcom/Kconfig"
806
807 source "arch/arm/mach-realview/Kconfig"
808
809 source "arch/arm/mach-rockchip/Kconfig"
810
811 source "arch/arm/mach-sa1100/Kconfig"
812
813 source "arch/arm/mach-socfpga/Kconfig"
814
815 source "arch/arm/mach-spear/Kconfig"
816
817 source "arch/arm/mach-sti/Kconfig"
818
819 source "arch/arm/mach-s3c24xx/Kconfig"
820
821 source "arch/arm/mach-s3c64xx/Kconfig"
822
823 source "arch/arm/mach-s5pv210/Kconfig"
824
825 source "arch/arm/mach-exynos/Kconfig"
826 source "arch/arm/plat-samsung/Kconfig"
827
828 source "arch/arm/mach-shmobile/Kconfig"
829
830 source "arch/arm/mach-sunxi/Kconfig"
831
832 source "arch/arm/mach-prima2/Kconfig"
833
834 source "arch/arm/mach-tegra/Kconfig"
835
836 source "arch/arm/mach-u300/Kconfig"
837
838 source "arch/arm/mach-uniphier/Kconfig"
839
840 source "arch/arm/mach-ux500/Kconfig"
841
842 source "arch/arm/mach-versatile/Kconfig"
843
844 source "arch/arm/mach-vexpress/Kconfig"
845 source "arch/arm/plat-versatile/Kconfig"
846
847 source "arch/arm/mach-vt8500/Kconfig"
848
849 source "arch/arm/mach-w90x900/Kconfig"
850
851 source "arch/arm/mach-zx/Kconfig"
852
853 source "arch/arm/mach-zynq/Kconfig"
854
855 # ARMv7-M architecture
856 config ARCH_EFM32
857         bool "Energy Micro efm32"
858         depends on ARM_SINGLE_ARMV7M
859         select ARCH_REQUIRE_GPIOLIB
860         help
861           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
862           processors.
863
864 config ARCH_LPC18XX
865         bool "NXP LPC18xx/LPC43xx"
866         depends on ARM_SINGLE_ARMV7M
867         select ARCH_HAS_RESET_CONTROLLER
868         select ARM_AMBA
869         select CLKSRC_LPC32XX
870         select PINCTRL
871         help
872           Support for NXP's LPC18xx Cortex-M3 and LPC43xx Cortex-M4
873           high performance microcontrollers.
874
875 config ARCH_STM32
876         bool "STMicrolectronics STM32"
877         depends on ARM_SINGLE_ARMV7M
878         select ARCH_HAS_RESET_CONTROLLER
879         select ARMV7M_SYSTICK
880         select CLKSRC_STM32
881         select RESET_CONTROLLER
882         help
883           Support for STMicroelectronics STM32 processors.
884
885 # Definitions to make life easier
886 config ARCH_ACORN
887         bool
888
889 config PLAT_IOP
890         bool
891         select GENERIC_CLOCKEVENTS
892
893 config PLAT_ORION
894         bool
895         select CLKSRC_MMIO
896         select COMMON_CLK
897         select GENERIC_IRQ_CHIP
898         select IRQ_DOMAIN
899
900 config PLAT_ORION_LEGACY
901         bool
902         select PLAT_ORION
903
904 config PLAT_PXA
905         bool
906
907 config PLAT_VERSATILE
908         bool
909
910 source "arch/arm/firmware/Kconfig"
911
912 source arch/arm/mm/Kconfig
913
914 config IWMMXT
915         bool "Enable iWMMXt support"
916         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
917         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
918         help
919           Enable support for iWMMXt context switching at run time if
920           running on a CPU that supports it.
921
922 config MULTI_IRQ_HANDLER
923         bool
924         help
925           Allow each machine to specify it's own IRQ handler at run time.
926
927 if !MMU
928 source "arch/arm/Kconfig-nommu"
929 endif
930
931 config PJ4B_ERRATA_4742
932         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
933         depends on CPU_PJ4B && MACH_ARMADA_370
934         default y
935         help
936           When coming out of either a Wait for Interrupt (WFI) or a Wait for
937           Event (WFE) IDLE states, a specific timing sensitivity exists between
938           the retiring WFI/WFE instructions and the newly issued subsequent
939           instructions.  This sensitivity can result in a CPU hang scenario.
940           Workaround:
941           The software must insert either a Data Synchronization Barrier (DSB)
942           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
943           instruction
944
945 config ARM_ERRATA_326103
946         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
947         depends on CPU_V6
948         help
949           Executing a SWP instruction to read-only memory does not set bit 11
950           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
951           treat the access as a read, preventing a COW from occurring and
952           causing the faulting task to livelock.
953
954 config ARM_ERRATA_411920
955         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
956         depends on CPU_V6 || CPU_V6K
957         help
958           Invalidation of the Instruction Cache operation can
959           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
960           It does not affect the MPCore. This option enables the ARM Ltd.
961           recommended workaround.
962
963 config ARM_ERRATA_430973
964         bool "ARM errata: Stale prediction on replaced interworking branch"
965         depends on CPU_V7
966         help
967           This option enables the workaround for the 430973 Cortex-A8
968           r1p* erratum. If a code sequence containing an ARM/Thumb
969           interworking branch is replaced with another code sequence at the
970           same virtual address, whether due to self-modifying code or virtual
971           to physical address re-mapping, Cortex-A8 does not recover from the
972           stale interworking branch prediction. This results in Cortex-A8
973           executing the new code sequence in the incorrect ARM or Thumb state.
974           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
975           and also flushes the branch target cache at every context switch.
976           Note that setting specific bits in the ACTLR register may not be
977           available in non-secure mode.
978
979 config ARM_ERRATA_458693
980         bool "ARM errata: Processor deadlock when a false hazard is created"
981         depends on CPU_V7
982         depends on !ARCH_MULTIPLATFORM
983         help
984           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
985           erratum. For very specific sequences of memory operations, it is
986           possible for a hazard condition intended for a cache line to instead
987           be incorrectly associated with a different cache line. This false
988           hazard might then cause a processor deadlock. The workaround enables
989           the L1 caching of the NEON accesses and disables the PLD instruction
990           in the ACTLR register. Note that setting specific bits in the ACTLR
991           register may not be available in non-secure mode.
992
993 config ARM_ERRATA_460075
994         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
995         depends on CPU_V7
996         depends on !ARCH_MULTIPLATFORM
997         help
998           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
999           erratum. Any asynchronous access to the L2 cache may encounter a
1000           situation in which recent store transactions to the L2 cache are lost
1001           and overwritten with stale memory contents from external memory. The
1002           workaround disables the write-allocate mode for the L2 cache via the
1003           ACTLR register. Note that setting specific bits in the ACTLR register
1004           may not be available in non-secure mode.
1005
1006 config ARM_ERRATA_742230
1007         bool "ARM errata: DMB operation may be faulty"
1008         depends on CPU_V7 && SMP
1009         depends on !ARCH_MULTIPLATFORM
1010         help
1011           This option enables the workaround for the 742230 Cortex-A9
1012           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1013           between two write operations may not ensure the correct visibility
1014           ordering of the two writes. This workaround sets a specific bit in
1015           the diagnostic register of the Cortex-A9 which causes the DMB
1016           instruction to behave as a DSB, ensuring the correct behaviour of
1017           the two writes.
1018
1019 config ARM_ERRATA_742231
1020         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1021         depends on CPU_V7 && SMP
1022         depends on !ARCH_MULTIPLATFORM
1023         help
1024           This option enables the workaround for the 742231 Cortex-A9
1025           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1026           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1027           accessing some data located in the same cache line, may get corrupted
1028           data due to bad handling of the address hazard when the line gets
1029           replaced from one of the CPUs at the same time as another CPU is
1030           accessing it. This workaround sets specific bits in the diagnostic
1031           register of the Cortex-A9 which reduces the linefill issuing
1032           capabilities of the processor.
1033
1034 config ARM_ERRATA_643719
1035         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1036         depends on CPU_V7 && SMP
1037         default y
1038         help
1039           This option enables the workaround for the 643719 Cortex-A9 (prior to
1040           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1041           register returns zero when it should return one. The workaround
1042           corrects this value, ensuring cache maintenance operations which use
1043           it behave as intended and avoiding data corruption.
1044
1045 config ARM_ERRATA_720789
1046         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1047         depends on CPU_V7
1048         help
1049           This option enables the workaround for the 720789 Cortex-A9 (prior to
1050           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1051           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1052           As a consequence of this erratum, some TLB entries which should be
1053           invalidated are not, resulting in an incoherency in the system page
1054           tables. The workaround changes the TLB flushing routines to invalidate
1055           entries regardless of the ASID.
1056
1057 config ARM_ERRATA_743622
1058         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1059         depends on CPU_V7
1060         depends on !ARCH_MULTIPLATFORM
1061         help
1062           This option enables the workaround for the 743622 Cortex-A9
1063           (r2p*) erratum. Under very rare conditions, a faulty
1064           optimisation in the Cortex-A9 Store Buffer may lead to data
1065           corruption. This workaround sets a specific bit in the diagnostic
1066           register of the Cortex-A9 which disables the Store Buffer
1067           optimisation, preventing the defect from occurring. This has no
1068           visible impact on the overall performance or power consumption of the
1069           processor.
1070
1071 config ARM_ERRATA_751472
1072         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1073         depends on CPU_V7
1074         depends on !ARCH_MULTIPLATFORM
1075         help
1076           This option enables the workaround for the 751472 Cortex-A9 (prior
1077           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1078           completion of a following broadcasted operation if the second
1079           operation is received by a CPU before the ICIALLUIS has completed,
1080           potentially leading to corrupted entries in the cache or TLB.
1081
1082 config ARM_ERRATA_754322
1083         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1084         depends on CPU_V7
1085         help
1086           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1087           r3p*) erratum. A speculative memory access may cause a page table walk
1088           which starts prior to an ASID switch but completes afterwards. This
1089           can populate the micro-TLB with a stale entry which may be hit with
1090           the new ASID. This workaround places two dsb instructions in the mm
1091           switching code so that no page table walks can cross the ASID switch.
1092
1093 config ARM_ERRATA_754327
1094         bool "ARM errata: no automatic Store Buffer drain"
1095         depends on CPU_V7 && SMP
1096         help
1097           This option enables the workaround for the 754327 Cortex-A9 (prior to
1098           r2p0) erratum. The Store Buffer does not have any automatic draining
1099           mechanism and therefore a livelock may occur if an external agent
1100           continuously polls a memory location waiting to observe an update.
1101           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1102           written polling loops from denying visibility of updates to memory.
1103
1104 config ARM_ERRATA_364296
1105         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1106         depends on CPU_V6
1107         help
1108           This options enables the workaround for the 364296 ARM1136
1109           r0p2 erratum (possible cache data corruption with
1110           hit-under-miss enabled). It sets the undocumented bit 31 in
1111           the auxiliary control register and the FI bit in the control
1112           register, thus disabling hit-under-miss without putting the
1113           processor into full low interrupt latency mode. ARM11MPCore
1114           is not affected.
1115
1116 config ARM_ERRATA_764369
1117         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1118         depends on CPU_V7 && SMP
1119         help
1120           This option enables the workaround for erratum 764369
1121           affecting Cortex-A9 MPCore with two or more processors (all
1122           current revisions). Under certain timing circumstances, a data
1123           cache line maintenance operation by MVA targeting an Inner
1124           Shareable memory region may fail to proceed up to either the
1125           Point of Coherency or to the Point of Unification of the
1126           system. This workaround adds a DSB instruction before the
1127           relevant cache maintenance functions and sets a specific bit
1128           in the diagnostic control register of the SCU.
1129
1130 config ARM_ERRATA_775420
1131        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1132        depends on CPU_V7
1133        help
1134          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1135          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1136          operation aborts with MMU exception, it might cause the processor
1137          to deadlock. This workaround puts DSB before executing ISB if
1138          an abort may occur on cache maintenance.
1139
1140 config ARM_ERRATA_798181
1141         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1142         depends on CPU_V7 && SMP
1143         help
1144           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1145           adequately shooting down all use of the old entries. This
1146           option enables the Linux kernel workaround for this erratum
1147           which sends an IPI to the CPUs that are running the same ASID
1148           as the one being invalidated.
1149
1150 config ARM_ERRATA_773022
1151         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1152         depends on CPU_V7
1153         help
1154           This option enables the workaround for the 773022 Cortex-A15
1155           (up to r0p4) erratum. In certain rare sequences of code, the
1156           loop buffer may deliver incorrect instructions. This
1157           workaround disables the loop buffer to avoid the erratum.
1158
1159 endmenu
1160
1161 source "arch/arm/common/Kconfig"
1162
1163 menu "Bus support"
1164
1165 config ISA
1166         bool
1167         help
1168           Find out whether you have ISA slots on your motherboard.  ISA is the
1169           name of a bus system, i.e. the way the CPU talks to the other stuff
1170           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1171           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1172           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1173
1174 # Select ISA DMA controller support
1175 config ISA_DMA
1176         bool
1177         select ISA_DMA_API
1178
1179 # Select ISA DMA interface
1180 config ISA_DMA_API
1181         bool
1182
1183 config PCI
1184         bool "PCI support" if MIGHT_HAVE_PCI
1185         help
1186           Find out whether you have a PCI motherboard. PCI is the name of a
1187           bus system, i.e. the way the CPU talks to the other stuff inside
1188           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1189           VESA. If you have PCI, say Y, otherwise N.
1190
1191 config PCI_DOMAINS
1192         bool
1193         depends on PCI
1194
1195 config PCI_DOMAINS_GENERIC
1196         def_bool PCI_DOMAINS
1197
1198 config PCI_NANOENGINE
1199         bool "BSE nanoEngine PCI support"
1200         depends on SA1100_NANOENGINE
1201         help
1202           Enable PCI on the BSE nanoEngine board.
1203
1204 config PCI_SYSCALL
1205         def_bool PCI
1206
1207 config PCI_HOST_ITE8152
1208         bool
1209         depends on PCI && MACH_ARMCORE
1210         default y
1211         select DMABOUNCE
1212
1213 source "drivers/pci/Kconfig"
1214 source "drivers/pci/pcie/Kconfig"
1215
1216 source "drivers/pcmcia/Kconfig"
1217
1218 endmenu
1219
1220 menu "Kernel Features"
1221
1222 config HAVE_SMP
1223         bool
1224         help
1225           This option should be selected by machines which have an SMP-
1226           capable CPU.
1227
1228           The only effect of this option is to make the SMP-related
1229           options available to the user for configuration.
1230
1231 config SMP
1232         bool "Symmetric Multi-Processing"
1233         depends on CPU_V6K || CPU_V7
1234         depends on GENERIC_CLOCKEVENTS
1235         depends on HAVE_SMP
1236         depends on MMU || ARM_MPU
1237         select IRQ_WORK
1238         help
1239           This enables support for systems with more than one CPU. If you have
1240           a system with only one CPU, say N. If you have a system with more
1241           than one CPU, say Y.
1242
1243           If you say N here, the kernel will run on uni- and multiprocessor
1244           machines, but will use only one CPU of a multiprocessor machine. If
1245           you say Y here, the kernel will run on many, but not all,
1246           uniprocessor machines. On a uniprocessor machine, the kernel
1247           will run faster if you say N here.
1248
1249           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1250           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1251           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1252
1253           If you don't know what to do here, say N.
1254
1255 config SMP_ON_UP
1256         bool "Allow booting SMP kernel on uniprocessor systems"
1257         depends on SMP && !XIP_KERNEL && MMU
1258         default y
1259         help
1260           SMP kernels contain instructions which fail on non-SMP processors.
1261           Enabling this option allows the kernel to modify itself to make
1262           these instructions safe.  Disabling it allows about 1K of space
1263           savings.
1264
1265           If you don't know what to do here, say Y.
1266
1267 config ARM_CPU_TOPOLOGY
1268         bool "Support cpu topology definition"
1269         depends on SMP && CPU_V7
1270         default y
1271         help
1272           Support ARM cpu topology definition. The MPIDR register defines
1273           affinity between processors which is then used to describe the cpu
1274           topology of an ARM System.
1275
1276 config SCHED_MC
1277         bool "Multi-core scheduler support"
1278         depends on ARM_CPU_TOPOLOGY
1279         help
1280           Multi-core scheduler support improves the CPU scheduler's decision
1281           making when dealing with multi-core CPU chips at a cost of slightly
1282           increased overhead in some places. If unsure say N here.
1283
1284 config SCHED_SMT
1285         bool "SMT scheduler support"
1286         depends on ARM_CPU_TOPOLOGY
1287         help
1288           Improves the CPU scheduler's decision making when dealing with
1289           MultiThreading at a cost of slightly increased overhead in some
1290           places. If unsure say N here.
1291
1292 config HAVE_ARM_SCU
1293         bool
1294         help
1295           This option enables support for the ARM system coherency unit
1296
1297 config HAVE_ARM_ARCH_TIMER
1298         bool "Architected timer support"
1299         depends on CPU_V7
1300         select ARM_ARCH_TIMER
1301         select GENERIC_CLOCKEVENTS
1302         help
1303           This option enables support for the ARM architected timer
1304
1305 config HAVE_ARM_TWD
1306         bool
1307         select CLKSRC_OF if OF
1308         help
1309           This options enables support for the ARM timer and watchdog unit
1310
1311 config MCPM
1312         bool "Multi-Cluster Power Management"
1313         depends on CPU_V7 && SMP
1314         help
1315           This option provides the common power management infrastructure
1316           for (multi-)cluster based systems, such as big.LITTLE based
1317           systems.
1318
1319 config MCPM_QUAD_CLUSTER
1320         bool
1321         depends on MCPM
1322         help
1323           To avoid wasting resources unnecessarily, MCPM only supports up
1324           to 2 clusters by default.
1325           Platforms with 3 or 4 clusters that use MCPM must select this
1326           option to allow the additional clusters to be managed.
1327
1328 config BIG_LITTLE
1329         bool "big.LITTLE support (Experimental)"
1330         depends on CPU_V7 && SMP
1331         select MCPM
1332         help
1333           This option enables support selections for the big.LITTLE
1334           system architecture.
1335
1336 config BL_SWITCHER
1337         bool "big.LITTLE switcher support"
1338         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU && ARM_GIC
1339         select ARM_CPU_SUSPEND
1340         select CPU_PM
1341         help
1342           The big.LITTLE "switcher" provides the core functionality to
1343           transparently handle transition between a cluster of A15's
1344           and a cluster of A7's in a big.LITTLE system.
1345
1346 config BL_SWITCHER_DUMMY_IF
1347         tristate "Simple big.LITTLE switcher user interface"
1348         depends on BL_SWITCHER && DEBUG_KERNEL
1349         help
1350           This is a simple and dummy char dev interface to control
1351           the big.LITTLE switcher core code.  It is meant for
1352           debugging purposes only.
1353
1354 choice
1355         prompt "Memory split"
1356         depends on MMU
1357         default VMSPLIT_3G
1358         help
1359           Select the desired split between kernel and user memory.
1360
1361           If you are not absolutely sure what you are doing, leave this
1362           option alone!
1363
1364         config VMSPLIT_3G
1365                 bool "3G/1G user/kernel split"
1366         config VMSPLIT_3G_OPT
1367                 bool "3G/1G user/kernel split (for full 1G low memory)"
1368         config VMSPLIT_2G
1369                 bool "2G/2G user/kernel split"
1370         config VMSPLIT_1G
1371                 bool "1G/3G user/kernel split"
1372 endchoice
1373
1374 config PAGE_OFFSET
1375         hex
1376         default PHYS_OFFSET if !MMU
1377         default 0x40000000 if VMSPLIT_1G
1378         default 0x80000000 if VMSPLIT_2G
1379         default 0xB0000000 if VMSPLIT_3G_OPT
1380         default 0xC0000000
1381
1382 config NR_CPUS
1383         int "Maximum number of CPUs (2-32)"
1384         range 2 32
1385         depends on SMP
1386         default "4"
1387
1388 config HOTPLUG_CPU
1389         bool "Support for hot-pluggable CPUs"
1390         depends on SMP
1391         help
1392           Say Y here to experiment with turning CPUs off and on.  CPUs
1393           can be controlled through /sys/devices/system/cpu.
1394
1395 config ARM_PSCI
1396         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1397         depends on HAVE_ARM_SMCCC
1398         select ARM_PSCI_FW
1399         help
1400           Say Y here if you want Linux to communicate with system firmware
1401           implementing the PSCI specification for CPU-centric power
1402           management operations described in ARM document number ARM DEN
1403           0022A ("Power State Coordination Interface System Software on
1404           ARM processors").
1405
1406 # The GPIO number here must be sorted by descending number. In case of
1407 # a multiplatform kernel, we just want the highest value required by the
1408 # selected platforms.
1409 config ARCH_NR_GPIO
1410         int
1411         default 1024 if ARCH_BRCMSTB || ARCH_SHMOBILE || ARCH_TEGRA || \
1412                 ARCH_ZYNQ
1413         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1414                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1415         default 416 if ARCH_SUNXI
1416         default 392 if ARCH_U8500
1417         default 352 if ARCH_VT8500
1418         default 288 if ARCH_ROCKCHIP
1419         default 264 if MACH_H4700
1420         default 0
1421         help
1422           Maximum number of GPIOs in the system.
1423
1424           If unsure, leave the default value.
1425
1426 source kernel/Kconfig.preempt
1427
1428 config HZ_FIXED
1429         int
1430         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || \
1431                 ARCH_S5PV210 || ARCH_EXYNOS4
1432         default 128 if SOC_AT91RM9200
1433         default 0
1434
1435 choice
1436         depends on HZ_FIXED = 0
1437         prompt "Timer frequency"
1438
1439 config HZ_100
1440         bool "100 Hz"
1441
1442 config HZ_200
1443         bool "200 Hz"
1444
1445 config HZ_250
1446         bool "250 Hz"
1447
1448 config HZ_300
1449         bool "300 Hz"
1450
1451 config HZ_500
1452         bool "500 Hz"
1453
1454 config HZ_1000
1455         bool "1000 Hz"
1456
1457 endchoice
1458
1459 config HZ
1460         int
1461         default HZ_FIXED if HZ_FIXED != 0
1462         default 100 if HZ_100
1463         default 200 if HZ_200
1464         default 250 if HZ_250
1465         default 300 if HZ_300
1466         default 500 if HZ_500
1467         default 1000
1468
1469 config SCHED_HRTICK
1470         def_bool HIGH_RES_TIMERS
1471
1472 config THUMB2_KERNEL
1473         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1474         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1475         default y if CPU_THUMBONLY
1476         select AEABI
1477         select ARM_ASM_UNIFIED
1478         select ARM_UNWIND
1479         help
1480           By enabling this option, the kernel will be compiled in
1481           Thumb-2 mode. A compiler/assembler that understand the unified
1482           ARM-Thumb syntax is needed.
1483
1484           If unsure, say N.
1485
1486 config THUMB2_AVOID_R_ARM_THM_JUMP11
1487         bool "Work around buggy Thumb-2 short branch relocations in gas"
1488         depends on THUMB2_KERNEL && MODULES
1489         default y
1490         help
1491           Various binutils versions can resolve Thumb-2 branches to
1492           locally-defined, preemptible global symbols as short-range "b.n"
1493           branch instructions.
1494
1495           This is a problem, because there's no guarantee the final
1496           destination of the symbol, or any candidate locations for a
1497           trampoline, are within range of the branch.  For this reason, the
1498           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1499           relocation in modules at all, and it makes little sense to add
1500           support.
1501
1502           The symptom is that the kernel fails with an "unsupported
1503           relocation" error when loading some modules.
1504
1505           Until fixed tools are available, passing
1506           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1507           code which hits this problem, at the cost of a bit of extra runtime
1508           stack usage in some cases.
1509
1510           The problem is described in more detail at:
1511               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1512
1513           Only Thumb-2 kernels are affected.
1514
1515           Unless you are sure your tools don't have this problem, say Y.
1516
1517 config ARM_ASM_UNIFIED
1518         bool
1519
1520 config ARM_PATCH_IDIV
1521         bool "Runtime patch udiv/sdiv instructions into __aeabi_{u}idiv()"
1522         depends on CPU_32v7 && !XIP_KERNEL
1523         default y
1524         help
1525           The ARM compiler inserts calls to __aeabi_idiv() and
1526           __aeabi_uidiv() when it needs to perform division on signed
1527           and unsigned integers. Some v7 CPUs have support for the sdiv
1528           and udiv instructions that can be used to implement those
1529           functions.
1530
1531           Enabling this option allows the kernel to modify itself to
1532           replace the first two instructions of these library functions
1533           with the sdiv or udiv plus "bx lr" instructions when the CPU
1534           it is running on supports them. Typically this will be faster
1535           and less power intensive than running the original library
1536           code to do integer division.
1537
1538 config AEABI
1539         bool "Use the ARM EABI to compile the kernel"
1540         help
1541           This option allows for the kernel to be compiled using the latest
1542           ARM ABI (aka EABI).  This is only useful if you are using a user
1543           space environment that is also compiled with EABI.
1544
1545           Since there are major incompatibilities between the legacy ABI and
1546           EABI, especially with regard to structure member alignment, this
1547           option also changes the kernel syscall calling convention to
1548           disambiguate both ABIs and allow for backward compatibility support
1549           (selected with CONFIG_OABI_COMPAT).
1550
1551           To use this you need GCC version 4.0.0 or later.
1552
1553 config OABI_COMPAT
1554         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1555         depends on AEABI && !THUMB2_KERNEL
1556         help
1557           This option preserves the old syscall interface along with the
1558           new (ARM EABI) one. It also provides a compatibility layer to
1559           intercept syscalls that have structure arguments which layout
1560           in memory differs between the legacy ABI and the new ARM EABI
1561           (only for non "thumb" binaries). This option adds a tiny
1562           overhead to all syscalls and produces a slightly larger kernel.
1563
1564           The seccomp filter system will not be available when this is
1565           selected, since there is no way yet to sensibly distinguish
1566           between calling conventions during filtering.
1567
1568           If you know you'll be using only pure EABI user space then you
1569           can say N here. If this option is not selected and you attempt
1570           to execute a legacy ABI binary then the result will be
1571           UNPREDICTABLE (in fact it can be predicted that it won't work
1572           at all). If in doubt say N.
1573
1574 config ARCH_HAS_HOLES_MEMORYMODEL
1575         bool
1576
1577 config ARCH_SPARSEMEM_ENABLE
1578         bool
1579
1580 config ARCH_SPARSEMEM_DEFAULT
1581         def_bool ARCH_SPARSEMEM_ENABLE
1582
1583 config ARCH_SELECT_MEMORY_MODEL
1584         def_bool ARCH_SPARSEMEM_ENABLE
1585
1586 config HAVE_ARCH_PFN_VALID
1587         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1588
1589 config HAVE_GENERIC_RCU_GUP
1590         def_bool y
1591         depends on ARM_LPAE
1592
1593 config HIGHMEM
1594         bool "High Memory Support"
1595         depends on MMU
1596         help
1597           The address space of ARM processors is only 4 Gigabytes large
1598           and it has to accommodate user address space, kernel address
1599           space as well as some memory mapped IO. That means that, if you
1600           have a large amount of physical memory and/or IO, not all of the
1601           memory can be "permanently mapped" by the kernel. The physical
1602           memory that is not permanently mapped is called "high memory".
1603
1604           Depending on the selected kernel/user memory split, minimum
1605           vmalloc space and actual amount of RAM, you may not need this
1606           option which should result in a slightly faster kernel.
1607
1608           If unsure, say n.
1609
1610 config HIGHPTE
1611         bool "Allocate 2nd-level pagetables from highmem" if EXPERT
1612         depends on HIGHMEM
1613         default y
1614         help
1615           The VM uses one page of physical memory for each page table.
1616           For systems with a lot of processes, this can use a lot of
1617           precious low memory, eventually leading to low memory being
1618           consumed by page tables.  Setting this option will allow
1619           user-space 2nd level page tables to reside in high memory.
1620
1621 config CPU_SW_DOMAIN_PAN
1622         bool "Enable use of CPU domains to implement privileged no-access"
1623         depends on MMU && !ARM_LPAE
1624         default y
1625         help
1626           Increase kernel security by ensuring that normal kernel accesses
1627           are unable to access userspace addresses.  This can help prevent
1628           use-after-free bugs becoming an exploitable privilege escalation
1629           by ensuring that magic values (such as LIST_POISON) will always
1630           fault when dereferenced.
1631
1632           CPUs with low-vector mappings use a best-efforts implementation.
1633           Their lower 1MB needs to remain accessible for the vectors, but
1634           the remainder of userspace will become appropriately inaccessible.
1635
1636 config HW_PERF_EVENTS
1637         def_bool y
1638         depends on ARM_PMU
1639
1640 config SYS_SUPPORTS_HUGETLBFS
1641        def_bool y
1642        depends on ARM_LPAE
1643
1644 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1645        def_bool y
1646        depends on ARM_LPAE
1647
1648 config ARCH_WANT_GENERAL_HUGETLB
1649         def_bool y
1650
1651 config ARM_MODULE_PLTS
1652         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1653         depends on MODULES
1654         help
1655           Allocate PLTs when loading modules so that jumps and calls whose
1656           targets are too far away for their relative offsets to be encoded
1657           in the instructions themselves can be bounced via veneers in the
1658           module's PLT. This allows modules to be allocated in the generic
1659           vmalloc area after the dedicated module memory area has been
1660           exhausted. The modules will use slightly more memory, but after
1661           rounding up to page size, the actual memory footprint is usually
1662           the same.
1663
1664           Say y if you are getting out of memory errors while loading modules
1665
1666 source "mm/Kconfig"
1667
1668 config FORCE_MAX_ZONEORDER
1669         int "Maximum zone order"
1670         default "12" if SOC_AM33XX
1671         default "9" if SA1111 || ARCH_EFM32
1672         default "11"
1673         help
1674           The kernel memory allocator divides physically contiguous memory
1675           blocks into "zones", where each zone is a power of two number of
1676           pages.  This option selects the largest power of two that the kernel
1677           keeps in the memory allocator.  If you need to allocate very large
1678           blocks of physically contiguous memory, then you may need to
1679           increase this value.
1680
1681           This config option is actually maximum order plus one. For example,
1682           a value of 11 means that the largest free memory block is 2^10 pages.
1683
1684 config ALIGNMENT_TRAP
1685         bool
1686         depends on CPU_CP15_MMU
1687         default y if !ARCH_EBSA110
1688         select HAVE_PROC_CPU if PROC_FS
1689         help
1690           ARM processors cannot fetch/store information which is not
1691           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1692           address divisible by 4. On 32-bit ARM processors, these non-aligned
1693           fetch/store instructions will be emulated in software if you say
1694           here, which has a severe performance impact. This is necessary for
1695           correct operation of some network protocols. With an IP-only
1696           configuration it is safe to say N, otherwise say Y.
1697
1698 config UACCESS_WITH_MEMCPY
1699         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1700         depends on MMU
1701         default y if CPU_FEROCEON
1702         help
1703           Implement faster copy_to_user and clear_user methods for CPU
1704           cores where a 8-word STM instruction give significantly higher
1705           memory write throughput than a sequence of individual 32bit stores.
1706
1707           A possible side effect is a slight increase in scheduling latency
1708           between threads sharing the same address space if they invoke
1709           such copy operations with large buffers.
1710
1711           However, if the CPU data cache is using a write-allocate mode,
1712           this option is unlikely to provide any performance gain.
1713
1714 config SECCOMP
1715         bool
1716         prompt "Enable seccomp to safely compute untrusted bytecode"
1717         ---help---
1718           This kernel feature is useful for number crunching applications
1719           that may need to compute untrusted bytecode during their
1720           execution. By using pipes or other transports made available to
1721           the process as file descriptors supporting the read/write
1722           syscalls, it's possible to isolate those applications in
1723           their own address space using seccomp. Once seccomp is
1724           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1725           and the task is only allowed to execute a few safe syscalls
1726           defined by each seccomp mode.
1727
1728 config SWIOTLB
1729         def_bool y
1730
1731 config IOMMU_HELPER
1732         def_bool SWIOTLB
1733
1734 config PARAVIRT
1735         bool "Enable paravirtualization code"
1736         help
1737           This changes the kernel so it can modify itself when it is run
1738           under a hypervisor, potentially improving performance significantly
1739           over full virtualization.
1740
1741 config PARAVIRT_TIME_ACCOUNTING
1742         bool "Paravirtual steal time accounting"
1743         select PARAVIRT
1744         default n
1745         help
1746           Select this option to enable fine granularity task steal time
1747           accounting. Time spent executing other tasks in parallel with
1748           the current vCPU is discounted from the vCPU power. To account for
1749           that, there can be a small performance impact.
1750
1751           If in doubt, say N here.
1752
1753 config XEN_DOM0
1754         def_bool y
1755         depends on XEN
1756
1757 config XEN
1758         bool "Xen guest support on ARM"
1759         depends on ARM && AEABI && OF
1760         depends on CPU_V7 && !CPU_V6
1761         depends on !GENERIC_ATOMIC64
1762         depends on MMU
1763         select ARCH_DMA_ADDR_T_64BIT
1764         select ARM_PSCI
1765         select SWIOTLB_XEN
1766         select PARAVIRT
1767         help
1768           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1769
1770 endmenu
1771
1772 menu "Boot options"
1773
1774 config USE_OF
1775         bool "Flattened Device Tree support"
1776         select IRQ_DOMAIN
1777         select OF
1778         help
1779           Include support for flattened device tree machine descriptions.
1780
1781 config ATAGS
1782         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1783         default y
1784         help
1785           This is the traditional way of passing data to the kernel at boot
1786           time. If you are solely relying on the flattened device tree (or
1787           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1788           to remove ATAGS support from your kernel binary.  If unsure,
1789           leave this to y.
1790
1791 config DEPRECATED_PARAM_STRUCT
1792         bool "Provide old way to pass kernel parameters"
1793         depends on ATAGS
1794         help
1795           This was deprecated in 2001 and announced to live on for 5 years.
1796           Some old boot loaders still use this way.
1797
1798 # Compressed boot loader in ROM.  Yes, we really want to ask about
1799 # TEXT and BSS so we preserve their values in the config files.
1800 config ZBOOT_ROM_TEXT
1801         hex "Compressed ROM boot loader base address"
1802         default "0"
1803         help
1804           The physical address at which the ROM-able zImage is to be
1805           placed in the target.  Platforms which normally make use of
1806           ROM-able zImage formats normally set this to a suitable
1807           value in their defconfig file.
1808
1809           If ZBOOT_ROM is not enabled, this has no effect.
1810
1811 config ZBOOT_ROM_BSS
1812         hex "Compressed ROM boot loader BSS address"
1813         default "0"
1814         help
1815           The base address of an area of read/write memory in the target
1816           for the ROM-able zImage which must be available while the
1817           decompressor is running. It must be large enough to hold the
1818           entire decompressed kernel plus an additional 128 KiB.
1819           Platforms which normally make use of ROM-able zImage formats
1820           normally set this to a suitable value in their defconfig file.
1821
1822           If ZBOOT_ROM is not enabled, this has no effect.
1823
1824 config ZBOOT_ROM
1825         bool "Compressed boot loader in ROM/flash"
1826         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1827         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1828         help
1829           Say Y here if you intend to execute your compressed kernel image
1830           (zImage) directly from ROM or flash.  If unsure, say N.
1831
1832 config ARM_APPENDED_DTB
1833         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1834         depends on OF
1835         help
1836           With this option, the boot code will look for a device tree binary
1837           (DTB) appended to zImage
1838           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1839
1840           This is meant as a backward compatibility convenience for those
1841           systems with a bootloader that can't be upgraded to accommodate
1842           the documented boot protocol using a device tree.
1843
1844           Beware that there is very little in terms of protection against
1845           this option being confused by leftover garbage in memory that might
1846           look like a DTB header after a reboot if no actual DTB is appended
1847           to zImage.  Do not leave this option active in a production kernel
1848           if you don't intend to always append a DTB.  Proper passing of the
1849           location into r2 of a bootloader provided DTB is always preferable
1850           to this option.
1851
1852 config ARM_ATAG_DTB_COMPAT
1853         bool "Supplement the appended DTB with traditional ATAG information"
1854         depends on ARM_APPENDED_DTB
1855         help
1856           Some old bootloaders can't be updated to a DTB capable one, yet
1857           they provide ATAGs with memory configuration, the ramdisk address,
1858           the kernel cmdline string, etc.  Such information is dynamically
1859           provided by the bootloader and can't always be stored in a static
1860           DTB.  To allow a device tree enabled kernel to be used with such
1861           bootloaders, this option allows zImage to extract the information
1862           from the ATAG list and store it at run time into the appended DTB.
1863
1864 choice
1865         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1866         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1867
1868 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1869         bool "Use bootloader kernel arguments if available"
1870         help
1871           Uses the command-line options passed by the boot loader instead of
1872           the device tree bootargs property. If the boot loader doesn't provide
1873           any, the device tree bootargs property will be used.
1874
1875 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1876         bool "Extend with bootloader kernel arguments"
1877         help
1878           The command-line arguments provided by the boot loader will be
1879           appended to the the device tree bootargs property.
1880
1881 endchoice
1882
1883 config CMDLINE
1884         string "Default kernel command string"
1885         default ""
1886         help
1887           On some architectures (EBSA110 and CATS), there is currently no way
1888           for the boot loader to pass arguments to the kernel. For these
1889           architectures, you should supply some command-line options at build
1890           time by entering them here. As a minimum, you should specify the
1891           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1892
1893 choice
1894         prompt "Kernel command line type" if CMDLINE != ""
1895         default CMDLINE_FROM_BOOTLOADER
1896         depends on ATAGS
1897
1898 config CMDLINE_FROM_BOOTLOADER
1899         bool "Use bootloader kernel arguments if available"
1900         help
1901           Uses the command-line options passed by the boot loader. If
1902           the boot loader doesn't provide any, the default kernel command
1903           string provided in CMDLINE will be used.
1904
1905 config CMDLINE_EXTEND
1906         bool "Extend bootloader kernel arguments"
1907         help
1908           The command-line arguments provided by the boot loader will be
1909           appended to the default kernel command string.
1910
1911 config CMDLINE_FORCE
1912         bool "Always use the default kernel command string"
1913         help
1914           Always use the default kernel command string, even if the boot
1915           loader passes other arguments to the kernel.
1916           This is useful if you cannot or don't want to change the
1917           command-line options your boot loader passes to the kernel.
1918 endchoice
1919
1920 config XIP_KERNEL
1921         bool "Kernel Execute-In-Place from ROM"
1922         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
1923         help
1924           Execute-In-Place allows the kernel to run from non-volatile storage
1925           directly addressable by the CPU, such as NOR flash. This saves RAM
1926           space since the text section of the kernel is not loaded from flash
1927           to RAM.  Read-write sections, such as the data section and stack,
1928           are still copied to RAM.  The XIP kernel is not compressed since
1929           it has to run directly from flash, so it will take more space to
1930           store it.  The flash address used to link the kernel object files,
1931           and for storing it, is configuration dependent. Therefore, if you
1932           say Y here, you must know the proper physical address where to
1933           store the kernel image depending on your own flash memory usage.
1934
1935           Also note that the make target becomes "make xipImage" rather than
1936           "make zImage" or "make Image".  The final kernel binary to put in
1937           ROM memory will be arch/arm/boot/xipImage.
1938
1939           If unsure, say N.
1940
1941 config XIP_PHYS_ADDR
1942         hex "XIP Kernel Physical Location"
1943         depends on XIP_KERNEL
1944         default "0x00080000"
1945         help
1946           This is the physical address in your flash memory the kernel will
1947           be linked for and stored to.  This address is dependent on your
1948           own flash usage.
1949
1950 config KEXEC
1951         bool "Kexec system call (EXPERIMENTAL)"
1952         depends on (!SMP || PM_SLEEP_SMP)
1953         depends on !CPU_V7M
1954         select KEXEC_CORE
1955         help
1956           kexec is a system call that implements the ability to shutdown your
1957           current kernel, and to start another kernel.  It is like a reboot
1958           but it is independent of the system firmware.   And like a reboot
1959           you can start any kernel with it, not just Linux.
1960
1961           It is an ongoing process to be certain the hardware in a machine
1962           is properly shutdown, so do not be surprised if this code does not
1963           initially work for you.
1964
1965 config ATAGS_PROC
1966         bool "Export atags in procfs"
1967         depends on ATAGS && KEXEC
1968         default y
1969         help
1970           Should the atags used to boot the kernel be exported in an "atags"
1971           file in procfs. Useful with kexec.
1972
1973 config CRASH_DUMP
1974         bool "Build kdump crash kernel (EXPERIMENTAL)"
1975         help
1976           Generate crash dump after being started by kexec. This should
1977           be normally only set in special crash dump kernels which are
1978           loaded in the main kernel with kexec-tools into a specially
1979           reserved region and then later executed after a crash by
1980           kdump/kexec. The crash dump kernel must be compiled to a
1981           memory address not used by the main kernel
1982
1983           For more details see Documentation/kdump/kdump.txt
1984
1985 config AUTO_ZRELADDR
1986         bool "Auto calculation of the decompressed kernel image address"
1987         help
1988           ZRELADDR is the physical address where the decompressed kernel
1989           image will be placed. If AUTO_ZRELADDR is selected, the address
1990           will be determined at run-time by masking the current IP with
1991           0xf8000000. This assumes the zImage being placed in the first 128MB
1992           from start of memory.
1993
1994 config EFI_STUB
1995         bool
1996
1997 config EFI
1998         bool "UEFI runtime support"
1999         depends on OF && !CPU_BIG_ENDIAN && MMU && AUTO_ZRELADDR && !XIP_KERNEL
2000         select UCS2_STRING
2001         select EFI_PARAMS_FROM_FDT
2002         select EFI_STUB
2003         select EFI_ARMSTUB
2004         select EFI_RUNTIME_WRAPPERS
2005         ---help---
2006           This option provides support for runtime services provided
2007           by UEFI firmware (such as non-volatile variables, realtime
2008           clock, and platform reset). A UEFI stub is also provided to
2009           allow the kernel to be booted as an EFI application. This
2010           is only useful for kernels that may run on systems that have
2011           UEFI firmware.
2012
2013 endmenu
2014
2015 menu "CPU Power Management"
2016
2017 source "drivers/cpufreq/Kconfig"
2018
2019 source "drivers/cpuidle/Kconfig"
2020
2021 endmenu
2022
2023 menu "Floating point emulation"
2024
2025 comment "At least one emulation must be selected"
2026
2027 config FPE_NWFPE
2028         bool "NWFPE math emulation"
2029         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2030         ---help---
2031           Say Y to include the NWFPE floating point emulator in the kernel.
2032           This is necessary to run most binaries. Linux does not currently
2033           support floating point hardware so you need to say Y here even if
2034           your machine has an FPA or floating point co-processor podule.
2035
2036           You may say N here if you are going to load the Acorn FPEmulator
2037           early in the bootup.
2038
2039 config FPE_NWFPE_XP
2040         bool "Support extended precision"
2041         depends on FPE_NWFPE
2042         help
2043           Say Y to include 80-bit support in the kernel floating-point
2044           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2045           Note that gcc does not generate 80-bit operations by default,
2046           so in most cases this option only enlarges the size of the
2047           floating point emulator without any good reason.
2048
2049           You almost surely want to say N here.
2050
2051 config FPE_FASTFPE
2052         bool "FastFPE math emulation (EXPERIMENTAL)"
2053         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2054         ---help---
2055           Say Y here to include the FAST floating point emulator in the kernel.
2056           This is an experimental much faster emulator which now also has full
2057           precision for the mantissa.  It does not support any exceptions.
2058           It is very simple, and approximately 3-6 times faster than NWFPE.
2059
2060           It should be sufficient for most programs.  It may be not suitable
2061           for scientific calculations, but you have to check this for yourself.
2062           If you do not feel you need a faster FP emulation you should better
2063           choose NWFPE.
2064
2065 config VFP
2066         bool "VFP-format floating point maths"
2067         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2068         help
2069           Say Y to include VFP support code in the kernel. This is needed
2070           if your hardware includes a VFP unit.
2071
2072           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2073           release notes and additional status information.
2074
2075           Say N if your target does not have VFP hardware.
2076
2077 config VFPv3
2078         bool
2079         depends on VFP
2080         default y if CPU_V7
2081
2082 config NEON
2083         bool "Advanced SIMD (NEON) Extension support"
2084         depends on VFPv3 && CPU_V7
2085         help
2086           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2087           Extension.
2088
2089 config KERNEL_MODE_NEON
2090         bool "Support for NEON in kernel mode"
2091         depends on NEON && AEABI
2092         help
2093           Say Y to include support for NEON in kernel mode.
2094
2095 endmenu
2096
2097 menu "Userspace binary formats"
2098
2099 source "fs/Kconfig.binfmt"
2100
2101 endmenu
2102
2103 menu "Power management options"
2104
2105 source "kernel/power/Kconfig"
2106
2107 config ARCH_SUSPEND_POSSIBLE
2108         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2109                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2110         def_bool y
2111
2112 config ARM_CPU_SUSPEND
2113         def_bool PM_SLEEP
2114
2115 config ARCH_HIBERNATION_POSSIBLE
2116         bool
2117         depends on MMU
2118         default y if ARCH_SUSPEND_POSSIBLE
2119
2120 endmenu
2121
2122 source "net/Kconfig"
2123
2124 source "drivers/Kconfig"
2125
2126 source "drivers/firmware/Kconfig"
2127
2128 source "fs/Kconfig"
2129
2130 source "arch/arm/Kconfig.debug"
2131
2132 source "security/Kconfig"
2133
2134 source "crypto/Kconfig"
2135 if CRYPTO
2136 source "arch/arm/crypto/Kconfig"
2137 endif
2138
2139 source "lib/Kconfig"
2140
2141 source "arch/arm/kvm/Kconfig"