]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/net/ethernet/intel/ixgbe/ixgbe_main.c
328d7a828e0b5327168bd99b8c111bd0769cf034
[karo-tx-linux.git] / drivers / net / ethernet / intel / ixgbe / ixgbe_main.c
1 /*******************************************************************************
2
3   Intel 10 Gigabit PCI Express Linux driver
4   Copyright(c) 1999 - 2015 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   Linux NICS <linux.nics@intel.com>
24   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
25   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
26
27 *******************************************************************************/
28
29 #include <linux/types.h>
30 #include <linux/module.h>
31 #include <linux/pci.h>
32 #include <linux/netdevice.h>
33 #include <linux/vmalloc.h>
34 #include <linux/string.h>
35 #include <linux/in.h>
36 #include <linux/interrupt.h>
37 #include <linux/ip.h>
38 #include <linux/tcp.h>
39 #include <linux/sctp.h>
40 #include <linux/pkt_sched.h>
41 #include <linux/ipv6.h>
42 #include <linux/slab.h>
43 #include <net/checksum.h>
44 #include <net/ip6_checksum.h>
45 #include <linux/etherdevice.h>
46 #include <linux/ethtool.h>
47 #include <linux/if.h>
48 #include <linux/if_vlan.h>
49 #include <linux/if_macvlan.h>
50 #include <linux/if_bridge.h>
51 #include <linux/prefetch.h>
52 #include <scsi/fc/fc_fcoe.h>
53 #include <net/vxlan.h>
54
55 #ifdef CONFIG_OF
56 #include <linux/of_net.h>
57 #endif
58
59 #ifdef CONFIG_SPARC
60 #include <asm/idprom.h>
61 #include <asm/prom.h>
62 #endif
63
64 #include "ixgbe.h"
65 #include "ixgbe_common.h"
66 #include "ixgbe_dcb_82599.h"
67 #include "ixgbe_sriov.h"
68
69 char ixgbe_driver_name[] = "ixgbe";
70 static const char ixgbe_driver_string[] =
71                               "Intel(R) 10 Gigabit PCI Express Network Driver";
72 #ifdef IXGBE_FCOE
73 char ixgbe_default_device_descr[] =
74                               "Intel(R) 10 Gigabit Network Connection";
75 #else
76 static char ixgbe_default_device_descr[] =
77                               "Intel(R) 10 Gigabit Network Connection";
78 #endif
79 #define DRV_VERSION "4.2.1-k"
80 const char ixgbe_driver_version[] = DRV_VERSION;
81 static const char ixgbe_copyright[] =
82                                 "Copyright (c) 1999-2015 Intel Corporation.";
83
84 static const char ixgbe_overheat_msg[] = "Network adapter has been stopped because it has over heated. Restart the computer. If the problem persists, power off the system and replace the adapter";
85
86 static const struct ixgbe_info *ixgbe_info_tbl[] = {
87         [board_82598]           = &ixgbe_82598_info,
88         [board_82599]           = &ixgbe_82599_info,
89         [board_X540]            = &ixgbe_X540_info,
90         [board_X550]            = &ixgbe_X550_info,
91         [board_X550EM_x]        = &ixgbe_X550EM_x_info,
92 };
93
94 /* ixgbe_pci_tbl - PCI Device ID Table
95  *
96  * Wildcard entries (PCI_ANY_ID) should come last
97  * Last entry must be all 0s
98  *
99  * { Vendor ID, Device ID, SubVendor ID, SubDevice ID,
100  *   Class, Class Mask, private data (not used) }
101  */
102 static const struct pci_device_id ixgbe_pci_tbl[] = {
103         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598), board_82598 },
104         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AF_DUAL_PORT), board_82598 },
105         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AF_SINGLE_PORT), board_82598 },
106         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AT), board_82598 },
107         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598AT2), board_82598 },
108         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598EB_CX4), board_82598 },
109         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_CX4_DUAL_PORT), board_82598 },
110         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_DA_DUAL_PORT), board_82598 },
111         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_SR_DUAL_PORT_EM), board_82598 },
112         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598EB_XF_LR), board_82598 },
113         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598EB_SFP_LOM), board_82598 },
114         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82598_BX), board_82598 },
115         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_KX4), board_82599 },
116         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_XAUI_LOM), board_82599 },
117         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_KR), board_82599 },
118         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP), board_82599 },
119         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_EM), board_82599 },
120         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_KX4_MEZZ), board_82599 },
121         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_CX4), board_82599 },
122         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_BACKPLANE_FCOE), board_82599 },
123         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_FCOE), board_82599 },
124         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_T3_LOM), board_82599 },
125         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_COMBO_BACKPLANE), board_82599 },
126         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X540T), board_X540 },
127         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_SF2), board_82599 },
128         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_LS), board_82599 },
129         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_QSFP_SF_QP), board_82599 },
130         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599EN_SFP), board_82599 },
131         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_82599_SFP_SF_QP), board_82599 },
132         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X540T1), board_X540 },
133         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X550T), board_X550},
134         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X550EM_X_KX4), board_X550EM_x},
135         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X550EM_X_KR), board_X550EM_x},
136         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X550EM_X_10G_T), board_X550EM_x},
137         {PCI_VDEVICE(INTEL, IXGBE_DEV_ID_X550EM_X_SFP), board_X550EM_x},
138         /* required last entry */
139         {0, }
140 };
141 MODULE_DEVICE_TABLE(pci, ixgbe_pci_tbl);
142
143 #ifdef CONFIG_IXGBE_DCA
144 static int ixgbe_notify_dca(struct notifier_block *, unsigned long event,
145                             void *p);
146 static struct notifier_block dca_notifier = {
147         .notifier_call = ixgbe_notify_dca,
148         .next          = NULL,
149         .priority      = 0
150 };
151 #endif
152
153 #ifdef CONFIG_PCI_IOV
154 static unsigned int max_vfs;
155 module_param(max_vfs, uint, 0);
156 MODULE_PARM_DESC(max_vfs,
157                  "Maximum number of virtual functions to allocate per physical function - default is zero and maximum value is 63. (Deprecated)");
158 #endif /* CONFIG_PCI_IOV */
159
160 static unsigned int allow_unsupported_sfp;
161 module_param(allow_unsupported_sfp, uint, 0);
162 MODULE_PARM_DESC(allow_unsupported_sfp,
163                  "Allow unsupported and untested SFP+ modules on 82599-based adapters");
164
165 #define DEFAULT_MSG_ENABLE (NETIF_MSG_DRV|NETIF_MSG_PROBE|NETIF_MSG_LINK)
166 static int debug = -1;
167 module_param(debug, int, 0);
168 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
169
170 MODULE_AUTHOR("Intel Corporation, <linux.nics@intel.com>");
171 MODULE_DESCRIPTION("Intel(R) 10 Gigabit PCI Express Network Driver");
172 MODULE_LICENSE("GPL");
173 MODULE_VERSION(DRV_VERSION);
174
175 static struct workqueue_struct *ixgbe_wq;
176
177 static bool ixgbe_check_cfg_remove(struct ixgbe_hw *hw, struct pci_dev *pdev);
178
179 static int ixgbe_read_pci_cfg_word_parent(struct ixgbe_adapter *adapter,
180                                           u32 reg, u16 *value)
181 {
182         struct pci_dev *parent_dev;
183         struct pci_bus *parent_bus;
184
185         parent_bus = adapter->pdev->bus->parent;
186         if (!parent_bus)
187                 return -1;
188
189         parent_dev = parent_bus->self;
190         if (!parent_dev)
191                 return -1;
192
193         if (!pci_is_pcie(parent_dev))
194                 return -1;
195
196         pcie_capability_read_word(parent_dev, reg, value);
197         if (*value == IXGBE_FAILED_READ_CFG_WORD &&
198             ixgbe_check_cfg_remove(&adapter->hw, parent_dev))
199                 return -1;
200         return 0;
201 }
202
203 static s32 ixgbe_get_parent_bus_info(struct ixgbe_adapter *adapter)
204 {
205         struct ixgbe_hw *hw = &adapter->hw;
206         u16 link_status = 0;
207         int err;
208
209         hw->bus.type = ixgbe_bus_type_pci_express;
210
211         /* Get the negotiated link width and speed from PCI config space of the
212          * parent, as this device is behind a switch
213          */
214         err = ixgbe_read_pci_cfg_word_parent(adapter, 18, &link_status);
215
216         /* assume caller will handle error case */
217         if (err)
218                 return err;
219
220         hw->bus.width = ixgbe_convert_bus_width(link_status);
221         hw->bus.speed = ixgbe_convert_bus_speed(link_status);
222
223         return 0;
224 }
225
226 /**
227  * ixgbe_check_from_parent - Determine whether PCIe info should come from parent
228  * @hw: hw specific details
229  *
230  * This function is used by probe to determine whether a device's PCI-Express
231  * bandwidth details should be gathered from the parent bus instead of from the
232  * device. Used to ensure that various locations all have the correct device ID
233  * checks.
234  */
235 static inline bool ixgbe_pcie_from_parent(struct ixgbe_hw *hw)
236 {
237         switch (hw->device_id) {
238         case IXGBE_DEV_ID_82599_SFP_SF_QP:
239         case IXGBE_DEV_ID_82599_QSFP_SF_QP:
240                 return true;
241         default:
242                 return false;
243         }
244 }
245
246 static void ixgbe_check_minimum_link(struct ixgbe_adapter *adapter,
247                                      int expected_gts)
248 {
249         struct ixgbe_hw *hw = &adapter->hw;
250         int max_gts = 0;
251         enum pci_bus_speed speed = PCI_SPEED_UNKNOWN;
252         enum pcie_link_width width = PCIE_LNK_WIDTH_UNKNOWN;
253         struct pci_dev *pdev;
254
255         /* Some devices are not connected over PCIe and thus do not negotiate
256          * speed. These devices do not have valid bus info, and thus any report
257          * we generate may not be correct.
258          */
259         if (hw->bus.type == ixgbe_bus_type_internal)
260                 return;
261
262         /* determine whether to use the parent device */
263         if (ixgbe_pcie_from_parent(&adapter->hw))
264                 pdev = adapter->pdev->bus->parent->self;
265         else
266                 pdev = adapter->pdev;
267
268         if (pcie_get_minimum_link(pdev, &speed, &width) ||
269             speed == PCI_SPEED_UNKNOWN || width == PCIE_LNK_WIDTH_UNKNOWN) {
270                 e_dev_warn("Unable to determine PCI Express bandwidth.\n");
271                 return;
272         }
273
274         switch (speed) {
275         case PCIE_SPEED_2_5GT:
276                 /* 8b/10b encoding reduces max throughput by 20% */
277                 max_gts = 2 * width;
278                 break;
279         case PCIE_SPEED_5_0GT:
280                 /* 8b/10b encoding reduces max throughput by 20% */
281                 max_gts = 4 * width;
282                 break;
283         case PCIE_SPEED_8_0GT:
284                 /* 128b/130b encoding reduces throughput by less than 2% */
285                 max_gts = 8 * width;
286                 break;
287         default:
288                 e_dev_warn("Unable to determine PCI Express bandwidth.\n");
289                 return;
290         }
291
292         e_dev_info("PCI Express bandwidth of %dGT/s available\n",
293                    max_gts);
294         e_dev_info("(Speed:%s, Width: x%d, Encoding Loss:%s)\n",
295                    (speed == PCIE_SPEED_8_0GT ? "8.0GT/s" :
296                     speed == PCIE_SPEED_5_0GT ? "5.0GT/s" :
297                     speed == PCIE_SPEED_2_5GT ? "2.5GT/s" :
298                     "Unknown"),
299                    width,
300                    (speed == PCIE_SPEED_2_5GT ? "20%" :
301                     speed == PCIE_SPEED_5_0GT ? "20%" :
302                     speed == PCIE_SPEED_8_0GT ? "<2%" :
303                     "Unknown"));
304
305         if (max_gts < expected_gts) {
306                 e_dev_warn("This is not sufficient for optimal performance of this card.\n");
307                 e_dev_warn("For optimal performance, at least %dGT/s of bandwidth is required.\n",
308                         expected_gts);
309                 e_dev_warn("A slot with more lanes and/or higher speed is suggested.\n");
310         }
311 }
312
313 static void ixgbe_service_event_schedule(struct ixgbe_adapter *adapter)
314 {
315         if (!test_bit(__IXGBE_DOWN, &adapter->state) &&
316             !test_bit(__IXGBE_REMOVING, &adapter->state) &&
317             !test_and_set_bit(__IXGBE_SERVICE_SCHED, &adapter->state))
318                 queue_work(ixgbe_wq, &adapter->service_task);
319 }
320
321 static void ixgbe_remove_adapter(struct ixgbe_hw *hw)
322 {
323         struct ixgbe_adapter *adapter = hw->back;
324
325         if (!hw->hw_addr)
326                 return;
327         hw->hw_addr = NULL;
328         e_dev_err("Adapter removed\n");
329         if (test_bit(__IXGBE_SERVICE_INITED, &adapter->state))
330                 ixgbe_service_event_schedule(adapter);
331 }
332
333 static void ixgbe_check_remove(struct ixgbe_hw *hw, u32 reg)
334 {
335         u32 value;
336
337         /* The following check not only optimizes a bit by not
338          * performing a read on the status register when the
339          * register just read was a status register read that
340          * returned IXGBE_FAILED_READ_REG. It also blocks any
341          * potential recursion.
342          */
343         if (reg == IXGBE_STATUS) {
344                 ixgbe_remove_adapter(hw);
345                 return;
346         }
347         value = ixgbe_read_reg(hw, IXGBE_STATUS);
348         if (value == IXGBE_FAILED_READ_REG)
349                 ixgbe_remove_adapter(hw);
350 }
351
352 /**
353  * ixgbe_read_reg - Read from device register
354  * @hw: hw specific details
355  * @reg: offset of register to read
356  *
357  * Returns : value read or IXGBE_FAILED_READ_REG if removed
358  *
359  * This function is used to read device registers. It checks for device
360  * removal by confirming any read that returns all ones by checking the
361  * status register value for all ones. This function avoids reading from
362  * the hardware if a removal was previously detected in which case it
363  * returns IXGBE_FAILED_READ_REG (all ones).
364  */
365 u32 ixgbe_read_reg(struct ixgbe_hw *hw, u32 reg)
366 {
367         u8 __iomem *reg_addr = ACCESS_ONCE(hw->hw_addr);
368         u32 value;
369
370         if (ixgbe_removed(reg_addr))
371                 return IXGBE_FAILED_READ_REG;
372         value = readl(reg_addr + reg);
373         if (unlikely(value == IXGBE_FAILED_READ_REG))
374                 ixgbe_check_remove(hw, reg);
375         return value;
376 }
377
378 static bool ixgbe_check_cfg_remove(struct ixgbe_hw *hw, struct pci_dev *pdev)
379 {
380         u16 value;
381
382         pci_read_config_word(pdev, PCI_VENDOR_ID, &value);
383         if (value == IXGBE_FAILED_READ_CFG_WORD) {
384                 ixgbe_remove_adapter(hw);
385                 return true;
386         }
387         return false;
388 }
389
390 u16 ixgbe_read_pci_cfg_word(struct ixgbe_hw *hw, u32 reg)
391 {
392         struct ixgbe_adapter *adapter = hw->back;
393         u16 value;
394
395         if (ixgbe_removed(hw->hw_addr))
396                 return IXGBE_FAILED_READ_CFG_WORD;
397         pci_read_config_word(adapter->pdev, reg, &value);
398         if (value == IXGBE_FAILED_READ_CFG_WORD &&
399             ixgbe_check_cfg_remove(hw, adapter->pdev))
400                 return IXGBE_FAILED_READ_CFG_WORD;
401         return value;
402 }
403
404 #ifdef CONFIG_PCI_IOV
405 static u32 ixgbe_read_pci_cfg_dword(struct ixgbe_hw *hw, u32 reg)
406 {
407         struct ixgbe_adapter *adapter = hw->back;
408         u32 value;
409
410         if (ixgbe_removed(hw->hw_addr))
411                 return IXGBE_FAILED_READ_CFG_DWORD;
412         pci_read_config_dword(adapter->pdev, reg, &value);
413         if (value == IXGBE_FAILED_READ_CFG_DWORD &&
414             ixgbe_check_cfg_remove(hw, adapter->pdev))
415                 return IXGBE_FAILED_READ_CFG_DWORD;
416         return value;
417 }
418 #endif /* CONFIG_PCI_IOV */
419
420 void ixgbe_write_pci_cfg_word(struct ixgbe_hw *hw, u32 reg, u16 value)
421 {
422         struct ixgbe_adapter *adapter = hw->back;
423
424         if (ixgbe_removed(hw->hw_addr))
425                 return;
426         pci_write_config_word(adapter->pdev, reg, value);
427 }
428
429 static void ixgbe_service_event_complete(struct ixgbe_adapter *adapter)
430 {
431         BUG_ON(!test_bit(__IXGBE_SERVICE_SCHED, &adapter->state));
432
433         /* flush memory to make sure state is correct before next watchdog */
434         smp_mb__before_atomic();
435         clear_bit(__IXGBE_SERVICE_SCHED, &adapter->state);
436 }
437
438 struct ixgbe_reg_info {
439         u32 ofs;
440         char *name;
441 };
442
443 static const struct ixgbe_reg_info ixgbe_reg_info_tbl[] = {
444
445         /* General Registers */
446         {IXGBE_CTRL, "CTRL"},
447         {IXGBE_STATUS, "STATUS"},
448         {IXGBE_CTRL_EXT, "CTRL_EXT"},
449
450         /* Interrupt Registers */
451         {IXGBE_EICR, "EICR"},
452
453         /* RX Registers */
454         {IXGBE_SRRCTL(0), "SRRCTL"},
455         {IXGBE_DCA_RXCTRL(0), "DRXCTL"},
456         {IXGBE_RDLEN(0), "RDLEN"},
457         {IXGBE_RDH(0), "RDH"},
458         {IXGBE_RDT(0), "RDT"},
459         {IXGBE_RXDCTL(0), "RXDCTL"},
460         {IXGBE_RDBAL(0), "RDBAL"},
461         {IXGBE_RDBAH(0), "RDBAH"},
462
463         /* TX Registers */
464         {IXGBE_TDBAL(0), "TDBAL"},
465         {IXGBE_TDBAH(0), "TDBAH"},
466         {IXGBE_TDLEN(0), "TDLEN"},
467         {IXGBE_TDH(0), "TDH"},
468         {IXGBE_TDT(0), "TDT"},
469         {IXGBE_TXDCTL(0), "TXDCTL"},
470
471         /* List Terminator */
472         { .name = NULL }
473 };
474
475
476 /*
477  * ixgbe_regdump - register printout routine
478  */
479 static void ixgbe_regdump(struct ixgbe_hw *hw, struct ixgbe_reg_info *reginfo)
480 {
481         int i = 0, j = 0;
482         char rname[16];
483         u32 regs[64];
484
485         switch (reginfo->ofs) {
486         case IXGBE_SRRCTL(0):
487                 for (i = 0; i < 64; i++)
488                         regs[i] = IXGBE_READ_REG(hw, IXGBE_SRRCTL(i));
489                 break;
490         case IXGBE_DCA_RXCTRL(0):
491                 for (i = 0; i < 64; i++)
492                         regs[i] = IXGBE_READ_REG(hw, IXGBE_DCA_RXCTRL(i));
493                 break;
494         case IXGBE_RDLEN(0):
495                 for (i = 0; i < 64; i++)
496                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDLEN(i));
497                 break;
498         case IXGBE_RDH(0):
499                 for (i = 0; i < 64; i++)
500                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDH(i));
501                 break;
502         case IXGBE_RDT(0):
503                 for (i = 0; i < 64; i++)
504                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDT(i));
505                 break;
506         case IXGBE_RXDCTL(0):
507                 for (i = 0; i < 64; i++)
508                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RXDCTL(i));
509                 break;
510         case IXGBE_RDBAL(0):
511                 for (i = 0; i < 64; i++)
512                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDBAL(i));
513                 break;
514         case IXGBE_RDBAH(0):
515                 for (i = 0; i < 64; i++)
516                         regs[i] = IXGBE_READ_REG(hw, IXGBE_RDBAH(i));
517                 break;
518         case IXGBE_TDBAL(0):
519                 for (i = 0; i < 64; i++)
520                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDBAL(i));
521                 break;
522         case IXGBE_TDBAH(0):
523                 for (i = 0; i < 64; i++)
524                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDBAH(i));
525                 break;
526         case IXGBE_TDLEN(0):
527                 for (i = 0; i < 64; i++)
528                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDLEN(i));
529                 break;
530         case IXGBE_TDH(0):
531                 for (i = 0; i < 64; i++)
532                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDH(i));
533                 break;
534         case IXGBE_TDT(0):
535                 for (i = 0; i < 64; i++)
536                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TDT(i));
537                 break;
538         case IXGBE_TXDCTL(0):
539                 for (i = 0; i < 64; i++)
540                         regs[i] = IXGBE_READ_REG(hw, IXGBE_TXDCTL(i));
541                 break;
542         default:
543                 pr_info("%-15s %08x\n", reginfo->name,
544                         IXGBE_READ_REG(hw, reginfo->ofs));
545                 return;
546         }
547
548         for (i = 0; i < 8; i++) {
549                 snprintf(rname, 16, "%s[%d-%d]", reginfo->name, i*8, i*8+7);
550                 pr_err("%-15s", rname);
551                 for (j = 0; j < 8; j++)
552                         pr_cont(" %08x", regs[i*8+j]);
553                 pr_cont("\n");
554         }
555
556 }
557
558 /*
559  * ixgbe_dump - Print registers, tx-rings and rx-rings
560  */
561 static void ixgbe_dump(struct ixgbe_adapter *adapter)
562 {
563         struct net_device *netdev = adapter->netdev;
564         struct ixgbe_hw *hw = &adapter->hw;
565         struct ixgbe_reg_info *reginfo;
566         int n = 0;
567         struct ixgbe_ring *tx_ring;
568         struct ixgbe_tx_buffer *tx_buffer;
569         union ixgbe_adv_tx_desc *tx_desc;
570         struct my_u0 { u64 a; u64 b; } *u0;
571         struct ixgbe_ring *rx_ring;
572         union ixgbe_adv_rx_desc *rx_desc;
573         struct ixgbe_rx_buffer *rx_buffer_info;
574         u32 staterr;
575         int i = 0;
576
577         if (!netif_msg_hw(adapter))
578                 return;
579
580         /* Print netdevice Info */
581         if (netdev) {
582                 dev_info(&adapter->pdev->dev, "Net device Info\n");
583                 pr_info("Device Name     state            "
584                         "trans_start      last_rx\n");
585                 pr_info("%-15s %016lX %016lX %016lX\n",
586                         netdev->name,
587                         netdev->state,
588                         netdev->trans_start,
589                         netdev->last_rx);
590         }
591
592         /* Print Registers */
593         dev_info(&adapter->pdev->dev, "Register Dump\n");
594         pr_info(" Register Name   Value\n");
595         for (reginfo = (struct ixgbe_reg_info *)ixgbe_reg_info_tbl;
596              reginfo->name; reginfo++) {
597                 ixgbe_regdump(hw, reginfo);
598         }
599
600         /* Print TX Ring Summary */
601         if (!netdev || !netif_running(netdev))
602                 return;
603
604         dev_info(&adapter->pdev->dev, "TX Rings Summary\n");
605         pr_info(" %s     %s              %s        %s\n",
606                 "Queue [NTU] [NTC] [bi(ntc)->dma  ]",
607                 "leng", "ntw", "timestamp");
608         for (n = 0; n < adapter->num_tx_queues; n++) {
609                 tx_ring = adapter->tx_ring[n];
610                 tx_buffer = &tx_ring->tx_buffer_info[tx_ring->next_to_clean];
611                 pr_info(" %5d %5X %5X %016llX %08X %p %016llX\n",
612                            n, tx_ring->next_to_use, tx_ring->next_to_clean,
613                            (u64)dma_unmap_addr(tx_buffer, dma),
614                            dma_unmap_len(tx_buffer, len),
615                            tx_buffer->next_to_watch,
616                            (u64)tx_buffer->time_stamp);
617         }
618
619         /* Print TX Rings */
620         if (!netif_msg_tx_done(adapter))
621                 goto rx_ring_summary;
622
623         dev_info(&adapter->pdev->dev, "TX Rings Dump\n");
624
625         /* Transmit Descriptor Formats
626          *
627          * 82598 Advanced Transmit Descriptor
628          *   +--------------------------------------------------------------+
629          * 0 |         Buffer Address [63:0]                                |
630          *   +--------------------------------------------------------------+
631          * 8 |  PAYLEN  | POPTS  | IDX | STA | DCMD  |DTYP |  RSV |  DTALEN |
632          *   +--------------------------------------------------------------+
633          *   63       46 45    40 39 36 35 32 31   24 23 20 19              0
634          *
635          * 82598 Advanced Transmit Descriptor (Write-Back Format)
636          *   +--------------------------------------------------------------+
637          * 0 |                          RSV [63:0]                          |
638          *   +--------------------------------------------------------------+
639          * 8 |            RSV           |  STA  |          NXTSEQ           |
640          *   +--------------------------------------------------------------+
641          *   63                       36 35   32 31                         0
642          *
643          * 82599+ Advanced Transmit Descriptor
644          *   +--------------------------------------------------------------+
645          * 0 |         Buffer Address [63:0]                                |
646          *   +--------------------------------------------------------------+
647          * 8 |PAYLEN  |POPTS|CC|IDX  |STA  |DCMD  |DTYP |MAC  |RSV  |DTALEN |
648          *   +--------------------------------------------------------------+
649          *   63     46 45 40 39 38 36 35 32 31  24 23 20 19 18 17 16 15     0
650          *
651          * 82599+ Advanced Transmit Descriptor (Write-Back Format)
652          *   +--------------------------------------------------------------+
653          * 0 |                          RSV [63:0]                          |
654          *   +--------------------------------------------------------------+
655          * 8 |            RSV           |  STA  |           RSV             |
656          *   +--------------------------------------------------------------+
657          *   63                       36 35   32 31                         0
658          */
659
660         for (n = 0; n < adapter->num_tx_queues; n++) {
661                 tx_ring = adapter->tx_ring[n];
662                 pr_info("------------------------------------\n");
663                 pr_info("TX QUEUE INDEX = %d\n", tx_ring->queue_index);
664                 pr_info("------------------------------------\n");
665                 pr_info("%s%s    %s              %s        %s          %s\n",
666                         "T [desc]     [address 63:0  ] ",
667                         "[PlPOIdStDDt Ln] [bi->dma       ] ",
668                         "leng", "ntw", "timestamp", "bi->skb");
669
670                 for (i = 0; tx_ring->desc && (i < tx_ring->count); i++) {
671                         tx_desc = IXGBE_TX_DESC(tx_ring, i);
672                         tx_buffer = &tx_ring->tx_buffer_info[i];
673                         u0 = (struct my_u0 *)tx_desc;
674                         if (dma_unmap_len(tx_buffer, len) > 0) {
675                                 pr_info("T [0x%03X]    %016llX %016llX %016llX %08X %p %016llX %p",
676                                         i,
677                                         le64_to_cpu(u0->a),
678                                         le64_to_cpu(u0->b),
679                                         (u64)dma_unmap_addr(tx_buffer, dma),
680                                         dma_unmap_len(tx_buffer, len),
681                                         tx_buffer->next_to_watch,
682                                         (u64)tx_buffer->time_stamp,
683                                         tx_buffer->skb);
684                                 if (i == tx_ring->next_to_use &&
685                                         i == tx_ring->next_to_clean)
686                                         pr_cont(" NTC/U\n");
687                                 else if (i == tx_ring->next_to_use)
688                                         pr_cont(" NTU\n");
689                                 else if (i == tx_ring->next_to_clean)
690                                         pr_cont(" NTC\n");
691                                 else
692                                         pr_cont("\n");
693
694                                 if (netif_msg_pktdata(adapter) &&
695                                     tx_buffer->skb)
696                                         print_hex_dump(KERN_INFO, "",
697                                                 DUMP_PREFIX_ADDRESS, 16, 1,
698                                                 tx_buffer->skb->data,
699                                                 dma_unmap_len(tx_buffer, len),
700                                                 true);
701                         }
702                 }
703         }
704
705         /* Print RX Rings Summary */
706 rx_ring_summary:
707         dev_info(&adapter->pdev->dev, "RX Rings Summary\n");
708         pr_info("Queue [NTU] [NTC]\n");
709         for (n = 0; n < adapter->num_rx_queues; n++) {
710                 rx_ring = adapter->rx_ring[n];
711                 pr_info("%5d %5X %5X\n",
712                         n, rx_ring->next_to_use, rx_ring->next_to_clean);
713         }
714
715         /* Print RX Rings */
716         if (!netif_msg_rx_status(adapter))
717                 return;
718
719         dev_info(&adapter->pdev->dev, "RX Rings Dump\n");
720
721         /* Receive Descriptor Formats
722          *
723          * 82598 Advanced Receive Descriptor (Read) Format
724          *    63                                           1        0
725          *    +-----------------------------------------------------+
726          *  0 |       Packet Buffer Address [63:1]           |A0/NSE|
727          *    +----------------------------------------------+------+
728          *  8 |       Header Buffer Address [63:1]           |  DD  |
729          *    +-----------------------------------------------------+
730          *
731          *
732          * 82598 Advanced Receive Descriptor (Write-Back) Format
733          *
734          *   63       48 47    32 31  30      21 20 16 15   4 3     0
735          *   +------------------------------------------------------+
736          * 0 |       RSS Hash /  |SPH| HDR_LEN  | RSV |Packet|  RSS |
737          *   | Packet   | IP     |   |          |     | Type | Type |
738          *   | Checksum | Ident  |   |          |     |      |      |
739          *   +------------------------------------------------------+
740          * 8 | VLAN Tag | Length | Extended Error | Extended Status |
741          *   +------------------------------------------------------+
742          *   63       48 47    32 31            20 19               0
743          *
744          * 82599+ Advanced Receive Descriptor (Read) Format
745          *    63                                           1        0
746          *    +-----------------------------------------------------+
747          *  0 |       Packet Buffer Address [63:1]           |A0/NSE|
748          *    +----------------------------------------------+------+
749          *  8 |       Header Buffer Address [63:1]           |  DD  |
750          *    +-----------------------------------------------------+
751          *
752          *
753          * 82599+ Advanced Receive Descriptor (Write-Back) Format
754          *
755          *   63       48 47    32 31  30      21 20 17 16   4 3     0
756          *   +------------------------------------------------------+
757          * 0 |RSS / Frag Checksum|SPH| HDR_LEN  |RSC- |Packet|  RSS |
758          *   |/ RTT / PCoE_PARAM |   |          | CNT | Type | Type |
759          *   |/ Flow Dir Flt ID  |   |          |     |      |      |
760          *   +------------------------------------------------------+
761          * 8 | VLAN Tag | Length |Extended Error| Xtnd Status/NEXTP |
762          *   +------------------------------------------------------+
763          *   63       48 47    32 31          20 19                 0
764          */
765
766         for (n = 0; n < adapter->num_rx_queues; n++) {
767                 rx_ring = adapter->rx_ring[n];
768                 pr_info("------------------------------------\n");
769                 pr_info("RX QUEUE INDEX = %d\n", rx_ring->queue_index);
770                 pr_info("------------------------------------\n");
771                 pr_info("%s%s%s",
772                         "R  [desc]      [ PktBuf     A0] ",
773                         "[  HeadBuf   DD] [bi->dma       ] [bi->skb       ] ",
774                         "<-- Adv Rx Read format\n");
775                 pr_info("%s%s%s",
776                         "RWB[desc]      [PcsmIpSHl PtRs] ",
777                         "[vl er S cks ln] ---------------- [bi->skb       ] ",
778                         "<-- Adv Rx Write-Back format\n");
779
780                 for (i = 0; i < rx_ring->count; i++) {
781                         rx_buffer_info = &rx_ring->rx_buffer_info[i];
782                         rx_desc = IXGBE_RX_DESC(rx_ring, i);
783                         u0 = (struct my_u0 *)rx_desc;
784                         staterr = le32_to_cpu(rx_desc->wb.upper.status_error);
785                         if (staterr & IXGBE_RXD_STAT_DD) {
786                                 /* Descriptor Done */
787                                 pr_info("RWB[0x%03X]     %016llX "
788                                         "%016llX ---------------- %p", i,
789                                         le64_to_cpu(u0->a),
790                                         le64_to_cpu(u0->b),
791                                         rx_buffer_info->skb);
792                         } else {
793                                 pr_info("R  [0x%03X]     %016llX "
794                                         "%016llX %016llX %p", i,
795                                         le64_to_cpu(u0->a),
796                                         le64_to_cpu(u0->b),
797                                         (u64)rx_buffer_info->dma,
798                                         rx_buffer_info->skb);
799
800                                 if (netif_msg_pktdata(adapter) &&
801                                     rx_buffer_info->dma) {
802                                         print_hex_dump(KERN_INFO, "",
803                                            DUMP_PREFIX_ADDRESS, 16, 1,
804                                            page_address(rx_buffer_info->page) +
805                                                     rx_buffer_info->page_offset,
806                                            ixgbe_rx_bufsz(rx_ring), true);
807                                 }
808                         }
809
810                         if (i == rx_ring->next_to_use)
811                                 pr_cont(" NTU\n");
812                         else if (i == rx_ring->next_to_clean)
813                                 pr_cont(" NTC\n");
814                         else
815                                 pr_cont("\n");
816
817                 }
818         }
819 }
820
821 static void ixgbe_release_hw_control(struct ixgbe_adapter *adapter)
822 {
823         u32 ctrl_ext;
824
825         /* Let firmware take over control of h/w */
826         ctrl_ext = IXGBE_READ_REG(&adapter->hw, IXGBE_CTRL_EXT);
827         IXGBE_WRITE_REG(&adapter->hw, IXGBE_CTRL_EXT,
828                         ctrl_ext & ~IXGBE_CTRL_EXT_DRV_LOAD);
829 }
830
831 static void ixgbe_get_hw_control(struct ixgbe_adapter *adapter)
832 {
833         u32 ctrl_ext;
834
835         /* Let firmware know the driver has taken over */
836         ctrl_ext = IXGBE_READ_REG(&adapter->hw, IXGBE_CTRL_EXT);
837         IXGBE_WRITE_REG(&adapter->hw, IXGBE_CTRL_EXT,
838                         ctrl_ext | IXGBE_CTRL_EXT_DRV_LOAD);
839 }
840
841 /**
842  * ixgbe_set_ivar - set the IVAR registers, mapping interrupt causes to vectors
843  * @adapter: pointer to adapter struct
844  * @direction: 0 for Rx, 1 for Tx, -1 for other causes
845  * @queue: queue to map the corresponding interrupt to
846  * @msix_vector: the vector to map to the corresponding queue
847  *
848  */
849 static void ixgbe_set_ivar(struct ixgbe_adapter *adapter, s8 direction,
850                            u8 queue, u8 msix_vector)
851 {
852         u32 ivar, index;
853         struct ixgbe_hw *hw = &adapter->hw;
854         switch (hw->mac.type) {
855         case ixgbe_mac_82598EB:
856                 msix_vector |= IXGBE_IVAR_ALLOC_VAL;
857                 if (direction == -1)
858                         direction = 0;
859                 index = (((direction * 64) + queue) >> 2) & 0x1F;
860                 ivar = IXGBE_READ_REG(hw, IXGBE_IVAR(index));
861                 ivar &= ~(0xFF << (8 * (queue & 0x3)));
862                 ivar |= (msix_vector << (8 * (queue & 0x3)));
863                 IXGBE_WRITE_REG(hw, IXGBE_IVAR(index), ivar);
864                 break;
865         case ixgbe_mac_82599EB:
866         case ixgbe_mac_X540:
867         case ixgbe_mac_X550:
868         case ixgbe_mac_X550EM_x:
869                 if (direction == -1) {
870                         /* other causes */
871                         msix_vector |= IXGBE_IVAR_ALLOC_VAL;
872                         index = ((queue & 1) * 8);
873                         ivar = IXGBE_READ_REG(&adapter->hw, IXGBE_IVAR_MISC);
874                         ivar &= ~(0xFF << index);
875                         ivar |= (msix_vector << index);
876                         IXGBE_WRITE_REG(&adapter->hw, IXGBE_IVAR_MISC, ivar);
877                         break;
878                 } else {
879                         /* tx or rx causes */
880                         msix_vector |= IXGBE_IVAR_ALLOC_VAL;
881                         index = ((16 * (queue & 1)) + (8 * direction));
882                         ivar = IXGBE_READ_REG(hw, IXGBE_IVAR(queue >> 1));
883                         ivar &= ~(0xFF << index);
884                         ivar |= (msix_vector << index);
885                         IXGBE_WRITE_REG(hw, IXGBE_IVAR(queue >> 1), ivar);
886                         break;
887                 }
888         default:
889                 break;
890         }
891 }
892
893 static inline void ixgbe_irq_rearm_queues(struct ixgbe_adapter *adapter,
894                                           u64 qmask)
895 {
896         u32 mask;
897
898         switch (adapter->hw.mac.type) {
899         case ixgbe_mac_82598EB:
900                 mask = (IXGBE_EIMS_RTX_QUEUE & qmask);
901                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EICS, mask);
902                 break;
903         case ixgbe_mac_82599EB:
904         case ixgbe_mac_X540:
905         case ixgbe_mac_X550:
906         case ixgbe_mac_X550EM_x:
907                 mask = (qmask & 0xFFFFFFFF);
908                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EICS_EX(0), mask);
909                 mask = (qmask >> 32);
910                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EICS_EX(1), mask);
911                 break;
912         default:
913                 break;
914         }
915 }
916
917 void ixgbe_unmap_and_free_tx_resource(struct ixgbe_ring *ring,
918                                       struct ixgbe_tx_buffer *tx_buffer)
919 {
920         if (tx_buffer->skb) {
921                 dev_kfree_skb_any(tx_buffer->skb);
922                 if (dma_unmap_len(tx_buffer, len))
923                         dma_unmap_single(ring->dev,
924                                          dma_unmap_addr(tx_buffer, dma),
925                                          dma_unmap_len(tx_buffer, len),
926                                          DMA_TO_DEVICE);
927         } else if (dma_unmap_len(tx_buffer, len)) {
928                 dma_unmap_page(ring->dev,
929                                dma_unmap_addr(tx_buffer, dma),
930                                dma_unmap_len(tx_buffer, len),
931                                DMA_TO_DEVICE);
932         }
933         tx_buffer->next_to_watch = NULL;
934         tx_buffer->skb = NULL;
935         dma_unmap_len_set(tx_buffer, len, 0);
936         /* tx_buffer must be completely set up in the transmit path */
937 }
938
939 static void ixgbe_update_xoff_rx_lfc(struct ixgbe_adapter *adapter)
940 {
941         struct ixgbe_hw *hw = &adapter->hw;
942         struct ixgbe_hw_stats *hwstats = &adapter->stats;
943         int i;
944         u32 data;
945
946         if ((hw->fc.current_mode != ixgbe_fc_full) &&
947             (hw->fc.current_mode != ixgbe_fc_rx_pause))
948                 return;
949
950         switch (hw->mac.type) {
951         case ixgbe_mac_82598EB:
952                 data = IXGBE_READ_REG(hw, IXGBE_LXOFFRXC);
953                 break;
954         default:
955                 data = IXGBE_READ_REG(hw, IXGBE_LXOFFRXCNT);
956         }
957         hwstats->lxoffrxc += data;
958
959         /* refill credits (no tx hang) if we received xoff */
960         if (!data)
961                 return;
962
963         for (i = 0; i < adapter->num_tx_queues; i++)
964                 clear_bit(__IXGBE_HANG_CHECK_ARMED,
965                           &adapter->tx_ring[i]->state);
966 }
967
968 static void ixgbe_update_xoff_received(struct ixgbe_adapter *adapter)
969 {
970         struct ixgbe_hw *hw = &adapter->hw;
971         struct ixgbe_hw_stats *hwstats = &adapter->stats;
972         u32 xoff[8] = {0};
973         u8 tc;
974         int i;
975         bool pfc_en = adapter->dcb_cfg.pfc_mode_enable;
976
977         if (adapter->ixgbe_ieee_pfc)
978                 pfc_en |= !!(adapter->ixgbe_ieee_pfc->pfc_en);
979
980         if (!(adapter->flags & IXGBE_FLAG_DCB_ENABLED) || !pfc_en) {
981                 ixgbe_update_xoff_rx_lfc(adapter);
982                 return;
983         }
984
985         /* update stats for each tc, only valid with PFC enabled */
986         for (i = 0; i < MAX_TX_PACKET_BUFFERS; i++) {
987                 u32 pxoffrxc;
988
989                 switch (hw->mac.type) {
990                 case ixgbe_mac_82598EB:
991                         pxoffrxc = IXGBE_READ_REG(hw, IXGBE_PXOFFRXC(i));
992                         break;
993                 default:
994                         pxoffrxc = IXGBE_READ_REG(hw, IXGBE_PXOFFRXCNT(i));
995                 }
996                 hwstats->pxoffrxc[i] += pxoffrxc;
997                 /* Get the TC for given UP */
998                 tc = netdev_get_prio_tc_map(adapter->netdev, i);
999                 xoff[tc] += pxoffrxc;
1000         }
1001
1002         /* disarm tx queues that have received xoff frames */
1003         for (i = 0; i < adapter->num_tx_queues; i++) {
1004                 struct ixgbe_ring *tx_ring = adapter->tx_ring[i];
1005
1006                 tc = tx_ring->dcb_tc;
1007                 if (xoff[tc])
1008                         clear_bit(__IXGBE_HANG_CHECK_ARMED, &tx_ring->state);
1009         }
1010 }
1011
1012 static u64 ixgbe_get_tx_completed(struct ixgbe_ring *ring)
1013 {
1014         return ring->stats.packets;
1015 }
1016
1017 static u64 ixgbe_get_tx_pending(struct ixgbe_ring *ring)
1018 {
1019         struct ixgbe_adapter *adapter;
1020         struct ixgbe_hw *hw;
1021         u32 head, tail;
1022
1023         if (ring->l2_accel_priv)
1024                 adapter = ring->l2_accel_priv->real_adapter;
1025         else
1026                 adapter = netdev_priv(ring->netdev);
1027
1028         hw = &adapter->hw;
1029         head = IXGBE_READ_REG(hw, IXGBE_TDH(ring->reg_idx));
1030         tail = IXGBE_READ_REG(hw, IXGBE_TDT(ring->reg_idx));
1031
1032         if (head != tail)
1033                 return (head < tail) ?
1034                         tail - head : (tail + ring->count - head);
1035
1036         return 0;
1037 }
1038
1039 static inline bool ixgbe_check_tx_hang(struct ixgbe_ring *tx_ring)
1040 {
1041         u32 tx_done = ixgbe_get_tx_completed(tx_ring);
1042         u32 tx_done_old = tx_ring->tx_stats.tx_done_old;
1043         u32 tx_pending = ixgbe_get_tx_pending(tx_ring);
1044
1045         clear_check_for_tx_hang(tx_ring);
1046
1047         /*
1048          * Check for a hung queue, but be thorough. This verifies
1049          * that a transmit has been completed since the previous
1050          * check AND there is at least one packet pending. The
1051          * ARMED bit is set to indicate a potential hang. The
1052          * bit is cleared if a pause frame is received to remove
1053          * false hang detection due to PFC or 802.3x frames. By
1054          * requiring this to fail twice we avoid races with
1055          * pfc clearing the ARMED bit and conditions where we
1056          * run the check_tx_hang logic with a transmit completion
1057          * pending but without time to complete it yet.
1058          */
1059         if (tx_done_old == tx_done && tx_pending)
1060                 /* make sure it is true for two checks in a row */
1061                 return test_and_set_bit(__IXGBE_HANG_CHECK_ARMED,
1062                                         &tx_ring->state);
1063         /* update completed stats and continue */
1064         tx_ring->tx_stats.tx_done_old = tx_done;
1065         /* reset the countdown */
1066         clear_bit(__IXGBE_HANG_CHECK_ARMED, &tx_ring->state);
1067
1068         return false;
1069 }
1070
1071 /**
1072  * ixgbe_tx_timeout_reset - initiate reset due to Tx timeout
1073  * @adapter: driver private struct
1074  **/
1075 static void ixgbe_tx_timeout_reset(struct ixgbe_adapter *adapter)
1076 {
1077
1078         /* Do the reset outside of interrupt context */
1079         if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
1080                 adapter->flags2 |= IXGBE_FLAG2_RESET_REQUESTED;
1081                 e_warn(drv, "initiating reset due to tx timeout\n");
1082                 ixgbe_service_event_schedule(adapter);
1083         }
1084 }
1085
1086 /**
1087  * ixgbe_clean_tx_irq - Reclaim resources after transmit completes
1088  * @q_vector: structure containing interrupt and ring information
1089  * @tx_ring: tx ring to clean
1090  **/
1091 static bool ixgbe_clean_tx_irq(struct ixgbe_q_vector *q_vector,
1092                                struct ixgbe_ring *tx_ring)
1093 {
1094         struct ixgbe_adapter *adapter = q_vector->adapter;
1095         struct ixgbe_tx_buffer *tx_buffer;
1096         union ixgbe_adv_tx_desc *tx_desc;
1097         unsigned int total_bytes = 0, total_packets = 0;
1098         unsigned int budget = q_vector->tx.work_limit;
1099         unsigned int i = tx_ring->next_to_clean;
1100
1101         if (test_bit(__IXGBE_DOWN, &adapter->state))
1102                 return true;
1103
1104         tx_buffer = &tx_ring->tx_buffer_info[i];
1105         tx_desc = IXGBE_TX_DESC(tx_ring, i);
1106         i -= tx_ring->count;
1107
1108         do {
1109                 union ixgbe_adv_tx_desc *eop_desc = tx_buffer->next_to_watch;
1110
1111                 /* if next_to_watch is not set then there is no work pending */
1112                 if (!eop_desc)
1113                         break;
1114
1115                 /* prevent any other reads prior to eop_desc */
1116                 read_barrier_depends();
1117
1118                 /* if DD is not set pending work has not been completed */
1119                 if (!(eop_desc->wb.status & cpu_to_le32(IXGBE_TXD_STAT_DD)))
1120                         break;
1121
1122                 /* clear next_to_watch to prevent false hangs */
1123                 tx_buffer->next_to_watch = NULL;
1124
1125                 /* update the statistics for this packet */
1126                 total_bytes += tx_buffer->bytecount;
1127                 total_packets += tx_buffer->gso_segs;
1128
1129                 /* free the skb */
1130                 dev_consume_skb_any(tx_buffer->skb);
1131
1132                 /* unmap skb header data */
1133                 dma_unmap_single(tx_ring->dev,
1134                                  dma_unmap_addr(tx_buffer, dma),
1135                                  dma_unmap_len(tx_buffer, len),
1136                                  DMA_TO_DEVICE);
1137
1138                 /* clear tx_buffer data */
1139                 tx_buffer->skb = NULL;
1140                 dma_unmap_len_set(tx_buffer, len, 0);
1141
1142                 /* unmap remaining buffers */
1143                 while (tx_desc != eop_desc) {
1144                         tx_buffer++;
1145                         tx_desc++;
1146                         i++;
1147                         if (unlikely(!i)) {
1148                                 i -= tx_ring->count;
1149                                 tx_buffer = tx_ring->tx_buffer_info;
1150                                 tx_desc = IXGBE_TX_DESC(tx_ring, 0);
1151                         }
1152
1153                         /* unmap any remaining paged data */
1154                         if (dma_unmap_len(tx_buffer, len)) {
1155                                 dma_unmap_page(tx_ring->dev,
1156                                                dma_unmap_addr(tx_buffer, dma),
1157                                                dma_unmap_len(tx_buffer, len),
1158                                                DMA_TO_DEVICE);
1159                                 dma_unmap_len_set(tx_buffer, len, 0);
1160                         }
1161                 }
1162
1163                 /* move us one more past the eop_desc for start of next pkt */
1164                 tx_buffer++;
1165                 tx_desc++;
1166                 i++;
1167                 if (unlikely(!i)) {
1168                         i -= tx_ring->count;
1169                         tx_buffer = tx_ring->tx_buffer_info;
1170                         tx_desc = IXGBE_TX_DESC(tx_ring, 0);
1171                 }
1172
1173                 /* issue prefetch for next Tx descriptor */
1174                 prefetch(tx_desc);
1175
1176                 /* update budget accounting */
1177                 budget--;
1178         } while (likely(budget));
1179
1180         i += tx_ring->count;
1181         tx_ring->next_to_clean = i;
1182         u64_stats_update_begin(&tx_ring->syncp);
1183         tx_ring->stats.bytes += total_bytes;
1184         tx_ring->stats.packets += total_packets;
1185         u64_stats_update_end(&tx_ring->syncp);
1186         q_vector->tx.total_bytes += total_bytes;
1187         q_vector->tx.total_packets += total_packets;
1188
1189         if (check_for_tx_hang(tx_ring) && ixgbe_check_tx_hang(tx_ring)) {
1190                 /* schedule immediate reset if we believe we hung */
1191                 struct ixgbe_hw *hw = &adapter->hw;
1192                 e_err(drv, "Detected Tx Unit Hang\n"
1193                         "  Tx Queue             <%d>\n"
1194                         "  TDH, TDT             <%x>, <%x>\n"
1195                         "  next_to_use          <%x>\n"
1196                         "  next_to_clean        <%x>\n"
1197                         "tx_buffer_info[next_to_clean]\n"
1198                         "  time_stamp           <%lx>\n"
1199                         "  jiffies              <%lx>\n",
1200                         tx_ring->queue_index,
1201                         IXGBE_READ_REG(hw, IXGBE_TDH(tx_ring->reg_idx)),
1202                         IXGBE_READ_REG(hw, IXGBE_TDT(tx_ring->reg_idx)),
1203                         tx_ring->next_to_use, i,
1204                         tx_ring->tx_buffer_info[i].time_stamp, jiffies);
1205
1206                 netif_stop_subqueue(tx_ring->netdev, tx_ring->queue_index);
1207
1208                 e_info(probe,
1209                        "tx hang %d detected on queue %d, resetting adapter\n",
1210                         adapter->tx_timeout_count + 1, tx_ring->queue_index);
1211
1212                 /* schedule immediate reset if we believe we hung */
1213                 ixgbe_tx_timeout_reset(adapter);
1214
1215                 /* the adapter is about to reset, no point in enabling stuff */
1216                 return true;
1217         }
1218
1219         netdev_tx_completed_queue(txring_txq(tx_ring),
1220                                   total_packets, total_bytes);
1221
1222 #define TX_WAKE_THRESHOLD (DESC_NEEDED * 2)
1223         if (unlikely(total_packets && netif_carrier_ok(tx_ring->netdev) &&
1224                      (ixgbe_desc_unused(tx_ring) >= TX_WAKE_THRESHOLD))) {
1225                 /* Make sure that anybody stopping the queue after this
1226                  * sees the new next_to_clean.
1227                  */
1228                 smp_mb();
1229                 if (__netif_subqueue_stopped(tx_ring->netdev,
1230                                              tx_ring->queue_index)
1231                     && !test_bit(__IXGBE_DOWN, &adapter->state)) {
1232                         netif_wake_subqueue(tx_ring->netdev,
1233                                             tx_ring->queue_index);
1234                         ++tx_ring->tx_stats.restart_queue;
1235                 }
1236         }
1237
1238         return !!budget;
1239 }
1240
1241 #ifdef CONFIG_IXGBE_DCA
1242 static void ixgbe_update_tx_dca(struct ixgbe_adapter *adapter,
1243                                 struct ixgbe_ring *tx_ring,
1244                                 int cpu)
1245 {
1246         struct ixgbe_hw *hw = &adapter->hw;
1247         u32 txctrl = 0;
1248         u16 reg_offset;
1249
1250         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
1251                 txctrl = dca3_get_tag(tx_ring->dev, cpu);
1252
1253         switch (hw->mac.type) {
1254         case ixgbe_mac_82598EB:
1255                 reg_offset = IXGBE_DCA_TXCTRL(tx_ring->reg_idx);
1256                 break;
1257         case ixgbe_mac_82599EB:
1258         case ixgbe_mac_X540:
1259                 reg_offset = IXGBE_DCA_TXCTRL_82599(tx_ring->reg_idx);
1260                 txctrl <<= IXGBE_DCA_TXCTRL_CPUID_SHIFT_82599;
1261                 break;
1262         default:
1263                 /* for unknown hardware do not write register */
1264                 return;
1265         }
1266
1267         /*
1268          * We can enable relaxed ordering for reads, but not writes when
1269          * DCA is enabled.  This is due to a known issue in some chipsets
1270          * which will cause the DCA tag to be cleared.
1271          */
1272         txctrl |= IXGBE_DCA_TXCTRL_DESC_RRO_EN |
1273                   IXGBE_DCA_TXCTRL_DATA_RRO_EN |
1274                   IXGBE_DCA_TXCTRL_DESC_DCA_EN;
1275
1276         IXGBE_WRITE_REG(hw, reg_offset, txctrl);
1277 }
1278
1279 static void ixgbe_update_rx_dca(struct ixgbe_adapter *adapter,
1280                                 struct ixgbe_ring *rx_ring,
1281                                 int cpu)
1282 {
1283         struct ixgbe_hw *hw = &adapter->hw;
1284         u32 rxctrl = 0;
1285         u8 reg_idx = rx_ring->reg_idx;
1286
1287         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
1288                 rxctrl = dca3_get_tag(rx_ring->dev, cpu);
1289
1290         switch (hw->mac.type) {
1291         case ixgbe_mac_82599EB:
1292         case ixgbe_mac_X540:
1293                 rxctrl <<= IXGBE_DCA_RXCTRL_CPUID_SHIFT_82599;
1294                 break;
1295         default:
1296                 break;
1297         }
1298
1299         /*
1300          * We can enable relaxed ordering for reads, but not writes when
1301          * DCA is enabled.  This is due to a known issue in some chipsets
1302          * which will cause the DCA tag to be cleared.
1303          */
1304         rxctrl |= IXGBE_DCA_RXCTRL_DESC_RRO_EN |
1305                   IXGBE_DCA_RXCTRL_DATA_DCA_EN |
1306                   IXGBE_DCA_RXCTRL_DESC_DCA_EN;
1307
1308         IXGBE_WRITE_REG(hw, IXGBE_DCA_RXCTRL(reg_idx), rxctrl);
1309 }
1310
1311 static void ixgbe_update_dca(struct ixgbe_q_vector *q_vector)
1312 {
1313         struct ixgbe_adapter *adapter = q_vector->adapter;
1314         struct ixgbe_ring *ring;
1315         int cpu = get_cpu();
1316
1317         if (q_vector->cpu == cpu)
1318                 goto out_no_update;
1319
1320         ixgbe_for_each_ring(ring, q_vector->tx)
1321                 ixgbe_update_tx_dca(adapter, ring, cpu);
1322
1323         ixgbe_for_each_ring(ring, q_vector->rx)
1324                 ixgbe_update_rx_dca(adapter, ring, cpu);
1325
1326         q_vector->cpu = cpu;
1327 out_no_update:
1328         put_cpu();
1329 }
1330
1331 static void ixgbe_setup_dca(struct ixgbe_adapter *adapter)
1332 {
1333         int i;
1334
1335         /* always use CB2 mode, difference is masked in the CB driver */
1336         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
1337                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL,
1338                                 IXGBE_DCA_CTRL_DCA_MODE_CB2);
1339         else
1340                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL,
1341                                 IXGBE_DCA_CTRL_DCA_DISABLE);
1342
1343         for (i = 0; i < adapter->num_q_vectors; i++) {
1344                 adapter->q_vector[i]->cpu = -1;
1345                 ixgbe_update_dca(adapter->q_vector[i]);
1346         }
1347 }
1348
1349 static int __ixgbe_notify_dca(struct device *dev, void *data)
1350 {
1351         struct ixgbe_adapter *adapter = dev_get_drvdata(dev);
1352         unsigned long event = *(unsigned long *)data;
1353
1354         if (!(adapter->flags & IXGBE_FLAG_DCA_CAPABLE))
1355                 return 0;
1356
1357         switch (event) {
1358         case DCA_PROVIDER_ADD:
1359                 /* if we're already enabled, don't do it again */
1360                 if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
1361                         break;
1362                 if (dca_add_requester(dev) == 0) {
1363                         adapter->flags |= IXGBE_FLAG_DCA_ENABLED;
1364                         IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL,
1365                                         IXGBE_DCA_CTRL_DCA_MODE_CB2);
1366                         break;
1367                 }
1368                 /* Fall Through since DCA is disabled. */
1369         case DCA_PROVIDER_REMOVE:
1370                 if (adapter->flags & IXGBE_FLAG_DCA_ENABLED) {
1371                         dca_remove_requester(dev);
1372                         adapter->flags &= ~IXGBE_FLAG_DCA_ENABLED;
1373                         IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL,
1374                                         IXGBE_DCA_CTRL_DCA_DISABLE);
1375                 }
1376                 break;
1377         }
1378
1379         return 0;
1380 }
1381
1382 #endif /* CONFIG_IXGBE_DCA */
1383
1384 #define IXGBE_RSS_L4_TYPES_MASK \
1385         ((1ul << IXGBE_RXDADV_RSSTYPE_IPV4_TCP) | \
1386          (1ul << IXGBE_RXDADV_RSSTYPE_IPV4_UDP) | \
1387          (1ul << IXGBE_RXDADV_RSSTYPE_IPV6_TCP) | \
1388          (1ul << IXGBE_RXDADV_RSSTYPE_IPV6_UDP))
1389
1390 static inline void ixgbe_rx_hash(struct ixgbe_ring *ring,
1391                                  union ixgbe_adv_rx_desc *rx_desc,
1392                                  struct sk_buff *skb)
1393 {
1394         u16 rss_type;
1395
1396         if (!(ring->netdev->features & NETIF_F_RXHASH))
1397                 return;
1398
1399         rss_type = le16_to_cpu(rx_desc->wb.lower.lo_dword.hs_rss.pkt_info) &
1400                    IXGBE_RXDADV_RSSTYPE_MASK;
1401
1402         if (!rss_type)
1403                 return;
1404
1405         skb_set_hash(skb, le32_to_cpu(rx_desc->wb.lower.hi_dword.rss),
1406                      (IXGBE_RSS_L4_TYPES_MASK & (1ul << rss_type)) ?
1407                      PKT_HASH_TYPE_L4 : PKT_HASH_TYPE_L3);
1408 }
1409
1410 #ifdef IXGBE_FCOE
1411 /**
1412  * ixgbe_rx_is_fcoe - check the rx desc for incoming pkt type
1413  * @ring: structure containing ring specific data
1414  * @rx_desc: advanced rx descriptor
1415  *
1416  * Returns : true if it is FCoE pkt
1417  */
1418 static inline bool ixgbe_rx_is_fcoe(struct ixgbe_ring *ring,
1419                                     union ixgbe_adv_rx_desc *rx_desc)
1420 {
1421         __le16 pkt_info = rx_desc->wb.lower.lo_dword.hs_rss.pkt_info;
1422
1423         return test_bit(__IXGBE_RX_FCOE, &ring->state) &&
1424                ((pkt_info & cpu_to_le16(IXGBE_RXDADV_PKTTYPE_ETQF_MASK)) ==
1425                 (cpu_to_le16(IXGBE_ETQF_FILTER_FCOE <<
1426                              IXGBE_RXDADV_PKTTYPE_ETQF_SHIFT)));
1427 }
1428
1429 #endif /* IXGBE_FCOE */
1430 /**
1431  * ixgbe_rx_checksum - indicate in skb if hw indicated a good cksum
1432  * @ring: structure containing ring specific data
1433  * @rx_desc: current Rx descriptor being processed
1434  * @skb: skb currently being received and modified
1435  **/
1436 static inline void ixgbe_rx_checksum(struct ixgbe_ring *ring,
1437                                      union ixgbe_adv_rx_desc *rx_desc,
1438                                      struct sk_buff *skb)
1439 {
1440         __le16 pkt_info = rx_desc->wb.lower.lo_dword.hs_rss.pkt_info;
1441         __le16 hdr_info = rx_desc->wb.lower.lo_dword.hs_rss.hdr_info;
1442         bool encap_pkt = false;
1443
1444         skb_checksum_none_assert(skb);
1445
1446         /* Rx csum disabled */
1447         if (!(ring->netdev->features & NETIF_F_RXCSUM))
1448                 return;
1449
1450         if ((pkt_info & cpu_to_le16(IXGBE_RXDADV_PKTTYPE_VXLAN)) &&
1451             (hdr_info & cpu_to_le16(IXGBE_RXDADV_PKTTYPE_TUNNEL >> 16))) {
1452                 encap_pkt = true;
1453                 skb->encapsulation = 1;
1454         }
1455
1456         /* if IP and error */
1457         if (ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_IPCS) &&
1458             ixgbe_test_staterr(rx_desc, IXGBE_RXDADV_ERR_IPE)) {
1459                 ring->rx_stats.csum_err++;
1460                 return;
1461         }
1462
1463         if (!ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_L4CS))
1464                 return;
1465
1466         if (ixgbe_test_staterr(rx_desc, IXGBE_RXDADV_ERR_TCPE)) {
1467                 /*
1468                  * 82599 errata, UDP frames with a 0 checksum can be marked as
1469                  * checksum errors.
1470                  */
1471                 if ((pkt_info & cpu_to_le16(IXGBE_RXDADV_PKTTYPE_UDP)) &&
1472                     test_bit(__IXGBE_RX_CSUM_UDP_ZERO_ERR, &ring->state))
1473                         return;
1474
1475                 ring->rx_stats.csum_err++;
1476                 return;
1477         }
1478
1479         /* It must be a TCP or UDP packet with a valid checksum */
1480         skb->ip_summed = CHECKSUM_UNNECESSARY;
1481         if (encap_pkt) {
1482                 if (!ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_OUTERIPCS))
1483                         return;
1484
1485                 if (ixgbe_test_staterr(rx_desc, IXGBE_RXDADV_ERR_OUTERIPER)) {
1486                         skb->ip_summed = CHECKSUM_NONE;
1487                         return;
1488                 }
1489                 /* If we checked the outer header let the stack know */
1490                 skb->csum_level = 1;
1491         }
1492 }
1493
1494 static bool ixgbe_alloc_mapped_page(struct ixgbe_ring *rx_ring,
1495                                     struct ixgbe_rx_buffer *bi)
1496 {
1497         struct page *page = bi->page;
1498         dma_addr_t dma;
1499
1500         /* since we are recycling buffers we should seldom need to alloc */
1501         if (likely(page))
1502                 return true;
1503
1504         /* alloc new page for storage */
1505         page = dev_alloc_pages(ixgbe_rx_pg_order(rx_ring));
1506         if (unlikely(!page)) {
1507                 rx_ring->rx_stats.alloc_rx_page_failed++;
1508                 return false;
1509         }
1510
1511         /* map page for use */
1512         dma = dma_map_page(rx_ring->dev, page, 0,
1513                            ixgbe_rx_pg_size(rx_ring), DMA_FROM_DEVICE);
1514
1515         /*
1516          * if mapping failed free memory back to system since
1517          * there isn't much point in holding memory we can't use
1518          */
1519         if (dma_mapping_error(rx_ring->dev, dma)) {
1520                 __free_pages(page, ixgbe_rx_pg_order(rx_ring));
1521
1522                 rx_ring->rx_stats.alloc_rx_page_failed++;
1523                 return false;
1524         }
1525
1526         bi->dma = dma;
1527         bi->page = page;
1528         bi->page_offset = 0;
1529
1530         return true;
1531 }
1532
1533 /**
1534  * ixgbe_alloc_rx_buffers - Replace used receive buffers
1535  * @rx_ring: ring to place buffers on
1536  * @cleaned_count: number of buffers to replace
1537  **/
1538 void ixgbe_alloc_rx_buffers(struct ixgbe_ring *rx_ring, u16 cleaned_count)
1539 {
1540         union ixgbe_adv_rx_desc *rx_desc;
1541         struct ixgbe_rx_buffer *bi;
1542         u16 i = rx_ring->next_to_use;
1543
1544         /* nothing to do */
1545         if (!cleaned_count)
1546                 return;
1547
1548         rx_desc = IXGBE_RX_DESC(rx_ring, i);
1549         bi = &rx_ring->rx_buffer_info[i];
1550         i -= rx_ring->count;
1551
1552         do {
1553                 if (!ixgbe_alloc_mapped_page(rx_ring, bi))
1554                         break;
1555
1556                 /*
1557                  * Refresh the desc even if buffer_addrs didn't change
1558                  * because each write-back erases this info.
1559                  */
1560                 rx_desc->read.pkt_addr = cpu_to_le64(bi->dma + bi->page_offset);
1561
1562                 rx_desc++;
1563                 bi++;
1564                 i++;
1565                 if (unlikely(!i)) {
1566                         rx_desc = IXGBE_RX_DESC(rx_ring, 0);
1567                         bi = rx_ring->rx_buffer_info;
1568                         i -= rx_ring->count;
1569                 }
1570
1571                 /* clear the status bits for the next_to_use descriptor */
1572                 rx_desc->wb.upper.status_error = 0;
1573
1574                 cleaned_count--;
1575         } while (cleaned_count);
1576
1577         i += rx_ring->count;
1578
1579         if (rx_ring->next_to_use != i) {
1580                 rx_ring->next_to_use = i;
1581
1582                 /* update next to alloc since we have filled the ring */
1583                 rx_ring->next_to_alloc = i;
1584
1585                 /* Force memory writes to complete before letting h/w
1586                  * know there are new descriptors to fetch.  (Only
1587                  * applicable for weak-ordered memory model archs,
1588                  * such as IA-64).
1589                  */
1590                 wmb();
1591                 writel(i, rx_ring->tail);
1592         }
1593 }
1594
1595 static void ixgbe_set_rsc_gso_size(struct ixgbe_ring *ring,
1596                                    struct sk_buff *skb)
1597 {
1598         u16 hdr_len = skb_headlen(skb);
1599
1600         /* set gso_size to avoid messing up TCP MSS */
1601         skb_shinfo(skb)->gso_size = DIV_ROUND_UP((skb->len - hdr_len),
1602                                                  IXGBE_CB(skb)->append_cnt);
1603         skb_shinfo(skb)->gso_type = SKB_GSO_TCPV4;
1604 }
1605
1606 static void ixgbe_update_rsc_stats(struct ixgbe_ring *rx_ring,
1607                                    struct sk_buff *skb)
1608 {
1609         /* if append_cnt is 0 then frame is not RSC */
1610         if (!IXGBE_CB(skb)->append_cnt)
1611                 return;
1612
1613         rx_ring->rx_stats.rsc_count += IXGBE_CB(skb)->append_cnt;
1614         rx_ring->rx_stats.rsc_flush++;
1615
1616         ixgbe_set_rsc_gso_size(rx_ring, skb);
1617
1618         /* gso_size is computed using append_cnt so always clear it last */
1619         IXGBE_CB(skb)->append_cnt = 0;
1620 }
1621
1622 /**
1623  * ixgbe_process_skb_fields - Populate skb header fields from Rx descriptor
1624  * @rx_ring: rx descriptor ring packet is being transacted on
1625  * @rx_desc: pointer to the EOP Rx descriptor
1626  * @skb: pointer to current skb being populated
1627  *
1628  * This function checks the ring, descriptor, and packet information in
1629  * order to populate the hash, checksum, VLAN, timestamp, protocol, and
1630  * other fields within the skb.
1631  **/
1632 static void ixgbe_process_skb_fields(struct ixgbe_ring *rx_ring,
1633                                      union ixgbe_adv_rx_desc *rx_desc,
1634                                      struct sk_buff *skb)
1635 {
1636         struct net_device *dev = rx_ring->netdev;
1637         u32 flags = rx_ring->q_vector->adapter->flags;
1638
1639         ixgbe_update_rsc_stats(rx_ring, skb);
1640
1641         ixgbe_rx_hash(rx_ring, rx_desc, skb);
1642
1643         ixgbe_rx_checksum(rx_ring, rx_desc, skb);
1644
1645         if (unlikely(flags & IXGBE_FLAG_RX_HWTSTAMP_ENABLED))
1646                 ixgbe_ptp_rx_hwtstamp(rx_ring, rx_desc, skb);
1647
1648         if ((dev->features & NETIF_F_HW_VLAN_CTAG_RX) &&
1649             ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_VP)) {
1650                 u16 vid = le16_to_cpu(rx_desc->wb.upper.vlan);
1651                 __vlan_hwaccel_put_tag(skb, htons(ETH_P_8021Q), vid);
1652         }
1653
1654         skb_record_rx_queue(skb, rx_ring->queue_index);
1655
1656         skb->protocol = eth_type_trans(skb, dev);
1657 }
1658
1659 static void ixgbe_rx_skb(struct ixgbe_q_vector *q_vector,
1660                          struct sk_buff *skb)
1661 {
1662         skb_mark_napi_id(skb, &q_vector->napi);
1663         if (ixgbe_qv_busy_polling(q_vector))
1664                 netif_receive_skb(skb);
1665         else
1666                 napi_gro_receive(&q_vector->napi, skb);
1667 }
1668
1669 /**
1670  * ixgbe_is_non_eop - process handling of non-EOP buffers
1671  * @rx_ring: Rx ring being processed
1672  * @rx_desc: Rx descriptor for current buffer
1673  * @skb: Current socket buffer containing buffer in progress
1674  *
1675  * This function updates next to clean.  If the buffer is an EOP buffer
1676  * this function exits returning false, otherwise it will place the
1677  * sk_buff in the next buffer to be chained and return true indicating
1678  * that this is in fact a non-EOP buffer.
1679  **/
1680 static bool ixgbe_is_non_eop(struct ixgbe_ring *rx_ring,
1681                              union ixgbe_adv_rx_desc *rx_desc,
1682                              struct sk_buff *skb)
1683 {
1684         u32 ntc = rx_ring->next_to_clean + 1;
1685
1686         /* fetch, update, and store next to clean */
1687         ntc = (ntc < rx_ring->count) ? ntc : 0;
1688         rx_ring->next_to_clean = ntc;
1689
1690         prefetch(IXGBE_RX_DESC(rx_ring, ntc));
1691
1692         /* update RSC append count if present */
1693         if (ring_is_rsc_enabled(rx_ring)) {
1694                 __le32 rsc_enabled = rx_desc->wb.lower.lo_dword.data &
1695                                      cpu_to_le32(IXGBE_RXDADV_RSCCNT_MASK);
1696
1697                 if (unlikely(rsc_enabled)) {
1698                         u32 rsc_cnt = le32_to_cpu(rsc_enabled);
1699
1700                         rsc_cnt >>= IXGBE_RXDADV_RSCCNT_SHIFT;
1701                         IXGBE_CB(skb)->append_cnt += rsc_cnt - 1;
1702
1703                         /* update ntc based on RSC value */
1704                         ntc = le32_to_cpu(rx_desc->wb.upper.status_error);
1705                         ntc &= IXGBE_RXDADV_NEXTP_MASK;
1706                         ntc >>= IXGBE_RXDADV_NEXTP_SHIFT;
1707                 }
1708         }
1709
1710         /* if we are the last buffer then there is nothing else to do */
1711         if (likely(ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_EOP)))
1712                 return false;
1713
1714         /* place skb in next buffer to be received */
1715         rx_ring->rx_buffer_info[ntc].skb = skb;
1716         rx_ring->rx_stats.non_eop_descs++;
1717
1718         return true;
1719 }
1720
1721 /**
1722  * ixgbe_pull_tail - ixgbe specific version of skb_pull_tail
1723  * @rx_ring: rx descriptor ring packet is being transacted on
1724  * @skb: pointer to current skb being adjusted
1725  *
1726  * This function is an ixgbe specific version of __pskb_pull_tail.  The
1727  * main difference between this version and the original function is that
1728  * this function can make several assumptions about the state of things
1729  * that allow for significant optimizations versus the standard function.
1730  * As a result we can do things like drop a frag and maintain an accurate
1731  * truesize for the skb.
1732  */
1733 static void ixgbe_pull_tail(struct ixgbe_ring *rx_ring,
1734                             struct sk_buff *skb)
1735 {
1736         struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[0];
1737         unsigned char *va;
1738         unsigned int pull_len;
1739
1740         /*
1741          * it is valid to use page_address instead of kmap since we are
1742          * working with pages allocated out of the lomem pool per
1743          * alloc_page(GFP_ATOMIC)
1744          */
1745         va = skb_frag_address(frag);
1746
1747         /*
1748          * we need the header to contain the greater of either ETH_HLEN or
1749          * 60 bytes if the skb->len is less than 60 for skb_pad.
1750          */
1751         pull_len = eth_get_headlen(va, IXGBE_RX_HDR_SIZE);
1752
1753         /* align pull length to size of long to optimize memcpy performance */
1754         skb_copy_to_linear_data(skb, va, ALIGN(pull_len, sizeof(long)));
1755
1756         /* update all of the pointers */
1757         skb_frag_size_sub(frag, pull_len);
1758         frag->page_offset += pull_len;
1759         skb->data_len -= pull_len;
1760         skb->tail += pull_len;
1761 }
1762
1763 /**
1764  * ixgbe_dma_sync_frag - perform DMA sync for first frag of SKB
1765  * @rx_ring: rx descriptor ring packet is being transacted on
1766  * @skb: pointer to current skb being updated
1767  *
1768  * This function provides a basic DMA sync up for the first fragment of an
1769  * skb.  The reason for doing this is that the first fragment cannot be
1770  * unmapped until we have reached the end of packet descriptor for a buffer
1771  * chain.
1772  */
1773 static void ixgbe_dma_sync_frag(struct ixgbe_ring *rx_ring,
1774                                 struct sk_buff *skb)
1775 {
1776         /* if the page was released unmap it, else just sync our portion */
1777         if (unlikely(IXGBE_CB(skb)->page_released)) {
1778                 dma_unmap_page(rx_ring->dev, IXGBE_CB(skb)->dma,
1779                                ixgbe_rx_pg_size(rx_ring), DMA_FROM_DEVICE);
1780                 IXGBE_CB(skb)->page_released = false;
1781         } else {
1782                 struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[0];
1783
1784                 dma_sync_single_range_for_cpu(rx_ring->dev,
1785                                               IXGBE_CB(skb)->dma,
1786                                               frag->page_offset,
1787                                               ixgbe_rx_bufsz(rx_ring),
1788                                               DMA_FROM_DEVICE);
1789         }
1790         IXGBE_CB(skb)->dma = 0;
1791 }
1792
1793 /**
1794  * ixgbe_cleanup_headers - Correct corrupted or empty headers
1795  * @rx_ring: rx descriptor ring packet is being transacted on
1796  * @rx_desc: pointer to the EOP Rx descriptor
1797  * @skb: pointer to current skb being fixed
1798  *
1799  * Check for corrupted packet headers caused by senders on the local L2
1800  * embedded NIC switch not setting up their Tx Descriptors right.  These
1801  * should be very rare.
1802  *
1803  * Also address the case where we are pulling data in on pages only
1804  * and as such no data is present in the skb header.
1805  *
1806  * In addition if skb is not at least 60 bytes we need to pad it so that
1807  * it is large enough to qualify as a valid Ethernet frame.
1808  *
1809  * Returns true if an error was encountered and skb was freed.
1810  **/
1811 static bool ixgbe_cleanup_headers(struct ixgbe_ring *rx_ring,
1812                                   union ixgbe_adv_rx_desc *rx_desc,
1813                                   struct sk_buff *skb)
1814 {
1815         struct net_device *netdev = rx_ring->netdev;
1816
1817         /* verify that the packet does not have any known errors */
1818         if (unlikely(ixgbe_test_staterr(rx_desc,
1819                                         IXGBE_RXDADV_ERR_FRAME_ERR_MASK) &&
1820             !(netdev->features & NETIF_F_RXALL))) {
1821                 dev_kfree_skb_any(skb);
1822                 return true;
1823         }
1824
1825         /* place header in linear portion of buffer */
1826         if (skb_is_nonlinear(skb))
1827                 ixgbe_pull_tail(rx_ring, skb);
1828
1829 #ifdef IXGBE_FCOE
1830         /* do not attempt to pad FCoE Frames as this will disrupt DDP */
1831         if (ixgbe_rx_is_fcoe(rx_ring, rx_desc))
1832                 return false;
1833
1834 #endif
1835         /* if eth_skb_pad returns an error the skb was freed */
1836         if (eth_skb_pad(skb))
1837                 return true;
1838
1839         return false;
1840 }
1841
1842 /**
1843  * ixgbe_reuse_rx_page - page flip buffer and store it back on the ring
1844  * @rx_ring: rx descriptor ring to store buffers on
1845  * @old_buff: donor buffer to have page reused
1846  *
1847  * Synchronizes page for reuse by the adapter
1848  **/
1849 static void ixgbe_reuse_rx_page(struct ixgbe_ring *rx_ring,
1850                                 struct ixgbe_rx_buffer *old_buff)
1851 {
1852         struct ixgbe_rx_buffer *new_buff;
1853         u16 nta = rx_ring->next_to_alloc;
1854
1855         new_buff = &rx_ring->rx_buffer_info[nta];
1856
1857         /* update, and store next to alloc */
1858         nta++;
1859         rx_ring->next_to_alloc = (nta < rx_ring->count) ? nta : 0;
1860
1861         /* transfer page from old buffer to new buffer */
1862         *new_buff = *old_buff;
1863
1864         /* sync the buffer for use by the device */
1865         dma_sync_single_range_for_device(rx_ring->dev, new_buff->dma,
1866                                          new_buff->page_offset,
1867                                          ixgbe_rx_bufsz(rx_ring),
1868                                          DMA_FROM_DEVICE);
1869 }
1870
1871 static inline bool ixgbe_page_is_reserved(struct page *page)
1872 {
1873         return (page_to_nid(page) != numa_mem_id()) || page_is_pfmemalloc(page);
1874 }
1875
1876 /**
1877  * ixgbe_add_rx_frag - Add contents of Rx buffer to sk_buff
1878  * @rx_ring: rx descriptor ring to transact packets on
1879  * @rx_buffer: buffer containing page to add
1880  * @rx_desc: descriptor containing length of buffer written by hardware
1881  * @skb: sk_buff to place the data into
1882  *
1883  * This function will add the data contained in rx_buffer->page to the skb.
1884  * This is done either through a direct copy if the data in the buffer is
1885  * less than the skb header size, otherwise it will just attach the page as
1886  * a frag to the skb.
1887  *
1888  * The function will then update the page offset if necessary and return
1889  * true if the buffer can be reused by the adapter.
1890  **/
1891 static bool ixgbe_add_rx_frag(struct ixgbe_ring *rx_ring,
1892                               struct ixgbe_rx_buffer *rx_buffer,
1893                               union ixgbe_adv_rx_desc *rx_desc,
1894                               struct sk_buff *skb)
1895 {
1896         struct page *page = rx_buffer->page;
1897         unsigned int size = le16_to_cpu(rx_desc->wb.upper.length);
1898 #if (PAGE_SIZE < 8192)
1899         unsigned int truesize = ixgbe_rx_bufsz(rx_ring);
1900 #else
1901         unsigned int truesize = ALIGN(size, L1_CACHE_BYTES);
1902         unsigned int last_offset = ixgbe_rx_pg_size(rx_ring) -
1903                                    ixgbe_rx_bufsz(rx_ring);
1904 #endif
1905
1906         if ((size <= IXGBE_RX_HDR_SIZE) && !skb_is_nonlinear(skb)) {
1907                 unsigned char *va = page_address(page) + rx_buffer->page_offset;
1908
1909                 memcpy(__skb_put(skb, size), va, ALIGN(size, sizeof(long)));
1910
1911                 /* page is not reserved, we can reuse buffer as-is */
1912                 if (likely(!ixgbe_page_is_reserved(page)))
1913                         return true;
1914
1915                 /* this page cannot be reused so discard it */
1916                 __free_pages(page, ixgbe_rx_pg_order(rx_ring));
1917                 return false;
1918         }
1919
1920         skb_add_rx_frag(skb, skb_shinfo(skb)->nr_frags, page,
1921                         rx_buffer->page_offset, size, truesize);
1922
1923         /* avoid re-using remote pages */
1924         if (unlikely(ixgbe_page_is_reserved(page)))
1925                 return false;
1926
1927 #if (PAGE_SIZE < 8192)
1928         /* if we are only owner of page we can reuse it */
1929         if (unlikely(page_count(page) != 1))
1930                 return false;
1931
1932         /* flip page offset to other buffer */
1933         rx_buffer->page_offset ^= truesize;
1934 #else
1935         /* move offset up to the next cache line */
1936         rx_buffer->page_offset += truesize;
1937
1938         if (rx_buffer->page_offset > last_offset)
1939                 return false;
1940 #endif
1941
1942         /* Even if we own the page, we are not allowed to use atomic_set()
1943          * This would break get_page_unless_zero() users.
1944          */
1945         atomic_inc(&page->_count);
1946
1947         return true;
1948 }
1949
1950 static struct sk_buff *ixgbe_fetch_rx_buffer(struct ixgbe_ring *rx_ring,
1951                                              union ixgbe_adv_rx_desc *rx_desc)
1952 {
1953         struct ixgbe_rx_buffer *rx_buffer;
1954         struct sk_buff *skb;
1955         struct page *page;
1956
1957         rx_buffer = &rx_ring->rx_buffer_info[rx_ring->next_to_clean];
1958         page = rx_buffer->page;
1959         prefetchw(page);
1960
1961         skb = rx_buffer->skb;
1962
1963         if (likely(!skb)) {
1964                 void *page_addr = page_address(page) +
1965                                   rx_buffer->page_offset;
1966
1967                 /* prefetch first cache line of first page */
1968                 prefetch(page_addr);
1969 #if L1_CACHE_BYTES < 128
1970                 prefetch(page_addr + L1_CACHE_BYTES);
1971 #endif
1972
1973                 /* allocate a skb to store the frags */
1974                 skb = napi_alloc_skb(&rx_ring->q_vector->napi,
1975                                      IXGBE_RX_HDR_SIZE);
1976                 if (unlikely(!skb)) {
1977                         rx_ring->rx_stats.alloc_rx_buff_failed++;
1978                         return NULL;
1979                 }
1980
1981                 /*
1982                  * we will be copying header into skb->data in
1983                  * pskb_may_pull so it is in our interest to prefetch
1984                  * it now to avoid a possible cache miss
1985                  */
1986                 prefetchw(skb->data);
1987
1988                 /*
1989                  * Delay unmapping of the first packet. It carries the
1990                  * header information, HW may still access the header
1991                  * after the writeback.  Only unmap it when EOP is
1992                  * reached
1993                  */
1994                 if (likely(ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_EOP)))
1995                         goto dma_sync;
1996
1997                 IXGBE_CB(skb)->dma = rx_buffer->dma;
1998         } else {
1999                 if (ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_EOP))
2000                         ixgbe_dma_sync_frag(rx_ring, skb);
2001
2002 dma_sync:
2003                 /* we are reusing so sync this buffer for CPU use */
2004                 dma_sync_single_range_for_cpu(rx_ring->dev,
2005                                               rx_buffer->dma,
2006                                               rx_buffer->page_offset,
2007                                               ixgbe_rx_bufsz(rx_ring),
2008                                               DMA_FROM_DEVICE);
2009
2010                 rx_buffer->skb = NULL;
2011         }
2012
2013         /* pull page into skb */
2014         if (ixgbe_add_rx_frag(rx_ring, rx_buffer, rx_desc, skb)) {
2015                 /* hand second half of page back to the ring */
2016                 ixgbe_reuse_rx_page(rx_ring, rx_buffer);
2017         } else if (IXGBE_CB(skb)->dma == rx_buffer->dma) {
2018                 /* the page has been released from the ring */
2019                 IXGBE_CB(skb)->page_released = true;
2020         } else {
2021                 /* we are not reusing the buffer so unmap it */
2022                 dma_unmap_page(rx_ring->dev, rx_buffer->dma,
2023                                ixgbe_rx_pg_size(rx_ring),
2024                                DMA_FROM_DEVICE);
2025         }
2026
2027         /* clear contents of buffer_info */
2028         rx_buffer->page = NULL;
2029
2030         return skb;
2031 }
2032
2033 /**
2034  * ixgbe_clean_rx_irq - Clean completed descriptors from Rx ring - bounce buf
2035  * @q_vector: structure containing interrupt and ring information
2036  * @rx_ring: rx descriptor ring to transact packets on
2037  * @budget: Total limit on number of packets to process
2038  *
2039  * This function provides a "bounce buffer" approach to Rx interrupt
2040  * processing.  The advantage to this is that on systems that have
2041  * expensive overhead for IOMMU access this provides a means of avoiding
2042  * it by maintaining the mapping of the page to the syste.
2043  *
2044  * Returns amount of work completed
2045  **/
2046 static int ixgbe_clean_rx_irq(struct ixgbe_q_vector *q_vector,
2047                                struct ixgbe_ring *rx_ring,
2048                                const int budget)
2049 {
2050         unsigned int total_rx_bytes = 0, total_rx_packets = 0;
2051 #ifdef IXGBE_FCOE
2052         struct ixgbe_adapter *adapter = q_vector->adapter;
2053         int ddp_bytes;
2054         unsigned int mss = 0;
2055 #endif /* IXGBE_FCOE */
2056         u16 cleaned_count = ixgbe_desc_unused(rx_ring);
2057
2058         while (likely(total_rx_packets < budget)) {
2059                 union ixgbe_adv_rx_desc *rx_desc;
2060                 struct sk_buff *skb;
2061
2062                 /* return some buffers to hardware, one at a time is too slow */
2063                 if (cleaned_count >= IXGBE_RX_BUFFER_WRITE) {
2064                         ixgbe_alloc_rx_buffers(rx_ring, cleaned_count);
2065                         cleaned_count = 0;
2066                 }
2067
2068                 rx_desc = IXGBE_RX_DESC(rx_ring, rx_ring->next_to_clean);
2069
2070                 if (!rx_desc->wb.upper.status_error)
2071                         break;
2072
2073                 /* This memory barrier is needed to keep us from reading
2074                  * any other fields out of the rx_desc until we know the
2075                  * descriptor has been written back
2076                  */
2077                 dma_rmb();
2078
2079                 /* retrieve a buffer from the ring */
2080                 skb = ixgbe_fetch_rx_buffer(rx_ring, rx_desc);
2081
2082                 /* exit if we failed to retrieve a buffer */
2083                 if (!skb)
2084                         break;
2085
2086                 cleaned_count++;
2087
2088                 /* place incomplete frames back on ring for completion */
2089                 if (ixgbe_is_non_eop(rx_ring, rx_desc, skb))
2090                         continue;
2091
2092                 /* verify the packet layout is correct */
2093                 if (ixgbe_cleanup_headers(rx_ring, rx_desc, skb))
2094                         continue;
2095
2096                 /* probably a little skewed due to removing CRC */
2097                 total_rx_bytes += skb->len;
2098
2099                 /* populate checksum, timestamp, VLAN, and protocol */
2100                 ixgbe_process_skb_fields(rx_ring, rx_desc, skb);
2101
2102 #ifdef IXGBE_FCOE
2103                 /* if ddp, not passing to ULD unless for FCP_RSP or error */
2104                 if (ixgbe_rx_is_fcoe(rx_ring, rx_desc)) {
2105                         ddp_bytes = ixgbe_fcoe_ddp(adapter, rx_desc, skb);
2106                         /* include DDPed FCoE data */
2107                         if (ddp_bytes > 0) {
2108                                 if (!mss) {
2109                                         mss = rx_ring->netdev->mtu -
2110                                                 sizeof(struct fcoe_hdr) -
2111                                                 sizeof(struct fc_frame_header) -
2112                                                 sizeof(struct fcoe_crc_eof);
2113                                         if (mss > 512)
2114                                                 mss &= ~511;
2115                                 }
2116                                 total_rx_bytes += ddp_bytes;
2117                                 total_rx_packets += DIV_ROUND_UP(ddp_bytes,
2118                                                                  mss);
2119                         }
2120                         if (!ddp_bytes) {
2121                                 dev_kfree_skb_any(skb);
2122                                 continue;
2123                         }
2124                 }
2125
2126 #endif /* IXGBE_FCOE */
2127                 ixgbe_rx_skb(q_vector, skb);
2128
2129                 /* update budget accounting */
2130                 total_rx_packets++;
2131         }
2132
2133         u64_stats_update_begin(&rx_ring->syncp);
2134         rx_ring->stats.packets += total_rx_packets;
2135         rx_ring->stats.bytes += total_rx_bytes;
2136         u64_stats_update_end(&rx_ring->syncp);
2137         q_vector->rx.total_packets += total_rx_packets;
2138         q_vector->rx.total_bytes += total_rx_bytes;
2139
2140         return total_rx_packets;
2141 }
2142
2143 #ifdef CONFIG_NET_RX_BUSY_POLL
2144 /* must be called with local_bh_disable()d */
2145 static int ixgbe_low_latency_recv(struct napi_struct *napi)
2146 {
2147         struct ixgbe_q_vector *q_vector =
2148                         container_of(napi, struct ixgbe_q_vector, napi);
2149         struct ixgbe_adapter *adapter = q_vector->adapter;
2150         struct ixgbe_ring  *ring;
2151         int found = 0;
2152
2153         if (test_bit(__IXGBE_DOWN, &adapter->state))
2154                 return LL_FLUSH_FAILED;
2155
2156         if (!ixgbe_qv_lock_poll(q_vector))
2157                 return LL_FLUSH_BUSY;
2158
2159         ixgbe_for_each_ring(ring, q_vector->rx) {
2160                 found = ixgbe_clean_rx_irq(q_vector, ring, 4);
2161 #ifdef BP_EXTENDED_STATS
2162                 if (found)
2163                         ring->stats.cleaned += found;
2164                 else
2165                         ring->stats.misses++;
2166 #endif
2167                 if (found)
2168                         break;
2169         }
2170
2171         ixgbe_qv_unlock_poll(q_vector);
2172
2173         return found;
2174 }
2175 #endif  /* CONFIG_NET_RX_BUSY_POLL */
2176
2177 /**
2178  * ixgbe_configure_msix - Configure MSI-X hardware
2179  * @adapter: board private structure
2180  *
2181  * ixgbe_configure_msix sets up the hardware to properly generate MSI-X
2182  * interrupts.
2183  **/
2184 static void ixgbe_configure_msix(struct ixgbe_adapter *adapter)
2185 {
2186         struct ixgbe_q_vector *q_vector;
2187         int v_idx;
2188         u32 mask;
2189
2190         /* Populate MSIX to EITR Select */
2191         if (adapter->num_vfs > 32) {
2192                 u32 eitrsel = (1 << (adapter->num_vfs - 32)) - 1;
2193                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EITRSEL, eitrsel);
2194         }
2195
2196         /*
2197          * Populate the IVAR table and set the ITR values to the
2198          * corresponding register.
2199          */
2200         for (v_idx = 0; v_idx < adapter->num_q_vectors; v_idx++) {
2201                 struct ixgbe_ring *ring;
2202                 q_vector = adapter->q_vector[v_idx];
2203
2204                 ixgbe_for_each_ring(ring, q_vector->rx)
2205                         ixgbe_set_ivar(adapter, 0, ring->reg_idx, v_idx);
2206
2207                 ixgbe_for_each_ring(ring, q_vector->tx)
2208                         ixgbe_set_ivar(adapter, 1, ring->reg_idx, v_idx);
2209
2210                 ixgbe_write_eitr(q_vector);
2211         }
2212
2213         switch (adapter->hw.mac.type) {
2214         case ixgbe_mac_82598EB:
2215                 ixgbe_set_ivar(adapter, -1, IXGBE_IVAR_OTHER_CAUSES_INDEX,
2216                                v_idx);
2217                 break;
2218         case ixgbe_mac_82599EB:
2219         case ixgbe_mac_X540:
2220         case ixgbe_mac_X550:
2221         case ixgbe_mac_X550EM_x:
2222                 ixgbe_set_ivar(adapter, -1, 1, v_idx);
2223                 break;
2224         default:
2225                 break;
2226         }
2227         IXGBE_WRITE_REG(&adapter->hw, IXGBE_EITR(v_idx), 1950);
2228
2229         /* set up to autoclear timer, and the vectors */
2230         mask = IXGBE_EIMS_ENABLE_MASK;
2231         mask &= ~(IXGBE_EIMS_OTHER |
2232                   IXGBE_EIMS_MAILBOX |
2233                   IXGBE_EIMS_LSC);
2234
2235         IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIAC, mask);
2236 }
2237
2238 enum latency_range {
2239         lowest_latency = 0,
2240         low_latency = 1,
2241         bulk_latency = 2,
2242         latency_invalid = 255
2243 };
2244
2245 /**
2246  * ixgbe_update_itr - update the dynamic ITR value based on statistics
2247  * @q_vector: structure containing interrupt and ring information
2248  * @ring_container: structure containing ring performance data
2249  *
2250  *      Stores a new ITR value based on packets and byte
2251  *      counts during the last interrupt.  The advantage of per interrupt
2252  *      computation is faster updates and more accurate ITR for the current
2253  *      traffic pattern.  Constants in this function were computed
2254  *      based on theoretical maximum wire speed and thresholds were set based
2255  *      on testing data as well as attempting to minimize response time
2256  *      while increasing bulk throughput.
2257  *      this functionality is controlled by the InterruptThrottleRate module
2258  *      parameter (see ixgbe_param.c)
2259  **/
2260 static void ixgbe_update_itr(struct ixgbe_q_vector *q_vector,
2261                              struct ixgbe_ring_container *ring_container)
2262 {
2263         int bytes = ring_container->total_bytes;
2264         int packets = ring_container->total_packets;
2265         u32 timepassed_us;
2266         u64 bytes_perint;
2267         u8 itr_setting = ring_container->itr;
2268
2269         if (packets == 0)
2270                 return;
2271
2272         /* simple throttlerate management
2273          *   0-10MB/s   lowest (100000 ints/s)
2274          *  10-20MB/s   low    (20000 ints/s)
2275          *  20-1249MB/s bulk   (12000 ints/s)
2276          */
2277         /* what was last interrupt timeslice? */
2278         timepassed_us = q_vector->itr >> 2;
2279         if (timepassed_us == 0)
2280                 return;
2281
2282         bytes_perint = bytes / timepassed_us; /* bytes/usec */
2283
2284         switch (itr_setting) {
2285         case lowest_latency:
2286                 if (bytes_perint > 10)
2287                         itr_setting = low_latency;
2288                 break;
2289         case low_latency:
2290                 if (bytes_perint > 20)
2291                         itr_setting = bulk_latency;
2292                 else if (bytes_perint <= 10)
2293                         itr_setting = lowest_latency;
2294                 break;
2295         case bulk_latency:
2296                 if (bytes_perint <= 20)
2297                         itr_setting = low_latency;
2298                 break;
2299         }
2300
2301         /* clear work counters since we have the values we need */
2302         ring_container->total_bytes = 0;
2303         ring_container->total_packets = 0;
2304
2305         /* write updated itr to ring container */
2306         ring_container->itr = itr_setting;
2307 }
2308
2309 /**
2310  * ixgbe_write_eitr - write EITR register in hardware specific way
2311  * @q_vector: structure containing interrupt and ring information
2312  *
2313  * This function is made to be called by ethtool and by the driver
2314  * when it needs to update EITR registers at runtime.  Hardware
2315  * specific quirks/differences are taken care of here.
2316  */
2317 void ixgbe_write_eitr(struct ixgbe_q_vector *q_vector)
2318 {
2319         struct ixgbe_adapter *adapter = q_vector->adapter;
2320         struct ixgbe_hw *hw = &adapter->hw;
2321         int v_idx = q_vector->v_idx;
2322         u32 itr_reg = q_vector->itr & IXGBE_MAX_EITR;
2323
2324         switch (adapter->hw.mac.type) {
2325         case ixgbe_mac_82598EB:
2326                 /* must write high and low 16 bits to reset counter */
2327                 itr_reg |= (itr_reg << 16);
2328                 break;
2329         case ixgbe_mac_82599EB:
2330         case ixgbe_mac_X540:
2331         case ixgbe_mac_X550:
2332         case ixgbe_mac_X550EM_x:
2333                 /*
2334                  * set the WDIS bit to not clear the timer bits and cause an
2335                  * immediate assertion of the interrupt
2336                  */
2337                 itr_reg |= IXGBE_EITR_CNT_WDIS;
2338                 break;
2339         default:
2340                 break;
2341         }
2342         IXGBE_WRITE_REG(hw, IXGBE_EITR(v_idx), itr_reg);
2343 }
2344
2345 static void ixgbe_set_itr(struct ixgbe_q_vector *q_vector)
2346 {
2347         u32 new_itr = q_vector->itr;
2348         u8 current_itr;
2349
2350         ixgbe_update_itr(q_vector, &q_vector->tx);
2351         ixgbe_update_itr(q_vector, &q_vector->rx);
2352
2353         current_itr = max(q_vector->rx.itr, q_vector->tx.itr);
2354
2355         switch (current_itr) {
2356         /* counts and packets in update_itr are dependent on these numbers */
2357         case lowest_latency:
2358                 new_itr = IXGBE_100K_ITR;
2359                 break;
2360         case low_latency:
2361                 new_itr = IXGBE_20K_ITR;
2362                 break;
2363         case bulk_latency:
2364                 new_itr = IXGBE_12K_ITR;
2365                 break;
2366         default:
2367                 break;
2368         }
2369
2370         if (new_itr != q_vector->itr) {
2371                 /* do an exponential smoothing */
2372                 new_itr = (10 * new_itr * q_vector->itr) /
2373                           ((9 * new_itr) + q_vector->itr);
2374
2375                 /* save the algorithm value here */
2376                 q_vector->itr = new_itr;
2377
2378                 ixgbe_write_eitr(q_vector);
2379         }
2380 }
2381
2382 /**
2383  * ixgbe_check_overtemp_subtask - check for over temperature
2384  * @adapter: pointer to adapter
2385  **/
2386 static void ixgbe_check_overtemp_subtask(struct ixgbe_adapter *adapter)
2387 {
2388         struct ixgbe_hw *hw = &adapter->hw;
2389         u32 eicr = adapter->interrupt_event;
2390
2391         if (test_bit(__IXGBE_DOWN, &adapter->state))
2392                 return;
2393
2394         if (!(adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE) &&
2395             !(adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_EVENT))
2396                 return;
2397
2398         adapter->flags2 &= ~IXGBE_FLAG2_TEMP_SENSOR_EVENT;
2399
2400         switch (hw->device_id) {
2401         case IXGBE_DEV_ID_82599_T3_LOM:
2402                 /*
2403                  * Since the warning interrupt is for both ports
2404                  * we don't have to check if:
2405                  *  - This interrupt wasn't for our port.
2406                  *  - We may have missed the interrupt so always have to
2407                  *    check if we  got a LSC
2408                  */
2409                 if (!(eicr & IXGBE_EICR_GPI_SDP0_8259X) &&
2410                     !(eicr & IXGBE_EICR_LSC))
2411                         return;
2412
2413                 if (!(eicr & IXGBE_EICR_LSC) && hw->mac.ops.check_link) {
2414                         u32 speed;
2415                         bool link_up = false;
2416
2417                         hw->mac.ops.check_link(hw, &speed, &link_up, false);
2418
2419                         if (link_up)
2420                                 return;
2421                 }
2422
2423                 /* Check if this is not due to overtemp */
2424                 if (hw->phy.ops.check_overtemp(hw) != IXGBE_ERR_OVERTEMP)
2425                         return;
2426
2427                 break;
2428         default:
2429                 if (adapter->hw.mac.type >= ixgbe_mac_X540)
2430                         return;
2431                 if (!(eicr & IXGBE_EICR_GPI_SDP0(hw)))
2432                         return;
2433                 break;
2434         }
2435         e_crit(drv, "%s\n", ixgbe_overheat_msg);
2436
2437         adapter->interrupt_event = 0;
2438 }
2439
2440 static void ixgbe_check_fan_failure(struct ixgbe_adapter *adapter, u32 eicr)
2441 {
2442         struct ixgbe_hw *hw = &adapter->hw;
2443
2444         if ((adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE) &&
2445             (eicr & IXGBE_EICR_GPI_SDP1(hw))) {
2446                 e_crit(probe, "Fan has stopped, replace the adapter\n");
2447                 /* write to clear the interrupt */
2448                 IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_GPI_SDP1(hw));
2449         }
2450 }
2451
2452 static void ixgbe_check_overtemp_event(struct ixgbe_adapter *adapter, u32 eicr)
2453 {
2454         struct ixgbe_hw *hw = &adapter->hw;
2455
2456         if (!(adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE))
2457                 return;
2458
2459         switch (adapter->hw.mac.type) {
2460         case ixgbe_mac_82599EB:
2461                 /*
2462                  * Need to check link state so complete overtemp check
2463                  * on service task
2464                  */
2465                 if (((eicr & IXGBE_EICR_GPI_SDP0(hw)) ||
2466                      (eicr & IXGBE_EICR_LSC)) &&
2467                     (!test_bit(__IXGBE_DOWN, &adapter->state))) {
2468                         adapter->interrupt_event = eicr;
2469                         adapter->flags2 |= IXGBE_FLAG2_TEMP_SENSOR_EVENT;
2470                         ixgbe_service_event_schedule(adapter);
2471                         return;
2472                 }
2473                 return;
2474         case ixgbe_mac_X540:
2475                 if (!(eicr & IXGBE_EICR_TS))
2476                         return;
2477                 break;
2478         default:
2479                 return;
2480         }
2481
2482         e_crit(drv, "%s\n", ixgbe_overheat_msg);
2483 }
2484
2485 static inline bool ixgbe_is_sfp(struct ixgbe_hw *hw)
2486 {
2487         switch (hw->mac.type) {
2488         case ixgbe_mac_82598EB:
2489                 if (hw->phy.type == ixgbe_phy_nl)
2490                         return true;
2491                 return false;
2492         case ixgbe_mac_82599EB:
2493         case ixgbe_mac_X550EM_x:
2494                 switch (hw->mac.ops.get_media_type(hw)) {
2495                 case ixgbe_media_type_fiber:
2496                 case ixgbe_media_type_fiber_qsfp:
2497                         return true;
2498                 default:
2499                         return false;
2500                 }
2501         default:
2502                 return false;
2503         }
2504 }
2505
2506 static void ixgbe_check_sfp_event(struct ixgbe_adapter *adapter, u32 eicr)
2507 {
2508         struct ixgbe_hw *hw = &adapter->hw;
2509         u32 eicr_mask = IXGBE_EICR_GPI_SDP2(hw);
2510
2511         if (!ixgbe_is_sfp(hw))
2512                 return;
2513
2514         /* Later MAC's use different SDP */
2515         if (hw->mac.type >= ixgbe_mac_X540)
2516                 eicr_mask = IXGBE_EICR_GPI_SDP0_X540;
2517
2518         if (eicr & eicr_mask) {
2519                 /* Clear the interrupt */
2520                 IXGBE_WRITE_REG(hw, IXGBE_EICR, eicr_mask);
2521                 if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
2522                         adapter->flags2 |= IXGBE_FLAG2_SFP_NEEDS_RESET;
2523                         adapter->sfp_poll_time = 0;
2524                         ixgbe_service_event_schedule(adapter);
2525                 }
2526         }
2527
2528         if (adapter->hw.mac.type == ixgbe_mac_82599EB &&
2529             (eicr & IXGBE_EICR_GPI_SDP1(hw))) {
2530                 /* Clear the interrupt */
2531                 IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_GPI_SDP1(hw));
2532                 if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
2533                         adapter->flags |= IXGBE_FLAG_NEED_LINK_CONFIG;
2534                         ixgbe_service_event_schedule(adapter);
2535                 }
2536         }
2537 }
2538
2539 static void ixgbe_check_lsc(struct ixgbe_adapter *adapter)
2540 {
2541         struct ixgbe_hw *hw = &adapter->hw;
2542
2543         adapter->lsc_int++;
2544         adapter->flags |= IXGBE_FLAG_NEED_LINK_UPDATE;
2545         adapter->link_check_timeout = jiffies;
2546         if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
2547                 IXGBE_WRITE_REG(hw, IXGBE_EIMC, IXGBE_EIMC_LSC);
2548                 IXGBE_WRITE_FLUSH(hw);
2549                 ixgbe_service_event_schedule(adapter);
2550         }
2551 }
2552
2553 static inline void ixgbe_irq_enable_queues(struct ixgbe_adapter *adapter,
2554                                            u64 qmask)
2555 {
2556         u32 mask;
2557         struct ixgbe_hw *hw = &adapter->hw;
2558
2559         switch (hw->mac.type) {
2560         case ixgbe_mac_82598EB:
2561                 mask = (IXGBE_EIMS_RTX_QUEUE & qmask);
2562                 IXGBE_WRITE_REG(hw, IXGBE_EIMS, mask);
2563                 break;
2564         case ixgbe_mac_82599EB:
2565         case ixgbe_mac_X540:
2566         case ixgbe_mac_X550:
2567         case ixgbe_mac_X550EM_x:
2568                 mask = (qmask & 0xFFFFFFFF);
2569                 if (mask)
2570                         IXGBE_WRITE_REG(hw, IXGBE_EIMS_EX(0), mask);
2571                 mask = (qmask >> 32);
2572                 if (mask)
2573                         IXGBE_WRITE_REG(hw, IXGBE_EIMS_EX(1), mask);
2574                 break;
2575         default:
2576                 break;
2577         }
2578         /* skip the flush */
2579 }
2580
2581 static inline void ixgbe_irq_disable_queues(struct ixgbe_adapter *adapter,
2582                                             u64 qmask)
2583 {
2584         u32 mask;
2585         struct ixgbe_hw *hw = &adapter->hw;
2586
2587         switch (hw->mac.type) {
2588         case ixgbe_mac_82598EB:
2589                 mask = (IXGBE_EIMS_RTX_QUEUE & qmask);
2590                 IXGBE_WRITE_REG(hw, IXGBE_EIMC, mask);
2591                 break;
2592         case ixgbe_mac_82599EB:
2593         case ixgbe_mac_X540:
2594         case ixgbe_mac_X550:
2595         case ixgbe_mac_X550EM_x:
2596                 mask = (qmask & 0xFFFFFFFF);
2597                 if (mask)
2598                         IXGBE_WRITE_REG(hw, IXGBE_EIMC_EX(0), mask);
2599                 mask = (qmask >> 32);
2600                 if (mask)
2601                         IXGBE_WRITE_REG(hw, IXGBE_EIMC_EX(1), mask);
2602                 break;
2603         default:
2604                 break;
2605         }
2606         /* skip the flush */
2607 }
2608
2609 /**
2610  * ixgbe_irq_enable - Enable default interrupt generation settings
2611  * @adapter: board private structure
2612  **/
2613 static inline void ixgbe_irq_enable(struct ixgbe_adapter *adapter, bool queues,
2614                                     bool flush)
2615 {
2616         struct ixgbe_hw *hw = &adapter->hw;
2617         u32 mask = (IXGBE_EIMS_ENABLE_MASK & ~IXGBE_EIMS_RTX_QUEUE);
2618
2619         /* don't reenable LSC while waiting for link */
2620         if (adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE)
2621                 mask &= ~IXGBE_EIMS_LSC;
2622
2623         if (adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE)
2624                 switch (adapter->hw.mac.type) {
2625                 case ixgbe_mac_82599EB:
2626                         mask |= IXGBE_EIMS_GPI_SDP0(hw);
2627                         break;
2628                 case ixgbe_mac_X540:
2629                 case ixgbe_mac_X550:
2630                 case ixgbe_mac_X550EM_x:
2631                         mask |= IXGBE_EIMS_TS;
2632                         break;
2633                 default:
2634                         break;
2635                 }
2636         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE)
2637                 mask |= IXGBE_EIMS_GPI_SDP1(hw);
2638         switch (adapter->hw.mac.type) {
2639         case ixgbe_mac_82599EB:
2640                 mask |= IXGBE_EIMS_GPI_SDP1(hw);
2641                 mask |= IXGBE_EIMS_GPI_SDP2(hw);
2642                 /* fall through */
2643         case ixgbe_mac_X540:
2644         case ixgbe_mac_X550:
2645         case ixgbe_mac_X550EM_x:
2646                 if (adapter->hw.device_id == IXGBE_DEV_ID_X550EM_X_SFP)
2647                         mask |= IXGBE_EIMS_GPI_SDP0(&adapter->hw);
2648                 if (adapter->hw.phy.type == ixgbe_phy_x550em_ext_t)
2649                         mask |= IXGBE_EICR_GPI_SDP0_X540;
2650                 mask |= IXGBE_EIMS_ECC;
2651                 mask |= IXGBE_EIMS_MAILBOX;
2652                 break;
2653         default:
2654                 break;
2655         }
2656
2657         if ((adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) &&
2658             !(adapter->flags2 & IXGBE_FLAG2_FDIR_REQUIRES_REINIT))
2659                 mask |= IXGBE_EIMS_FLOW_DIR;
2660
2661         IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMS, mask);
2662         if (queues)
2663                 ixgbe_irq_enable_queues(adapter, ~0);
2664         if (flush)
2665                 IXGBE_WRITE_FLUSH(&adapter->hw);
2666 }
2667
2668 static irqreturn_t ixgbe_msix_other(int irq, void *data)
2669 {
2670         struct ixgbe_adapter *adapter = data;
2671         struct ixgbe_hw *hw = &adapter->hw;
2672         u32 eicr;
2673
2674         /*
2675          * Workaround for Silicon errata.  Use clear-by-write instead
2676          * of clear-by-read.  Reading with EICS will return the
2677          * interrupt causes without clearing, which later be done
2678          * with the write to EICR.
2679          */
2680         eicr = IXGBE_READ_REG(hw, IXGBE_EICS);
2681
2682         /* The lower 16bits of the EICR register are for the queue interrupts
2683          * which should be masked here in order to not accidentally clear them if
2684          * the bits are high when ixgbe_msix_other is called. There is a race
2685          * condition otherwise which results in possible performance loss
2686          * especially if the ixgbe_msix_other interrupt is triggering
2687          * consistently (as it would when PPS is turned on for the X540 device)
2688          */
2689         eicr &= 0xFFFF0000;
2690
2691         IXGBE_WRITE_REG(hw, IXGBE_EICR, eicr);
2692
2693         if (eicr & IXGBE_EICR_LSC)
2694                 ixgbe_check_lsc(adapter);
2695
2696         if (eicr & IXGBE_EICR_MAILBOX)
2697                 ixgbe_msg_task(adapter);
2698
2699         switch (hw->mac.type) {
2700         case ixgbe_mac_82599EB:
2701         case ixgbe_mac_X540:
2702         case ixgbe_mac_X550:
2703         case ixgbe_mac_X550EM_x:
2704                 if (hw->phy.type == ixgbe_phy_x550em_ext_t &&
2705                     (eicr & IXGBE_EICR_GPI_SDP0_X540)) {
2706                         adapter->flags2 |= IXGBE_FLAG2_PHY_INTERRUPT;
2707                         ixgbe_service_event_schedule(adapter);
2708                         IXGBE_WRITE_REG(hw, IXGBE_EICR,
2709                                         IXGBE_EICR_GPI_SDP0_X540);
2710                 }
2711                 if (eicr & IXGBE_EICR_ECC) {
2712                         e_info(link, "Received ECC Err, initiating reset\n");
2713                         adapter->flags2 |= IXGBE_FLAG2_RESET_REQUESTED;
2714                         ixgbe_service_event_schedule(adapter);
2715                         IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_ECC);
2716                 }
2717                 /* Handle Flow Director Full threshold interrupt */
2718                 if (eicr & IXGBE_EICR_FLOW_DIR) {
2719                         int reinit_count = 0;
2720                         int i;
2721                         for (i = 0; i < adapter->num_tx_queues; i++) {
2722                                 struct ixgbe_ring *ring = adapter->tx_ring[i];
2723                                 if (test_and_clear_bit(__IXGBE_TX_FDIR_INIT_DONE,
2724                                                        &ring->state))
2725                                         reinit_count++;
2726                         }
2727                         if (reinit_count) {
2728                                 /* no more flow director interrupts until after init */
2729                                 IXGBE_WRITE_REG(hw, IXGBE_EIMC, IXGBE_EIMC_FLOW_DIR);
2730                                 adapter->flags2 |= IXGBE_FLAG2_FDIR_REQUIRES_REINIT;
2731                                 ixgbe_service_event_schedule(adapter);
2732                         }
2733                 }
2734                 ixgbe_check_sfp_event(adapter, eicr);
2735                 ixgbe_check_overtemp_event(adapter, eicr);
2736                 break;
2737         default:
2738                 break;
2739         }
2740
2741         ixgbe_check_fan_failure(adapter, eicr);
2742
2743         if (unlikely(eicr & IXGBE_EICR_TIMESYNC))
2744                 ixgbe_ptp_check_pps_event(adapter);
2745
2746         /* re-enable the original interrupt state, no lsc, no queues */
2747         if (!test_bit(__IXGBE_DOWN, &adapter->state))
2748                 ixgbe_irq_enable(adapter, false, false);
2749
2750         return IRQ_HANDLED;
2751 }
2752
2753 static irqreturn_t ixgbe_msix_clean_rings(int irq, void *data)
2754 {
2755         struct ixgbe_q_vector *q_vector = data;
2756
2757         /* EIAM disabled interrupts (on this vector) for us */
2758
2759         if (q_vector->rx.ring || q_vector->tx.ring)
2760                 napi_schedule_irqoff(&q_vector->napi);
2761
2762         return IRQ_HANDLED;
2763 }
2764
2765 /**
2766  * ixgbe_poll - NAPI Rx polling callback
2767  * @napi: structure for representing this polling device
2768  * @budget: how many packets driver is allowed to clean
2769  *
2770  * This function is used for legacy and MSI, NAPI mode
2771  **/
2772 int ixgbe_poll(struct napi_struct *napi, int budget)
2773 {
2774         struct ixgbe_q_vector *q_vector =
2775                                 container_of(napi, struct ixgbe_q_vector, napi);
2776         struct ixgbe_adapter *adapter = q_vector->adapter;
2777         struct ixgbe_ring *ring;
2778         int per_ring_budget, work_done = 0;
2779         bool clean_complete = true;
2780
2781 #ifdef CONFIG_IXGBE_DCA
2782         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED)
2783                 ixgbe_update_dca(q_vector);
2784 #endif
2785
2786         ixgbe_for_each_ring(ring, q_vector->tx)
2787                 clean_complete &= !!ixgbe_clean_tx_irq(q_vector, ring);
2788
2789         /* Exit if we are called by netpoll or busy polling is active */
2790         if ((budget <= 0) || !ixgbe_qv_lock_napi(q_vector))
2791                 return budget;
2792
2793         /* attempt to distribute budget to each queue fairly, but don't allow
2794          * the budget to go below 1 because we'll exit polling */
2795         if (q_vector->rx.count > 1)
2796                 per_ring_budget = max(budget/q_vector->rx.count, 1);
2797         else
2798                 per_ring_budget = budget;
2799
2800         ixgbe_for_each_ring(ring, q_vector->rx) {
2801                 int cleaned = ixgbe_clean_rx_irq(q_vector, ring,
2802                                                  per_ring_budget);
2803
2804                 work_done += cleaned;
2805                 clean_complete &= (cleaned < per_ring_budget);
2806         }
2807
2808         ixgbe_qv_unlock_napi(q_vector);
2809         /* If all work not completed, return budget and keep polling */
2810         if (!clean_complete)
2811                 return budget;
2812
2813         /* all work done, exit the polling mode */
2814         napi_complete_done(napi, work_done);
2815         if (adapter->rx_itr_setting & 1)
2816                 ixgbe_set_itr(q_vector);
2817         if (!test_bit(__IXGBE_DOWN, &adapter->state))
2818                 ixgbe_irq_enable_queues(adapter, ((u64)1 << q_vector->v_idx));
2819
2820         return 0;
2821 }
2822
2823 /**
2824  * ixgbe_request_msix_irqs - Initialize MSI-X interrupts
2825  * @adapter: board private structure
2826  *
2827  * ixgbe_request_msix_irqs allocates MSI-X vectors and requests
2828  * interrupts from the kernel.
2829  **/
2830 static int ixgbe_request_msix_irqs(struct ixgbe_adapter *adapter)
2831 {
2832         struct net_device *netdev = adapter->netdev;
2833         int vector, err;
2834         int ri = 0, ti = 0;
2835
2836         for (vector = 0; vector < adapter->num_q_vectors; vector++) {
2837                 struct ixgbe_q_vector *q_vector = adapter->q_vector[vector];
2838                 struct msix_entry *entry = &adapter->msix_entries[vector];
2839
2840                 if (q_vector->tx.ring && q_vector->rx.ring) {
2841                         snprintf(q_vector->name, sizeof(q_vector->name) - 1,
2842                                  "%s-%s-%d", netdev->name, "TxRx", ri++);
2843                         ti++;
2844                 } else if (q_vector->rx.ring) {
2845                         snprintf(q_vector->name, sizeof(q_vector->name) - 1,
2846                                  "%s-%s-%d", netdev->name, "rx", ri++);
2847                 } else if (q_vector->tx.ring) {
2848                         snprintf(q_vector->name, sizeof(q_vector->name) - 1,
2849                                  "%s-%s-%d", netdev->name, "tx", ti++);
2850                 } else {
2851                         /* skip this unused q_vector */
2852                         continue;
2853                 }
2854                 err = request_irq(entry->vector, &ixgbe_msix_clean_rings, 0,
2855                                   q_vector->name, q_vector);
2856                 if (err) {
2857                         e_err(probe, "request_irq failed for MSIX interrupt "
2858                               "Error: %d\n", err);
2859                         goto free_queue_irqs;
2860                 }
2861                 /* If Flow Director is enabled, set interrupt affinity */
2862                 if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) {
2863                         /* assign the mask for this irq */
2864                         irq_set_affinity_hint(entry->vector,
2865                                               &q_vector->affinity_mask);
2866                 }
2867         }
2868
2869         err = request_irq(adapter->msix_entries[vector].vector,
2870                           ixgbe_msix_other, 0, netdev->name, adapter);
2871         if (err) {
2872                 e_err(probe, "request_irq for msix_other failed: %d\n", err);
2873                 goto free_queue_irqs;
2874         }
2875
2876         return 0;
2877
2878 free_queue_irqs:
2879         while (vector) {
2880                 vector--;
2881                 irq_set_affinity_hint(adapter->msix_entries[vector].vector,
2882                                       NULL);
2883                 free_irq(adapter->msix_entries[vector].vector,
2884                          adapter->q_vector[vector]);
2885         }
2886         adapter->flags &= ~IXGBE_FLAG_MSIX_ENABLED;
2887         pci_disable_msix(adapter->pdev);
2888         kfree(adapter->msix_entries);
2889         adapter->msix_entries = NULL;
2890         return err;
2891 }
2892
2893 /**
2894  * ixgbe_intr - legacy mode Interrupt Handler
2895  * @irq: interrupt number
2896  * @data: pointer to a network interface device structure
2897  **/
2898 static irqreturn_t ixgbe_intr(int irq, void *data)
2899 {
2900         struct ixgbe_adapter *adapter = data;
2901         struct ixgbe_hw *hw = &adapter->hw;
2902         struct ixgbe_q_vector *q_vector = adapter->q_vector[0];
2903         u32 eicr;
2904
2905         /*
2906          * Workaround for silicon errata #26 on 82598.  Mask the interrupt
2907          * before the read of EICR.
2908          */
2909         IXGBE_WRITE_REG(hw, IXGBE_EIMC, IXGBE_IRQ_CLEAR_MASK);
2910
2911         /* for NAPI, using EIAM to auto-mask tx/rx interrupt bits on read
2912          * therefore no explicit interrupt disable is necessary */
2913         eicr = IXGBE_READ_REG(hw, IXGBE_EICR);
2914         if (!eicr) {
2915                 /*
2916                  * shared interrupt alert!
2917                  * make sure interrupts are enabled because the read will
2918                  * have disabled interrupts due to EIAM
2919                  * finish the workaround of silicon errata on 82598.  Unmask
2920                  * the interrupt that we masked before the EICR read.
2921                  */
2922                 if (!test_bit(__IXGBE_DOWN, &adapter->state))
2923                         ixgbe_irq_enable(adapter, true, true);
2924                 return IRQ_NONE;        /* Not our interrupt */
2925         }
2926
2927         if (eicr & IXGBE_EICR_LSC)
2928                 ixgbe_check_lsc(adapter);
2929
2930         switch (hw->mac.type) {
2931         case ixgbe_mac_82599EB:
2932                 ixgbe_check_sfp_event(adapter, eicr);
2933                 /* Fall through */
2934         case ixgbe_mac_X540:
2935         case ixgbe_mac_X550:
2936         case ixgbe_mac_X550EM_x:
2937                 if (eicr & IXGBE_EICR_ECC) {
2938                         e_info(link, "Received ECC Err, initiating reset\n");
2939                         adapter->flags2 |= IXGBE_FLAG2_RESET_REQUESTED;
2940                         ixgbe_service_event_schedule(adapter);
2941                         IXGBE_WRITE_REG(hw, IXGBE_EICR, IXGBE_EICR_ECC);
2942                 }
2943                 ixgbe_check_overtemp_event(adapter, eicr);
2944                 break;
2945         default:
2946                 break;
2947         }
2948
2949         ixgbe_check_fan_failure(adapter, eicr);
2950         if (unlikely(eicr & IXGBE_EICR_TIMESYNC))
2951                 ixgbe_ptp_check_pps_event(adapter);
2952
2953         /* would disable interrupts here but EIAM disabled it */
2954         napi_schedule_irqoff(&q_vector->napi);
2955
2956         /*
2957          * re-enable link(maybe) and non-queue interrupts, no flush.
2958          * ixgbe_poll will re-enable the queue interrupts
2959          */
2960         if (!test_bit(__IXGBE_DOWN, &adapter->state))
2961                 ixgbe_irq_enable(adapter, false, false);
2962
2963         return IRQ_HANDLED;
2964 }
2965
2966 /**
2967  * ixgbe_request_irq - initialize interrupts
2968  * @adapter: board private structure
2969  *
2970  * Attempts to configure interrupts using the best available
2971  * capabilities of the hardware and kernel.
2972  **/
2973 static int ixgbe_request_irq(struct ixgbe_adapter *adapter)
2974 {
2975         struct net_device *netdev = adapter->netdev;
2976         int err;
2977
2978         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED)
2979                 err = ixgbe_request_msix_irqs(adapter);
2980         else if (adapter->flags & IXGBE_FLAG_MSI_ENABLED)
2981                 err = request_irq(adapter->pdev->irq, ixgbe_intr, 0,
2982                                   netdev->name, adapter);
2983         else
2984                 err = request_irq(adapter->pdev->irq, ixgbe_intr, IRQF_SHARED,
2985                                   netdev->name, adapter);
2986
2987         if (err)
2988                 e_err(probe, "request_irq failed, Error %d\n", err);
2989
2990         return err;
2991 }
2992
2993 static void ixgbe_free_irq(struct ixgbe_adapter *adapter)
2994 {
2995         int vector;
2996
2997         if (!(adapter->flags & IXGBE_FLAG_MSIX_ENABLED)) {
2998                 free_irq(adapter->pdev->irq, adapter);
2999                 return;
3000         }
3001
3002         for (vector = 0; vector < adapter->num_q_vectors; vector++) {
3003                 struct ixgbe_q_vector *q_vector = adapter->q_vector[vector];
3004                 struct msix_entry *entry = &adapter->msix_entries[vector];
3005
3006                 /* free only the irqs that were actually requested */
3007                 if (!q_vector->rx.ring && !q_vector->tx.ring)
3008                         continue;
3009
3010                 /* clear the affinity_mask in the IRQ descriptor */
3011                 irq_set_affinity_hint(entry->vector, NULL);
3012
3013                 free_irq(entry->vector, q_vector);
3014         }
3015
3016         free_irq(adapter->msix_entries[vector++].vector, adapter);
3017 }
3018
3019 /**
3020  * ixgbe_irq_disable - Mask off interrupt generation on the NIC
3021  * @adapter: board private structure
3022  **/
3023 static inline void ixgbe_irq_disable(struct ixgbe_adapter *adapter)
3024 {
3025         switch (adapter->hw.mac.type) {
3026         case ixgbe_mac_82598EB:
3027                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC, ~0);
3028                 break;
3029         case ixgbe_mac_82599EB:
3030         case ixgbe_mac_X540:
3031         case ixgbe_mac_X550:
3032         case ixgbe_mac_X550EM_x:
3033                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC, 0xFFFF0000);
3034                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC_EX(0), ~0);
3035                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EIMC_EX(1), ~0);
3036                 break;
3037         default:
3038                 break;
3039         }
3040         IXGBE_WRITE_FLUSH(&adapter->hw);
3041         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED) {
3042                 int vector;
3043
3044                 for (vector = 0; vector < adapter->num_q_vectors; vector++)
3045                         synchronize_irq(adapter->msix_entries[vector].vector);
3046
3047                 synchronize_irq(adapter->msix_entries[vector++].vector);
3048         } else {
3049                 synchronize_irq(adapter->pdev->irq);
3050         }
3051 }
3052
3053 /**
3054  * ixgbe_configure_msi_and_legacy - Initialize PIN (INTA...) and MSI interrupts
3055  *
3056  **/
3057 static void ixgbe_configure_msi_and_legacy(struct ixgbe_adapter *adapter)
3058 {
3059         struct ixgbe_q_vector *q_vector = adapter->q_vector[0];
3060
3061         ixgbe_write_eitr(q_vector);
3062
3063         ixgbe_set_ivar(adapter, 0, 0, 0);
3064         ixgbe_set_ivar(adapter, 1, 0, 0);
3065
3066         e_info(hw, "Legacy interrupt IVAR setup done\n");
3067 }
3068
3069 /**
3070  * ixgbe_configure_tx_ring - Configure 8259x Tx ring after Reset
3071  * @adapter: board private structure
3072  * @ring: structure containing ring specific data
3073  *
3074  * Configure the Tx descriptor ring after a reset.
3075  **/
3076 void ixgbe_configure_tx_ring(struct ixgbe_adapter *adapter,
3077                              struct ixgbe_ring *ring)
3078 {
3079         struct ixgbe_hw *hw = &adapter->hw;
3080         u64 tdba = ring->dma;
3081         int wait_loop = 10;
3082         u32 txdctl = IXGBE_TXDCTL_ENABLE;
3083         u8 reg_idx = ring->reg_idx;
3084
3085         /* disable queue to avoid issues while updating state */
3086         IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(reg_idx), 0);
3087         IXGBE_WRITE_FLUSH(hw);
3088
3089         IXGBE_WRITE_REG(hw, IXGBE_TDBAL(reg_idx),
3090                         (tdba & DMA_BIT_MASK(32)));
3091         IXGBE_WRITE_REG(hw, IXGBE_TDBAH(reg_idx), (tdba >> 32));
3092         IXGBE_WRITE_REG(hw, IXGBE_TDLEN(reg_idx),
3093                         ring->count * sizeof(union ixgbe_adv_tx_desc));
3094         IXGBE_WRITE_REG(hw, IXGBE_TDH(reg_idx), 0);
3095         IXGBE_WRITE_REG(hw, IXGBE_TDT(reg_idx), 0);
3096         ring->tail = adapter->io_addr + IXGBE_TDT(reg_idx);
3097
3098         /*
3099          * set WTHRESH to encourage burst writeback, it should not be set
3100          * higher than 1 when:
3101          * - ITR is 0 as it could cause false TX hangs
3102          * - ITR is set to > 100k int/sec and BQL is enabled
3103          *
3104          * In order to avoid issues WTHRESH + PTHRESH should always be equal
3105          * to or less than the number of on chip descriptors, which is
3106          * currently 40.
3107          */
3108         if (!ring->q_vector || (ring->q_vector->itr < IXGBE_100K_ITR))
3109                 txdctl |= (1 << 16);    /* WTHRESH = 1 */
3110         else
3111                 txdctl |= (8 << 16);    /* WTHRESH = 8 */
3112
3113         /*
3114          * Setting PTHRESH to 32 both improves performance
3115          * and avoids a TX hang with DFP enabled
3116          */
3117         txdctl |= (1 << 8) |    /* HTHRESH = 1 */
3118                    32;          /* PTHRESH = 32 */
3119
3120         /* reinitialize flowdirector state */
3121         if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) {
3122                 ring->atr_sample_rate = adapter->atr_sample_rate;
3123                 ring->atr_count = 0;
3124                 set_bit(__IXGBE_TX_FDIR_INIT_DONE, &ring->state);
3125         } else {
3126                 ring->atr_sample_rate = 0;
3127         }
3128
3129         /* initialize XPS */
3130         if (!test_and_set_bit(__IXGBE_TX_XPS_INIT_DONE, &ring->state)) {
3131                 struct ixgbe_q_vector *q_vector = ring->q_vector;
3132
3133                 if (q_vector)
3134                         netif_set_xps_queue(ring->netdev,
3135                                             &q_vector->affinity_mask,
3136                                             ring->queue_index);
3137         }
3138
3139         clear_bit(__IXGBE_HANG_CHECK_ARMED, &ring->state);
3140
3141         /* enable queue */
3142         IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(reg_idx), txdctl);
3143
3144         /* TXDCTL.EN will return 0 on 82598 if link is down, so skip it */
3145         if (hw->mac.type == ixgbe_mac_82598EB &&
3146             !(IXGBE_READ_REG(hw, IXGBE_LINKS) & IXGBE_LINKS_UP))
3147                 return;
3148
3149         /* poll to verify queue is enabled */
3150         do {
3151                 usleep_range(1000, 2000);
3152                 txdctl = IXGBE_READ_REG(hw, IXGBE_TXDCTL(reg_idx));
3153         } while (--wait_loop && !(txdctl & IXGBE_TXDCTL_ENABLE));
3154         if (!wait_loop)
3155                 e_err(drv, "Could not enable Tx Queue %d\n", reg_idx);
3156 }
3157
3158 static void ixgbe_setup_mtqc(struct ixgbe_adapter *adapter)
3159 {
3160         struct ixgbe_hw *hw = &adapter->hw;
3161         u32 rttdcs, mtqc;
3162         u8 tcs = netdev_get_num_tc(adapter->netdev);
3163
3164         if (hw->mac.type == ixgbe_mac_82598EB)
3165                 return;
3166
3167         /* disable the arbiter while setting MTQC */
3168         rttdcs = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
3169         rttdcs |= IXGBE_RTTDCS_ARBDIS;
3170         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, rttdcs);
3171
3172         /* set transmit pool layout */
3173         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
3174                 mtqc = IXGBE_MTQC_VT_ENA;
3175                 if (tcs > 4)
3176                         mtqc |= IXGBE_MTQC_RT_ENA | IXGBE_MTQC_8TC_8TQ;
3177                 else if (tcs > 1)
3178                         mtqc |= IXGBE_MTQC_RT_ENA | IXGBE_MTQC_4TC_4TQ;
3179                 else if (adapter->ring_feature[RING_F_RSS].indices == 4)
3180                         mtqc |= IXGBE_MTQC_32VF;
3181                 else
3182                         mtqc |= IXGBE_MTQC_64VF;
3183         } else {
3184                 if (tcs > 4)
3185                         mtqc = IXGBE_MTQC_RT_ENA | IXGBE_MTQC_8TC_8TQ;
3186                 else if (tcs > 1)
3187                         mtqc = IXGBE_MTQC_RT_ENA | IXGBE_MTQC_4TC_4TQ;
3188                 else
3189                         mtqc = IXGBE_MTQC_64Q_1PB;
3190         }
3191
3192         IXGBE_WRITE_REG(hw, IXGBE_MTQC, mtqc);
3193
3194         /* Enable Security TX Buffer IFG for multiple pb */
3195         if (tcs) {
3196                 u32 sectx = IXGBE_READ_REG(hw, IXGBE_SECTXMINIFG);
3197                 sectx |= IXGBE_SECTX_DCB;
3198                 IXGBE_WRITE_REG(hw, IXGBE_SECTXMINIFG, sectx);
3199         }
3200
3201         /* re-enable the arbiter */
3202         rttdcs &= ~IXGBE_RTTDCS_ARBDIS;
3203         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, rttdcs);
3204 }
3205
3206 /**
3207  * ixgbe_configure_tx - Configure 8259x Transmit Unit after Reset
3208  * @adapter: board private structure
3209  *
3210  * Configure the Tx unit of the MAC after a reset.
3211  **/
3212 static void ixgbe_configure_tx(struct ixgbe_adapter *adapter)
3213 {
3214         struct ixgbe_hw *hw = &adapter->hw;
3215         u32 dmatxctl;
3216         u32 i;
3217
3218         ixgbe_setup_mtqc(adapter);
3219
3220         if (hw->mac.type != ixgbe_mac_82598EB) {
3221                 /* DMATXCTL.EN must be before Tx queues are enabled */
3222                 dmatxctl = IXGBE_READ_REG(hw, IXGBE_DMATXCTL);
3223                 dmatxctl |= IXGBE_DMATXCTL_TE;
3224                 IXGBE_WRITE_REG(hw, IXGBE_DMATXCTL, dmatxctl);
3225         }
3226
3227         /* Setup the HW Tx Head and Tail descriptor pointers */
3228         for (i = 0; i < adapter->num_tx_queues; i++)
3229                 ixgbe_configure_tx_ring(adapter, adapter->tx_ring[i]);
3230 }
3231
3232 static void ixgbe_enable_rx_drop(struct ixgbe_adapter *adapter,
3233                                  struct ixgbe_ring *ring)
3234 {
3235         struct ixgbe_hw *hw = &adapter->hw;
3236         u8 reg_idx = ring->reg_idx;
3237         u32 srrctl = IXGBE_READ_REG(hw, IXGBE_SRRCTL(reg_idx));
3238
3239         srrctl |= IXGBE_SRRCTL_DROP_EN;
3240
3241         IXGBE_WRITE_REG(hw, IXGBE_SRRCTL(reg_idx), srrctl);
3242 }
3243
3244 static void ixgbe_disable_rx_drop(struct ixgbe_adapter *adapter,
3245                                   struct ixgbe_ring *ring)
3246 {
3247         struct ixgbe_hw *hw = &adapter->hw;
3248         u8 reg_idx = ring->reg_idx;
3249         u32 srrctl = IXGBE_READ_REG(hw, IXGBE_SRRCTL(reg_idx));
3250
3251         srrctl &= ~IXGBE_SRRCTL_DROP_EN;
3252
3253         IXGBE_WRITE_REG(hw, IXGBE_SRRCTL(reg_idx), srrctl);
3254 }
3255
3256 #ifdef CONFIG_IXGBE_DCB
3257 void ixgbe_set_rx_drop_en(struct ixgbe_adapter *adapter)
3258 #else
3259 static void ixgbe_set_rx_drop_en(struct ixgbe_adapter *adapter)
3260 #endif
3261 {
3262         int i;
3263         bool pfc_en = adapter->dcb_cfg.pfc_mode_enable;
3264
3265         if (adapter->ixgbe_ieee_pfc)
3266                 pfc_en |= !!(adapter->ixgbe_ieee_pfc->pfc_en);
3267
3268         /*
3269          * We should set the drop enable bit if:
3270          *  SR-IOV is enabled
3271          *   or
3272          *  Number of Rx queues > 1 and flow control is disabled
3273          *
3274          *  This allows us to avoid head of line blocking for security
3275          *  and performance reasons.
3276          */
3277         if (adapter->num_vfs || (adapter->num_rx_queues > 1 &&
3278             !(adapter->hw.fc.current_mode & ixgbe_fc_tx_pause) && !pfc_en)) {
3279                 for (i = 0; i < adapter->num_rx_queues; i++)
3280                         ixgbe_enable_rx_drop(adapter, adapter->rx_ring[i]);
3281         } else {
3282                 for (i = 0; i < adapter->num_rx_queues; i++)
3283                         ixgbe_disable_rx_drop(adapter, adapter->rx_ring[i]);
3284         }
3285 }
3286
3287 #define IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT 2
3288
3289 static void ixgbe_configure_srrctl(struct ixgbe_adapter *adapter,
3290                                    struct ixgbe_ring *rx_ring)
3291 {
3292         struct ixgbe_hw *hw = &adapter->hw;
3293         u32 srrctl;
3294         u8 reg_idx = rx_ring->reg_idx;
3295
3296         if (hw->mac.type == ixgbe_mac_82598EB) {
3297                 u16 mask = adapter->ring_feature[RING_F_RSS].mask;
3298
3299                 /*
3300                  * if VMDq is not active we must program one srrctl register
3301                  * per RSS queue since we have enabled RDRXCTL.MVMEN
3302                  */
3303                 reg_idx &= mask;
3304         }
3305
3306         /* configure header buffer length, needed for RSC */
3307         srrctl = IXGBE_RX_HDR_SIZE << IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT;
3308
3309         /* configure the packet buffer length */
3310         srrctl |= ixgbe_rx_bufsz(rx_ring) >> IXGBE_SRRCTL_BSIZEPKT_SHIFT;
3311
3312         /* configure descriptor type */
3313         srrctl |= IXGBE_SRRCTL_DESCTYPE_ADV_ONEBUF;
3314
3315         IXGBE_WRITE_REG(hw, IXGBE_SRRCTL(reg_idx), srrctl);
3316 }
3317
3318 /**
3319  * ixgbe_rss_indir_tbl_entries - Return RSS indirection table entries
3320  * @adapter: device handle
3321  *
3322  *  - 82598/82599/X540:     128
3323  *  - X550(non-SRIOV mode): 512
3324  *  - X550(SRIOV mode):     64
3325  */
3326 u32 ixgbe_rss_indir_tbl_entries(struct ixgbe_adapter *adapter)
3327 {
3328         if (adapter->hw.mac.type < ixgbe_mac_X550)
3329                 return 128;
3330         else if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
3331                 return 64;
3332         else
3333                 return 512;
3334 }
3335
3336 /**
3337  * ixgbe_store_reta - Write the RETA table to HW
3338  * @adapter: device handle
3339  *
3340  * Write the RSS redirection table stored in adapter.rss_indir_tbl[] to HW.
3341  */
3342 void ixgbe_store_reta(struct ixgbe_adapter *adapter)
3343 {
3344         u32 i, reta_entries = ixgbe_rss_indir_tbl_entries(adapter);
3345         struct ixgbe_hw *hw = &adapter->hw;
3346         u32 reta = 0;
3347         u32 indices_multi;
3348         u8 *indir_tbl = adapter->rss_indir_tbl;
3349
3350         /* Fill out the redirection table as follows:
3351          *  - 82598:      8 bit wide entries containing pair of 4 bit RSS
3352          *    indices.
3353          *  - 82599/X540: 8 bit wide entries containing 4 bit RSS index
3354          *  - X550:       8 bit wide entries containing 6 bit RSS index
3355          */
3356         if (adapter->hw.mac.type == ixgbe_mac_82598EB)
3357                 indices_multi = 0x11;
3358         else
3359                 indices_multi = 0x1;
3360
3361         /* Write redirection table to HW */
3362         for (i = 0; i < reta_entries; i++) {
3363                 reta |= indices_multi * indir_tbl[i] << (i & 0x3) * 8;
3364                 if ((i & 3) == 3) {
3365                         if (i < 128)
3366                                 IXGBE_WRITE_REG(hw, IXGBE_RETA(i >> 2), reta);
3367                         else
3368                                 IXGBE_WRITE_REG(hw, IXGBE_ERETA((i >> 2) - 32),
3369                                                 reta);
3370                         reta = 0;
3371                 }
3372         }
3373 }
3374
3375 /**
3376  * ixgbe_store_vfreta - Write the RETA table to HW (x550 devices in SRIOV mode)
3377  * @adapter: device handle
3378  *
3379  * Write the RSS redirection table stored in adapter.rss_indir_tbl[] to HW.
3380  */
3381 static void ixgbe_store_vfreta(struct ixgbe_adapter *adapter)
3382 {
3383         u32 i, reta_entries = ixgbe_rss_indir_tbl_entries(adapter);
3384         struct ixgbe_hw *hw = &adapter->hw;
3385         u32 vfreta = 0;
3386         unsigned int pf_pool = adapter->num_vfs;
3387
3388         /* Write redirection table to HW */
3389         for (i = 0; i < reta_entries; i++) {
3390                 vfreta |= (u32)adapter->rss_indir_tbl[i] << (i & 0x3) * 8;
3391                 if ((i & 3) == 3) {
3392                         IXGBE_WRITE_REG(hw, IXGBE_PFVFRETA(i >> 2, pf_pool),
3393                                         vfreta);
3394                         vfreta = 0;
3395                 }
3396         }
3397 }
3398
3399 static void ixgbe_setup_reta(struct ixgbe_adapter *adapter)
3400 {
3401         struct ixgbe_hw *hw = &adapter->hw;
3402         u32 i, j;
3403         u32 reta_entries = ixgbe_rss_indir_tbl_entries(adapter);
3404         u16 rss_i = adapter->ring_feature[RING_F_RSS].indices;
3405
3406         /* Program table for at least 2 queues w/ SR-IOV so that VFs can
3407          * make full use of any rings they may have.  We will use the
3408          * PSRTYPE register to control how many rings we use within the PF.
3409          */
3410         if ((adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) && (rss_i < 2))
3411                 rss_i = 2;
3412
3413         /* Fill out hash function seeds */
3414         for (i = 0; i < 10; i++)
3415                 IXGBE_WRITE_REG(hw, IXGBE_RSSRK(i), adapter->rss_key[i]);
3416
3417         /* Fill out redirection table */
3418         memset(adapter->rss_indir_tbl, 0, sizeof(adapter->rss_indir_tbl));
3419
3420         for (i = 0, j = 0; i < reta_entries; i++, j++) {
3421                 if (j == rss_i)
3422                         j = 0;
3423
3424                 adapter->rss_indir_tbl[i] = j;
3425         }
3426
3427         ixgbe_store_reta(adapter);
3428 }
3429
3430 static void ixgbe_setup_vfreta(struct ixgbe_adapter *adapter)
3431 {
3432         struct ixgbe_hw *hw = &adapter->hw;
3433         u16 rss_i = adapter->ring_feature[RING_F_RSS].indices;
3434         unsigned int pf_pool = adapter->num_vfs;
3435         int i, j;
3436
3437         /* Fill out hash function seeds */
3438         for (i = 0; i < 10; i++)
3439                 IXGBE_WRITE_REG(hw, IXGBE_PFVFRSSRK(i, pf_pool),
3440                                 adapter->rss_key[i]);
3441
3442         /* Fill out the redirection table */
3443         for (i = 0, j = 0; i < 64; i++, j++) {
3444                 if (j == rss_i)
3445                         j = 0;
3446
3447                 adapter->rss_indir_tbl[i] = j;
3448         }
3449
3450         ixgbe_store_vfreta(adapter);
3451 }
3452
3453 static void ixgbe_setup_mrqc(struct ixgbe_adapter *adapter)
3454 {
3455         struct ixgbe_hw *hw = &adapter->hw;
3456         u32 mrqc = 0, rss_field = 0, vfmrqc = 0;
3457         u32 rxcsum;
3458
3459         /* Disable indicating checksum in descriptor, enables RSS hash */
3460         rxcsum = IXGBE_READ_REG(hw, IXGBE_RXCSUM);
3461         rxcsum |= IXGBE_RXCSUM_PCSD;
3462         IXGBE_WRITE_REG(hw, IXGBE_RXCSUM, rxcsum);
3463
3464         if (adapter->hw.mac.type == ixgbe_mac_82598EB) {
3465                 if (adapter->ring_feature[RING_F_RSS].mask)
3466                         mrqc = IXGBE_MRQC_RSSEN;
3467         } else {
3468                 u8 tcs = netdev_get_num_tc(adapter->netdev);
3469
3470                 if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
3471                         if (tcs > 4)
3472                                 mrqc = IXGBE_MRQC_VMDQRT8TCEN;  /* 8 TCs */
3473                         else if (tcs > 1)
3474                                 mrqc = IXGBE_MRQC_VMDQRT4TCEN;  /* 4 TCs */
3475                         else if (adapter->ring_feature[RING_F_RSS].indices == 4)
3476                                 mrqc = IXGBE_MRQC_VMDQRSS32EN;
3477                         else
3478                                 mrqc = IXGBE_MRQC_VMDQRSS64EN;
3479                 } else {
3480                         if (tcs > 4)
3481                                 mrqc = IXGBE_MRQC_RTRSS8TCEN;
3482                         else if (tcs > 1)
3483                                 mrqc = IXGBE_MRQC_RTRSS4TCEN;
3484                         else
3485                                 mrqc = IXGBE_MRQC_RSSEN;
3486                 }
3487         }
3488
3489         /* Perform hash on these packet types */
3490         rss_field |= IXGBE_MRQC_RSS_FIELD_IPV4 |
3491                      IXGBE_MRQC_RSS_FIELD_IPV4_TCP |
3492                      IXGBE_MRQC_RSS_FIELD_IPV6 |
3493                      IXGBE_MRQC_RSS_FIELD_IPV6_TCP;
3494
3495         if (adapter->flags2 & IXGBE_FLAG2_RSS_FIELD_IPV4_UDP)
3496                 rss_field |= IXGBE_MRQC_RSS_FIELD_IPV4_UDP;
3497         if (adapter->flags2 & IXGBE_FLAG2_RSS_FIELD_IPV6_UDP)
3498                 rss_field |= IXGBE_MRQC_RSS_FIELD_IPV6_UDP;
3499
3500         netdev_rss_key_fill(adapter->rss_key, sizeof(adapter->rss_key));
3501         if ((hw->mac.type >= ixgbe_mac_X550) &&
3502             (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)) {
3503                 unsigned int pf_pool = adapter->num_vfs;
3504
3505                 /* Enable VF RSS mode */
3506                 mrqc |= IXGBE_MRQC_MULTIPLE_RSS;
3507                 IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
3508
3509                 /* Setup RSS through the VF registers */
3510                 ixgbe_setup_vfreta(adapter);
3511                 vfmrqc = IXGBE_MRQC_RSSEN;
3512                 vfmrqc |= rss_field;
3513                 IXGBE_WRITE_REG(hw, IXGBE_PFVFMRQC(pf_pool), vfmrqc);
3514         } else {
3515                 ixgbe_setup_reta(adapter);
3516                 mrqc |= rss_field;
3517                 IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
3518         }
3519 }
3520
3521 /**
3522  * ixgbe_configure_rscctl - enable RSC for the indicated ring
3523  * @adapter:    address of board private structure
3524  * @index:      index of ring to set
3525  **/
3526 static void ixgbe_configure_rscctl(struct ixgbe_adapter *adapter,
3527                                    struct ixgbe_ring *ring)
3528 {
3529         struct ixgbe_hw *hw = &adapter->hw;
3530         u32 rscctrl;
3531         u8 reg_idx = ring->reg_idx;
3532
3533         if (!ring_is_rsc_enabled(ring))
3534                 return;
3535
3536         rscctrl = IXGBE_READ_REG(hw, IXGBE_RSCCTL(reg_idx));
3537         rscctrl |= IXGBE_RSCCTL_RSCEN;
3538         /*
3539          * we must limit the number of descriptors so that the
3540          * total size of max desc * buf_len is not greater
3541          * than 65536
3542          */
3543         rscctrl |= IXGBE_RSCCTL_MAXDESC_16;
3544         IXGBE_WRITE_REG(hw, IXGBE_RSCCTL(reg_idx), rscctrl);
3545 }
3546
3547 #define IXGBE_MAX_RX_DESC_POLL 10
3548 static void ixgbe_rx_desc_queue_enable(struct ixgbe_adapter *adapter,
3549                                        struct ixgbe_ring *ring)
3550 {
3551         struct ixgbe_hw *hw = &adapter->hw;
3552         int wait_loop = IXGBE_MAX_RX_DESC_POLL;
3553         u32 rxdctl;
3554         u8 reg_idx = ring->reg_idx;
3555
3556         if (ixgbe_removed(hw->hw_addr))
3557                 return;
3558         /* RXDCTL.EN will return 0 on 82598 if link is down, so skip it */
3559         if (hw->mac.type == ixgbe_mac_82598EB &&
3560             !(IXGBE_READ_REG(hw, IXGBE_LINKS) & IXGBE_LINKS_UP))
3561                 return;
3562
3563         do {
3564                 usleep_range(1000, 2000);
3565                 rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3566         } while (--wait_loop && !(rxdctl & IXGBE_RXDCTL_ENABLE));
3567
3568         if (!wait_loop) {
3569                 e_err(drv, "RXDCTL.ENABLE on Rx queue %d not set within "
3570                       "the polling period\n", reg_idx);
3571         }
3572 }
3573
3574 void ixgbe_disable_rx_queue(struct ixgbe_adapter *adapter,
3575                             struct ixgbe_ring *ring)
3576 {
3577         struct ixgbe_hw *hw = &adapter->hw;
3578         int wait_loop = IXGBE_MAX_RX_DESC_POLL;
3579         u32 rxdctl;
3580         u8 reg_idx = ring->reg_idx;
3581
3582         if (ixgbe_removed(hw->hw_addr))
3583                 return;
3584         rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3585         rxdctl &= ~IXGBE_RXDCTL_ENABLE;
3586
3587         /* write value back with RXDCTL.ENABLE bit cleared */
3588         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(reg_idx), rxdctl);
3589
3590         if (hw->mac.type == ixgbe_mac_82598EB &&
3591             !(IXGBE_READ_REG(hw, IXGBE_LINKS) & IXGBE_LINKS_UP))
3592                 return;
3593
3594         /* the hardware may take up to 100us to really disable the rx queue */
3595         do {
3596                 udelay(10);
3597                 rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3598         } while (--wait_loop && (rxdctl & IXGBE_RXDCTL_ENABLE));
3599
3600         if (!wait_loop) {
3601                 e_err(drv, "RXDCTL.ENABLE on Rx queue %d not cleared within "
3602                       "the polling period\n", reg_idx);
3603         }
3604 }
3605
3606 void ixgbe_configure_rx_ring(struct ixgbe_adapter *adapter,
3607                              struct ixgbe_ring *ring)
3608 {
3609         struct ixgbe_hw *hw = &adapter->hw;
3610         u64 rdba = ring->dma;
3611         u32 rxdctl;
3612         u8 reg_idx = ring->reg_idx;
3613
3614         /* disable queue to avoid issues while updating state */
3615         rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(reg_idx));
3616         ixgbe_disable_rx_queue(adapter, ring);
3617
3618         IXGBE_WRITE_REG(hw, IXGBE_RDBAL(reg_idx), (rdba & DMA_BIT_MASK(32)));
3619         IXGBE_WRITE_REG(hw, IXGBE_RDBAH(reg_idx), (rdba >> 32));
3620         IXGBE_WRITE_REG(hw, IXGBE_RDLEN(reg_idx),
3621                         ring->count * sizeof(union ixgbe_adv_rx_desc));
3622         /* Force flushing of IXGBE_RDLEN to prevent MDD */
3623         IXGBE_WRITE_FLUSH(hw);
3624
3625         IXGBE_WRITE_REG(hw, IXGBE_RDH(reg_idx), 0);
3626         IXGBE_WRITE_REG(hw, IXGBE_RDT(reg_idx), 0);
3627         ring->tail = adapter->io_addr + IXGBE_RDT(reg_idx);
3628
3629         ixgbe_configure_srrctl(adapter, ring);
3630         ixgbe_configure_rscctl(adapter, ring);
3631
3632         if (hw->mac.type == ixgbe_mac_82598EB) {
3633                 /*
3634                  * enable cache line friendly hardware writes:
3635                  * PTHRESH=32 descriptors (half the internal cache),
3636                  * this also removes ugly rx_no_buffer_count increment
3637                  * HTHRESH=4 descriptors (to minimize latency on fetch)
3638                  * WTHRESH=8 burst writeback up to two cache lines
3639                  */
3640                 rxdctl &= ~0x3FFFFF;
3641                 rxdctl |=  0x080420;
3642         }
3643
3644         /* enable receive descriptor ring */
3645         rxdctl |= IXGBE_RXDCTL_ENABLE;
3646         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(reg_idx), rxdctl);
3647
3648         ixgbe_rx_desc_queue_enable(adapter, ring);
3649         ixgbe_alloc_rx_buffers(ring, ixgbe_desc_unused(ring));
3650 }
3651
3652 static void ixgbe_setup_psrtype(struct ixgbe_adapter *adapter)
3653 {
3654         struct ixgbe_hw *hw = &adapter->hw;
3655         int rss_i = adapter->ring_feature[RING_F_RSS].indices;
3656         u16 pool;
3657
3658         /* PSRTYPE must be initialized in non 82598 adapters */
3659         u32 psrtype = IXGBE_PSRTYPE_TCPHDR |
3660                       IXGBE_PSRTYPE_UDPHDR |
3661                       IXGBE_PSRTYPE_IPV4HDR |
3662                       IXGBE_PSRTYPE_L2HDR |
3663                       IXGBE_PSRTYPE_IPV6HDR;
3664
3665         if (hw->mac.type == ixgbe_mac_82598EB)
3666                 return;
3667
3668         if (rss_i > 3)
3669                 psrtype |= 2 << 29;
3670         else if (rss_i > 1)
3671                 psrtype |= 1 << 29;
3672
3673         for_each_set_bit(pool, &adapter->fwd_bitmask, 32)
3674                 IXGBE_WRITE_REG(hw, IXGBE_PSRTYPE(VMDQ_P(pool)), psrtype);
3675 }
3676
3677 static void ixgbe_configure_virtualization(struct ixgbe_adapter *adapter)
3678 {
3679         struct ixgbe_hw *hw = &adapter->hw;
3680         u32 reg_offset, vf_shift;
3681         u32 gcr_ext, vmdctl;
3682         int i;
3683
3684         if (!(adapter->flags & IXGBE_FLAG_SRIOV_ENABLED))
3685                 return;
3686
3687         vmdctl = IXGBE_READ_REG(hw, IXGBE_VT_CTL);
3688         vmdctl |= IXGBE_VMD_CTL_VMDQ_EN;
3689         vmdctl &= ~IXGBE_VT_CTL_POOL_MASK;
3690         vmdctl |= VMDQ_P(0) << IXGBE_VT_CTL_POOL_SHIFT;
3691         vmdctl |= IXGBE_VT_CTL_REPLEN;
3692         IXGBE_WRITE_REG(hw, IXGBE_VT_CTL, vmdctl);
3693
3694         vf_shift = VMDQ_P(0) % 32;
3695         reg_offset = (VMDQ_P(0) >= 32) ? 1 : 0;
3696
3697         /* Enable only the PF's pool for Tx/Rx */
3698         IXGBE_WRITE_REG(hw, IXGBE_VFRE(reg_offset), (~0) << vf_shift);
3699         IXGBE_WRITE_REG(hw, IXGBE_VFRE(reg_offset ^ 1), reg_offset - 1);
3700         IXGBE_WRITE_REG(hw, IXGBE_VFTE(reg_offset), (~0) << vf_shift);
3701         IXGBE_WRITE_REG(hw, IXGBE_VFTE(reg_offset ^ 1), reg_offset - 1);
3702         if (adapter->bridge_mode == BRIDGE_MODE_VEB)
3703                 IXGBE_WRITE_REG(hw, IXGBE_PFDTXGSWC, IXGBE_PFDTXGSWC_VT_LBEN);
3704
3705         /* Map PF MAC address in RAR Entry 0 to first pool following VFs */
3706         hw->mac.ops.set_vmdq(hw, 0, VMDQ_P(0));
3707
3708         /* clear VLAN promisc flag so VFTA will be updated if necessary */
3709         adapter->flags2 &= ~IXGBE_FLAG2_VLAN_PROMISC;
3710
3711         /*
3712          * Set up VF register offsets for selected VT Mode,
3713          * i.e. 32 or 64 VFs for SR-IOV
3714          */
3715         switch (adapter->ring_feature[RING_F_VMDQ].mask) {
3716         case IXGBE_82599_VMDQ_8Q_MASK:
3717                 gcr_ext = IXGBE_GCR_EXT_VT_MODE_16;
3718                 break;
3719         case IXGBE_82599_VMDQ_4Q_MASK:
3720                 gcr_ext = IXGBE_GCR_EXT_VT_MODE_32;
3721                 break;
3722         default:
3723                 gcr_ext = IXGBE_GCR_EXT_VT_MODE_64;
3724                 break;
3725         }
3726
3727         IXGBE_WRITE_REG(hw, IXGBE_GCR_EXT, gcr_ext);
3728
3729
3730         /* Enable MAC Anti-Spoofing */
3731         hw->mac.ops.set_mac_anti_spoofing(hw, (adapter->num_vfs != 0),
3732                                           adapter->num_vfs);
3733
3734         /* Ensure LLDP and FC is set for Ethertype Antispoofing if we will be
3735          * calling set_ethertype_anti_spoofing for each VF in loop below
3736          */
3737         if (hw->mac.ops.set_ethertype_anti_spoofing) {
3738                 IXGBE_WRITE_REG(hw, IXGBE_ETQF(IXGBE_ETQF_FILTER_LLDP),
3739                                 (IXGBE_ETQF_FILTER_EN    |
3740                                  IXGBE_ETQF_TX_ANTISPOOF |
3741                                  IXGBE_ETH_P_LLDP));
3742
3743                 IXGBE_WRITE_REG(hw, IXGBE_ETQF(IXGBE_ETQF_FILTER_FC),
3744                                 (IXGBE_ETQF_FILTER_EN |
3745                                  IXGBE_ETQF_TX_ANTISPOOF |
3746                                  ETH_P_PAUSE));
3747         }
3748
3749         /* For VFs that have spoof checking turned off */
3750         for (i = 0; i < adapter->num_vfs; i++) {
3751                 if (!adapter->vfinfo[i].spoofchk_enabled)
3752                         ixgbe_ndo_set_vf_spoofchk(adapter->netdev, i, false);
3753
3754                 /* enable ethertype anti spoofing if hw supports it */
3755                 if (hw->mac.ops.set_ethertype_anti_spoofing)
3756                         hw->mac.ops.set_ethertype_anti_spoofing(hw, true, i);
3757
3758                 /* Enable/Disable RSS query feature  */
3759                 ixgbe_ndo_set_vf_rss_query_en(adapter->netdev, i,
3760                                           adapter->vfinfo[i].rss_query_enabled);
3761         }
3762 }
3763
3764 static void ixgbe_set_rx_buffer_len(struct ixgbe_adapter *adapter)
3765 {
3766         struct ixgbe_hw *hw = &adapter->hw;
3767         struct net_device *netdev = adapter->netdev;
3768         int max_frame = netdev->mtu + ETH_HLEN + ETH_FCS_LEN;
3769         struct ixgbe_ring *rx_ring;
3770         int i;
3771         u32 mhadd, hlreg0;
3772
3773 #ifdef IXGBE_FCOE
3774         /* adjust max frame to be able to do baby jumbo for FCoE */
3775         if ((adapter->flags & IXGBE_FLAG_FCOE_ENABLED) &&
3776             (max_frame < IXGBE_FCOE_JUMBO_FRAME_SIZE))
3777                 max_frame = IXGBE_FCOE_JUMBO_FRAME_SIZE;
3778
3779 #endif /* IXGBE_FCOE */
3780
3781         /* adjust max frame to be at least the size of a standard frame */
3782         if (max_frame < (ETH_FRAME_LEN + ETH_FCS_LEN))
3783                 max_frame = (ETH_FRAME_LEN + ETH_FCS_LEN);
3784
3785         mhadd = IXGBE_READ_REG(hw, IXGBE_MHADD);
3786         if (max_frame != (mhadd >> IXGBE_MHADD_MFS_SHIFT)) {
3787                 mhadd &= ~IXGBE_MHADD_MFS_MASK;
3788                 mhadd |= max_frame << IXGBE_MHADD_MFS_SHIFT;
3789
3790                 IXGBE_WRITE_REG(hw, IXGBE_MHADD, mhadd);
3791         }
3792
3793         hlreg0 = IXGBE_READ_REG(hw, IXGBE_HLREG0);
3794         /* set jumbo enable since MHADD.MFS is keeping size locked at max_frame */
3795         hlreg0 |= IXGBE_HLREG0_JUMBOEN;
3796         IXGBE_WRITE_REG(hw, IXGBE_HLREG0, hlreg0);
3797
3798         /*
3799          * Setup the HW Rx Head and Tail Descriptor Pointers and
3800          * the Base and Length of the Rx Descriptor Ring
3801          */
3802         for (i = 0; i < adapter->num_rx_queues; i++) {
3803                 rx_ring = adapter->rx_ring[i];
3804                 if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)
3805                         set_ring_rsc_enabled(rx_ring);
3806                 else
3807                         clear_ring_rsc_enabled(rx_ring);
3808         }
3809 }
3810
3811 static void ixgbe_setup_rdrxctl(struct ixgbe_adapter *adapter)
3812 {
3813         struct ixgbe_hw *hw = &adapter->hw;
3814         u32 rdrxctl = IXGBE_READ_REG(hw, IXGBE_RDRXCTL);
3815
3816         switch (hw->mac.type) {
3817         case ixgbe_mac_82598EB:
3818                 /*
3819                  * For VMDq support of different descriptor types or
3820                  * buffer sizes through the use of multiple SRRCTL
3821                  * registers, RDRXCTL.MVMEN must be set to 1
3822                  *
3823                  * also, the manual doesn't mention it clearly but DCA hints
3824                  * will only use queue 0's tags unless this bit is set.  Side
3825                  * effects of setting this bit are only that SRRCTL must be
3826                  * fully programmed [0..15]
3827                  */
3828                 rdrxctl |= IXGBE_RDRXCTL_MVMEN;
3829                 break;
3830         case ixgbe_mac_X550:
3831         case ixgbe_mac_X550EM_x:
3832                 if (adapter->num_vfs)
3833                         rdrxctl |= IXGBE_RDRXCTL_PSP;
3834                 /* fall through for older HW */
3835         case ixgbe_mac_82599EB:
3836         case ixgbe_mac_X540:
3837                 /* Disable RSC for ACK packets */
3838                 IXGBE_WRITE_REG(hw, IXGBE_RSCDBU,
3839                    (IXGBE_RSCDBU_RSCACKDIS | IXGBE_READ_REG(hw, IXGBE_RSCDBU)));
3840                 rdrxctl &= ~IXGBE_RDRXCTL_RSCFRSTSIZE;
3841                 /* hardware requires some bits to be set by default */
3842                 rdrxctl |= (IXGBE_RDRXCTL_RSCACKC | IXGBE_RDRXCTL_FCOE_WRFIX);
3843                 rdrxctl |= IXGBE_RDRXCTL_CRCSTRIP;
3844                 break;
3845         default:
3846                 /* We should do nothing since we don't know this hardware */
3847                 return;
3848         }
3849
3850         IXGBE_WRITE_REG(hw, IXGBE_RDRXCTL, rdrxctl);
3851 }
3852
3853 /**
3854  * ixgbe_configure_rx - Configure 8259x Receive Unit after Reset
3855  * @adapter: board private structure
3856  *
3857  * Configure the Rx unit of the MAC after a reset.
3858  **/
3859 static void ixgbe_configure_rx(struct ixgbe_adapter *adapter)
3860 {
3861         struct ixgbe_hw *hw = &adapter->hw;
3862         int i;
3863         u32 rxctrl, rfctl;
3864
3865         /* disable receives while setting up the descriptors */
3866         hw->mac.ops.disable_rx(hw);
3867
3868         ixgbe_setup_psrtype(adapter);
3869         ixgbe_setup_rdrxctl(adapter);
3870
3871         /* RSC Setup */
3872         rfctl = IXGBE_READ_REG(hw, IXGBE_RFCTL);
3873         rfctl &= ~IXGBE_RFCTL_RSC_DIS;
3874         if (!(adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED))
3875                 rfctl |= IXGBE_RFCTL_RSC_DIS;
3876         IXGBE_WRITE_REG(hw, IXGBE_RFCTL, rfctl);
3877
3878         /* Program registers for the distribution of queues */
3879         ixgbe_setup_mrqc(adapter);
3880
3881         /* set_rx_buffer_len must be called before ring initialization */
3882         ixgbe_set_rx_buffer_len(adapter);
3883
3884         /*
3885          * Setup the HW Rx Head and Tail Descriptor Pointers and
3886          * the Base and Length of the Rx Descriptor Ring
3887          */
3888         for (i = 0; i < adapter->num_rx_queues; i++)
3889                 ixgbe_configure_rx_ring(adapter, adapter->rx_ring[i]);
3890
3891         rxctrl = IXGBE_READ_REG(hw, IXGBE_RXCTRL);
3892         /* disable drop enable for 82598 parts */
3893         if (hw->mac.type == ixgbe_mac_82598EB)
3894                 rxctrl |= IXGBE_RXCTRL_DMBYPS;
3895
3896         /* enable all receives */
3897         rxctrl |= IXGBE_RXCTRL_RXEN;
3898         hw->mac.ops.enable_rx_dma(hw, rxctrl);
3899 }
3900
3901 static int ixgbe_vlan_rx_add_vid(struct net_device *netdev,
3902                                  __be16 proto, u16 vid)
3903 {
3904         struct ixgbe_adapter *adapter = netdev_priv(netdev);
3905         struct ixgbe_hw *hw = &adapter->hw;
3906
3907         /* add VID to filter table */
3908         hw->mac.ops.set_vfta(&adapter->hw, vid, VMDQ_P(0), true, true);
3909         set_bit(vid, adapter->active_vlans);
3910
3911         return 0;
3912 }
3913
3914 static int ixgbe_find_vlvf_entry(struct ixgbe_hw *hw, u32 vlan)
3915 {
3916         u32 vlvf;
3917         int idx;
3918
3919         /* short cut the special case */
3920         if (vlan == 0)
3921                 return 0;
3922
3923         /* Search for the vlan id in the VLVF entries */
3924         for (idx = IXGBE_VLVF_ENTRIES; --idx;) {
3925                 vlvf = IXGBE_READ_REG(hw, IXGBE_VLVF(idx));
3926                 if ((vlvf & VLAN_VID_MASK) == vlan)
3927                         break;
3928         }
3929
3930         return idx;
3931 }
3932
3933 void ixgbe_update_pf_promisc_vlvf(struct ixgbe_adapter *adapter, u32 vid)
3934 {
3935         struct ixgbe_hw *hw = &adapter->hw;
3936         u32 bits, word;
3937         int idx;
3938
3939         idx = ixgbe_find_vlvf_entry(hw, vid);
3940         if (!idx)
3941                 return;
3942
3943         /* See if any other pools are set for this VLAN filter
3944          * entry other than the PF.
3945          */
3946         word = idx * 2 + (VMDQ_P(0) / 32);
3947         bits = ~(1 << (VMDQ_P(0)) % 32);
3948         bits &= IXGBE_READ_REG(hw, IXGBE_VLVFB(word));
3949
3950         /* Disable the filter so this falls into the default pool. */
3951         if (!bits && !IXGBE_READ_REG(hw, IXGBE_VLVFB(word ^ 1))) {
3952                 if (!(adapter->flags2 & IXGBE_FLAG2_VLAN_PROMISC))
3953                         IXGBE_WRITE_REG(hw, IXGBE_VLVFB(word), 0);
3954                 IXGBE_WRITE_REG(hw, IXGBE_VLVF(idx), 0);
3955         }
3956 }
3957
3958 static int ixgbe_vlan_rx_kill_vid(struct net_device *netdev,
3959                                   __be16 proto, u16 vid)
3960 {
3961         struct ixgbe_adapter *adapter = netdev_priv(netdev);
3962         struct ixgbe_hw *hw = &adapter->hw;
3963
3964         /* remove VID from filter table */
3965         if (adapter->flags2 & IXGBE_FLAG2_VLAN_PROMISC)
3966                 ixgbe_update_pf_promisc_vlvf(adapter, vid);
3967         else
3968                 hw->mac.ops.set_vfta(hw, vid, VMDQ_P(0), false, true);
3969
3970         clear_bit(vid, adapter->active_vlans);
3971
3972         return 0;
3973 }
3974
3975 /**
3976  * ixgbe_vlan_strip_disable - helper to disable hw vlan stripping
3977  * @adapter: driver data
3978  */
3979 static void ixgbe_vlan_strip_disable(struct ixgbe_adapter *adapter)
3980 {
3981         struct ixgbe_hw *hw = &adapter->hw;
3982         u32 vlnctrl;
3983         int i, j;
3984
3985         switch (hw->mac.type) {
3986         case ixgbe_mac_82598EB:
3987                 vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
3988                 vlnctrl &= ~IXGBE_VLNCTRL_VME;
3989                 IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
3990                 break;
3991         case ixgbe_mac_82599EB:
3992         case ixgbe_mac_X540:
3993         case ixgbe_mac_X550:
3994         case ixgbe_mac_X550EM_x:
3995                 for (i = 0; i < adapter->num_rx_queues; i++) {
3996                         struct ixgbe_ring *ring = adapter->rx_ring[i];
3997
3998                         if (ring->l2_accel_priv)
3999                                 continue;
4000                         j = ring->reg_idx;
4001                         vlnctrl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(j));
4002                         vlnctrl &= ~IXGBE_RXDCTL_VME;
4003                         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(j), vlnctrl);
4004                 }
4005                 break;
4006         default:
4007                 break;
4008         }
4009 }
4010
4011 /**
4012  * ixgbe_vlan_strip_enable - helper to enable hw vlan stripping
4013  * @adapter: driver data
4014  */
4015 static void ixgbe_vlan_strip_enable(struct ixgbe_adapter *adapter)
4016 {
4017         struct ixgbe_hw *hw = &adapter->hw;
4018         u32 vlnctrl;
4019         int i, j;
4020
4021         switch (hw->mac.type) {
4022         case ixgbe_mac_82598EB:
4023                 vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
4024                 vlnctrl |= IXGBE_VLNCTRL_VME;
4025                 IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
4026                 break;
4027         case ixgbe_mac_82599EB:
4028         case ixgbe_mac_X540:
4029         case ixgbe_mac_X550:
4030         case ixgbe_mac_X550EM_x:
4031                 for (i = 0; i < adapter->num_rx_queues; i++) {
4032                         struct ixgbe_ring *ring = adapter->rx_ring[i];
4033
4034                         if (ring->l2_accel_priv)
4035                                 continue;
4036                         j = ring->reg_idx;
4037                         vlnctrl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(j));
4038                         vlnctrl |= IXGBE_RXDCTL_VME;
4039                         IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(j), vlnctrl);
4040                 }
4041                 break;
4042         default:
4043                 break;
4044         }
4045 }
4046
4047 static void ixgbe_vlan_promisc_enable(struct ixgbe_adapter *adapter)
4048 {
4049         struct ixgbe_hw *hw = &adapter->hw;
4050         u32 vlnctrl, i;
4051
4052         switch (hw->mac.type) {
4053         case ixgbe_mac_82599EB:
4054         case ixgbe_mac_X540:
4055         case ixgbe_mac_X550:
4056         case ixgbe_mac_X550EM_x:
4057         default:
4058                 if (adapter->flags & IXGBE_FLAG_VMDQ_ENABLED)
4059                         break;
4060                 /* fall through */
4061         case ixgbe_mac_82598EB:
4062                 /* legacy case, we can just disable VLAN filtering */
4063                 vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
4064                 vlnctrl &= ~(IXGBE_VLNCTRL_VFE | IXGBE_VLNCTRL_CFIEN);
4065                 IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
4066                 return;
4067         }
4068
4069         /* We are already in VLAN promisc, nothing to do */
4070         if (adapter->flags2 & IXGBE_FLAG2_VLAN_PROMISC)
4071                 return;
4072
4073         /* Set flag so we don't redo unnecessary work */
4074         adapter->flags2 |= IXGBE_FLAG2_VLAN_PROMISC;
4075
4076         /* Add PF to all active pools */
4077         for (i = IXGBE_VLVF_ENTRIES; --i;) {
4078                 u32 reg_offset = IXGBE_VLVFB(i * 2 + VMDQ_P(0) / 32);
4079                 u32 vlvfb = IXGBE_READ_REG(hw, reg_offset);
4080
4081                 vlvfb |= 1 << (VMDQ_P(0) % 32);
4082                 IXGBE_WRITE_REG(hw, reg_offset, vlvfb);
4083         }
4084
4085         /* Set all bits in the VLAN filter table array */
4086         for (i = hw->mac.vft_size; i--;)
4087                 IXGBE_WRITE_REG(hw, IXGBE_VFTA(i), ~0U);
4088 }
4089
4090 #define VFTA_BLOCK_SIZE 8
4091 static void ixgbe_scrub_vfta(struct ixgbe_adapter *adapter, u32 vfta_offset)
4092 {
4093         struct ixgbe_hw *hw = &adapter->hw;
4094         u32 vfta[VFTA_BLOCK_SIZE] = { 0 };
4095         u32 vid_start = vfta_offset * 32;
4096         u32 vid_end = vid_start + (VFTA_BLOCK_SIZE * 32);
4097         u32 i, vid, word, bits;
4098
4099         for (i = IXGBE_VLVF_ENTRIES; --i;) {
4100                 u32 vlvf = IXGBE_READ_REG(hw, IXGBE_VLVF(i));
4101
4102                 /* pull VLAN ID from VLVF */
4103                 vid = vlvf & VLAN_VID_MASK;
4104
4105                 /* only concern outselves with a certain range */
4106                 if (vid < vid_start || vid >= vid_end)
4107                         continue;
4108
4109                 if (vlvf) {
4110                         /* record VLAN ID in VFTA */
4111                         vfta[(vid - vid_start) / 32] |= 1 << (vid % 32);
4112
4113                         /* if PF is part of this then continue */
4114                         if (test_bit(vid, adapter->active_vlans))
4115                                 continue;
4116                 }
4117
4118                 /* remove PF from the pool */
4119                 word = i * 2 + VMDQ_P(0) / 32;
4120                 bits = ~(1 << (VMDQ_P(0) % 32));
4121                 bits &= IXGBE_READ_REG(hw, IXGBE_VLVFB(word));
4122                 IXGBE_WRITE_REG(hw, IXGBE_VLVFB(word), bits);
4123         }
4124
4125         /* extract values from active_vlans and write back to VFTA */
4126         for (i = VFTA_BLOCK_SIZE; i--;) {
4127                 vid = (vfta_offset + i) * 32;
4128                 word = vid / BITS_PER_LONG;
4129                 bits = vid % BITS_PER_LONG;
4130
4131                 vfta[i] |= adapter->active_vlans[word] >> bits;
4132
4133                 IXGBE_WRITE_REG(hw, IXGBE_VFTA(vfta_offset + i), vfta[i]);
4134         }
4135 }
4136
4137 static void ixgbe_vlan_promisc_disable(struct ixgbe_adapter *adapter)
4138 {
4139         struct ixgbe_hw *hw = &adapter->hw;
4140         u32 vlnctrl, i;
4141
4142         switch (hw->mac.type) {
4143         case ixgbe_mac_82599EB:
4144         case ixgbe_mac_X540:
4145         case ixgbe_mac_X550:
4146         case ixgbe_mac_X550EM_x:
4147         default:
4148                 if (adapter->flags & IXGBE_FLAG_VMDQ_ENABLED)
4149                         break;
4150                 /* fall through */
4151         case ixgbe_mac_82598EB:
4152                 vlnctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
4153                 vlnctrl &= ~IXGBE_VLNCTRL_CFIEN;
4154                 vlnctrl |= IXGBE_VLNCTRL_VFE;
4155                 IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlnctrl);
4156                 return;
4157         }
4158
4159         /* We are not in VLAN promisc, nothing to do */
4160         if (!(adapter->flags2 & IXGBE_FLAG2_VLAN_PROMISC))
4161                 return;
4162
4163         /* Set flag so we don't redo unnecessary work */
4164         adapter->flags2 &= ~IXGBE_FLAG2_VLAN_PROMISC;
4165
4166         for (i = 0; i < hw->mac.vft_size; i += VFTA_BLOCK_SIZE)
4167                 ixgbe_scrub_vfta(adapter, i);
4168 }
4169
4170 static void ixgbe_restore_vlan(struct ixgbe_adapter *adapter)
4171 {
4172         u16 vid;
4173
4174         ixgbe_vlan_rx_add_vid(adapter->netdev, htons(ETH_P_8021Q), 0);
4175
4176         for_each_set_bit(vid, adapter->active_vlans, VLAN_N_VID)
4177                 ixgbe_vlan_rx_add_vid(adapter->netdev, htons(ETH_P_8021Q), vid);
4178 }
4179
4180 /**
4181  * ixgbe_write_mc_addr_list - write multicast addresses to MTA
4182  * @netdev: network interface device structure
4183  *
4184  * Writes multicast address list to the MTA hash table.
4185  * Returns: -ENOMEM on failure
4186  *                0 on no addresses written
4187  *                X on writing X addresses to MTA
4188  **/
4189 static int ixgbe_write_mc_addr_list(struct net_device *netdev)
4190 {
4191         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4192         struct ixgbe_hw *hw = &adapter->hw;
4193
4194         if (!netif_running(netdev))
4195                 return 0;
4196
4197         if (hw->mac.ops.update_mc_addr_list)
4198                 hw->mac.ops.update_mc_addr_list(hw, netdev);
4199         else
4200                 return -ENOMEM;
4201
4202 #ifdef CONFIG_PCI_IOV
4203         ixgbe_restore_vf_multicasts(adapter);
4204 #endif
4205
4206         return netdev_mc_count(netdev);
4207 }
4208
4209 #ifdef CONFIG_PCI_IOV
4210 void ixgbe_full_sync_mac_table(struct ixgbe_adapter *adapter)
4211 {
4212         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4213         struct ixgbe_hw *hw = &adapter->hw;
4214         int i;
4215
4216         for (i = 0; i < hw->mac.num_rar_entries; i++, mac_table++) {
4217                 mac_table->state &= ~IXGBE_MAC_STATE_MODIFIED;
4218
4219                 if (mac_table->state & IXGBE_MAC_STATE_IN_USE)
4220                         hw->mac.ops.set_rar(hw, i,
4221                                             mac_table->addr,
4222                                             mac_table->pool,
4223                                             IXGBE_RAH_AV);
4224                 else
4225                         hw->mac.ops.clear_rar(hw, i);
4226         }
4227 }
4228
4229 #endif
4230 static void ixgbe_sync_mac_table(struct ixgbe_adapter *adapter)
4231 {
4232         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4233         struct ixgbe_hw *hw = &adapter->hw;
4234         int i;
4235
4236         for (i = 0; i < hw->mac.num_rar_entries; i++, mac_table++) {
4237                 if (!(mac_table->state & IXGBE_MAC_STATE_MODIFIED))
4238                         continue;
4239
4240                 mac_table->state &= ~IXGBE_MAC_STATE_MODIFIED;
4241
4242                 if (mac_table->state & IXGBE_MAC_STATE_IN_USE)
4243                         hw->mac.ops.set_rar(hw, i,
4244                                             mac_table->addr,
4245                                             mac_table->pool,
4246                                             IXGBE_RAH_AV);
4247                 else
4248                         hw->mac.ops.clear_rar(hw, i);
4249         }
4250 }
4251
4252 static void ixgbe_flush_sw_mac_table(struct ixgbe_adapter *adapter)
4253 {
4254         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4255         struct ixgbe_hw *hw = &adapter->hw;
4256         int i;
4257
4258         for (i = 0; i < hw->mac.num_rar_entries; i++, mac_table++) {
4259                 mac_table->state |= IXGBE_MAC_STATE_MODIFIED;
4260                 mac_table->state &= ~IXGBE_MAC_STATE_IN_USE;
4261         }
4262
4263         ixgbe_sync_mac_table(adapter);
4264 }
4265
4266 static int ixgbe_available_rars(struct ixgbe_adapter *adapter, u16 pool)
4267 {
4268         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4269         struct ixgbe_hw *hw = &adapter->hw;
4270         int i, count = 0;
4271
4272         for (i = 0; i < hw->mac.num_rar_entries; i++, mac_table++) {
4273                 /* do not count default RAR as available */
4274                 if (mac_table->state & IXGBE_MAC_STATE_DEFAULT)
4275                         continue;
4276
4277                 /* only count unused and addresses that belong to us */
4278                 if (mac_table->state & IXGBE_MAC_STATE_IN_USE) {
4279                         if (mac_table->pool != pool)
4280                                 continue;
4281                 }
4282
4283                 count++;
4284         }
4285
4286         return count;
4287 }
4288
4289 /* this function destroys the first RAR entry */
4290 static void ixgbe_mac_set_default_filter(struct ixgbe_adapter *adapter)
4291 {
4292         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4293         struct ixgbe_hw *hw = &adapter->hw;
4294
4295         memcpy(&mac_table->addr, hw->mac.addr, ETH_ALEN);
4296         mac_table->pool = VMDQ_P(0);
4297
4298         mac_table->state = IXGBE_MAC_STATE_DEFAULT | IXGBE_MAC_STATE_IN_USE;
4299
4300         hw->mac.ops.set_rar(hw, 0, mac_table->addr, mac_table->pool,
4301                             IXGBE_RAH_AV);
4302 }
4303
4304 int ixgbe_add_mac_filter(struct ixgbe_adapter *adapter,
4305                          const u8 *addr, u16 pool)
4306 {
4307         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4308         struct ixgbe_hw *hw = &adapter->hw;
4309         int i;
4310
4311         if (is_zero_ether_addr(addr))
4312                 return -EINVAL;
4313
4314         for (i = 0; i < hw->mac.num_rar_entries; i++, mac_table++) {
4315                 if (mac_table->state & IXGBE_MAC_STATE_IN_USE)
4316                         continue;
4317
4318                 ether_addr_copy(mac_table->addr, addr);
4319                 mac_table->pool = pool;
4320
4321                 mac_table->state |= IXGBE_MAC_STATE_MODIFIED |
4322                                     IXGBE_MAC_STATE_IN_USE;
4323
4324                 ixgbe_sync_mac_table(adapter);
4325
4326                 return i;
4327         }
4328
4329         return -ENOMEM;
4330 }
4331
4332 int ixgbe_del_mac_filter(struct ixgbe_adapter *adapter,
4333                          const u8 *addr, u16 pool)
4334 {
4335         struct ixgbe_mac_addr *mac_table = &adapter->mac_table[0];
4336         struct ixgbe_hw *hw = &adapter->hw;
4337         int i;
4338
4339         if (is_zero_ether_addr(addr))
4340                 return -EINVAL;
4341
4342         /* search table for addr, if found clear IN_USE flag and sync */
4343         for (i = 0; i < hw->mac.num_rar_entries; i++, mac_table++) {
4344                 /* we can only delete an entry if it is in use */
4345                 if (!(mac_table->state & IXGBE_MAC_STATE_IN_USE))
4346                         continue;
4347                 /* we only care about entries that belong to the given pool */
4348                 if (mac_table->pool != pool)
4349                         continue;
4350                 /* we only care about a specific MAC address */
4351                 if (!ether_addr_equal(addr, mac_table->addr))
4352                         continue;
4353
4354                 mac_table->state |= IXGBE_MAC_STATE_MODIFIED;
4355                 mac_table->state &= ~IXGBE_MAC_STATE_IN_USE;
4356
4357                 ixgbe_sync_mac_table(adapter);
4358
4359                 return 0;
4360         }
4361
4362         return -ENOMEM;
4363 }
4364 /**
4365  * ixgbe_write_uc_addr_list - write unicast addresses to RAR table
4366  * @netdev: network interface device structure
4367  *
4368  * Writes unicast address list to the RAR table.
4369  * Returns: -ENOMEM on failure/insufficient address space
4370  *                0 on no addresses written
4371  *                X on writing X addresses to the RAR table
4372  **/
4373 static int ixgbe_write_uc_addr_list(struct net_device *netdev, int vfn)
4374 {
4375         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4376         int count = 0;
4377
4378         /* return ENOMEM indicating insufficient memory for addresses */
4379         if (netdev_uc_count(netdev) > ixgbe_available_rars(adapter, vfn))
4380                 return -ENOMEM;
4381
4382         if (!netdev_uc_empty(netdev)) {
4383                 struct netdev_hw_addr *ha;
4384                 netdev_for_each_uc_addr(ha, netdev) {
4385                         ixgbe_del_mac_filter(adapter, ha->addr, vfn);
4386                         ixgbe_add_mac_filter(adapter, ha->addr, vfn);
4387                         count++;
4388                 }
4389         }
4390         return count;
4391 }
4392
4393 static int ixgbe_uc_sync(struct net_device *netdev, const unsigned char *addr)
4394 {
4395         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4396         int ret;
4397
4398         ret = ixgbe_add_mac_filter(adapter, addr, VMDQ_P(0));
4399
4400         return min_t(int, ret, 0);
4401 }
4402
4403 static int ixgbe_uc_unsync(struct net_device *netdev, const unsigned char *addr)
4404 {
4405         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4406
4407         ixgbe_del_mac_filter(adapter, addr, VMDQ_P(0));
4408
4409         return 0;
4410 }
4411
4412 /**
4413  * ixgbe_set_rx_mode - Unicast, Multicast and Promiscuous mode set
4414  * @netdev: network interface device structure
4415  *
4416  * The set_rx_method entry point is called whenever the unicast/multicast
4417  * address list or the network interface flags are updated.  This routine is
4418  * responsible for configuring the hardware for proper unicast, multicast and
4419  * promiscuous mode.
4420  **/
4421 void ixgbe_set_rx_mode(struct net_device *netdev)
4422 {
4423         struct ixgbe_adapter *adapter = netdev_priv(netdev);
4424         struct ixgbe_hw *hw = &adapter->hw;
4425         u32 fctrl, vmolr = IXGBE_VMOLR_BAM | IXGBE_VMOLR_AUPE;
4426         int count;
4427
4428         /* Check for Promiscuous and All Multicast modes */
4429         fctrl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
4430
4431         /* set all bits that we expect to always be set */
4432         fctrl &= ~IXGBE_FCTRL_SBP; /* disable store-bad-packets */
4433         fctrl |= IXGBE_FCTRL_BAM;
4434         fctrl |= IXGBE_FCTRL_DPF; /* discard pause frames when FC enabled */
4435         fctrl |= IXGBE_FCTRL_PMCF;
4436
4437         /* clear the bits we are changing the status of */
4438         fctrl &= ~(IXGBE_FCTRL_UPE | IXGBE_FCTRL_MPE);
4439         if (netdev->flags & IFF_PROMISC) {
4440                 hw->addr_ctrl.user_set_promisc = true;
4441                 fctrl |= (IXGBE_FCTRL_UPE | IXGBE_FCTRL_MPE);
4442                 vmolr |= IXGBE_VMOLR_MPE;
4443                 ixgbe_vlan_promisc_enable(adapter);
4444         } else {
4445                 if (netdev->flags & IFF_ALLMULTI) {
4446                         fctrl |= IXGBE_FCTRL_MPE;
4447                         vmolr |= IXGBE_VMOLR_MPE;
4448                 }
4449                 hw->addr_ctrl.user_set_promisc = false;
4450                 ixgbe_vlan_promisc_disable(adapter);
4451         }
4452
4453         /*
4454          * Write addresses to available RAR registers, if there is not
4455          * sufficient space to store all the addresses then enable
4456          * unicast promiscuous mode
4457          */
4458         if (__dev_uc_sync(netdev, ixgbe_uc_sync, ixgbe_uc_unsync)) {
4459                 fctrl |= IXGBE_FCTRL_UPE;
4460                 vmolr |= IXGBE_VMOLR_ROPE;
4461         }
4462
4463         /* Write addresses to the MTA, if the attempt fails
4464          * then we should just turn on promiscuous mode so
4465          * that we can at least receive multicast traffic
4466          */
4467         count = ixgbe_write_mc_addr_list(netdev);
4468         if (count < 0) {
4469                 fctrl |= IXGBE_FCTRL_MPE;
4470                 vmolr |= IXGBE_VMOLR_MPE;
4471         } else if (count) {
4472                 vmolr |= IXGBE_VMOLR_ROMPE;
4473         }
4474
4475         if (hw->mac.type != ixgbe_mac_82598EB) {
4476                 vmolr |= IXGBE_READ_REG(hw, IXGBE_VMOLR(VMDQ_P(0))) &
4477                          ~(IXGBE_VMOLR_MPE | IXGBE_VMOLR_ROMPE |
4478                            IXGBE_VMOLR_ROPE);
4479                 IXGBE_WRITE_REG(hw, IXGBE_VMOLR(VMDQ_P(0)), vmolr);
4480         }
4481
4482         /* This is useful for sniffing bad packets. */
4483         if (adapter->netdev->features & NETIF_F_RXALL) {
4484                 /* UPE and MPE will be handled by normal PROMISC logic
4485                  * in e1000e_set_rx_mode */
4486                 fctrl |= (IXGBE_FCTRL_SBP | /* Receive bad packets */
4487                           IXGBE_FCTRL_BAM | /* RX All Bcast Pkts */
4488                           IXGBE_FCTRL_PMCF); /* RX All MAC Ctrl Pkts */
4489
4490                 fctrl &= ~(IXGBE_FCTRL_DPF);
4491                 /* NOTE:  VLAN filtering is disabled by setting PROMISC */
4492         }
4493
4494         IXGBE_WRITE_REG(hw, IXGBE_FCTRL, fctrl);
4495
4496         if (netdev->features & NETIF_F_HW_VLAN_CTAG_RX)
4497                 ixgbe_vlan_strip_enable(adapter);
4498         else
4499                 ixgbe_vlan_strip_disable(adapter);
4500 }
4501
4502 static void ixgbe_napi_enable_all(struct ixgbe_adapter *adapter)
4503 {
4504         int q_idx;
4505
4506         for (q_idx = 0; q_idx < adapter->num_q_vectors; q_idx++) {
4507                 ixgbe_qv_init_lock(adapter->q_vector[q_idx]);
4508                 napi_enable(&adapter->q_vector[q_idx]->napi);
4509         }
4510 }
4511
4512 static void ixgbe_napi_disable_all(struct ixgbe_adapter *adapter)
4513 {
4514         int q_idx;
4515
4516         for (q_idx = 0; q_idx < adapter->num_q_vectors; q_idx++) {
4517                 napi_disable(&adapter->q_vector[q_idx]->napi);
4518                 while (!ixgbe_qv_disable(adapter->q_vector[q_idx])) {
4519                         pr_info("QV %d locked\n", q_idx);
4520                         usleep_range(1000, 20000);
4521                 }
4522         }
4523 }
4524
4525 static void ixgbe_clear_vxlan_port(struct ixgbe_adapter *adapter)
4526 {
4527         switch (adapter->hw.mac.type) {
4528         case ixgbe_mac_X550:
4529         case ixgbe_mac_X550EM_x:
4530                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_VXLANCTRL, 0);
4531 #ifdef CONFIG_IXGBE_VXLAN
4532                 adapter->vxlan_port = 0;
4533 #endif
4534                 break;
4535         default:
4536                 break;
4537         }
4538 }
4539
4540 #ifdef CONFIG_IXGBE_DCB
4541 /**
4542  * ixgbe_configure_dcb - Configure DCB hardware
4543  * @adapter: ixgbe adapter struct
4544  *
4545  * This is called by the driver on open to configure the DCB hardware.
4546  * This is also called by the gennetlink interface when reconfiguring
4547  * the DCB state.
4548  */
4549 static void ixgbe_configure_dcb(struct ixgbe_adapter *adapter)
4550 {
4551         struct ixgbe_hw *hw = &adapter->hw;
4552         int max_frame = adapter->netdev->mtu + ETH_HLEN + ETH_FCS_LEN;
4553
4554         if (!(adapter->flags & IXGBE_FLAG_DCB_ENABLED)) {
4555                 if (hw->mac.type == ixgbe_mac_82598EB)
4556                         netif_set_gso_max_size(adapter->netdev, 65536);
4557                 return;
4558         }
4559
4560         if (hw->mac.type == ixgbe_mac_82598EB)
4561                 netif_set_gso_max_size(adapter->netdev, 32768);
4562
4563 #ifdef IXGBE_FCOE
4564         if (adapter->netdev->features & NETIF_F_FCOE_MTU)
4565                 max_frame = max(max_frame, IXGBE_FCOE_JUMBO_FRAME_SIZE);
4566 #endif
4567
4568         /* reconfigure the hardware */
4569         if (adapter->dcbx_cap & DCB_CAP_DCBX_VER_CEE) {
4570                 ixgbe_dcb_calculate_tc_credits(hw, &adapter->dcb_cfg, max_frame,
4571                                                 DCB_TX_CONFIG);
4572                 ixgbe_dcb_calculate_tc_credits(hw, &adapter->dcb_cfg, max_frame,
4573                                                 DCB_RX_CONFIG);
4574                 ixgbe_dcb_hw_config(hw, &adapter->dcb_cfg);
4575         } else if (adapter->ixgbe_ieee_ets && adapter->ixgbe_ieee_pfc) {
4576                 ixgbe_dcb_hw_ets(&adapter->hw,
4577                                  adapter->ixgbe_ieee_ets,
4578                                  max_frame);
4579                 ixgbe_dcb_hw_pfc_config(&adapter->hw,
4580                                         adapter->ixgbe_ieee_pfc->pfc_en,
4581                                         adapter->ixgbe_ieee_ets->prio_tc);
4582         }
4583
4584         /* Enable RSS Hash per TC */
4585         if (hw->mac.type != ixgbe_mac_82598EB) {
4586                 u32 msb = 0;
4587                 u16 rss_i = adapter->ring_feature[RING_F_RSS].indices - 1;
4588
4589                 while (rss_i) {
4590                         msb++;
4591                         rss_i >>= 1;
4592                 }
4593
4594                 /* write msb to all 8 TCs in one write */
4595                 IXGBE_WRITE_REG(hw, IXGBE_RQTC, msb * 0x11111111);
4596         }
4597 }
4598 #endif
4599
4600 /* Additional bittime to account for IXGBE framing */
4601 #define IXGBE_ETH_FRAMING 20
4602
4603 /**
4604  * ixgbe_hpbthresh - calculate high water mark for flow control
4605  *
4606  * @adapter: board private structure to calculate for
4607  * @pb: packet buffer to calculate
4608  */
4609 static int ixgbe_hpbthresh(struct ixgbe_adapter *adapter, int pb)
4610 {
4611         struct ixgbe_hw *hw = &adapter->hw;
4612         struct net_device *dev = adapter->netdev;
4613         int link, tc, kb, marker;
4614         u32 dv_id, rx_pba;
4615
4616         /* Calculate max LAN frame size */
4617         tc = link = dev->mtu + ETH_HLEN + ETH_FCS_LEN + IXGBE_ETH_FRAMING;
4618
4619 #ifdef IXGBE_FCOE
4620         /* FCoE traffic class uses FCOE jumbo frames */
4621         if ((dev->features & NETIF_F_FCOE_MTU) &&
4622             (tc < IXGBE_FCOE_JUMBO_FRAME_SIZE) &&
4623             (pb == ixgbe_fcoe_get_tc(adapter)))
4624                 tc = IXGBE_FCOE_JUMBO_FRAME_SIZE;
4625 #endif
4626
4627         /* Calculate delay value for device */
4628         switch (hw->mac.type) {
4629         case ixgbe_mac_X540:
4630         case ixgbe_mac_X550:
4631         case ixgbe_mac_X550EM_x:
4632                 dv_id = IXGBE_DV_X540(link, tc);
4633                 break;
4634         default:
4635                 dv_id = IXGBE_DV(link, tc);
4636                 break;
4637         }
4638
4639         /* Loopback switch introduces additional latency */
4640         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
4641                 dv_id += IXGBE_B2BT(tc);
4642
4643         /* Delay value is calculated in bit times convert to KB */
4644         kb = IXGBE_BT2KB(dv_id);
4645         rx_pba = IXGBE_READ_REG(hw, IXGBE_RXPBSIZE(pb)) >> 10;
4646
4647         marker = rx_pba - kb;
4648
4649         /* It is possible that the packet buffer is not large enough
4650          * to provide required headroom. In this case throw an error
4651          * to user and a do the best we can.
4652          */
4653         if (marker < 0) {
4654                 e_warn(drv, "Packet Buffer(%i) can not provide enough"
4655                             "headroom to support flow control."
4656                             "Decrease MTU or number of traffic classes\n", pb);
4657                 marker = tc + 1;
4658         }
4659
4660         return marker;
4661 }
4662
4663 /**
4664  * ixgbe_lpbthresh - calculate low water mark for for flow control
4665  *
4666  * @adapter: board private structure to calculate for
4667  * @pb: packet buffer to calculate
4668  */
4669 static int ixgbe_lpbthresh(struct ixgbe_adapter *adapter, int pb)
4670 {
4671         struct ixgbe_hw *hw = &adapter->hw;
4672         struct net_device *dev = adapter->netdev;
4673         int tc;
4674         u32 dv_id;
4675
4676         /* Calculate max LAN frame size */
4677         tc = dev->mtu + ETH_HLEN + ETH_FCS_LEN;
4678
4679 #ifdef IXGBE_FCOE
4680         /* FCoE traffic class uses FCOE jumbo frames */
4681         if ((dev->features & NETIF_F_FCOE_MTU) &&
4682             (tc < IXGBE_FCOE_JUMBO_FRAME_SIZE) &&
4683             (pb == netdev_get_prio_tc_map(dev, adapter->fcoe.up)))
4684                 tc = IXGBE_FCOE_JUMBO_FRAME_SIZE;
4685 #endif
4686
4687         /* Calculate delay value for device */
4688         switch (hw->mac.type) {
4689         case ixgbe_mac_X540:
4690         case ixgbe_mac_X550:
4691         case ixgbe_mac_X550EM_x:
4692                 dv_id = IXGBE_LOW_DV_X540(tc);
4693                 break;
4694         default:
4695                 dv_id = IXGBE_LOW_DV(tc);
4696                 break;
4697         }
4698
4699         /* Delay value is calculated in bit times convert to KB */
4700         return IXGBE_BT2KB(dv_id);
4701 }
4702
4703 /*
4704  * ixgbe_pbthresh_setup - calculate and setup high low water marks
4705  */
4706 static void ixgbe_pbthresh_setup(struct ixgbe_adapter *adapter)
4707 {
4708         struct ixgbe_hw *hw = &adapter->hw;
4709         int num_tc = netdev_get_num_tc(adapter->netdev);
4710         int i;
4711
4712         if (!num_tc)
4713                 num_tc = 1;
4714
4715         for (i = 0; i < num_tc; i++) {
4716                 hw->fc.high_water[i] = ixgbe_hpbthresh(adapter, i);
4717                 hw->fc.low_water[i] = ixgbe_lpbthresh(adapter, i);
4718
4719                 /* Low water marks must not be larger than high water marks */
4720                 if (hw->fc.low_water[i] > hw->fc.high_water[i])
4721                         hw->fc.low_water[i] = 0;
4722         }
4723
4724         for (; i < MAX_TRAFFIC_CLASS; i++)
4725                 hw->fc.high_water[i] = 0;
4726 }
4727
4728 static void ixgbe_configure_pb(struct ixgbe_adapter *adapter)
4729 {
4730         struct ixgbe_hw *hw = &adapter->hw;
4731         int hdrm;
4732         u8 tc = netdev_get_num_tc(adapter->netdev);
4733
4734         if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE ||
4735             adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE)
4736                 hdrm = 32 << adapter->fdir_pballoc;
4737         else
4738                 hdrm = 0;
4739
4740         hw->mac.ops.set_rxpba(hw, tc, hdrm, PBA_STRATEGY_EQUAL);
4741         ixgbe_pbthresh_setup(adapter);
4742 }
4743
4744 static void ixgbe_fdir_filter_restore(struct ixgbe_adapter *adapter)
4745 {
4746         struct ixgbe_hw *hw = &adapter->hw;
4747         struct hlist_node *node2;
4748         struct ixgbe_fdir_filter *filter;
4749
4750         spin_lock(&adapter->fdir_perfect_lock);
4751
4752         if (!hlist_empty(&adapter->fdir_filter_list))
4753                 ixgbe_fdir_set_input_mask_82599(hw, &adapter->fdir_mask);
4754
4755         hlist_for_each_entry_safe(filter, node2,
4756                                   &adapter->fdir_filter_list, fdir_node) {
4757                 ixgbe_fdir_write_perfect_filter_82599(hw,
4758                                 &filter->filter,
4759                                 filter->sw_idx,
4760                                 (filter->action == IXGBE_FDIR_DROP_QUEUE) ?
4761                                 IXGBE_FDIR_DROP_QUEUE :
4762                                 adapter->rx_ring[filter->action]->reg_idx);
4763         }
4764
4765         spin_unlock(&adapter->fdir_perfect_lock);
4766 }
4767
4768 static void ixgbe_macvlan_set_rx_mode(struct net_device *dev, unsigned int pool,
4769                                       struct ixgbe_adapter *adapter)
4770 {
4771         struct ixgbe_hw *hw = &adapter->hw;
4772         u32 vmolr;
4773
4774         /* No unicast promiscuous support for VMDQ devices. */
4775         vmolr = IXGBE_READ_REG(hw, IXGBE_VMOLR(pool));
4776         vmolr |= (IXGBE_VMOLR_ROMPE | IXGBE_VMOLR_BAM | IXGBE_VMOLR_AUPE);
4777
4778         /* clear the affected bit */
4779         vmolr &= ~IXGBE_VMOLR_MPE;
4780
4781         if (dev->flags & IFF_ALLMULTI) {
4782                 vmolr |= IXGBE_VMOLR_MPE;
4783         } else {
4784                 vmolr |= IXGBE_VMOLR_ROMPE;
4785                 hw->mac.ops.update_mc_addr_list(hw, dev);
4786         }
4787         ixgbe_write_uc_addr_list(adapter->netdev, pool);
4788         IXGBE_WRITE_REG(hw, IXGBE_VMOLR(pool), vmolr);
4789 }
4790
4791 static void ixgbe_fwd_psrtype(struct ixgbe_fwd_adapter *vadapter)
4792 {
4793         struct ixgbe_adapter *adapter = vadapter->real_adapter;
4794         int rss_i = adapter->num_rx_queues_per_pool;
4795         struct ixgbe_hw *hw = &adapter->hw;
4796         u16 pool = vadapter->pool;
4797         u32 psrtype = IXGBE_PSRTYPE_TCPHDR |
4798                       IXGBE_PSRTYPE_UDPHDR |
4799                       IXGBE_PSRTYPE_IPV4HDR |
4800                       IXGBE_PSRTYPE_L2HDR |
4801                       IXGBE_PSRTYPE_IPV6HDR;
4802
4803         if (hw->mac.type == ixgbe_mac_82598EB)
4804                 return;
4805
4806         if (rss_i > 3)
4807                 psrtype |= 2 << 29;
4808         else if (rss_i > 1)
4809                 psrtype |= 1 << 29;
4810
4811         IXGBE_WRITE_REG(hw, IXGBE_PSRTYPE(VMDQ_P(pool)), psrtype);
4812 }
4813
4814 /**
4815  * ixgbe_clean_rx_ring - Free Rx Buffers per Queue
4816  * @rx_ring: ring to free buffers from
4817  **/
4818 static void ixgbe_clean_rx_ring(struct ixgbe_ring *rx_ring)
4819 {
4820         struct device *dev = rx_ring->dev;
4821         unsigned long size;
4822         u16 i;
4823
4824         /* ring already cleared, nothing to do */
4825         if (!rx_ring->rx_buffer_info)
4826                 return;
4827
4828         /* Free all the Rx ring sk_buffs */
4829         for (i = 0; i < rx_ring->count; i++) {
4830                 struct ixgbe_rx_buffer *rx_buffer = &rx_ring->rx_buffer_info[i];
4831
4832                 if (rx_buffer->skb) {
4833                         struct sk_buff *skb = rx_buffer->skb;
4834                         if (IXGBE_CB(skb)->page_released)
4835                                 dma_unmap_page(dev,
4836                                                IXGBE_CB(skb)->dma,
4837                                                ixgbe_rx_bufsz(rx_ring),
4838                                                DMA_FROM_DEVICE);
4839                         dev_kfree_skb(skb);
4840                         rx_buffer->skb = NULL;
4841                 }
4842
4843                 if (!rx_buffer->page)
4844                         continue;
4845
4846                 dma_unmap_page(dev, rx_buffer->dma,
4847                                ixgbe_rx_pg_size(rx_ring), DMA_FROM_DEVICE);
4848                 __free_pages(rx_buffer->page, ixgbe_rx_pg_order(rx_ring));
4849
4850                 rx_buffer->page = NULL;
4851         }
4852
4853         size = sizeof(struct ixgbe_rx_buffer) * rx_ring->count;
4854         memset(rx_ring->rx_buffer_info, 0, size);
4855
4856         /* Zero out the descriptor ring */
4857         memset(rx_ring->desc, 0, rx_ring->size);
4858
4859         rx_ring->next_to_alloc = 0;
4860         rx_ring->next_to_clean = 0;
4861         rx_ring->next_to_use = 0;
4862 }
4863
4864 static void ixgbe_disable_fwd_ring(struct ixgbe_fwd_adapter *vadapter,
4865                                    struct ixgbe_ring *rx_ring)
4866 {
4867         struct ixgbe_adapter *adapter = vadapter->real_adapter;
4868         int index = rx_ring->queue_index + vadapter->rx_base_queue;
4869
4870         /* shutdown specific queue receive and wait for dma to settle */
4871         ixgbe_disable_rx_queue(adapter, rx_ring);
4872         usleep_range(10000, 20000);
4873         ixgbe_irq_disable_queues(adapter, ((u64)1 << index));
4874         ixgbe_clean_rx_ring(rx_ring);
4875         rx_ring->l2_accel_priv = NULL;
4876 }
4877
4878 static int ixgbe_fwd_ring_down(struct net_device *vdev,
4879                                struct ixgbe_fwd_adapter *accel)
4880 {
4881         struct ixgbe_adapter *adapter = accel->real_adapter;
4882         unsigned int rxbase = accel->rx_base_queue;
4883         unsigned int txbase = accel->tx_base_queue;
4884         int i;
4885
4886         netif_tx_stop_all_queues(vdev);
4887
4888         for (i = 0; i < adapter->num_rx_queues_per_pool; i++) {
4889                 ixgbe_disable_fwd_ring(accel, adapter->rx_ring[rxbase + i]);
4890                 adapter->rx_ring[rxbase + i]->netdev = adapter->netdev;
4891         }
4892
4893         for (i = 0; i < adapter->num_rx_queues_per_pool; i++) {
4894                 adapter->tx_ring[txbase + i]->l2_accel_priv = NULL;
4895                 adapter->tx_ring[txbase + i]->netdev = adapter->netdev;
4896         }
4897
4898
4899         return 0;
4900 }
4901
4902 static int ixgbe_fwd_ring_up(struct net_device *vdev,
4903                              struct ixgbe_fwd_adapter *accel)
4904 {
4905         struct ixgbe_adapter *adapter = accel->real_adapter;
4906         unsigned int rxbase, txbase, queues;
4907         int i, baseq, err = 0;
4908
4909         if (!test_bit(accel->pool, &adapter->fwd_bitmask))
4910                 return 0;
4911
4912         baseq = accel->pool * adapter->num_rx_queues_per_pool;
4913         netdev_dbg(vdev, "pool %i:%i queues %i:%i VSI bitmask %lx\n",
4914                    accel->pool, adapter->num_rx_pools,
4915                    baseq, baseq + adapter->num_rx_queues_per_pool,
4916                    adapter->fwd_bitmask);
4917
4918         accel->netdev = vdev;
4919         accel->rx_base_queue = rxbase = baseq;
4920         accel->tx_base_queue = txbase = baseq;
4921
4922         for (i = 0; i < adapter->num_rx_queues_per_pool; i++)
4923                 ixgbe_disable_fwd_ring(accel, adapter->rx_ring[rxbase + i]);
4924
4925         for (i = 0; i < adapter->num_rx_queues_per_pool; i++) {
4926                 adapter->rx_ring[rxbase + i]->netdev = vdev;
4927                 adapter->rx_ring[rxbase + i]->l2_accel_priv = accel;
4928                 ixgbe_configure_rx_ring(adapter, adapter->rx_ring[rxbase + i]);
4929         }
4930
4931         for (i = 0; i < adapter->num_rx_queues_per_pool; i++) {
4932                 adapter->tx_ring[txbase + i]->netdev = vdev;
4933                 adapter->tx_ring[txbase + i]->l2_accel_priv = accel;
4934         }
4935
4936         queues = min_t(unsigned int,
4937                        adapter->num_rx_queues_per_pool, vdev->num_tx_queues);
4938         err = netif_set_real_num_tx_queues(vdev, queues);
4939         if (err)
4940                 goto fwd_queue_err;
4941
4942         err = netif_set_real_num_rx_queues(vdev, queues);
4943         if (err)
4944                 goto fwd_queue_err;
4945
4946         if (is_valid_ether_addr(vdev->dev_addr))
4947                 ixgbe_add_mac_filter(adapter, vdev->dev_addr, accel->pool);
4948
4949         ixgbe_fwd_psrtype(accel);
4950         ixgbe_macvlan_set_rx_mode(vdev, accel->pool, adapter);
4951         return err;
4952 fwd_queue_err:
4953         ixgbe_fwd_ring_down(vdev, accel);
4954         return err;
4955 }
4956
4957 static void ixgbe_configure_dfwd(struct ixgbe_adapter *adapter)
4958 {
4959         struct net_device *upper;
4960         struct list_head *iter;
4961         int err;
4962
4963         netdev_for_each_all_upper_dev_rcu(adapter->netdev, upper, iter) {
4964                 if (netif_is_macvlan(upper)) {
4965                         struct macvlan_dev *dfwd = netdev_priv(upper);
4966                         struct ixgbe_fwd_adapter *vadapter = dfwd->fwd_priv;
4967
4968                         if (dfwd->fwd_priv) {
4969                                 err = ixgbe_fwd_ring_up(upper, vadapter);
4970                                 if (err)
4971                                         continue;
4972                         }
4973                 }
4974         }
4975 }
4976
4977 static void ixgbe_configure(struct ixgbe_adapter *adapter)
4978 {
4979         struct ixgbe_hw *hw = &adapter->hw;
4980
4981         ixgbe_configure_pb(adapter);
4982 #ifdef CONFIG_IXGBE_DCB
4983         ixgbe_configure_dcb(adapter);
4984 #endif
4985         /*
4986          * We must restore virtualization before VLANs or else
4987          * the VLVF registers will not be populated
4988          */
4989         ixgbe_configure_virtualization(adapter);
4990
4991         ixgbe_set_rx_mode(adapter->netdev);
4992         ixgbe_restore_vlan(adapter);
4993
4994         switch (hw->mac.type) {
4995         case ixgbe_mac_82599EB:
4996         case ixgbe_mac_X540:
4997                 hw->mac.ops.disable_rx_buff(hw);
4998                 break;
4999         default:
5000                 break;
5001         }
5002
5003         if (adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE) {
5004                 ixgbe_init_fdir_signature_82599(&adapter->hw,
5005                                                 adapter->fdir_pballoc);
5006         } else if (adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE) {
5007                 ixgbe_init_fdir_perfect_82599(&adapter->hw,
5008                                               adapter->fdir_pballoc);
5009                 ixgbe_fdir_filter_restore(adapter);
5010         }
5011
5012         switch (hw->mac.type) {
5013         case ixgbe_mac_82599EB:
5014         case ixgbe_mac_X540:
5015                 hw->mac.ops.enable_rx_buff(hw);
5016                 break;
5017         default:
5018                 break;
5019         }
5020
5021 #ifdef CONFIG_IXGBE_DCA
5022         /* configure DCA */
5023         if (adapter->flags & IXGBE_FLAG_DCA_CAPABLE)
5024                 ixgbe_setup_dca(adapter);
5025 #endif /* CONFIG_IXGBE_DCA */
5026
5027 #ifdef IXGBE_FCOE
5028         /* configure FCoE L2 filters, redirection table, and Rx control */
5029         ixgbe_configure_fcoe(adapter);
5030
5031 #endif /* IXGBE_FCOE */
5032         ixgbe_configure_tx(adapter);
5033         ixgbe_configure_rx(adapter);
5034         ixgbe_configure_dfwd(adapter);
5035 }
5036
5037 /**
5038  * ixgbe_sfp_link_config - set up SFP+ link
5039  * @adapter: pointer to private adapter struct
5040  **/
5041 static void ixgbe_sfp_link_config(struct ixgbe_adapter *adapter)
5042 {
5043         /*
5044          * We are assuming the worst case scenario here, and that
5045          * is that an SFP was inserted/removed after the reset
5046          * but before SFP detection was enabled.  As such the best
5047          * solution is to just start searching as soon as we start
5048          */
5049         if (adapter->hw.mac.type == ixgbe_mac_82598EB)
5050                 adapter->flags2 |= IXGBE_FLAG2_SEARCH_FOR_SFP;
5051
5052         adapter->flags2 |= IXGBE_FLAG2_SFP_NEEDS_RESET;
5053         adapter->sfp_poll_time = 0;
5054 }
5055
5056 /**
5057  * ixgbe_non_sfp_link_config - set up non-SFP+ link
5058  * @hw: pointer to private hardware struct
5059  *
5060  * Returns 0 on success, negative on failure
5061  **/
5062 static int ixgbe_non_sfp_link_config(struct ixgbe_hw *hw)
5063 {
5064         u32 speed;
5065         bool autoneg, link_up = false;
5066         int ret = IXGBE_ERR_LINK_SETUP;
5067
5068         if (hw->mac.ops.check_link)
5069                 ret = hw->mac.ops.check_link(hw, &speed, &link_up, false);
5070
5071         if (ret)
5072                 return ret;
5073
5074         speed = hw->phy.autoneg_advertised;
5075         if ((!speed) && (hw->mac.ops.get_link_capabilities))
5076                 ret = hw->mac.ops.get_link_capabilities(hw, &speed,
5077                                                         &autoneg);
5078         if (ret)
5079                 return ret;
5080
5081         if (hw->mac.ops.setup_link)
5082                 ret = hw->mac.ops.setup_link(hw, speed, link_up);
5083
5084         return ret;
5085 }
5086
5087 static void ixgbe_setup_gpie(struct ixgbe_adapter *adapter)
5088 {
5089         struct ixgbe_hw *hw = &adapter->hw;
5090         u32 gpie = 0;
5091
5092         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED) {
5093                 gpie = IXGBE_GPIE_MSIX_MODE | IXGBE_GPIE_PBA_SUPPORT |
5094                        IXGBE_GPIE_OCD;
5095                 gpie |= IXGBE_GPIE_EIAME;
5096                 /*
5097                  * use EIAM to auto-mask when MSI-X interrupt is asserted
5098                  * this saves a register write for every interrupt
5099                  */
5100                 switch (hw->mac.type) {
5101                 case ixgbe_mac_82598EB:
5102                         IXGBE_WRITE_REG(hw, IXGBE_EIAM, IXGBE_EICS_RTX_QUEUE);
5103                         break;
5104                 case ixgbe_mac_82599EB:
5105                 case ixgbe_mac_X540:
5106                 case ixgbe_mac_X550:
5107                 case ixgbe_mac_X550EM_x:
5108                 default:
5109                         IXGBE_WRITE_REG(hw, IXGBE_EIAM_EX(0), 0xFFFFFFFF);
5110                         IXGBE_WRITE_REG(hw, IXGBE_EIAM_EX(1), 0xFFFFFFFF);
5111                         break;
5112                 }
5113         } else {
5114                 /* legacy interrupts, use EIAM to auto-mask when reading EICR,
5115                  * specifically only auto mask tx and rx interrupts */
5116                 IXGBE_WRITE_REG(hw, IXGBE_EIAM, IXGBE_EICS_RTX_QUEUE);
5117         }
5118
5119         /* XXX: to interrupt immediately for EICS writes, enable this */
5120         /* gpie |= IXGBE_GPIE_EIMEN; */
5121
5122         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
5123                 gpie &= ~IXGBE_GPIE_VTMODE_MASK;
5124
5125                 switch (adapter->ring_feature[RING_F_VMDQ].mask) {
5126                 case IXGBE_82599_VMDQ_8Q_MASK:
5127                         gpie |= IXGBE_GPIE_VTMODE_16;
5128                         break;
5129                 case IXGBE_82599_VMDQ_4Q_MASK:
5130                         gpie |= IXGBE_GPIE_VTMODE_32;
5131                         break;
5132                 default:
5133                         gpie |= IXGBE_GPIE_VTMODE_64;
5134                         break;
5135                 }
5136         }
5137
5138         /* Enable Thermal over heat sensor interrupt */
5139         if (adapter->flags2 & IXGBE_FLAG2_TEMP_SENSOR_CAPABLE) {
5140                 switch (adapter->hw.mac.type) {
5141                 case ixgbe_mac_82599EB:
5142                         gpie |= IXGBE_SDP0_GPIEN_8259X;
5143                         break;
5144                 default:
5145                         break;
5146                 }
5147         }
5148
5149         /* Enable fan failure interrupt */
5150         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE)
5151                 gpie |= IXGBE_SDP1_GPIEN(hw);
5152
5153         switch (hw->mac.type) {
5154         case ixgbe_mac_82599EB:
5155                 gpie |= IXGBE_SDP1_GPIEN_8259X | IXGBE_SDP2_GPIEN_8259X;
5156                 break;
5157         case ixgbe_mac_X550EM_x:
5158                 gpie |= IXGBE_SDP0_GPIEN_X540;
5159                 break;
5160         default:
5161                 break;
5162         }
5163
5164         IXGBE_WRITE_REG(hw, IXGBE_GPIE, gpie);
5165 }
5166
5167 static void ixgbe_up_complete(struct ixgbe_adapter *adapter)
5168 {
5169         struct ixgbe_hw *hw = &adapter->hw;
5170         int err;
5171         u32 ctrl_ext;
5172
5173         ixgbe_get_hw_control(adapter);
5174         ixgbe_setup_gpie(adapter);
5175
5176         if (adapter->flags & IXGBE_FLAG_MSIX_ENABLED)
5177                 ixgbe_configure_msix(adapter);
5178         else
5179                 ixgbe_configure_msi_and_legacy(adapter);
5180
5181         /* enable the optics for 82599 SFP+ fiber */
5182         if (hw->mac.ops.enable_tx_laser)
5183                 hw->mac.ops.enable_tx_laser(hw);
5184
5185         if (hw->phy.ops.set_phy_power)
5186                 hw->phy.ops.set_phy_power(hw, true);
5187
5188         smp_mb__before_atomic();
5189         clear_bit(__IXGBE_DOWN, &adapter->state);
5190         ixgbe_napi_enable_all(adapter);
5191
5192         if (ixgbe_is_sfp(hw)) {
5193                 ixgbe_sfp_link_config(adapter);
5194         } else {
5195                 err = ixgbe_non_sfp_link_config(hw);
5196                 if (err)
5197                         e_err(probe, "link_config FAILED %d\n", err);
5198         }
5199
5200         /* clear any pending interrupts, may auto mask */
5201         IXGBE_READ_REG(hw, IXGBE_EICR);
5202         ixgbe_irq_enable(adapter, true, true);
5203
5204         /*
5205          * If this adapter has a fan, check to see if we had a failure
5206          * before we enabled the interrupt.
5207          */
5208         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE) {
5209                 u32 esdp = IXGBE_READ_REG(hw, IXGBE_ESDP);
5210                 if (esdp & IXGBE_ESDP_SDP1)
5211                         e_crit(drv, "Fan has stopped, replace the adapter\n");
5212         }
5213
5214         /* bring the link up in the watchdog, this could race with our first
5215          * link up interrupt but shouldn't be a problem */
5216         adapter->flags |= IXGBE_FLAG_NEED_LINK_UPDATE;
5217         adapter->link_check_timeout = jiffies;
5218         mod_timer(&adapter->service_timer, jiffies);
5219
5220         /* Set PF Reset Done bit so PF/VF Mail Ops can work */
5221         ctrl_ext = IXGBE_READ_REG(hw, IXGBE_CTRL_EXT);
5222         ctrl_ext |= IXGBE_CTRL_EXT_PFRSTD;
5223         IXGBE_WRITE_REG(hw, IXGBE_CTRL_EXT, ctrl_ext);
5224 }
5225
5226 void ixgbe_reinit_locked(struct ixgbe_adapter *adapter)
5227 {
5228         WARN_ON(in_interrupt());
5229         /* put off any impending NetWatchDogTimeout */
5230         adapter->netdev->trans_start = jiffies;
5231
5232         while (test_and_set_bit(__IXGBE_RESETTING, &adapter->state))
5233                 usleep_range(1000, 2000);
5234         ixgbe_down(adapter);
5235         /*
5236          * If SR-IOV enabled then wait a bit before bringing the adapter
5237          * back up to give the VFs time to respond to the reset.  The
5238          * two second wait is based upon the watchdog timer cycle in
5239          * the VF driver.
5240          */
5241         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
5242                 msleep(2000);
5243         ixgbe_up(adapter);
5244         clear_bit(__IXGBE_RESETTING, &adapter->state);
5245 }
5246
5247 void ixgbe_up(struct ixgbe_adapter *adapter)
5248 {
5249         /* hardware has been reset, we need to reload some things */
5250         ixgbe_configure(adapter);
5251
5252         ixgbe_up_complete(adapter);
5253 }
5254
5255 void ixgbe_reset(struct ixgbe_adapter *adapter)
5256 {
5257         struct ixgbe_hw *hw = &adapter->hw;
5258         struct net_device *netdev = adapter->netdev;
5259         int err;
5260
5261         if (ixgbe_removed(hw->hw_addr))
5262                 return;
5263         /* lock SFP init bit to prevent race conditions with the watchdog */
5264         while (test_and_set_bit(__IXGBE_IN_SFP_INIT, &adapter->state))
5265                 usleep_range(1000, 2000);
5266
5267         /* clear all SFP and link config related flags while holding SFP_INIT */
5268         adapter->flags2 &= ~(IXGBE_FLAG2_SEARCH_FOR_SFP |
5269                              IXGBE_FLAG2_SFP_NEEDS_RESET);
5270         adapter->flags &= ~IXGBE_FLAG_NEED_LINK_CONFIG;
5271
5272         err = hw->mac.ops.init_hw(hw);
5273         switch (err) {
5274         case 0:
5275         case IXGBE_ERR_SFP_NOT_PRESENT:
5276         case IXGBE_ERR_SFP_NOT_SUPPORTED:
5277                 break;
5278         case IXGBE_ERR_MASTER_REQUESTS_PENDING:
5279                 e_dev_err("master disable timed out\n");
5280                 break;
5281         case IXGBE_ERR_EEPROM_VERSION:
5282                 /* We are running on a pre-production device, log a warning */
5283                 e_dev_warn("This device is a pre-production adapter/LOM. "
5284                            "Please be aware there may be issues associated with "
5285                            "your hardware.  If you are experiencing problems "
5286                            "please contact your Intel or hardware "
5287                            "representative who provided you with this "
5288                            "hardware.\n");
5289                 break;
5290         default:
5291                 e_dev_err("Hardware Error: %d\n", err);
5292         }
5293
5294         clear_bit(__IXGBE_IN_SFP_INIT, &adapter->state);
5295
5296         /* flush entries out of MAC table */
5297         ixgbe_flush_sw_mac_table(adapter);
5298         __dev_uc_unsync(netdev, NULL);
5299
5300         /* do not flush user set addresses */
5301         ixgbe_mac_set_default_filter(adapter);
5302
5303         /* update SAN MAC vmdq pool selection */
5304         if (hw->mac.san_mac_rar_index)
5305                 hw->mac.ops.set_vmdq_san_mac(hw, VMDQ_P(0));
5306
5307         if (test_bit(__IXGBE_PTP_RUNNING, &adapter->state))
5308                 ixgbe_ptp_reset(adapter);
5309
5310         if (hw->phy.ops.set_phy_power) {
5311                 if (!netif_running(adapter->netdev) && !adapter->wol)
5312                         hw->phy.ops.set_phy_power(hw, false);
5313                 else
5314                         hw->phy.ops.set_phy_power(hw, true);
5315         }
5316 }
5317
5318 /**
5319  * ixgbe_clean_tx_ring - Free Tx Buffers
5320  * @tx_ring: ring to be cleaned
5321  **/
5322 static void ixgbe_clean_tx_ring(struct ixgbe_ring *tx_ring)
5323 {
5324         struct ixgbe_tx_buffer *tx_buffer_info;
5325         unsigned long size;
5326         u16 i;
5327
5328         /* ring already cleared, nothing to do */
5329         if (!tx_ring->tx_buffer_info)
5330                 return;
5331
5332         /* Free all the Tx ring sk_buffs */
5333         for (i = 0; i < tx_ring->count; i++) {
5334                 tx_buffer_info = &tx_ring->tx_buffer_info[i];
5335                 ixgbe_unmap_and_free_tx_resource(tx_ring, tx_buffer_info);
5336         }
5337
5338         netdev_tx_reset_queue(txring_txq(tx_ring));
5339
5340         size = sizeof(struct ixgbe_tx_buffer) * tx_ring->count;
5341         memset(tx_ring->tx_buffer_info, 0, size);
5342
5343         /* Zero out the descriptor ring */
5344         memset(tx_ring->desc, 0, tx_ring->size);
5345
5346         tx_ring->next_to_use = 0;
5347         tx_ring->next_to_clean = 0;
5348 }
5349
5350 /**
5351  * ixgbe_clean_all_rx_rings - Free Rx Buffers for all queues
5352  * @adapter: board private structure
5353  **/
5354 static void ixgbe_clean_all_rx_rings(struct ixgbe_adapter *adapter)
5355 {
5356         int i;
5357
5358         for (i = 0; i < adapter->num_rx_queues; i++)
5359                 ixgbe_clean_rx_ring(adapter->rx_ring[i]);
5360 }
5361
5362 /**
5363  * ixgbe_clean_all_tx_rings - Free Tx Buffers for all queues
5364  * @adapter: board private structure
5365  **/
5366 static void ixgbe_clean_all_tx_rings(struct ixgbe_adapter *adapter)
5367 {
5368         int i;
5369
5370         for (i = 0; i < adapter->num_tx_queues; i++)
5371                 ixgbe_clean_tx_ring(adapter->tx_ring[i]);
5372 }
5373
5374 static void ixgbe_fdir_filter_exit(struct ixgbe_adapter *adapter)
5375 {
5376         struct hlist_node *node2;
5377         struct ixgbe_fdir_filter *filter;
5378
5379         spin_lock(&adapter->fdir_perfect_lock);
5380
5381         hlist_for_each_entry_safe(filter, node2,
5382                                   &adapter->fdir_filter_list, fdir_node) {
5383                 hlist_del(&filter->fdir_node);
5384                 kfree(filter);
5385         }
5386         adapter->fdir_filter_count = 0;
5387
5388         spin_unlock(&adapter->fdir_perfect_lock);
5389 }
5390
5391 void ixgbe_down(struct ixgbe_adapter *adapter)
5392 {
5393         struct net_device *netdev = adapter->netdev;
5394         struct ixgbe_hw *hw = &adapter->hw;
5395         struct net_device *upper;
5396         struct list_head *iter;
5397         int i;
5398
5399         /* signal that we are down to the interrupt handler */
5400         if (test_and_set_bit(__IXGBE_DOWN, &adapter->state))
5401                 return; /* do nothing if already down */
5402
5403         /* disable receives */
5404         hw->mac.ops.disable_rx(hw);
5405
5406         /* disable all enabled rx queues */
5407         for (i = 0; i < adapter->num_rx_queues; i++)
5408                 /* this call also flushes the previous write */
5409                 ixgbe_disable_rx_queue(adapter, adapter->rx_ring[i]);
5410
5411         usleep_range(10000, 20000);
5412
5413         netif_tx_stop_all_queues(netdev);
5414
5415         /* call carrier off first to avoid false dev_watchdog timeouts */
5416         netif_carrier_off(netdev);
5417         netif_tx_disable(netdev);
5418
5419         /* disable any upper devices */
5420         netdev_for_each_all_upper_dev_rcu(adapter->netdev, upper, iter) {
5421                 if (netif_is_macvlan(upper)) {
5422                         struct macvlan_dev *vlan = netdev_priv(upper);
5423
5424                         if (vlan->fwd_priv) {
5425                                 netif_tx_stop_all_queues(upper);
5426                                 netif_carrier_off(upper);
5427                                 netif_tx_disable(upper);
5428                         }
5429                 }
5430         }
5431
5432         ixgbe_irq_disable(adapter);
5433
5434         ixgbe_napi_disable_all(adapter);
5435
5436         adapter->flags2 &= ~(IXGBE_FLAG2_FDIR_REQUIRES_REINIT |
5437                              IXGBE_FLAG2_RESET_REQUESTED);
5438         adapter->flags &= ~IXGBE_FLAG_NEED_LINK_UPDATE;
5439
5440         del_timer_sync(&adapter->service_timer);
5441
5442         if (adapter->num_vfs) {
5443                 /* Clear EITR Select mapping */
5444                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_EITRSEL, 0);
5445
5446                 /* Mark all the VFs as inactive */
5447                 for (i = 0 ; i < adapter->num_vfs; i++)
5448                         adapter->vfinfo[i].clear_to_send = false;
5449
5450                 /* ping all the active vfs to let them know we are going down */
5451                 ixgbe_ping_all_vfs(adapter);
5452
5453                 /* Disable all VFTE/VFRE TX/RX */
5454                 ixgbe_disable_tx_rx(adapter);
5455         }
5456
5457         /* disable transmits in the hardware now that interrupts are off */
5458         for (i = 0; i < adapter->num_tx_queues; i++) {
5459                 u8 reg_idx = adapter->tx_ring[i]->reg_idx;
5460                 IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(reg_idx), IXGBE_TXDCTL_SWFLSH);
5461         }
5462
5463         /* Disable the Tx DMA engine on 82599 and later MAC */
5464         switch (hw->mac.type) {
5465         case ixgbe_mac_82599EB:
5466         case ixgbe_mac_X540:
5467         case ixgbe_mac_X550:
5468         case ixgbe_mac_X550EM_x:
5469                 IXGBE_WRITE_REG(hw, IXGBE_DMATXCTL,
5470                                 (IXGBE_READ_REG(hw, IXGBE_DMATXCTL) &
5471                                  ~IXGBE_DMATXCTL_TE));
5472                 break;
5473         default:
5474                 break;
5475         }
5476
5477         if (!pci_channel_offline(adapter->pdev))
5478                 ixgbe_reset(adapter);
5479
5480         /* power down the optics for 82599 SFP+ fiber */
5481         if (hw->mac.ops.disable_tx_laser)
5482                 hw->mac.ops.disable_tx_laser(hw);
5483
5484         ixgbe_clean_all_tx_rings(adapter);
5485         ixgbe_clean_all_rx_rings(adapter);
5486 }
5487
5488 /**
5489  * ixgbe_tx_timeout - Respond to a Tx Hang
5490  * @netdev: network interface device structure
5491  **/
5492 static void ixgbe_tx_timeout(struct net_device *netdev)
5493 {
5494         struct ixgbe_adapter *adapter = netdev_priv(netdev);
5495
5496         /* Do the reset outside of interrupt context */
5497         ixgbe_tx_timeout_reset(adapter);
5498 }
5499
5500 /**
5501  * ixgbe_sw_init - Initialize general software structures (struct ixgbe_adapter)
5502  * @adapter: board private structure to initialize
5503  *
5504  * ixgbe_sw_init initializes the Adapter private data structure.
5505  * Fields are initialized based on PCI device information and
5506  * OS network device settings (MTU size).
5507  **/
5508 static int ixgbe_sw_init(struct ixgbe_adapter *adapter)
5509 {
5510         struct ixgbe_hw *hw = &adapter->hw;
5511         struct pci_dev *pdev = adapter->pdev;
5512         unsigned int rss, fdir;
5513         u32 fwsm;
5514 #ifdef CONFIG_IXGBE_DCB
5515         int j;
5516         struct tc_configuration *tc;
5517 #endif
5518
5519         /* PCI config space info */
5520
5521         hw->vendor_id = pdev->vendor;
5522         hw->device_id = pdev->device;
5523         hw->revision_id = pdev->revision;
5524         hw->subsystem_vendor_id = pdev->subsystem_vendor;
5525         hw->subsystem_device_id = pdev->subsystem_device;
5526
5527         /* Set common capability flags and settings */
5528         rss = min_t(int, ixgbe_max_rss_indices(adapter), num_online_cpus());
5529         adapter->ring_feature[RING_F_RSS].limit = rss;
5530         adapter->flags2 |= IXGBE_FLAG2_RSC_CAPABLE;
5531         adapter->max_q_vectors = MAX_Q_VECTORS_82599;
5532         adapter->atr_sample_rate = 20;
5533         fdir = min_t(int, IXGBE_MAX_FDIR_INDICES, num_online_cpus());
5534         adapter->ring_feature[RING_F_FDIR].limit = fdir;
5535         adapter->fdir_pballoc = IXGBE_FDIR_PBALLOC_64K;
5536 #ifdef CONFIG_IXGBE_DCA
5537         adapter->flags |= IXGBE_FLAG_DCA_CAPABLE;
5538 #endif
5539 #ifdef IXGBE_FCOE
5540         adapter->flags |= IXGBE_FLAG_FCOE_CAPABLE;
5541         adapter->flags &= ~IXGBE_FLAG_FCOE_ENABLED;
5542 #ifdef CONFIG_IXGBE_DCB
5543         /* Default traffic class to use for FCoE */
5544         adapter->fcoe.up = IXGBE_FCOE_DEFTC;
5545 #endif /* CONFIG_IXGBE_DCB */
5546 #endif /* IXGBE_FCOE */
5547
5548         adapter->mac_table = kzalloc(sizeof(struct ixgbe_mac_addr) *
5549                                      hw->mac.num_rar_entries,
5550                                      GFP_ATOMIC);
5551         if (!adapter->mac_table)
5552                 return -ENOMEM;
5553
5554         /* Set MAC specific capability flags and exceptions */
5555         switch (hw->mac.type) {
5556         case ixgbe_mac_82598EB:
5557                 adapter->flags2 &= ~IXGBE_FLAG2_RSC_CAPABLE;
5558
5559                 if (hw->device_id == IXGBE_DEV_ID_82598AT)
5560                         adapter->flags |= IXGBE_FLAG_FAN_FAIL_CAPABLE;
5561
5562                 adapter->max_q_vectors = MAX_Q_VECTORS_82598;
5563                 adapter->ring_feature[RING_F_FDIR].limit = 0;
5564                 adapter->atr_sample_rate = 0;
5565                 adapter->fdir_pballoc = 0;
5566 #ifdef IXGBE_FCOE
5567                 adapter->flags &= ~IXGBE_FLAG_FCOE_CAPABLE;
5568                 adapter->flags &= ~IXGBE_FLAG_FCOE_ENABLED;
5569 #ifdef CONFIG_IXGBE_DCB
5570                 adapter->fcoe.up = 0;
5571 #endif /* IXGBE_DCB */
5572 #endif /* IXGBE_FCOE */
5573                 break;
5574         case ixgbe_mac_82599EB:
5575                 if (hw->device_id == IXGBE_DEV_ID_82599_T3_LOM)
5576                         adapter->flags2 |= IXGBE_FLAG2_TEMP_SENSOR_CAPABLE;
5577                 break;
5578         case ixgbe_mac_X540:
5579                 fwsm = IXGBE_READ_REG(hw, IXGBE_FWSM(hw));
5580                 if (fwsm & IXGBE_FWSM_TS_ENABLED)
5581                         adapter->flags2 |= IXGBE_FLAG2_TEMP_SENSOR_CAPABLE;
5582                 break;
5583         case ixgbe_mac_X550EM_x:
5584         case ixgbe_mac_X550:
5585 #ifdef CONFIG_IXGBE_DCA
5586                 adapter->flags &= ~IXGBE_FLAG_DCA_CAPABLE;
5587 #endif
5588 #ifdef CONFIG_IXGBE_VXLAN
5589                 adapter->flags |= IXGBE_FLAG_VXLAN_OFFLOAD_CAPABLE;
5590 #endif
5591                 break;
5592         default:
5593                 break;
5594         }
5595
5596 #ifdef IXGBE_FCOE
5597         /* FCoE support exists, always init the FCoE lock */
5598         spin_lock_init(&adapter->fcoe.lock);
5599
5600 #endif
5601         /* n-tuple support exists, always init our spinlock */
5602         spin_lock_init(&adapter->fdir_perfect_lock);
5603
5604 #ifdef CONFIG_IXGBE_DCB
5605         switch (hw->mac.type) {
5606         case ixgbe_mac_X540:
5607         case ixgbe_mac_X550:
5608         case ixgbe_mac_X550EM_x:
5609                 adapter->dcb_cfg.num_tcs.pg_tcs = X540_TRAFFIC_CLASS;
5610                 adapter->dcb_cfg.num_tcs.pfc_tcs = X540_TRAFFIC_CLASS;
5611                 break;
5612         default:
5613                 adapter->dcb_cfg.num_tcs.pg_tcs = MAX_TRAFFIC_CLASS;
5614                 adapter->dcb_cfg.num_tcs.pfc_tcs = MAX_TRAFFIC_CLASS;
5615                 break;
5616         }
5617
5618         /* Configure DCB traffic classes */
5619         for (j = 0; j < MAX_TRAFFIC_CLASS; j++) {
5620                 tc = &adapter->dcb_cfg.tc_config[j];
5621                 tc->path[DCB_TX_CONFIG].bwg_id = 0;
5622                 tc->path[DCB_TX_CONFIG].bwg_percent = 12 + (j & 1);
5623                 tc->path[DCB_RX_CONFIG].bwg_id = 0;
5624                 tc->path[DCB_RX_CONFIG].bwg_percent = 12 + (j & 1);
5625                 tc->dcb_pfc = pfc_disabled;
5626         }
5627
5628         /* Initialize default user to priority mapping, UPx->TC0 */
5629         tc = &adapter->dcb_cfg.tc_config[0];
5630         tc->path[DCB_TX_CONFIG].up_to_tc_bitmap = 0xFF;
5631         tc->path[DCB_RX_CONFIG].up_to_tc_bitmap = 0xFF;
5632
5633         adapter->dcb_cfg.bw_percentage[DCB_TX_CONFIG][0] = 100;
5634         adapter->dcb_cfg.bw_percentage[DCB_RX_CONFIG][0] = 100;
5635         adapter->dcb_cfg.pfc_mode_enable = false;
5636         adapter->dcb_set_bitmap = 0x00;
5637         adapter->dcbx_cap = DCB_CAP_DCBX_HOST | DCB_CAP_DCBX_VER_CEE;
5638         memcpy(&adapter->temp_dcb_cfg, &adapter->dcb_cfg,
5639                sizeof(adapter->temp_dcb_cfg));
5640
5641 #endif
5642
5643         /* default flow control settings */
5644         hw->fc.requested_mode = ixgbe_fc_full;
5645         hw->fc.current_mode = ixgbe_fc_full;    /* init for ethtool output */
5646         ixgbe_pbthresh_setup(adapter);
5647         hw->fc.pause_time = IXGBE_DEFAULT_FCPAUSE;
5648         hw->fc.send_xon = true;
5649         hw->fc.disable_fc_autoneg = ixgbe_device_supports_autoneg_fc(hw);
5650
5651 #ifdef CONFIG_PCI_IOV
5652         if (max_vfs > 0)
5653                 e_dev_warn("Enabling SR-IOV VFs using the max_vfs module parameter is deprecated - please use the pci sysfs interface instead.\n");
5654
5655         /* assign number of SR-IOV VFs */
5656         if (hw->mac.type != ixgbe_mac_82598EB) {
5657                 if (max_vfs > IXGBE_MAX_VFS_DRV_LIMIT) {
5658                         adapter->num_vfs = 0;
5659                         e_dev_warn("max_vfs parameter out of range. Not assigning any SR-IOV VFs\n");
5660                 } else {
5661                         adapter->num_vfs = max_vfs;
5662                 }
5663         }
5664 #endif /* CONFIG_PCI_IOV */
5665
5666         /* enable itr by default in dynamic mode */
5667         adapter->rx_itr_setting = 1;
5668         adapter->tx_itr_setting = 1;
5669
5670         /* set default ring sizes */
5671         adapter->tx_ring_count = IXGBE_DEFAULT_TXD;
5672         adapter->rx_ring_count = IXGBE_DEFAULT_RXD;
5673
5674         /* set default work limits */
5675         adapter->tx_work_limit = IXGBE_DEFAULT_TX_WORK;
5676
5677         /* initialize eeprom parameters */
5678         if (ixgbe_init_eeprom_params_generic(hw)) {
5679                 e_dev_err("EEPROM initialization failed\n");
5680                 return -EIO;
5681         }
5682
5683         /* PF holds first pool slot */
5684         set_bit(0, &adapter->fwd_bitmask);
5685         set_bit(__IXGBE_DOWN, &adapter->state);
5686
5687         return 0;
5688 }
5689
5690 /**
5691  * ixgbe_setup_tx_resources - allocate Tx resources (Descriptors)
5692  * @tx_ring:    tx descriptor ring (for a specific queue) to setup
5693  *
5694  * Return 0 on success, negative on failure
5695  **/
5696 int ixgbe_setup_tx_resources(struct ixgbe_ring *tx_ring)
5697 {
5698         struct device *dev = tx_ring->dev;
5699         int orig_node = dev_to_node(dev);
5700         int ring_node = -1;
5701         int size;
5702
5703         size = sizeof(struct ixgbe_tx_buffer) * tx_ring->count;
5704
5705         if (tx_ring->q_vector)
5706                 ring_node = tx_ring->q_vector->numa_node;
5707
5708         tx_ring->tx_buffer_info = vzalloc_node(size, ring_node);
5709         if (!tx_ring->tx_buffer_info)
5710                 tx_ring->tx_buffer_info = vzalloc(size);
5711         if (!tx_ring->tx_buffer_info)
5712                 goto err;
5713
5714         u64_stats_init(&tx_ring->syncp);
5715
5716         /* round up to nearest 4K */
5717         tx_ring->size = tx_ring->count * sizeof(union ixgbe_adv_tx_desc);
5718         tx_ring->size = ALIGN(tx_ring->size, 4096);
5719
5720         set_dev_node(dev, ring_node);
5721         tx_ring->desc = dma_alloc_coherent(dev,
5722                                            tx_ring->size,
5723                                            &tx_ring->dma,
5724                                            GFP_KERNEL);
5725         set_dev_node(dev, orig_node);
5726         if (!tx_ring->desc)
5727                 tx_ring->desc = dma_alloc_coherent(dev, tx_ring->size,
5728                                                    &tx_ring->dma, GFP_KERNEL);
5729         if (!tx_ring->desc)
5730                 goto err;
5731
5732         tx_ring->next_to_use = 0;
5733         tx_ring->next_to_clean = 0;
5734         return 0;
5735
5736 err:
5737         vfree(tx_ring->tx_buffer_info);
5738         tx_ring->tx_buffer_info = NULL;
5739         dev_err(dev, "Unable to allocate memory for the Tx descriptor ring\n");
5740         return -ENOMEM;
5741 }
5742
5743 /**
5744  * ixgbe_setup_all_tx_resources - allocate all queues Tx resources
5745  * @adapter: board private structure
5746  *
5747  * If this function returns with an error, then it's possible one or
5748  * more of the rings is populated (while the rest are not).  It is the
5749  * callers duty to clean those orphaned rings.
5750  *
5751  * Return 0 on success, negative on failure
5752  **/
5753 static int ixgbe_setup_all_tx_resources(struct ixgbe_adapter *adapter)
5754 {
5755         int i, err = 0;
5756
5757         for (i = 0; i < adapter->num_tx_queues; i++) {
5758                 err = ixgbe_setup_tx_resources(adapter->tx_ring[i]);
5759                 if (!err)
5760                         continue;
5761
5762                 e_err(probe, "Allocation for Tx Queue %u failed\n", i);
5763                 goto err_setup_tx;
5764         }
5765
5766         return 0;
5767 err_setup_tx:
5768         /* rewind the index freeing the rings as we go */
5769         while (i--)
5770                 ixgbe_free_tx_resources(adapter->tx_ring[i]);
5771         return err;
5772 }
5773
5774 /**
5775  * ixgbe_setup_rx_resources - allocate Rx resources (Descriptors)
5776  * @rx_ring:    rx descriptor ring (for a specific queue) to setup
5777  *
5778  * Returns 0 on success, negative on failure
5779  **/
5780 int ixgbe_setup_rx_resources(struct ixgbe_ring *rx_ring)
5781 {
5782         struct device *dev = rx_ring->dev;
5783         int orig_node = dev_to_node(dev);
5784         int ring_node = -1;
5785         int size;
5786
5787         size = sizeof(struct ixgbe_rx_buffer) * rx_ring->count;
5788
5789         if (rx_ring->q_vector)
5790                 ring_node = rx_ring->q_vector->numa_node;
5791
5792         rx_ring->rx_buffer_info = vzalloc_node(size, ring_node);
5793         if (!rx_ring->rx_buffer_info)
5794                 rx_ring->rx_buffer_info = vzalloc(size);
5795         if (!rx_ring->rx_buffer_info)
5796                 goto err;
5797
5798         u64_stats_init(&rx_ring->syncp);
5799
5800         /* Round up to nearest 4K */
5801         rx_ring->size = rx_ring->count * sizeof(union ixgbe_adv_rx_desc);
5802         rx_ring->size = ALIGN(rx_ring->size, 4096);
5803
5804         set_dev_node(dev, ring_node);
5805         rx_ring->desc = dma_alloc_coherent(dev,
5806                                            rx_ring->size,
5807                                            &rx_ring->dma,
5808                                            GFP_KERNEL);
5809         set_dev_node(dev, orig_node);
5810         if (!rx_ring->desc)
5811                 rx_ring->desc = dma_alloc_coherent(dev, rx_ring->size,
5812                                                    &rx_ring->dma, GFP_KERNEL);
5813         if (!rx_ring->desc)
5814                 goto err;
5815
5816         rx_ring->next_to_clean = 0;
5817         rx_ring->next_to_use = 0;
5818
5819         return 0;
5820 err:
5821         vfree(rx_ring->rx_buffer_info);
5822         rx_ring->rx_buffer_info = NULL;
5823         dev_err(dev, "Unable to allocate memory for the Rx descriptor ring\n");
5824         return -ENOMEM;
5825 }
5826
5827 /**
5828  * ixgbe_setup_all_rx_resources - allocate all queues Rx resources
5829  * @adapter: board private structure
5830  *
5831  * If this function returns with an error, then it's possible one or
5832  * more of the rings is populated (while the rest are not).  It is the
5833  * callers duty to clean those orphaned rings.
5834  *
5835  * Return 0 on success, negative on failure
5836  **/
5837 static int ixgbe_setup_all_rx_resources(struct ixgbe_adapter *adapter)
5838 {
5839         int i, err = 0;
5840
5841         for (i = 0; i < adapter->num_rx_queues; i++) {
5842                 err = ixgbe_setup_rx_resources(adapter->rx_ring[i]);
5843                 if (!err)
5844                         continue;
5845
5846                 e_err(probe, "Allocation for Rx Queue %u failed\n", i);
5847                 goto err_setup_rx;
5848         }
5849
5850 #ifdef IXGBE_FCOE
5851         err = ixgbe_setup_fcoe_ddp_resources(adapter);
5852         if (!err)
5853 #endif
5854                 return 0;
5855 err_setup_rx:
5856         /* rewind the index freeing the rings as we go */
5857         while (i--)
5858                 ixgbe_free_rx_resources(adapter->rx_ring[i]);
5859         return err;
5860 }
5861
5862 /**
5863  * ixgbe_free_tx_resources - Free Tx Resources per Queue
5864  * @tx_ring: Tx descriptor ring for a specific queue
5865  *
5866  * Free all transmit software resources
5867  **/
5868 void ixgbe_free_tx_resources(struct ixgbe_ring *tx_ring)
5869 {
5870         ixgbe_clean_tx_ring(tx_ring);
5871
5872         vfree(tx_ring->tx_buffer_info);
5873         tx_ring->tx_buffer_info = NULL;
5874
5875         /* if not set, then don't free */
5876         if (!tx_ring->desc)
5877                 return;
5878
5879         dma_free_coherent(tx_ring->dev, tx_ring->size,
5880                           tx_ring->desc, tx_ring->dma);
5881
5882         tx_ring->desc = NULL;
5883 }
5884
5885 /**
5886  * ixgbe_free_all_tx_resources - Free Tx Resources for All Queues
5887  * @adapter: board private structure
5888  *
5889  * Free all transmit software resources
5890  **/
5891 static void ixgbe_free_all_tx_resources(struct ixgbe_adapter *adapter)
5892 {
5893         int i;
5894
5895         for (i = 0; i < adapter->num_tx_queues; i++)
5896                 if (adapter->tx_ring[i]->desc)
5897                         ixgbe_free_tx_resources(adapter->tx_ring[i]);
5898 }
5899
5900 /**
5901  * ixgbe_free_rx_resources - Free Rx Resources
5902  * @rx_ring: ring to clean the resources from
5903  *
5904  * Free all receive software resources
5905  **/
5906 void ixgbe_free_rx_resources(struct ixgbe_ring *rx_ring)
5907 {
5908         ixgbe_clean_rx_ring(rx_ring);
5909
5910         vfree(rx_ring->rx_buffer_info);
5911         rx_ring->rx_buffer_info = NULL;
5912
5913         /* if not set, then don't free */
5914         if (!rx_ring->desc)
5915                 return;
5916
5917         dma_free_coherent(rx_ring->dev, rx_ring->size,
5918                           rx_ring->desc, rx_ring->dma);
5919
5920         rx_ring->desc = NULL;
5921 }
5922
5923 /**
5924  * ixgbe_free_all_rx_resources - Free Rx Resources for All Queues
5925  * @adapter: board private structure
5926  *
5927  * Free all receive software resources
5928  **/
5929 static void ixgbe_free_all_rx_resources(struct ixgbe_adapter *adapter)
5930 {
5931         int i;
5932
5933 #ifdef IXGBE_FCOE
5934         ixgbe_free_fcoe_ddp_resources(adapter);
5935
5936 #endif
5937         for (i = 0; i < adapter->num_rx_queues; i++)
5938                 if (adapter->rx_ring[i]->desc)
5939                         ixgbe_free_rx_resources(adapter->rx_ring[i]);
5940 }
5941
5942 /**
5943  * ixgbe_change_mtu - Change the Maximum Transfer Unit
5944  * @netdev: network interface device structure
5945  * @new_mtu: new value for maximum frame size
5946  *
5947  * Returns 0 on success, negative on failure
5948  **/
5949 static int ixgbe_change_mtu(struct net_device *netdev, int new_mtu)
5950 {
5951         struct ixgbe_adapter *adapter = netdev_priv(netdev);
5952         int max_frame = new_mtu + ETH_HLEN + ETH_FCS_LEN;
5953
5954         /* MTU < 68 is an error and causes problems on some kernels */
5955         if ((new_mtu < 68) || (max_frame > IXGBE_MAX_JUMBO_FRAME_SIZE))
5956                 return -EINVAL;
5957
5958         /*
5959          * For 82599EB we cannot allow legacy VFs to enable their receive
5960          * paths when MTU greater than 1500 is configured.  So display a
5961          * warning that legacy VFs will be disabled.
5962          */
5963         if ((adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) &&
5964             (adapter->hw.mac.type == ixgbe_mac_82599EB) &&
5965             (max_frame > (ETH_FRAME_LEN + ETH_FCS_LEN)))
5966                 e_warn(probe, "Setting MTU > 1500 will disable legacy VFs\n");
5967
5968         e_info(probe, "changing MTU from %d to %d\n", netdev->mtu, new_mtu);
5969
5970         /* must set new MTU before calling down or up */
5971         netdev->mtu = new_mtu;
5972
5973         if (netif_running(netdev))
5974                 ixgbe_reinit_locked(adapter);
5975
5976         return 0;
5977 }
5978
5979 /**
5980  * ixgbe_open - Called when a network interface is made active
5981  * @netdev: network interface device structure
5982  *
5983  * Returns 0 on success, negative value on failure
5984  *
5985  * The open entry point is called when a network interface is made
5986  * active by the system (IFF_UP).  At this point all resources needed
5987  * for transmit and receive operations are allocated, the interrupt
5988  * handler is registered with the OS, the watchdog timer is started,
5989  * and the stack is notified that the interface is ready.
5990  **/
5991 static int ixgbe_open(struct net_device *netdev)
5992 {
5993         struct ixgbe_adapter *adapter = netdev_priv(netdev);
5994         struct ixgbe_hw *hw = &adapter->hw;
5995         int err, queues;
5996
5997         /* disallow open during test */
5998         if (test_bit(__IXGBE_TESTING, &adapter->state))
5999                 return -EBUSY;
6000
6001         netif_carrier_off(netdev);
6002
6003         /* allocate transmit descriptors */
6004         err = ixgbe_setup_all_tx_resources(adapter);
6005         if (err)
6006                 goto err_setup_tx;
6007
6008         /* allocate receive descriptors */
6009         err = ixgbe_setup_all_rx_resources(adapter);
6010         if (err)
6011                 goto err_setup_rx;
6012
6013         ixgbe_configure(adapter);
6014
6015         err = ixgbe_request_irq(adapter);
6016         if (err)
6017                 goto err_req_irq;
6018
6019         /* Notify the stack of the actual queue counts. */
6020         if (adapter->num_rx_pools > 1)
6021                 queues = adapter->num_rx_queues_per_pool;
6022         else
6023                 queues = adapter->num_tx_queues;
6024
6025         err = netif_set_real_num_tx_queues(netdev, queues);
6026         if (err)
6027                 goto err_set_queues;
6028
6029         if (adapter->num_rx_pools > 1 &&
6030             adapter->num_rx_queues > IXGBE_MAX_L2A_QUEUES)
6031                 queues = IXGBE_MAX_L2A_QUEUES;
6032         else
6033                 queues = adapter->num_rx_queues;
6034         err = netif_set_real_num_rx_queues(netdev, queues);
6035         if (err)
6036                 goto err_set_queues;
6037
6038         ixgbe_ptp_init(adapter);
6039
6040         ixgbe_up_complete(adapter);
6041
6042         ixgbe_clear_vxlan_port(adapter);
6043 #ifdef CONFIG_IXGBE_VXLAN
6044         vxlan_get_rx_port(netdev);
6045 #endif
6046
6047         return 0;
6048
6049 err_set_queues:
6050         ixgbe_free_irq(adapter);
6051 err_req_irq:
6052         ixgbe_free_all_rx_resources(adapter);
6053         if (hw->phy.ops.set_phy_power && !adapter->wol)
6054                 hw->phy.ops.set_phy_power(&adapter->hw, false);
6055 err_setup_rx:
6056         ixgbe_free_all_tx_resources(adapter);
6057 err_setup_tx:
6058         ixgbe_reset(adapter);
6059
6060         return err;
6061 }
6062
6063 static void ixgbe_close_suspend(struct ixgbe_adapter *adapter)
6064 {
6065         ixgbe_ptp_suspend(adapter);
6066
6067         if (adapter->hw.phy.ops.enter_lplu) {
6068                 adapter->hw.phy.reset_disable = true;
6069                 ixgbe_down(adapter);
6070                 adapter->hw.phy.ops.enter_lplu(&adapter->hw);
6071                 adapter->hw.phy.reset_disable = false;
6072         } else {
6073                 ixgbe_down(adapter);
6074         }
6075
6076         ixgbe_free_irq(adapter);
6077
6078         ixgbe_free_all_tx_resources(adapter);
6079         ixgbe_free_all_rx_resources(adapter);
6080 }
6081
6082 /**
6083  * ixgbe_close - Disables a network interface
6084  * @netdev: network interface device structure
6085  *
6086  * Returns 0, this is not allowed to fail
6087  *
6088  * The close entry point is called when an interface is de-activated
6089  * by the OS.  The hardware is still under the drivers control, but
6090  * needs to be disabled.  A global MAC reset is issued to stop the
6091  * hardware, and all transmit and receive resources are freed.
6092  **/
6093 static int ixgbe_close(struct net_device *netdev)
6094 {
6095         struct ixgbe_adapter *adapter = netdev_priv(netdev);
6096
6097         ixgbe_ptp_stop(adapter);
6098
6099         ixgbe_close_suspend(adapter);
6100
6101         ixgbe_fdir_filter_exit(adapter);
6102
6103         ixgbe_release_hw_control(adapter);
6104
6105         return 0;
6106 }
6107
6108 #ifdef CONFIG_PM
6109 static int ixgbe_resume(struct pci_dev *pdev)
6110 {
6111         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
6112         struct net_device *netdev = adapter->netdev;
6113         u32 err;
6114
6115         adapter->hw.hw_addr = adapter->io_addr;
6116         pci_set_power_state(pdev, PCI_D0);
6117         pci_restore_state(pdev);
6118         /*
6119          * pci_restore_state clears dev->state_saved so call
6120          * pci_save_state to restore it.
6121          */
6122         pci_save_state(pdev);
6123
6124         err = pci_enable_device_mem(pdev);
6125         if (err) {
6126                 e_dev_err("Cannot enable PCI device from suspend\n");
6127                 return err;
6128         }
6129         smp_mb__before_atomic();
6130         clear_bit(__IXGBE_DISABLED, &adapter->state);
6131         pci_set_master(pdev);
6132
6133         pci_wake_from_d3(pdev, false);
6134
6135         ixgbe_reset(adapter);
6136
6137         IXGBE_WRITE_REG(&adapter->hw, IXGBE_WUS, ~0);
6138
6139         rtnl_lock();
6140         err = ixgbe_init_interrupt_scheme(adapter);
6141         if (!err && netif_running(netdev))
6142                 err = ixgbe_open(netdev);
6143
6144         rtnl_unlock();
6145
6146         if (err)
6147                 return err;
6148
6149         netif_device_attach(netdev);
6150
6151         return 0;
6152 }
6153 #endif /* CONFIG_PM */
6154
6155 static int __ixgbe_shutdown(struct pci_dev *pdev, bool *enable_wake)
6156 {
6157         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
6158         struct net_device *netdev = adapter->netdev;
6159         struct ixgbe_hw *hw = &adapter->hw;
6160         u32 ctrl, fctrl;
6161         u32 wufc = adapter->wol;
6162 #ifdef CONFIG_PM
6163         int retval = 0;
6164 #endif
6165
6166         netif_device_detach(netdev);
6167
6168         rtnl_lock();
6169         if (netif_running(netdev))
6170                 ixgbe_close_suspend(adapter);
6171         rtnl_unlock();
6172
6173         ixgbe_clear_interrupt_scheme(adapter);
6174
6175 #ifdef CONFIG_PM
6176         retval = pci_save_state(pdev);
6177         if (retval)
6178                 return retval;
6179
6180 #endif
6181         if (hw->mac.ops.stop_link_on_d3)
6182                 hw->mac.ops.stop_link_on_d3(hw);
6183
6184         if (wufc) {
6185                 ixgbe_set_rx_mode(netdev);
6186
6187                 /* enable the optics for 82599 SFP+ fiber as we can WoL */
6188                 if (hw->mac.ops.enable_tx_laser)
6189                         hw->mac.ops.enable_tx_laser(hw);
6190
6191                 /* turn on all-multi mode if wake on multicast is enabled */
6192                 if (wufc & IXGBE_WUFC_MC) {
6193                         fctrl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
6194                         fctrl |= IXGBE_FCTRL_MPE;
6195                         IXGBE_WRITE_REG(hw, IXGBE_FCTRL, fctrl);
6196                 }
6197
6198                 ctrl = IXGBE_READ_REG(hw, IXGBE_CTRL);
6199                 ctrl |= IXGBE_CTRL_GIO_DIS;
6200                 IXGBE_WRITE_REG(hw, IXGBE_CTRL, ctrl);
6201
6202                 IXGBE_WRITE_REG(hw, IXGBE_WUFC, wufc);
6203         } else {
6204                 IXGBE_WRITE_REG(hw, IXGBE_WUC, 0);
6205                 IXGBE_WRITE_REG(hw, IXGBE_WUFC, 0);
6206         }
6207
6208         switch (hw->mac.type) {
6209         case ixgbe_mac_82598EB:
6210                 pci_wake_from_d3(pdev, false);
6211                 break;
6212         case ixgbe_mac_82599EB:
6213         case ixgbe_mac_X540:
6214         case ixgbe_mac_X550:
6215         case ixgbe_mac_X550EM_x:
6216                 pci_wake_from_d3(pdev, !!wufc);
6217                 break;
6218         default:
6219                 break;
6220         }
6221
6222         *enable_wake = !!wufc;
6223         if (hw->phy.ops.set_phy_power && !*enable_wake)
6224                 hw->phy.ops.set_phy_power(hw, false);
6225
6226         ixgbe_release_hw_control(adapter);
6227
6228         if (!test_and_set_bit(__IXGBE_DISABLED, &adapter->state))
6229                 pci_disable_device(pdev);
6230
6231         return 0;
6232 }
6233
6234 #ifdef CONFIG_PM
6235 static int ixgbe_suspend(struct pci_dev *pdev, pm_message_t state)
6236 {
6237         int retval;
6238         bool wake;
6239
6240         retval = __ixgbe_shutdown(pdev, &wake);
6241         if (retval)
6242                 return retval;
6243
6244         if (wake) {
6245                 pci_prepare_to_sleep(pdev);
6246         } else {
6247                 pci_wake_from_d3(pdev, false);
6248                 pci_set_power_state(pdev, PCI_D3hot);
6249         }
6250
6251         return 0;
6252 }
6253 #endif /* CONFIG_PM */
6254
6255 static void ixgbe_shutdown(struct pci_dev *pdev)
6256 {
6257         bool wake;
6258
6259         __ixgbe_shutdown(pdev, &wake);
6260
6261         if (system_state == SYSTEM_POWER_OFF) {
6262                 pci_wake_from_d3(pdev, wake);
6263                 pci_set_power_state(pdev, PCI_D3hot);
6264         }
6265 }
6266
6267 /**
6268  * ixgbe_update_stats - Update the board statistics counters.
6269  * @adapter: board private structure
6270  **/
6271 void ixgbe_update_stats(struct ixgbe_adapter *adapter)
6272 {
6273         struct net_device *netdev = adapter->netdev;
6274         struct ixgbe_hw *hw = &adapter->hw;
6275         struct ixgbe_hw_stats *hwstats = &adapter->stats;
6276         u64 total_mpc = 0;
6277         u32 i, missed_rx = 0, mpc, bprc, lxon, lxoff, xon_off_tot;
6278         u64 non_eop_descs = 0, restart_queue = 0, tx_busy = 0;
6279         u64 alloc_rx_page_failed = 0, alloc_rx_buff_failed = 0;
6280         u64 bytes = 0, packets = 0, hw_csum_rx_error = 0;
6281
6282         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
6283             test_bit(__IXGBE_RESETTING, &adapter->state))
6284                 return;
6285
6286         if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED) {
6287                 u64 rsc_count = 0;
6288                 u64 rsc_flush = 0;
6289                 for (i = 0; i < adapter->num_rx_queues; i++) {
6290                         rsc_count += adapter->rx_ring[i]->rx_stats.rsc_count;
6291                         rsc_flush += adapter->rx_ring[i]->rx_stats.rsc_flush;
6292                 }
6293                 adapter->rsc_total_count = rsc_count;
6294                 adapter->rsc_total_flush = rsc_flush;
6295         }
6296
6297         for (i = 0; i < adapter->num_rx_queues; i++) {
6298                 struct ixgbe_ring *rx_ring = adapter->rx_ring[i];
6299                 non_eop_descs += rx_ring->rx_stats.non_eop_descs;
6300                 alloc_rx_page_failed += rx_ring->rx_stats.alloc_rx_page_failed;
6301                 alloc_rx_buff_failed += rx_ring->rx_stats.alloc_rx_buff_failed;
6302                 hw_csum_rx_error += rx_ring->rx_stats.csum_err;
6303                 bytes += rx_ring->stats.bytes;
6304                 packets += rx_ring->stats.packets;
6305         }
6306         adapter->non_eop_descs = non_eop_descs;
6307         adapter->alloc_rx_page_failed = alloc_rx_page_failed;
6308         adapter->alloc_rx_buff_failed = alloc_rx_buff_failed;
6309         adapter->hw_csum_rx_error = hw_csum_rx_error;
6310         netdev->stats.rx_bytes = bytes;
6311         netdev->stats.rx_packets = packets;
6312
6313         bytes = 0;
6314         packets = 0;
6315         /* gather some stats to the adapter struct that are per queue */
6316         for (i = 0; i < adapter->num_tx_queues; i++) {
6317                 struct ixgbe_ring *tx_ring = adapter->tx_ring[i];
6318                 restart_queue += tx_ring->tx_stats.restart_queue;
6319                 tx_busy += tx_ring->tx_stats.tx_busy;
6320                 bytes += tx_ring->stats.bytes;
6321                 packets += tx_ring->stats.packets;
6322         }
6323         adapter->restart_queue = restart_queue;
6324         adapter->tx_busy = tx_busy;
6325         netdev->stats.tx_bytes = bytes;
6326         netdev->stats.tx_packets = packets;
6327
6328         hwstats->crcerrs += IXGBE_READ_REG(hw, IXGBE_CRCERRS);
6329
6330         /* 8 register reads */
6331         for (i = 0; i < 8; i++) {
6332                 /* for packet buffers not used, the register should read 0 */
6333                 mpc = IXGBE_READ_REG(hw, IXGBE_MPC(i));
6334                 missed_rx += mpc;
6335                 hwstats->mpc[i] += mpc;
6336                 total_mpc += hwstats->mpc[i];
6337                 hwstats->pxontxc[i] += IXGBE_READ_REG(hw, IXGBE_PXONTXC(i));
6338                 hwstats->pxofftxc[i] += IXGBE_READ_REG(hw, IXGBE_PXOFFTXC(i));
6339                 switch (hw->mac.type) {
6340                 case ixgbe_mac_82598EB:
6341                         hwstats->rnbc[i] += IXGBE_READ_REG(hw, IXGBE_RNBC(i));
6342                         hwstats->qbtc[i] += IXGBE_READ_REG(hw, IXGBE_QBTC(i));
6343                         hwstats->qbrc[i] += IXGBE_READ_REG(hw, IXGBE_QBRC(i));
6344                         hwstats->pxonrxc[i] +=
6345                                 IXGBE_READ_REG(hw, IXGBE_PXONRXC(i));
6346                         break;
6347                 case ixgbe_mac_82599EB:
6348                 case ixgbe_mac_X540:
6349                 case ixgbe_mac_X550:
6350                 case ixgbe_mac_X550EM_x:
6351                         hwstats->pxonrxc[i] +=
6352                                 IXGBE_READ_REG(hw, IXGBE_PXONRXCNT(i));
6353                         break;
6354                 default:
6355                         break;
6356                 }
6357         }
6358
6359         /*16 register reads */
6360         for (i = 0; i < 16; i++) {
6361                 hwstats->qptc[i] += IXGBE_READ_REG(hw, IXGBE_QPTC(i));
6362                 hwstats->qprc[i] += IXGBE_READ_REG(hw, IXGBE_QPRC(i));
6363                 if ((hw->mac.type == ixgbe_mac_82599EB) ||
6364                     (hw->mac.type == ixgbe_mac_X540) ||
6365                     (hw->mac.type == ixgbe_mac_X550) ||
6366                     (hw->mac.type == ixgbe_mac_X550EM_x)) {
6367                         hwstats->qbtc[i] += IXGBE_READ_REG(hw, IXGBE_QBTC_L(i));
6368                         IXGBE_READ_REG(hw, IXGBE_QBTC_H(i)); /* to clear */
6369                         hwstats->qbrc[i] += IXGBE_READ_REG(hw, IXGBE_QBRC_L(i));
6370                         IXGBE_READ_REG(hw, IXGBE_QBRC_H(i)); /* to clear */
6371                 }
6372         }
6373
6374         hwstats->gprc += IXGBE_READ_REG(hw, IXGBE_GPRC);
6375         /* work around hardware counting issue */
6376         hwstats->gprc -= missed_rx;
6377
6378         ixgbe_update_xoff_received(adapter);
6379
6380         /* 82598 hardware only has a 32 bit counter in the high register */
6381         switch (hw->mac.type) {
6382         case ixgbe_mac_82598EB:
6383                 hwstats->lxonrxc += IXGBE_READ_REG(hw, IXGBE_LXONRXC);
6384                 hwstats->gorc += IXGBE_READ_REG(hw, IXGBE_GORCH);
6385                 hwstats->gotc += IXGBE_READ_REG(hw, IXGBE_GOTCH);
6386                 hwstats->tor += IXGBE_READ_REG(hw, IXGBE_TORH);
6387                 break;
6388         case ixgbe_mac_X540:
6389         case ixgbe_mac_X550:
6390         case ixgbe_mac_X550EM_x:
6391                 /* OS2BMC stats are X540 and later */
6392                 hwstats->o2bgptc += IXGBE_READ_REG(hw, IXGBE_O2BGPTC);
6393                 hwstats->o2bspc += IXGBE_READ_REG(hw, IXGBE_O2BSPC);
6394                 hwstats->b2ospc += IXGBE_READ_REG(hw, IXGBE_B2OSPC);
6395                 hwstats->b2ogprc += IXGBE_READ_REG(hw, IXGBE_B2OGPRC);
6396         case ixgbe_mac_82599EB:
6397                 for (i = 0; i < 16; i++)
6398                         adapter->hw_rx_no_dma_resources +=
6399                                              IXGBE_READ_REG(hw, IXGBE_QPRDC(i));
6400                 hwstats->gorc += IXGBE_READ_REG(hw, IXGBE_GORCL);
6401                 IXGBE_READ_REG(hw, IXGBE_GORCH); /* to clear */
6402                 hwstats->gotc += IXGBE_READ_REG(hw, IXGBE_GOTCL);
6403                 IXGBE_READ_REG(hw, IXGBE_GOTCH); /* to clear */
6404                 hwstats->tor += IXGBE_READ_REG(hw, IXGBE_TORL);
6405                 IXGBE_READ_REG(hw, IXGBE_TORH); /* to clear */
6406                 hwstats->lxonrxc += IXGBE_READ_REG(hw, IXGBE_LXONRXCNT);
6407                 hwstats->fdirmatch += IXGBE_READ_REG(hw, IXGBE_FDIRMATCH);
6408                 hwstats->fdirmiss += IXGBE_READ_REG(hw, IXGBE_FDIRMISS);
6409 #ifdef IXGBE_FCOE
6410                 hwstats->fccrc += IXGBE_READ_REG(hw, IXGBE_FCCRC);
6411                 hwstats->fcoerpdc += IXGBE_READ_REG(hw, IXGBE_FCOERPDC);
6412                 hwstats->fcoeprc += IXGBE_READ_REG(hw, IXGBE_FCOEPRC);
6413                 hwstats->fcoeptc += IXGBE_READ_REG(hw, IXGBE_FCOEPTC);
6414                 hwstats->fcoedwrc += IXGBE_READ_REG(hw, IXGBE_FCOEDWRC);
6415                 hwstats->fcoedwtc += IXGBE_READ_REG(hw, IXGBE_FCOEDWTC);
6416                 /* Add up per cpu counters for total ddp aloc fail */
6417                 if (adapter->fcoe.ddp_pool) {
6418                         struct ixgbe_fcoe *fcoe = &adapter->fcoe;
6419                         struct ixgbe_fcoe_ddp_pool *ddp_pool;
6420                         unsigned int cpu;
6421                         u64 noddp = 0, noddp_ext_buff = 0;
6422                         for_each_possible_cpu(cpu) {
6423                                 ddp_pool = per_cpu_ptr(fcoe->ddp_pool, cpu);
6424                                 noddp += ddp_pool->noddp;
6425                                 noddp_ext_buff += ddp_pool->noddp_ext_buff;
6426                         }
6427                         hwstats->fcoe_noddp = noddp;
6428                         hwstats->fcoe_noddp_ext_buff = noddp_ext_buff;
6429                 }
6430 #endif /* IXGBE_FCOE */
6431                 break;
6432         default:
6433                 break;
6434         }
6435         bprc = IXGBE_READ_REG(hw, IXGBE_BPRC);
6436         hwstats->bprc += bprc;
6437         hwstats->mprc += IXGBE_READ_REG(hw, IXGBE_MPRC);
6438         if (hw->mac.type == ixgbe_mac_82598EB)
6439                 hwstats->mprc -= bprc;
6440         hwstats->roc += IXGBE_READ_REG(hw, IXGBE_ROC);
6441         hwstats->prc64 += IXGBE_READ_REG(hw, IXGBE_PRC64);
6442         hwstats->prc127 += IXGBE_READ_REG(hw, IXGBE_PRC127);
6443         hwstats->prc255 += IXGBE_READ_REG(hw, IXGBE_PRC255);
6444         hwstats->prc511 += IXGBE_READ_REG(hw, IXGBE_PRC511);
6445         hwstats->prc1023 += IXGBE_READ_REG(hw, IXGBE_PRC1023);
6446         hwstats->prc1522 += IXGBE_READ_REG(hw, IXGBE_PRC1522);
6447         hwstats->rlec += IXGBE_READ_REG(hw, IXGBE_RLEC);
6448         lxon = IXGBE_READ_REG(hw, IXGBE_LXONTXC);
6449         hwstats->lxontxc += lxon;
6450         lxoff = IXGBE_READ_REG(hw, IXGBE_LXOFFTXC);
6451         hwstats->lxofftxc += lxoff;
6452         hwstats->gptc += IXGBE_READ_REG(hw, IXGBE_GPTC);
6453         hwstats->mptc += IXGBE_READ_REG(hw, IXGBE_MPTC);
6454         /*
6455          * 82598 errata - tx of flow control packets is included in tx counters
6456          */
6457         xon_off_tot = lxon + lxoff;
6458         hwstats->gptc -= xon_off_tot;
6459         hwstats->mptc -= xon_off_tot;
6460         hwstats->gotc -= (xon_off_tot * (ETH_ZLEN + ETH_FCS_LEN));
6461         hwstats->ruc += IXGBE_READ_REG(hw, IXGBE_RUC);
6462         hwstats->rfc += IXGBE_READ_REG(hw, IXGBE_RFC);
6463         hwstats->rjc += IXGBE_READ_REG(hw, IXGBE_RJC);
6464         hwstats->tpr += IXGBE_READ_REG(hw, IXGBE_TPR);
6465         hwstats->ptc64 += IXGBE_READ_REG(hw, IXGBE_PTC64);
6466         hwstats->ptc64 -= xon_off_tot;
6467         hwstats->ptc127 += IXGBE_READ_REG(hw, IXGBE_PTC127);
6468         hwstats->ptc255 += IXGBE_READ_REG(hw, IXGBE_PTC255);
6469         hwstats->ptc511 += IXGBE_READ_REG(hw, IXGBE_PTC511);
6470         hwstats->ptc1023 += IXGBE_READ_REG(hw, IXGBE_PTC1023);
6471         hwstats->ptc1522 += IXGBE_READ_REG(hw, IXGBE_PTC1522);
6472         hwstats->bptc += IXGBE_READ_REG(hw, IXGBE_BPTC);
6473
6474         /* Fill out the OS statistics structure */
6475         netdev->stats.multicast = hwstats->mprc;
6476
6477         /* Rx Errors */
6478         netdev->stats.rx_errors = hwstats->crcerrs + hwstats->rlec;
6479         netdev->stats.rx_dropped = 0;
6480         netdev->stats.rx_length_errors = hwstats->rlec;
6481         netdev->stats.rx_crc_errors = hwstats->crcerrs;
6482         netdev->stats.rx_missed_errors = total_mpc;
6483 }
6484
6485 /**
6486  * ixgbe_fdir_reinit_subtask - worker thread to reinit FDIR filter table
6487  * @adapter: pointer to the device adapter structure
6488  **/
6489 static void ixgbe_fdir_reinit_subtask(struct ixgbe_adapter *adapter)
6490 {
6491         struct ixgbe_hw *hw = &adapter->hw;
6492         int i;
6493
6494         if (!(adapter->flags2 & IXGBE_FLAG2_FDIR_REQUIRES_REINIT))
6495                 return;
6496
6497         adapter->flags2 &= ~IXGBE_FLAG2_FDIR_REQUIRES_REINIT;
6498
6499         /* if interface is down do nothing */
6500         if (test_bit(__IXGBE_DOWN, &adapter->state))
6501                 return;
6502
6503         /* do nothing if we are not using signature filters */
6504         if (!(adapter->flags & IXGBE_FLAG_FDIR_HASH_CAPABLE))
6505                 return;
6506
6507         adapter->fdir_overflow++;
6508
6509         if (ixgbe_reinit_fdir_tables_82599(hw) == 0) {
6510                 for (i = 0; i < adapter->num_tx_queues; i++)
6511                         set_bit(__IXGBE_TX_FDIR_INIT_DONE,
6512                                 &(adapter->tx_ring[i]->state));
6513                 /* re-enable flow director interrupts */
6514                 IXGBE_WRITE_REG(hw, IXGBE_EIMS, IXGBE_EIMS_FLOW_DIR);
6515         } else {
6516                 e_err(probe, "failed to finish FDIR re-initialization, "
6517                       "ignored adding FDIR ATR filters\n");
6518         }
6519 }
6520
6521 /**
6522  * ixgbe_check_hang_subtask - check for hung queues and dropped interrupts
6523  * @adapter: pointer to the device adapter structure
6524  *
6525  * This function serves two purposes.  First it strobes the interrupt lines
6526  * in order to make certain interrupts are occurring.  Secondly it sets the
6527  * bits needed to check for TX hangs.  As a result we should immediately
6528  * determine if a hang has occurred.
6529  */
6530 static void ixgbe_check_hang_subtask(struct ixgbe_adapter *adapter)
6531 {
6532         struct ixgbe_hw *hw = &adapter->hw;
6533         u64 eics = 0;
6534         int i;
6535
6536         /* If we're down, removing or resetting, just bail */
6537         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
6538             test_bit(__IXGBE_REMOVING, &adapter->state) ||
6539             test_bit(__IXGBE_RESETTING, &adapter->state))
6540                 return;
6541
6542         /* Force detection of hung controller */
6543         if (netif_carrier_ok(adapter->netdev)) {
6544                 for (i = 0; i < adapter->num_tx_queues; i++)
6545                         set_check_for_tx_hang(adapter->tx_ring[i]);
6546         }
6547
6548         if (!(adapter->flags & IXGBE_FLAG_MSIX_ENABLED)) {
6549                 /*
6550                  * for legacy and MSI interrupts don't set any bits
6551                  * that are enabled for EIAM, because this operation
6552                  * would set *both* EIMS and EICS for any bit in EIAM
6553                  */
6554                 IXGBE_WRITE_REG(hw, IXGBE_EICS,
6555                         (IXGBE_EICS_TCP_TIMER | IXGBE_EICS_OTHER));
6556         } else {
6557                 /* get one bit for every active tx/rx interrupt vector */
6558                 for (i = 0; i < adapter->num_q_vectors; i++) {
6559                         struct ixgbe_q_vector *qv = adapter->q_vector[i];
6560                         if (qv->rx.ring || qv->tx.ring)
6561                                 eics |= ((u64)1 << i);
6562                 }
6563         }
6564
6565         /* Cause software interrupt to ensure rings are cleaned */
6566         ixgbe_irq_rearm_queues(adapter, eics);
6567 }
6568
6569 /**
6570  * ixgbe_watchdog_update_link - update the link status
6571  * @adapter: pointer to the device adapter structure
6572  * @link_speed: pointer to a u32 to store the link_speed
6573  **/
6574 static void ixgbe_watchdog_update_link(struct ixgbe_adapter *adapter)
6575 {
6576         struct ixgbe_hw *hw = &adapter->hw;
6577         u32 link_speed = adapter->link_speed;
6578         bool link_up = adapter->link_up;
6579         bool pfc_en = adapter->dcb_cfg.pfc_mode_enable;
6580
6581         if (!(adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE))
6582                 return;
6583
6584         if (hw->mac.ops.check_link) {
6585                 hw->mac.ops.check_link(hw, &link_speed, &link_up, false);
6586         } else {
6587                 /* always assume link is up, if no check link function */
6588                 link_speed = IXGBE_LINK_SPEED_10GB_FULL;
6589                 link_up = true;
6590         }
6591
6592         if (adapter->ixgbe_ieee_pfc)
6593                 pfc_en |= !!(adapter->ixgbe_ieee_pfc->pfc_en);
6594
6595         if (link_up && !((adapter->flags & IXGBE_FLAG_DCB_ENABLED) && pfc_en)) {
6596                 hw->mac.ops.fc_enable(hw);
6597                 ixgbe_set_rx_drop_en(adapter);
6598         }
6599
6600         if (link_up ||
6601             time_after(jiffies, (adapter->link_check_timeout +
6602                                  IXGBE_TRY_LINK_TIMEOUT))) {
6603                 adapter->flags &= ~IXGBE_FLAG_NEED_LINK_UPDATE;
6604                 IXGBE_WRITE_REG(hw, IXGBE_EIMS, IXGBE_EIMC_LSC);
6605                 IXGBE_WRITE_FLUSH(hw);
6606         }
6607
6608         adapter->link_up = link_up;
6609         adapter->link_speed = link_speed;
6610 }
6611
6612 static void ixgbe_update_default_up(struct ixgbe_adapter *adapter)
6613 {
6614 #ifdef CONFIG_IXGBE_DCB
6615         struct net_device *netdev = adapter->netdev;
6616         struct dcb_app app = {
6617                               .selector = IEEE_8021QAZ_APP_SEL_ETHERTYPE,
6618                               .protocol = 0,
6619                              };
6620         u8 up = 0;
6621
6622         if (adapter->dcbx_cap & DCB_CAP_DCBX_VER_IEEE)
6623                 up = dcb_ieee_getapp_mask(netdev, &app);
6624
6625         adapter->default_up = (up > 1) ? (ffs(up) - 1) : 0;
6626 #endif
6627 }
6628
6629 /**
6630  * ixgbe_watchdog_link_is_up - update netif_carrier status and
6631  *                             print link up message
6632  * @adapter: pointer to the device adapter structure
6633  **/
6634 static void ixgbe_watchdog_link_is_up(struct ixgbe_adapter *adapter)
6635 {
6636         struct net_device *netdev = adapter->netdev;
6637         struct ixgbe_hw *hw = &adapter->hw;
6638         struct net_device *upper;
6639         struct list_head *iter;
6640         u32 link_speed = adapter->link_speed;
6641         const char *speed_str;
6642         bool flow_rx, flow_tx;
6643
6644         /* only continue if link was previously down */
6645         if (netif_carrier_ok(netdev))
6646                 return;
6647
6648         adapter->flags2 &= ~IXGBE_FLAG2_SEARCH_FOR_SFP;
6649
6650         switch (hw->mac.type) {
6651         case ixgbe_mac_82598EB: {
6652                 u32 frctl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
6653                 u32 rmcs = IXGBE_READ_REG(hw, IXGBE_RMCS);
6654                 flow_rx = !!(frctl & IXGBE_FCTRL_RFCE);
6655                 flow_tx = !!(rmcs & IXGBE_RMCS_TFCE_802_3X);
6656         }
6657                 break;
6658         case ixgbe_mac_X540:
6659         case ixgbe_mac_X550:
6660         case ixgbe_mac_X550EM_x:
6661         case ixgbe_mac_82599EB: {
6662                 u32 mflcn = IXGBE_READ_REG(hw, IXGBE_MFLCN);
6663                 u32 fccfg = IXGBE_READ_REG(hw, IXGBE_FCCFG);
6664                 flow_rx = !!(mflcn & IXGBE_MFLCN_RFCE);
6665                 flow_tx = !!(fccfg & IXGBE_FCCFG_TFCE_802_3X);
6666         }
6667                 break;
6668         default:
6669                 flow_tx = false;
6670                 flow_rx = false;
6671                 break;
6672         }
6673
6674         adapter->last_rx_ptp_check = jiffies;
6675
6676         if (test_bit(__IXGBE_PTP_RUNNING, &adapter->state))
6677                 ixgbe_ptp_start_cyclecounter(adapter);
6678
6679         switch (link_speed) {
6680         case IXGBE_LINK_SPEED_10GB_FULL:
6681                 speed_str = "10 Gbps";
6682                 break;
6683         case IXGBE_LINK_SPEED_2_5GB_FULL:
6684                 speed_str = "2.5 Gbps";
6685                 break;
6686         case IXGBE_LINK_SPEED_1GB_FULL:
6687                 speed_str = "1 Gbps";
6688                 break;
6689         case IXGBE_LINK_SPEED_100_FULL:
6690                 speed_str = "100 Mbps";
6691                 break;
6692         default:
6693                 speed_str = "unknown speed";
6694                 break;
6695         }
6696         e_info(drv, "NIC Link is Up %s, Flow Control: %s\n", speed_str,
6697                ((flow_rx && flow_tx) ? "RX/TX" :
6698                (flow_rx ? "RX" :
6699                (flow_tx ? "TX" : "None"))));
6700
6701         netif_carrier_on(netdev);
6702         ixgbe_check_vf_rate_limit(adapter);
6703
6704         /* enable transmits */
6705         netif_tx_wake_all_queues(adapter->netdev);
6706
6707         /* enable any upper devices */
6708         rtnl_lock();
6709         netdev_for_each_all_upper_dev_rcu(adapter->netdev, upper, iter) {
6710                 if (netif_is_macvlan(upper)) {
6711                         struct macvlan_dev *vlan = netdev_priv(upper);
6712
6713                         if (vlan->fwd_priv)
6714                                 netif_tx_wake_all_queues(upper);
6715                 }
6716         }
6717         rtnl_unlock();
6718
6719         /* update the default user priority for VFs */
6720         ixgbe_update_default_up(adapter);
6721
6722         /* ping all the active vfs to let them know link has changed */
6723         ixgbe_ping_all_vfs(adapter);
6724 }
6725
6726 /**
6727  * ixgbe_watchdog_link_is_down - update netif_carrier status and
6728  *                               print link down message
6729  * @adapter: pointer to the adapter structure
6730  **/
6731 static void ixgbe_watchdog_link_is_down(struct ixgbe_adapter *adapter)
6732 {
6733         struct net_device *netdev = adapter->netdev;
6734         struct ixgbe_hw *hw = &adapter->hw;
6735
6736         adapter->link_up = false;
6737         adapter->link_speed = 0;
6738
6739         /* only continue if link was up previously */
6740         if (!netif_carrier_ok(netdev))
6741                 return;
6742
6743         /* poll for SFP+ cable when link is down */
6744         if (ixgbe_is_sfp(hw) && hw->mac.type == ixgbe_mac_82598EB)
6745                 adapter->flags2 |= IXGBE_FLAG2_SEARCH_FOR_SFP;
6746
6747         if (test_bit(__IXGBE_PTP_RUNNING, &adapter->state))
6748                 ixgbe_ptp_start_cyclecounter(adapter);
6749
6750         e_info(drv, "NIC Link is Down\n");
6751         netif_carrier_off(netdev);
6752
6753         /* ping all the active vfs to let them know link has changed */
6754         ixgbe_ping_all_vfs(adapter);
6755 }
6756
6757 static bool ixgbe_ring_tx_pending(struct ixgbe_adapter *adapter)
6758 {
6759         int i;
6760
6761         for (i = 0; i < adapter->num_tx_queues; i++) {
6762                 struct ixgbe_ring *tx_ring = adapter->tx_ring[i];
6763
6764                 if (tx_ring->next_to_use != tx_ring->next_to_clean)
6765                         return true;
6766         }
6767
6768         return false;
6769 }
6770
6771 static bool ixgbe_vf_tx_pending(struct ixgbe_adapter *adapter)
6772 {
6773         struct ixgbe_hw *hw = &adapter->hw;
6774         struct ixgbe_ring_feature *vmdq = &adapter->ring_feature[RING_F_VMDQ];
6775         u32 q_per_pool = __ALIGN_MASK(1, ~vmdq->mask);
6776
6777         int i, j;
6778
6779         if (!adapter->num_vfs)
6780                 return false;
6781
6782         /* resetting the PF is only needed for MAC before X550 */
6783         if (hw->mac.type >= ixgbe_mac_X550)
6784                 return false;
6785
6786         for (i = 0; i < adapter->num_vfs; i++) {
6787                 for (j = 0; j < q_per_pool; j++) {
6788                         u32 h, t;
6789
6790                         h = IXGBE_READ_REG(hw, IXGBE_PVFTDHN(q_per_pool, i, j));
6791                         t = IXGBE_READ_REG(hw, IXGBE_PVFTDTN(q_per_pool, i, j));
6792
6793                         if (h != t)
6794                                 return true;
6795                 }
6796         }
6797
6798         return false;
6799 }
6800
6801 /**
6802  * ixgbe_watchdog_flush_tx - flush queues on link down
6803  * @adapter: pointer to the device adapter structure
6804  **/
6805 static void ixgbe_watchdog_flush_tx(struct ixgbe_adapter *adapter)
6806 {
6807         if (!netif_carrier_ok(adapter->netdev)) {
6808                 if (ixgbe_ring_tx_pending(adapter) ||
6809                     ixgbe_vf_tx_pending(adapter)) {
6810                         /* We've lost link, so the controller stops DMA,
6811                          * but we've got queued Tx work that's never going
6812                          * to get done, so reset controller to flush Tx.
6813                          * (Do the reset outside of interrupt context).
6814                          */
6815                         e_warn(drv, "initiating reset to clear Tx work after link loss\n");
6816                         adapter->flags2 |= IXGBE_FLAG2_RESET_REQUESTED;
6817                 }
6818         }
6819 }
6820
6821 #ifdef CONFIG_PCI_IOV
6822 static inline void ixgbe_issue_vf_flr(struct ixgbe_adapter *adapter,
6823                                       struct pci_dev *vfdev)
6824 {
6825         if (!pci_wait_for_pending_transaction(vfdev))
6826                 e_dev_warn("Issuing VFLR with pending transactions\n");
6827
6828         e_dev_err("Issuing VFLR for VF %s\n", pci_name(vfdev));
6829         pcie_capability_set_word(vfdev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
6830
6831         msleep(100);
6832 }
6833
6834 static void ixgbe_check_for_bad_vf(struct ixgbe_adapter *adapter)
6835 {
6836         struct ixgbe_hw *hw = &adapter->hw;
6837         struct pci_dev *pdev = adapter->pdev;
6838         unsigned int vf;
6839         u32 gpc;
6840
6841         if (!(netif_carrier_ok(adapter->netdev)))
6842                 return;
6843
6844         gpc = IXGBE_READ_REG(hw, IXGBE_TXDGPC);
6845         if (gpc) /* If incrementing then no need for the check below */
6846                 return;
6847         /* Check to see if a bad DMA write target from an errant or
6848          * malicious VF has caused a PCIe error.  If so then we can
6849          * issue a VFLR to the offending VF(s) and then resume without
6850          * requesting a full slot reset.
6851          */
6852
6853         if (!pdev)
6854                 return;
6855
6856         /* check status reg for all VFs owned by this PF */
6857         for (vf = 0; vf < adapter->num_vfs; ++vf) {
6858                 struct pci_dev *vfdev = adapter->vfinfo[vf].vfdev;
6859                 u16 status_reg;
6860
6861                 if (!vfdev)
6862                         continue;
6863                 pci_read_config_word(vfdev, PCI_STATUS, &status_reg);
6864                 if (status_reg != IXGBE_FAILED_READ_CFG_WORD &&
6865                     status_reg & PCI_STATUS_REC_MASTER_ABORT)
6866                         ixgbe_issue_vf_flr(adapter, vfdev);
6867         }
6868 }
6869
6870 static void ixgbe_spoof_check(struct ixgbe_adapter *adapter)
6871 {
6872         u32 ssvpc;
6873
6874         /* Do not perform spoof check for 82598 or if not in IOV mode */
6875         if (adapter->hw.mac.type == ixgbe_mac_82598EB ||
6876             adapter->num_vfs == 0)
6877                 return;
6878
6879         ssvpc = IXGBE_READ_REG(&adapter->hw, IXGBE_SSVPC);
6880
6881         /*
6882          * ssvpc register is cleared on read, if zero then no
6883          * spoofed packets in the last interval.
6884          */
6885         if (!ssvpc)
6886                 return;
6887
6888         e_warn(drv, "%u Spoofed packets detected\n", ssvpc);
6889 }
6890 #else
6891 static void ixgbe_spoof_check(struct ixgbe_adapter __always_unused *adapter)
6892 {
6893 }
6894
6895 static void
6896 ixgbe_check_for_bad_vf(struct ixgbe_adapter __always_unused *adapter)
6897 {
6898 }
6899 #endif /* CONFIG_PCI_IOV */
6900
6901
6902 /**
6903  * ixgbe_watchdog_subtask - check and bring link up
6904  * @adapter: pointer to the device adapter structure
6905  **/
6906 static void ixgbe_watchdog_subtask(struct ixgbe_adapter *adapter)
6907 {
6908         /* if interface is down, removing or resetting, do nothing */
6909         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
6910             test_bit(__IXGBE_REMOVING, &adapter->state) ||
6911             test_bit(__IXGBE_RESETTING, &adapter->state))
6912                 return;
6913
6914         ixgbe_watchdog_update_link(adapter);
6915
6916         if (adapter->link_up)
6917                 ixgbe_watchdog_link_is_up(adapter);
6918         else
6919                 ixgbe_watchdog_link_is_down(adapter);
6920
6921         ixgbe_check_for_bad_vf(adapter);
6922         ixgbe_spoof_check(adapter);
6923         ixgbe_update_stats(adapter);
6924
6925         ixgbe_watchdog_flush_tx(adapter);
6926 }
6927
6928 /**
6929  * ixgbe_sfp_detection_subtask - poll for SFP+ cable
6930  * @adapter: the ixgbe adapter structure
6931  **/
6932 static void ixgbe_sfp_detection_subtask(struct ixgbe_adapter *adapter)
6933 {
6934         struct ixgbe_hw *hw = &adapter->hw;
6935         s32 err;
6936
6937         /* not searching for SFP so there is nothing to do here */
6938         if (!(adapter->flags2 & IXGBE_FLAG2_SEARCH_FOR_SFP) &&
6939             !(adapter->flags2 & IXGBE_FLAG2_SFP_NEEDS_RESET))
6940                 return;
6941
6942         if (adapter->sfp_poll_time &&
6943             time_after(adapter->sfp_poll_time, jiffies))
6944                 return; /* If not yet time to poll for SFP */
6945
6946         /* someone else is in init, wait until next service event */
6947         if (test_and_set_bit(__IXGBE_IN_SFP_INIT, &adapter->state))
6948                 return;
6949
6950         adapter->sfp_poll_time = jiffies + IXGBE_SFP_POLL_JIFFIES - 1;
6951
6952         err = hw->phy.ops.identify_sfp(hw);
6953         if (err == IXGBE_ERR_SFP_NOT_SUPPORTED)
6954                 goto sfp_out;
6955
6956         if (err == IXGBE_ERR_SFP_NOT_PRESENT) {
6957                 /* If no cable is present, then we need to reset
6958                  * the next time we find a good cable. */
6959                 adapter->flags2 |= IXGBE_FLAG2_SFP_NEEDS_RESET;
6960         }
6961
6962         /* exit on error */
6963         if (err)
6964                 goto sfp_out;
6965
6966         /* exit if reset not needed */
6967         if (!(adapter->flags2 & IXGBE_FLAG2_SFP_NEEDS_RESET))
6968                 goto sfp_out;
6969
6970         adapter->flags2 &= ~IXGBE_FLAG2_SFP_NEEDS_RESET;
6971
6972         /*
6973          * A module may be identified correctly, but the EEPROM may not have
6974          * support for that module.  setup_sfp() will fail in that case, so
6975          * we should not allow that module to load.
6976          */
6977         if (hw->mac.type == ixgbe_mac_82598EB)
6978                 err = hw->phy.ops.reset(hw);
6979         else
6980                 err = hw->mac.ops.setup_sfp(hw);
6981
6982         if (err == IXGBE_ERR_SFP_NOT_SUPPORTED)
6983                 goto sfp_out;
6984
6985         adapter->flags |= IXGBE_FLAG_NEED_LINK_CONFIG;
6986         e_info(probe, "detected SFP+: %d\n", hw->phy.sfp_type);
6987
6988 sfp_out:
6989         clear_bit(__IXGBE_IN_SFP_INIT, &adapter->state);
6990
6991         if ((err == IXGBE_ERR_SFP_NOT_SUPPORTED) &&
6992             (adapter->netdev->reg_state == NETREG_REGISTERED)) {
6993                 e_dev_err("failed to initialize because an unsupported "
6994                           "SFP+ module type was detected.\n");
6995                 e_dev_err("Reload the driver after installing a "
6996                           "supported module.\n");
6997                 unregister_netdev(adapter->netdev);
6998         }
6999 }
7000
7001 /**
7002  * ixgbe_sfp_link_config_subtask - set up link SFP after module install
7003  * @adapter: the ixgbe adapter structure
7004  **/
7005 static void ixgbe_sfp_link_config_subtask(struct ixgbe_adapter *adapter)
7006 {
7007         struct ixgbe_hw *hw = &adapter->hw;
7008         u32 speed;
7009         bool autoneg = false;
7010
7011         if (!(adapter->flags & IXGBE_FLAG_NEED_LINK_CONFIG))
7012                 return;
7013
7014         /* someone else is in init, wait until next service event */
7015         if (test_and_set_bit(__IXGBE_IN_SFP_INIT, &adapter->state))
7016                 return;
7017
7018         adapter->flags &= ~IXGBE_FLAG_NEED_LINK_CONFIG;
7019
7020         speed = hw->phy.autoneg_advertised;
7021         if ((!speed) && (hw->mac.ops.get_link_capabilities)) {
7022                 hw->mac.ops.get_link_capabilities(hw, &speed, &autoneg);
7023
7024                 /* setup the highest link when no autoneg */
7025                 if (!autoneg) {
7026                         if (speed & IXGBE_LINK_SPEED_10GB_FULL)
7027                                 speed = IXGBE_LINK_SPEED_10GB_FULL;
7028                 }
7029         }
7030
7031         if (hw->mac.ops.setup_link)
7032                 hw->mac.ops.setup_link(hw, speed, true);
7033
7034         adapter->flags |= IXGBE_FLAG_NEED_LINK_UPDATE;
7035         adapter->link_check_timeout = jiffies;
7036         clear_bit(__IXGBE_IN_SFP_INIT, &adapter->state);
7037 }
7038
7039 /**
7040  * ixgbe_service_timer - Timer Call-back
7041  * @data: pointer to adapter cast into an unsigned long
7042  **/
7043 static void ixgbe_service_timer(unsigned long data)
7044 {
7045         struct ixgbe_adapter *adapter = (struct ixgbe_adapter *)data;
7046         unsigned long next_event_offset;
7047
7048         /* poll faster when waiting for link */
7049         if (adapter->flags & IXGBE_FLAG_NEED_LINK_UPDATE)
7050                 next_event_offset = HZ / 10;
7051         else
7052                 next_event_offset = HZ * 2;
7053
7054         /* Reset the timer */
7055         mod_timer(&adapter->service_timer, next_event_offset + jiffies);
7056
7057         ixgbe_service_event_schedule(adapter);
7058 }
7059
7060 static void ixgbe_phy_interrupt_subtask(struct ixgbe_adapter *adapter)
7061 {
7062         struct ixgbe_hw *hw = &adapter->hw;
7063         u32 status;
7064
7065         if (!(adapter->flags2 & IXGBE_FLAG2_PHY_INTERRUPT))
7066                 return;
7067
7068         adapter->flags2 &= ~IXGBE_FLAG2_PHY_INTERRUPT;
7069
7070         if (!hw->phy.ops.handle_lasi)
7071                 return;
7072
7073         status = hw->phy.ops.handle_lasi(&adapter->hw);
7074         if (status != IXGBE_ERR_OVERTEMP)
7075                 return;
7076
7077         e_crit(drv, "%s\n", ixgbe_overheat_msg);
7078 }
7079
7080 static void ixgbe_reset_subtask(struct ixgbe_adapter *adapter)
7081 {
7082         if (!(adapter->flags2 & IXGBE_FLAG2_RESET_REQUESTED))
7083                 return;
7084
7085         adapter->flags2 &= ~IXGBE_FLAG2_RESET_REQUESTED;
7086
7087         /* If we're already down, removing or resetting, just bail */
7088         if (test_bit(__IXGBE_DOWN, &adapter->state) ||
7089             test_bit(__IXGBE_REMOVING, &adapter->state) ||
7090             test_bit(__IXGBE_RESETTING, &adapter->state))
7091                 return;
7092
7093         ixgbe_dump(adapter);
7094         netdev_err(adapter->netdev, "Reset adapter\n");
7095         adapter->tx_timeout_count++;
7096
7097         rtnl_lock();
7098         ixgbe_reinit_locked(adapter);
7099         rtnl_unlock();
7100 }
7101
7102 /**
7103  * ixgbe_service_task - manages and runs subtasks
7104  * @work: pointer to work_struct containing our data
7105  **/
7106 static void ixgbe_service_task(struct work_struct *work)
7107 {
7108         struct ixgbe_adapter *adapter = container_of(work,
7109                                                      struct ixgbe_adapter,
7110                                                      service_task);
7111         if (ixgbe_removed(adapter->hw.hw_addr)) {
7112                 if (!test_bit(__IXGBE_DOWN, &adapter->state)) {
7113                         rtnl_lock();
7114                         ixgbe_down(adapter);
7115                         rtnl_unlock();
7116                 }
7117                 ixgbe_service_event_complete(adapter);
7118                 return;
7119         }
7120 #ifdef CONFIG_IXGBE_VXLAN
7121         if (adapter->flags2 & IXGBE_FLAG2_VXLAN_REREG_NEEDED) {
7122                 adapter->flags2 &= ~IXGBE_FLAG2_VXLAN_REREG_NEEDED;
7123                 vxlan_get_rx_port(adapter->netdev);
7124         }
7125 #endif /* CONFIG_IXGBE_VXLAN */
7126         ixgbe_reset_subtask(adapter);
7127         ixgbe_phy_interrupt_subtask(adapter);
7128         ixgbe_sfp_detection_subtask(adapter);
7129         ixgbe_sfp_link_config_subtask(adapter);
7130         ixgbe_check_overtemp_subtask(adapter);
7131         ixgbe_watchdog_subtask(adapter);
7132         ixgbe_fdir_reinit_subtask(adapter);
7133         ixgbe_check_hang_subtask(adapter);
7134
7135         if (test_bit(__IXGBE_PTP_RUNNING, &adapter->state)) {
7136                 ixgbe_ptp_overflow_check(adapter);
7137                 ixgbe_ptp_rx_hang(adapter);
7138         }
7139
7140         ixgbe_service_event_complete(adapter);
7141 }
7142
7143 static int ixgbe_tso(struct ixgbe_ring *tx_ring,
7144                      struct ixgbe_tx_buffer *first,
7145                      u8 *hdr_len)
7146 {
7147         struct sk_buff *skb = first->skb;
7148         u32 vlan_macip_lens, type_tucmd;
7149         u32 mss_l4len_idx, l4len;
7150         int err;
7151
7152         if (skb->ip_summed != CHECKSUM_PARTIAL)
7153                 return 0;
7154
7155         if (!skb_is_gso(skb))
7156                 return 0;
7157
7158         err = skb_cow_head(skb, 0);
7159         if (err < 0)
7160                 return err;
7161
7162         /* ADV DTYP TUCMD MKRLOC/ISCSIHEDLEN */
7163         type_tucmd = IXGBE_ADVTXD_TUCMD_L4T_TCP;
7164
7165         if (first->protocol == htons(ETH_P_IP)) {
7166                 struct iphdr *iph = ip_hdr(skb);
7167                 iph->tot_len = 0;
7168                 iph->check = 0;
7169                 tcp_hdr(skb)->check = ~csum_tcpudp_magic(iph->saddr,
7170                                                          iph->daddr, 0,
7171                                                          IPPROTO_TCP,
7172                                                          0);
7173                 type_tucmd |= IXGBE_ADVTXD_TUCMD_IPV4;
7174                 first->tx_flags |= IXGBE_TX_FLAGS_TSO |
7175                                    IXGBE_TX_FLAGS_CSUM |
7176                                    IXGBE_TX_FLAGS_IPV4;
7177         } else if (skb_is_gso_v6(skb)) {
7178                 ipv6_hdr(skb)->payload_len = 0;
7179                 tcp_hdr(skb)->check =
7180                     ~csum_ipv6_magic(&ipv6_hdr(skb)->saddr,
7181                                      &ipv6_hdr(skb)->daddr,
7182                                      0, IPPROTO_TCP, 0);
7183                 first->tx_flags |= IXGBE_TX_FLAGS_TSO |
7184                                    IXGBE_TX_FLAGS_CSUM;
7185         }
7186
7187         /* compute header lengths */
7188         l4len = tcp_hdrlen(skb);
7189         *hdr_len = skb_transport_offset(skb) + l4len;
7190
7191         /* update gso size and bytecount with header size */
7192         first->gso_segs = skb_shinfo(skb)->gso_segs;
7193         first->bytecount += (first->gso_segs - 1) * *hdr_len;
7194
7195         /* mss_l4len_id: use 0 as index for TSO */
7196         mss_l4len_idx = l4len << IXGBE_ADVTXD_L4LEN_SHIFT;
7197         mss_l4len_idx |= skb_shinfo(skb)->gso_size << IXGBE_ADVTXD_MSS_SHIFT;
7198
7199         /* vlan_macip_lens: HEADLEN, MACLEN, VLAN tag */
7200         vlan_macip_lens = skb_network_header_len(skb);
7201         vlan_macip_lens |= skb_network_offset(skb) << IXGBE_ADVTXD_MACLEN_SHIFT;
7202         vlan_macip_lens |= first->tx_flags & IXGBE_TX_FLAGS_VLAN_MASK;
7203
7204         ixgbe_tx_ctxtdesc(tx_ring, vlan_macip_lens, 0, type_tucmd,
7205                           mss_l4len_idx);
7206
7207         return 1;
7208 }
7209
7210 static void ixgbe_tx_csum(struct ixgbe_ring *tx_ring,
7211                           struct ixgbe_tx_buffer *first)
7212 {
7213         struct sk_buff *skb = first->skb;
7214         u32 vlan_macip_lens = 0;
7215         u32 mss_l4len_idx = 0;
7216         u32 type_tucmd = 0;
7217
7218         if (skb->ip_summed != CHECKSUM_PARTIAL) {
7219                 if (!(first->tx_flags & IXGBE_TX_FLAGS_HW_VLAN) &&
7220                     !(first->tx_flags & IXGBE_TX_FLAGS_CC))
7221                         return;
7222                 vlan_macip_lens = skb_network_offset(skb) <<
7223                                   IXGBE_ADVTXD_MACLEN_SHIFT;
7224         } else {
7225                 u8 l4_hdr = 0;
7226                 union {
7227                         struct iphdr *ipv4;
7228                         struct ipv6hdr *ipv6;
7229                         u8 *raw;
7230                 } network_hdr;
7231                 union {
7232                         struct tcphdr *tcphdr;
7233                         u8 *raw;
7234                 } transport_hdr;
7235                 __be16 frag_off;
7236
7237                 if (skb->encapsulation) {
7238                         network_hdr.raw = skb_inner_network_header(skb);
7239                         transport_hdr.raw = skb_inner_transport_header(skb);
7240                         vlan_macip_lens = skb_inner_network_offset(skb) <<
7241                                           IXGBE_ADVTXD_MACLEN_SHIFT;
7242                 } else {
7243                         network_hdr.raw = skb_network_header(skb);
7244                         transport_hdr.raw = skb_transport_header(skb);
7245                         vlan_macip_lens = skb_network_offset(skb) <<
7246                                           IXGBE_ADVTXD_MACLEN_SHIFT;
7247                 }
7248
7249                 /* use first 4 bits to determine IP version */
7250                 switch (network_hdr.ipv4->version) {
7251                 case IPVERSION:
7252                         vlan_macip_lens |= transport_hdr.raw - network_hdr.raw;
7253                         type_tucmd |= IXGBE_ADVTXD_TUCMD_IPV4;
7254                         l4_hdr = network_hdr.ipv4->protocol;
7255                         break;
7256                 case 6:
7257                         vlan_macip_lens |= transport_hdr.raw - network_hdr.raw;
7258                         l4_hdr = network_hdr.ipv6->nexthdr;
7259                         if (likely((transport_hdr.raw - network_hdr.raw) ==
7260                                    sizeof(struct ipv6hdr)))
7261                                 break;
7262                         ipv6_skip_exthdr(skb, network_hdr.raw - skb->data +
7263                                               sizeof(struct ipv6hdr),
7264                                          &l4_hdr, &frag_off);
7265                         if (unlikely(frag_off))
7266                                 l4_hdr = NEXTHDR_FRAGMENT;
7267                         break;
7268                 default:
7269                         break;
7270                 }
7271
7272                 switch (l4_hdr) {
7273                 case IPPROTO_TCP:
7274                         type_tucmd |= IXGBE_ADVTXD_TUCMD_L4T_TCP;
7275                         mss_l4len_idx = (transport_hdr.tcphdr->doff * 4) <<
7276                                         IXGBE_ADVTXD_L4LEN_SHIFT;
7277                         break;
7278                 case IPPROTO_SCTP:
7279                         type_tucmd |= IXGBE_ADVTXD_TUCMD_L4T_SCTP;
7280                         mss_l4len_idx = sizeof(struct sctphdr) <<
7281                                         IXGBE_ADVTXD_L4LEN_SHIFT;
7282                         break;
7283                 case IPPROTO_UDP:
7284                         mss_l4len_idx = sizeof(struct udphdr) <<
7285                                         IXGBE_ADVTXD_L4LEN_SHIFT;
7286                         break;
7287                 default:
7288                         if (unlikely(net_ratelimit())) {
7289                                 dev_warn(tx_ring->dev,
7290                                          "partial checksum, version=%d, l4 proto=%x\n",
7291                                          network_hdr.ipv4->version, l4_hdr);
7292                         }
7293                         skb_checksum_help(skb);
7294                         goto no_csum;
7295                 }
7296
7297                 /* update TX checksum flag */
7298                 first->tx_flags |= IXGBE_TX_FLAGS_CSUM;
7299         }
7300
7301 no_csum:
7302         /* vlan_macip_lens: MACLEN, VLAN tag */
7303         vlan_macip_lens |= first->tx_flags & IXGBE_TX_FLAGS_VLAN_MASK;
7304
7305         ixgbe_tx_ctxtdesc(tx_ring, vlan_macip_lens, 0,
7306                           type_tucmd, mss_l4len_idx);
7307 }
7308
7309 #define IXGBE_SET_FLAG(_input, _flag, _result) \
7310         ((_flag <= _result) ? \
7311          ((u32)(_input & _flag) * (_result / _flag)) : \
7312          ((u32)(_input & _flag) / (_flag / _result)))
7313
7314 static u32 ixgbe_tx_cmd_type(struct sk_buff *skb, u32 tx_flags)
7315 {
7316         /* set type for advanced descriptor with frame checksum insertion */
7317         u32 cmd_type = IXGBE_ADVTXD_DTYP_DATA |
7318                        IXGBE_ADVTXD_DCMD_DEXT |
7319                        IXGBE_ADVTXD_DCMD_IFCS;
7320
7321         /* set HW vlan bit if vlan is present */
7322         cmd_type |= IXGBE_SET_FLAG(tx_flags, IXGBE_TX_FLAGS_HW_VLAN,
7323                                    IXGBE_ADVTXD_DCMD_VLE);
7324
7325         /* set segmentation enable bits for TSO/FSO */
7326         cmd_type |= IXGBE_SET_FLAG(tx_flags, IXGBE_TX_FLAGS_TSO,
7327                                    IXGBE_ADVTXD_DCMD_TSE);
7328
7329         /* set timestamp bit if present */
7330         cmd_type |= IXGBE_SET_FLAG(tx_flags, IXGBE_TX_FLAGS_TSTAMP,
7331                                    IXGBE_ADVTXD_MAC_TSTAMP);
7332
7333         /* insert frame checksum */
7334         cmd_type ^= IXGBE_SET_FLAG(skb->no_fcs, 1, IXGBE_ADVTXD_DCMD_IFCS);
7335
7336         return cmd_type;
7337 }
7338
7339 static void ixgbe_tx_olinfo_status(union ixgbe_adv_tx_desc *tx_desc,
7340                                    u32 tx_flags, unsigned int paylen)
7341 {
7342         u32 olinfo_status = paylen << IXGBE_ADVTXD_PAYLEN_SHIFT;
7343
7344         /* enable L4 checksum for TSO and TX checksum offload */
7345         olinfo_status |= IXGBE_SET_FLAG(tx_flags,
7346                                         IXGBE_TX_FLAGS_CSUM,
7347                                         IXGBE_ADVTXD_POPTS_TXSM);
7348
7349         /* enble IPv4 checksum for TSO */
7350         olinfo_status |= IXGBE_SET_FLAG(tx_flags,
7351                                         IXGBE_TX_FLAGS_IPV4,
7352                                         IXGBE_ADVTXD_POPTS_IXSM);
7353
7354         /*
7355          * Check Context must be set if Tx switch is enabled, which it
7356          * always is for case where virtual functions are running
7357          */
7358         olinfo_status |= IXGBE_SET_FLAG(tx_flags,
7359                                         IXGBE_TX_FLAGS_CC,
7360                                         IXGBE_ADVTXD_CC);
7361
7362         tx_desc->read.olinfo_status = cpu_to_le32(olinfo_status);
7363 }
7364
7365 static int __ixgbe_maybe_stop_tx(struct ixgbe_ring *tx_ring, u16 size)
7366 {
7367         netif_stop_subqueue(tx_ring->netdev, tx_ring->queue_index);
7368
7369         /* Herbert's original patch had:
7370          *  smp_mb__after_netif_stop_queue();
7371          * but since that doesn't exist yet, just open code it.
7372          */
7373         smp_mb();
7374
7375         /* We need to check again in a case another CPU has just
7376          * made room available.
7377          */
7378         if (likely(ixgbe_desc_unused(tx_ring) < size))
7379                 return -EBUSY;
7380
7381         /* A reprieve! - use start_queue because it doesn't call schedule */
7382         netif_start_subqueue(tx_ring->netdev, tx_ring->queue_index);
7383         ++tx_ring->tx_stats.restart_queue;
7384         return 0;
7385 }
7386
7387 static inline int ixgbe_maybe_stop_tx(struct ixgbe_ring *tx_ring, u16 size)
7388 {
7389         if (likely(ixgbe_desc_unused(tx_ring) >= size))
7390                 return 0;
7391
7392         return __ixgbe_maybe_stop_tx(tx_ring, size);
7393 }
7394
7395 #define IXGBE_TXD_CMD (IXGBE_TXD_CMD_EOP | \
7396                        IXGBE_TXD_CMD_RS)
7397
7398 static void ixgbe_tx_map(struct ixgbe_ring *tx_ring,
7399                          struct ixgbe_tx_buffer *first,
7400                          const u8 hdr_len)
7401 {
7402         struct sk_buff *skb = first->skb;
7403         struct ixgbe_tx_buffer *tx_buffer;
7404         union ixgbe_adv_tx_desc *tx_desc;
7405         struct skb_frag_struct *frag;
7406         dma_addr_t dma;
7407         unsigned int data_len, size;
7408         u32 tx_flags = first->tx_flags;
7409         u32 cmd_type = ixgbe_tx_cmd_type(skb, tx_flags);
7410         u16 i = tx_ring->next_to_use;
7411
7412         tx_desc = IXGBE_TX_DESC(tx_ring, i);
7413
7414         ixgbe_tx_olinfo_status(tx_desc, tx_flags, skb->len - hdr_len);
7415
7416         size = skb_headlen(skb);
7417         data_len = skb->data_len;
7418
7419 #ifdef IXGBE_FCOE
7420         if (tx_flags & IXGBE_TX_FLAGS_FCOE) {
7421                 if (data_len < sizeof(struct fcoe_crc_eof)) {
7422                         size -= sizeof(struct fcoe_crc_eof) - data_len;
7423                         data_len = 0;
7424                 } else {
7425                         data_len -= sizeof(struct fcoe_crc_eof);
7426                 }
7427         }
7428
7429 #endif
7430         dma = dma_map_single(tx_ring->dev, skb->data, size, DMA_TO_DEVICE);
7431
7432         tx_buffer = first;
7433
7434         for (frag = &skb_shinfo(skb)->frags[0];; frag++) {
7435                 if (dma_mapping_error(tx_ring->dev, dma))
7436                         goto dma_error;
7437
7438                 /* record length, and DMA address */
7439                 dma_unmap_len_set(tx_buffer, len, size);
7440                 dma_unmap_addr_set(tx_buffer, dma, dma);
7441
7442                 tx_desc->read.buffer_addr = cpu_to_le64(dma);
7443
7444                 while (unlikely(size > IXGBE_MAX_DATA_PER_TXD)) {
7445                         tx_desc->read.cmd_type_len =
7446                                 cpu_to_le32(cmd_type ^ IXGBE_MAX_DATA_PER_TXD);
7447
7448                         i++;
7449                         tx_desc++;
7450                         if (i == tx_ring->count) {
7451                                 tx_desc = IXGBE_TX_DESC(tx_ring, 0);
7452                                 i = 0;
7453                         }
7454                         tx_desc->read.olinfo_status = 0;
7455
7456                         dma += IXGBE_MAX_DATA_PER_TXD;
7457                         size -= IXGBE_MAX_DATA_PER_TXD;
7458
7459                         tx_desc->read.buffer_addr = cpu_to_le64(dma);
7460                 }
7461
7462                 if (likely(!data_len))
7463                         break;
7464
7465                 tx_desc->read.cmd_type_len = cpu_to_le32(cmd_type ^ size);
7466
7467                 i++;
7468                 tx_desc++;
7469                 if (i == tx_ring->count) {
7470                         tx_desc = IXGBE_TX_DESC(tx_ring, 0);
7471                         i = 0;
7472                 }
7473                 tx_desc->read.olinfo_status = 0;
7474
7475 #ifdef IXGBE_FCOE
7476                 size = min_t(unsigned int, data_len, skb_frag_size(frag));
7477 #else
7478                 size = skb_frag_size(frag);
7479 #endif
7480                 data_len -= size;
7481
7482                 dma = skb_frag_dma_map(tx_ring->dev, frag, 0, size,
7483                                        DMA_TO_DEVICE);
7484
7485                 tx_buffer = &tx_ring->tx_buffer_info[i];
7486         }
7487
7488         /* write last descriptor with RS and EOP bits */
7489         cmd_type |= size | IXGBE_TXD_CMD;
7490         tx_desc->read.cmd_type_len = cpu_to_le32(cmd_type);
7491
7492         netdev_tx_sent_queue(txring_txq(tx_ring), first->bytecount);
7493
7494         /* set the timestamp */
7495         first->time_stamp = jiffies;
7496
7497         /*
7498          * Force memory writes to complete before letting h/w know there
7499          * are new descriptors to fetch.  (Only applicable for weak-ordered
7500          * memory model archs, such as IA-64).
7501          *
7502          * We also need this memory barrier to make certain all of the
7503          * status bits have been updated before next_to_watch is written.
7504          */
7505         wmb();
7506
7507         /* set next_to_watch value indicating a packet is present */
7508         first->next_to_watch = tx_desc;
7509
7510         i++;
7511         if (i == tx_ring->count)
7512                 i = 0;
7513
7514         tx_ring->next_to_use = i;
7515
7516         ixgbe_maybe_stop_tx(tx_ring, DESC_NEEDED);
7517
7518         if (netif_xmit_stopped(txring_txq(tx_ring)) || !skb->xmit_more) {
7519                 writel(i, tx_ring->tail);
7520
7521                 /* we need this if more than one processor can write to our tail
7522                  * at a time, it synchronizes IO on IA64/Altix systems
7523                  */
7524                 mmiowb();
7525         }
7526
7527         return;
7528 dma_error:
7529         dev_err(tx_ring->dev, "TX DMA map failed\n");
7530
7531         /* clear dma mappings for failed tx_buffer_info map */
7532         for (;;) {
7533                 tx_buffer = &tx_ring->tx_buffer_info[i];
7534                 ixgbe_unmap_and_free_tx_resource(tx_ring, tx_buffer);
7535                 if (tx_buffer == first)
7536                         break;
7537                 if (i == 0)
7538                         i = tx_ring->count;
7539                 i--;
7540         }
7541
7542         tx_ring->next_to_use = i;
7543 }
7544
7545 static void ixgbe_atr(struct ixgbe_ring *ring,
7546                       struct ixgbe_tx_buffer *first)
7547 {
7548         struct ixgbe_q_vector *q_vector = ring->q_vector;
7549         union ixgbe_atr_hash_dword input = { .dword = 0 };
7550         union ixgbe_atr_hash_dword common = { .dword = 0 };
7551         union {
7552                 unsigned char *network;
7553                 struct iphdr *ipv4;
7554                 struct ipv6hdr *ipv6;
7555         } hdr;
7556         struct tcphdr *th;
7557         struct sk_buff *skb;
7558 #ifdef CONFIG_IXGBE_VXLAN
7559         u8 encap = false;
7560 #endif /* CONFIG_IXGBE_VXLAN */
7561         __be16 vlan_id;
7562
7563         /* if ring doesn't have a interrupt vector, cannot perform ATR */
7564         if (!q_vector)
7565                 return;
7566
7567         /* do nothing if sampling is disabled */
7568         if (!ring->atr_sample_rate)
7569                 return;
7570
7571         ring->atr_count++;
7572
7573         /* snag network header to get L4 type and address */
7574         skb = first->skb;
7575         hdr.network = skb_network_header(skb);
7576         if (skb->encapsulation) {
7577 #ifdef CONFIG_IXGBE_VXLAN
7578                 struct ixgbe_adapter *adapter = q_vector->adapter;
7579
7580                 if (!adapter->vxlan_port)
7581                         return;
7582                 if (first->protocol != htons(ETH_P_IP) ||
7583                     hdr.ipv4->version != IPVERSION ||
7584                     hdr.ipv4->protocol != IPPROTO_UDP) {
7585                         return;
7586                 }
7587                 if (ntohs(udp_hdr(skb)->dest) != adapter->vxlan_port)
7588                         return;
7589                 encap = true;
7590                 hdr.network = skb_inner_network_header(skb);
7591                 th = inner_tcp_hdr(skb);
7592 #else
7593                 return;
7594 #endif /* CONFIG_IXGBE_VXLAN */
7595         } else {
7596                 /* Currently only IPv4/IPv6 with TCP is supported */
7597                 if ((first->protocol != htons(ETH_P_IPV6) ||
7598                      hdr.ipv6->nexthdr != IPPROTO_TCP) &&
7599                     (first->protocol != htons(ETH_P_IP) ||
7600                      hdr.ipv4->protocol != IPPROTO_TCP))
7601                         return;
7602                 th = tcp_hdr(skb);
7603         }
7604
7605         /* skip this packet since it is invalid or the socket is closing */
7606         if (!th || th->fin)
7607                 return;
7608
7609         /* sample on all syn packets or once every atr sample count */
7610         if (!th->syn && (ring->atr_count < ring->atr_sample_rate))
7611                 return;
7612
7613         /* reset sample count */
7614         ring->atr_count = 0;
7615
7616         vlan_id = htons(first->tx_flags >> IXGBE_TX_FLAGS_VLAN_SHIFT);
7617
7618         /*
7619          * src and dst are inverted, think how the receiver sees them
7620          *
7621          * The input is broken into two sections, a non-compressed section
7622          * containing vm_pool, vlan_id, and flow_type.  The rest of the data
7623          * is XORed together and stored in the compressed dword.
7624          */
7625         input.formatted.vlan_id = vlan_id;
7626
7627         /*
7628          * since src port and flex bytes occupy the same word XOR them together
7629          * and write the value to source port portion of compressed dword
7630          */
7631         if (first->tx_flags & (IXGBE_TX_FLAGS_SW_VLAN | IXGBE_TX_FLAGS_HW_VLAN))
7632                 common.port.src ^= th->dest ^ htons(ETH_P_8021Q);
7633         else
7634                 common.port.src ^= th->dest ^ first->protocol;
7635         common.port.dst ^= th->source;
7636
7637         if (first->protocol == htons(ETH_P_IP)) {
7638                 input.formatted.flow_type = IXGBE_ATR_FLOW_TYPE_TCPV4;
7639                 common.ip ^= hdr.ipv4->saddr ^ hdr.ipv4->daddr;
7640         } else {
7641                 input.formatted.flow_type = IXGBE_ATR_FLOW_TYPE_TCPV6;
7642                 common.ip ^= hdr.ipv6->saddr.s6_addr32[0] ^
7643                              hdr.ipv6->saddr.s6_addr32[1] ^
7644                              hdr.ipv6->saddr.s6_addr32[2] ^
7645                              hdr.ipv6->saddr.s6_addr32[3] ^
7646                              hdr.ipv6->daddr.s6_addr32[0] ^
7647                              hdr.ipv6->daddr.s6_addr32[1] ^
7648                              hdr.ipv6->daddr.s6_addr32[2] ^
7649                              hdr.ipv6->daddr.s6_addr32[3];
7650         }
7651
7652 #ifdef CONFIG_IXGBE_VXLAN
7653         if (encap)
7654                 input.formatted.flow_type |= IXGBE_ATR_L4TYPE_TUNNEL_MASK;
7655 #endif /* CONFIG_IXGBE_VXLAN */
7656
7657         /* This assumes the Rx queue and Tx queue are bound to the same CPU */
7658         ixgbe_fdir_add_signature_filter_82599(&q_vector->adapter->hw,
7659                                               input, common, ring->queue_index);
7660 }
7661
7662 static u16 ixgbe_select_queue(struct net_device *dev, struct sk_buff *skb,
7663                               void *accel_priv, select_queue_fallback_t fallback)
7664 {
7665         struct ixgbe_fwd_adapter *fwd_adapter = accel_priv;
7666 #ifdef IXGBE_FCOE
7667         struct ixgbe_adapter *adapter;
7668         struct ixgbe_ring_feature *f;
7669         int txq;
7670 #endif
7671
7672         if (fwd_adapter)
7673                 return skb->queue_mapping + fwd_adapter->tx_base_queue;
7674
7675 #ifdef IXGBE_FCOE
7676
7677         /*
7678          * only execute the code below if protocol is FCoE
7679          * or FIP and we have FCoE enabled on the adapter
7680          */
7681         switch (vlan_get_protocol(skb)) {
7682         case htons(ETH_P_FCOE):
7683         case htons(ETH_P_FIP):
7684                 adapter = netdev_priv(dev);
7685
7686                 if (adapter->flags & IXGBE_FLAG_FCOE_ENABLED)
7687                         break;
7688         default:
7689                 return fallback(dev, skb);
7690         }
7691
7692         f = &adapter->ring_feature[RING_F_FCOE];
7693
7694         txq = skb_rx_queue_recorded(skb) ? skb_get_rx_queue(skb) :
7695                                            smp_processor_id();
7696
7697         while (txq >= f->indices)
7698                 txq -= f->indices;
7699
7700         return txq + f->offset;
7701 #else
7702         return fallback(dev, skb);
7703 #endif
7704 }
7705
7706 netdev_tx_t ixgbe_xmit_frame_ring(struct sk_buff *skb,
7707                           struct ixgbe_adapter *adapter,
7708                           struct ixgbe_ring *tx_ring)
7709 {
7710         struct ixgbe_tx_buffer *first;
7711         int tso;
7712         u32 tx_flags = 0;
7713         unsigned short f;
7714         u16 count = TXD_USE_COUNT(skb_headlen(skb));
7715         __be16 protocol = skb->protocol;
7716         u8 hdr_len = 0;
7717
7718         /*
7719          * need: 1 descriptor per page * PAGE_SIZE/IXGBE_MAX_DATA_PER_TXD,
7720          *       + 1 desc for skb_headlen/IXGBE_MAX_DATA_PER_TXD,
7721          *       + 2 desc gap to keep tail from touching head,
7722          *       + 1 desc for context descriptor,
7723          * otherwise try next time
7724          */
7725         for (f = 0; f < skb_shinfo(skb)->nr_frags; f++)
7726                 count += TXD_USE_COUNT(skb_shinfo(skb)->frags[f].size);
7727
7728         if (ixgbe_maybe_stop_tx(tx_ring, count + 3)) {
7729                 tx_ring->tx_stats.tx_busy++;
7730                 return NETDEV_TX_BUSY;
7731         }
7732
7733         /* record the location of the first descriptor for this packet */
7734         first = &tx_ring->tx_buffer_info[tx_ring->next_to_use];
7735         first->skb = skb;
7736         first->bytecount = skb->len;
7737         first->gso_segs = 1;
7738
7739         /* if we have a HW VLAN tag being added default to the HW one */
7740         if (skb_vlan_tag_present(skb)) {
7741                 tx_flags |= skb_vlan_tag_get(skb) << IXGBE_TX_FLAGS_VLAN_SHIFT;
7742                 tx_flags |= IXGBE_TX_FLAGS_HW_VLAN;
7743         /* else if it is a SW VLAN check the next protocol and store the tag */
7744         } else if (protocol == htons(ETH_P_8021Q)) {
7745                 struct vlan_hdr *vhdr, _vhdr;
7746                 vhdr = skb_header_pointer(skb, ETH_HLEN, sizeof(_vhdr), &_vhdr);
7747                 if (!vhdr)
7748                         goto out_drop;
7749
7750                 tx_flags |= ntohs(vhdr->h_vlan_TCI) <<
7751                                   IXGBE_TX_FLAGS_VLAN_SHIFT;
7752                 tx_flags |= IXGBE_TX_FLAGS_SW_VLAN;
7753         }
7754         protocol = vlan_get_protocol(skb);
7755
7756         if (unlikely(skb_shinfo(skb)->tx_flags & SKBTX_HW_TSTAMP) &&
7757             adapter->ptp_clock &&
7758             !test_and_set_bit_lock(__IXGBE_PTP_TX_IN_PROGRESS,
7759                                    &adapter->state)) {
7760                 skb_shinfo(skb)->tx_flags |= SKBTX_IN_PROGRESS;
7761                 tx_flags |= IXGBE_TX_FLAGS_TSTAMP;
7762
7763                 /* schedule check for Tx timestamp */
7764                 adapter->ptp_tx_skb = skb_get(skb);
7765                 adapter->ptp_tx_start = jiffies;
7766                 schedule_work(&adapter->ptp_tx_work);
7767         }
7768
7769         skb_tx_timestamp(skb);
7770
7771 #ifdef CONFIG_PCI_IOV
7772         /*
7773          * Use the l2switch_enable flag - would be false if the DMA
7774          * Tx switch had been disabled.
7775          */
7776         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
7777                 tx_flags |= IXGBE_TX_FLAGS_CC;
7778
7779 #endif
7780         /* DCB maps skb priorities 0-7 onto 3 bit PCP of VLAN tag. */
7781         if ((adapter->flags & IXGBE_FLAG_DCB_ENABLED) &&
7782             ((tx_flags & (IXGBE_TX_FLAGS_HW_VLAN | IXGBE_TX_FLAGS_SW_VLAN)) ||
7783              (skb->priority != TC_PRIO_CONTROL))) {
7784                 tx_flags &= ~IXGBE_TX_FLAGS_VLAN_PRIO_MASK;
7785                 tx_flags |= (skb->priority & 0x7) <<
7786                                         IXGBE_TX_FLAGS_VLAN_PRIO_SHIFT;
7787                 if (tx_flags & IXGBE_TX_FLAGS_SW_VLAN) {
7788                         struct vlan_ethhdr *vhdr;
7789
7790                         if (skb_cow_head(skb, 0))
7791                                 goto out_drop;
7792                         vhdr = (struct vlan_ethhdr *)skb->data;
7793                         vhdr->h_vlan_TCI = htons(tx_flags >>
7794                                                  IXGBE_TX_FLAGS_VLAN_SHIFT);
7795                 } else {
7796                         tx_flags |= IXGBE_TX_FLAGS_HW_VLAN;
7797                 }
7798         }
7799
7800         /* record initial flags and protocol */
7801         first->tx_flags = tx_flags;
7802         first->protocol = protocol;
7803
7804 #ifdef IXGBE_FCOE
7805         /* setup tx offload for FCoE */
7806         if ((protocol == htons(ETH_P_FCOE)) &&
7807             (tx_ring->netdev->features & (NETIF_F_FSO | NETIF_F_FCOE_CRC))) {
7808                 tso = ixgbe_fso(tx_ring, first, &hdr_len);
7809                 if (tso < 0)
7810                         goto out_drop;
7811
7812                 goto xmit_fcoe;
7813         }
7814
7815 #endif /* IXGBE_FCOE */
7816         tso = ixgbe_tso(tx_ring, first, &hdr_len);
7817         if (tso < 0)
7818                 goto out_drop;
7819         else if (!tso)
7820                 ixgbe_tx_csum(tx_ring, first);
7821
7822         /* add the ATR filter if ATR is on */
7823         if (test_bit(__IXGBE_TX_FDIR_INIT_DONE, &tx_ring->state))
7824                 ixgbe_atr(tx_ring, first);
7825
7826 #ifdef IXGBE_FCOE
7827 xmit_fcoe:
7828 #endif /* IXGBE_FCOE */
7829         ixgbe_tx_map(tx_ring, first, hdr_len);
7830
7831         return NETDEV_TX_OK;
7832
7833 out_drop:
7834         dev_kfree_skb_any(first->skb);
7835         first->skb = NULL;
7836
7837         return NETDEV_TX_OK;
7838 }
7839
7840 static netdev_tx_t __ixgbe_xmit_frame(struct sk_buff *skb,
7841                                       struct net_device *netdev,
7842                                       struct ixgbe_ring *ring)
7843 {
7844         struct ixgbe_adapter *adapter = netdev_priv(netdev);
7845         struct ixgbe_ring *tx_ring;
7846
7847         /*
7848          * The minimum packet size for olinfo paylen is 17 so pad the skb
7849          * in order to meet this minimum size requirement.
7850          */
7851         if (skb_put_padto(skb, 17))
7852                 return NETDEV_TX_OK;
7853
7854         tx_ring = ring ? ring : adapter->tx_ring[skb->queue_mapping];
7855
7856         return ixgbe_xmit_frame_ring(skb, adapter, tx_ring);
7857 }
7858
7859 static netdev_tx_t ixgbe_xmit_frame(struct sk_buff *skb,
7860                                     struct net_device *netdev)
7861 {
7862         return __ixgbe_xmit_frame(skb, netdev, NULL);
7863 }
7864
7865 /**
7866  * ixgbe_set_mac - Change the Ethernet Address of the NIC
7867  * @netdev: network interface device structure
7868  * @p: pointer to an address structure
7869  *
7870  * Returns 0 on success, negative on failure
7871  **/
7872 static int ixgbe_set_mac(struct net_device *netdev, void *p)
7873 {
7874         struct ixgbe_adapter *adapter = netdev_priv(netdev);
7875         struct ixgbe_hw *hw = &adapter->hw;
7876         struct sockaddr *addr = p;
7877
7878         if (!is_valid_ether_addr(addr->sa_data))
7879                 return -EADDRNOTAVAIL;
7880
7881         memcpy(netdev->dev_addr, addr->sa_data, netdev->addr_len);
7882         memcpy(hw->mac.addr, addr->sa_data, netdev->addr_len);
7883
7884         ixgbe_mac_set_default_filter(adapter);
7885
7886         return 0;
7887 }
7888
7889 static int
7890 ixgbe_mdio_read(struct net_device *netdev, int prtad, int devad, u16 addr)
7891 {
7892         struct ixgbe_adapter *adapter = netdev_priv(netdev);
7893         struct ixgbe_hw *hw = &adapter->hw;
7894         u16 value;
7895         int rc;
7896
7897         if (prtad != hw->phy.mdio.prtad)
7898                 return -EINVAL;
7899         rc = hw->phy.ops.read_reg(hw, addr, devad, &value);
7900         if (!rc)
7901                 rc = value;
7902         return rc;
7903 }
7904
7905 static int ixgbe_mdio_write(struct net_device *netdev, int prtad, int devad,
7906                             u16 addr, u16 value)
7907 {
7908         struct ixgbe_adapter *adapter = netdev_priv(netdev);
7909         struct ixgbe_hw *hw = &adapter->hw;
7910
7911         if (prtad != hw->phy.mdio.prtad)
7912                 return -EINVAL;
7913         return hw->phy.ops.write_reg(hw, addr, devad, value);
7914 }
7915
7916 static int ixgbe_ioctl(struct net_device *netdev, struct ifreq *req, int cmd)
7917 {
7918         struct ixgbe_adapter *adapter = netdev_priv(netdev);
7919
7920         switch (cmd) {
7921         case SIOCSHWTSTAMP:
7922                 return ixgbe_ptp_set_ts_config(adapter, req);
7923         case SIOCGHWTSTAMP:
7924                 return ixgbe_ptp_get_ts_config(adapter, req);
7925         default:
7926                 return mdio_mii_ioctl(&adapter->hw.phy.mdio, if_mii(req), cmd);
7927         }
7928 }
7929
7930 /**
7931  * ixgbe_add_sanmac_netdev - Add the SAN MAC address to the corresponding
7932  * netdev->dev_addrs
7933  * @netdev: network interface device structure
7934  *
7935  * Returns non-zero on failure
7936  **/
7937 static int ixgbe_add_sanmac_netdev(struct net_device *dev)
7938 {
7939         int err = 0;
7940         struct ixgbe_adapter *adapter = netdev_priv(dev);
7941         struct ixgbe_hw *hw = &adapter->hw;
7942
7943         if (is_valid_ether_addr(hw->mac.san_addr)) {
7944                 rtnl_lock();
7945                 err = dev_addr_add(dev, hw->mac.san_addr, NETDEV_HW_ADDR_T_SAN);
7946                 rtnl_unlock();
7947
7948                 /* update SAN MAC vmdq pool selection */
7949                 hw->mac.ops.set_vmdq_san_mac(hw, VMDQ_P(0));
7950         }
7951         return err;
7952 }
7953
7954 /**
7955  * ixgbe_del_sanmac_netdev - Removes the SAN MAC address to the corresponding
7956  * netdev->dev_addrs
7957  * @netdev: network interface device structure
7958  *
7959  * Returns non-zero on failure
7960  **/
7961 static int ixgbe_del_sanmac_netdev(struct net_device *dev)
7962 {
7963         int err = 0;
7964         struct ixgbe_adapter *adapter = netdev_priv(dev);
7965         struct ixgbe_mac_info *mac = &adapter->hw.mac;
7966
7967         if (is_valid_ether_addr(mac->san_addr)) {
7968                 rtnl_lock();
7969                 err = dev_addr_del(dev, mac->san_addr, NETDEV_HW_ADDR_T_SAN);
7970                 rtnl_unlock();
7971         }
7972         return err;
7973 }
7974
7975 #ifdef CONFIG_NET_POLL_CONTROLLER
7976 /*
7977  * Polling 'interrupt' - used by things like netconsole to send skbs
7978  * without having to re-enable interrupts. It's not called while
7979  * the interrupt routine is executing.
7980  */
7981 static void ixgbe_netpoll(struct net_device *netdev)
7982 {
7983         struct ixgbe_adapter *adapter = netdev_priv(netdev);
7984         int i;
7985
7986         /* if interface is down do nothing */
7987         if (test_bit(__IXGBE_DOWN, &adapter->state))
7988                 return;
7989
7990         /* loop through and schedule all active queues */
7991         for (i = 0; i < adapter->num_q_vectors; i++)
7992                 ixgbe_msix_clean_rings(0, adapter->q_vector[i]);
7993 }
7994
7995 #endif
7996 static struct rtnl_link_stats64 *ixgbe_get_stats64(struct net_device *netdev,
7997                                                    struct rtnl_link_stats64 *stats)
7998 {
7999         struct ixgbe_adapter *adapter = netdev_priv(netdev);
8000         int i;
8001
8002         rcu_read_lock();
8003         for (i = 0; i < adapter->num_rx_queues; i++) {
8004                 struct ixgbe_ring *ring = ACCESS_ONCE(adapter->rx_ring[i]);
8005                 u64 bytes, packets;
8006                 unsigned int start;
8007
8008                 if (ring) {
8009                         do {
8010                                 start = u64_stats_fetch_begin_irq(&ring->syncp);
8011                                 packets = ring->stats.packets;
8012                                 bytes   = ring->stats.bytes;
8013                         } while (u64_stats_fetch_retry_irq(&ring->syncp, start));
8014                         stats->rx_packets += packets;
8015                         stats->rx_bytes   += bytes;
8016                 }
8017         }
8018
8019         for (i = 0; i < adapter->num_tx_queues; i++) {
8020                 struct ixgbe_ring *ring = ACCESS_ONCE(adapter->tx_ring[i]);
8021                 u64 bytes, packets;
8022                 unsigned int start;
8023
8024                 if (ring) {
8025                         do {
8026                                 start = u64_stats_fetch_begin_irq(&ring->syncp);
8027                                 packets = ring->stats.packets;
8028                                 bytes   = ring->stats.bytes;
8029                         } while (u64_stats_fetch_retry_irq(&ring->syncp, start));
8030                         stats->tx_packets += packets;
8031                         stats->tx_bytes   += bytes;
8032                 }
8033         }
8034         rcu_read_unlock();
8035         /* following stats updated by ixgbe_watchdog_task() */
8036         stats->multicast        = netdev->stats.multicast;
8037         stats->rx_errors        = netdev->stats.rx_errors;
8038         stats->rx_length_errors = netdev->stats.rx_length_errors;
8039         stats->rx_crc_errors    = netdev->stats.rx_crc_errors;
8040         stats->rx_missed_errors = netdev->stats.rx_missed_errors;
8041         return stats;
8042 }
8043
8044 #ifdef CONFIG_IXGBE_DCB
8045 /**
8046  * ixgbe_validate_rtr - verify 802.1Qp to Rx packet buffer mapping is valid.
8047  * @adapter: pointer to ixgbe_adapter
8048  * @tc: number of traffic classes currently enabled
8049  *
8050  * Configure a valid 802.1Qp to Rx packet buffer mapping ie confirm
8051  * 802.1Q priority maps to a packet buffer that exists.
8052  */
8053 static void ixgbe_validate_rtr(struct ixgbe_adapter *adapter, u8 tc)
8054 {
8055         struct ixgbe_hw *hw = &adapter->hw;
8056         u32 reg, rsave;
8057         int i;
8058
8059         /* 82598 have a static priority to TC mapping that can not
8060          * be changed so no validation is needed.
8061          */
8062         if (hw->mac.type == ixgbe_mac_82598EB)
8063                 return;
8064
8065         reg = IXGBE_READ_REG(hw, IXGBE_RTRUP2TC);
8066         rsave = reg;
8067
8068         for (i = 0; i < MAX_TRAFFIC_CLASS; i++) {
8069                 u8 up2tc = reg >> (i * IXGBE_RTRUP2TC_UP_SHIFT);
8070
8071                 /* If up2tc is out of bounds default to zero */
8072                 if (up2tc > tc)
8073                         reg &= ~(0x7 << IXGBE_RTRUP2TC_UP_SHIFT);
8074         }
8075
8076         if (reg != rsave)
8077                 IXGBE_WRITE_REG(hw, IXGBE_RTRUP2TC, reg);
8078
8079         return;
8080 }
8081
8082 /**
8083  * ixgbe_set_prio_tc_map - Configure netdev prio tc map
8084  * @adapter: Pointer to adapter struct
8085  *
8086  * Populate the netdev user priority to tc map
8087  */
8088 static void ixgbe_set_prio_tc_map(struct ixgbe_adapter *adapter)
8089 {
8090         struct net_device *dev = adapter->netdev;
8091         struct ixgbe_dcb_config *dcb_cfg = &adapter->dcb_cfg;
8092         struct ieee_ets *ets = adapter->ixgbe_ieee_ets;
8093         u8 prio;
8094
8095         for (prio = 0; prio < MAX_USER_PRIORITY; prio++) {
8096                 u8 tc = 0;
8097
8098                 if (adapter->dcbx_cap & DCB_CAP_DCBX_VER_CEE)
8099                         tc = ixgbe_dcb_get_tc_from_up(dcb_cfg, 0, prio);
8100                 else if (ets)
8101                         tc = ets->prio_tc[prio];
8102
8103                 netdev_set_prio_tc_map(dev, prio, tc);
8104         }
8105 }
8106
8107 #endif /* CONFIG_IXGBE_DCB */
8108 /**
8109  * ixgbe_setup_tc - configure net_device for multiple traffic classes
8110  *
8111  * @netdev: net device to configure
8112  * @tc: number of traffic classes to enable
8113  */
8114 int ixgbe_setup_tc(struct net_device *dev, u8 tc)
8115 {
8116         struct ixgbe_adapter *adapter = netdev_priv(dev);
8117         struct ixgbe_hw *hw = &adapter->hw;
8118         bool pools;
8119
8120         /* Hardware supports up to 8 traffic classes */
8121         if (tc > adapter->dcb_cfg.num_tcs.pg_tcs)
8122                 return -EINVAL;
8123
8124         if (hw->mac.type == ixgbe_mac_82598EB && tc && tc < MAX_TRAFFIC_CLASS)
8125                 return -EINVAL;
8126
8127         pools = (find_first_zero_bit(&adapter->fwd_bitmask, 32) > 1);
8128         if (tc && pools && adapter->num_rx_pools > IXGBE_MAX_DCBMACVLANS)
8129                 return -EBUSY;
8130
8131         /* Hardware has to reinitialize queues and interrupts to
8132          * match packet buffer alignment. Unfortunately, the
8133          * hardware is not flexible enough to do this dynamically.
8134          */
8135         if (netif_running(dev))
8136                 ixgbe_close(dev);
8137         else
8138                 ixgbe_reset(adapter);
8139
8140         ixgbe_clear_interrupt_scheme(adapter);
8141
8142 #ifdef CONFIG_IXGBE_DCB
8143         if (tc) {
8144                 netdev_set_num_tc(dev, tc);
8145                 ixgbe_set_prio_tc_map(adapter);
8146
8147                 adapter->flags |= IXGBE_FLAG_DCB_ENABLED;
8148
8149                 if (adapter->hw.mac.type == ixgbe_mac_82598EB) {
8150                         adapter->last_lfc_mode = adapter->hw.fc.requested_mode;
8151                         adapter->hw.fc.requested_mode = ixgbe_fc_none;
8152                 }
8153         } else {
8154                 netdev_reset_tc(dev);
8155
8156                 if (adapter->hw.mac.type == ixgbe_mac_82598EB)
8157                         adapter->hw.fc.requested_mode = adapter->last_lfc_mode;
8158
8159                 adapter->flags &= ~IXGBE_FLAG_DCB_ENABLED;
8160
8161                 adapter->temp_dcb_cfg.pfc_mode_enable = false;
8162                 adapter->dcb_cfg.pfc_mode_enable = false;
8163         }
8164
8165         ixgbe_validate_rtr(adapter, tc);
8166
8167 #endif /* CONFIG_IXGBE_DCB */
8168         ixgbe_init_interrupt_scheme(adapter);
8169
8170         if (netif_running(dev))
8171                 return ixgbe_open(dev);
8172
8173         return 0;
8174 }
8175
8176 #ifdef CONFIG_PCI_IOV
8177 void ixgbe_sriov_reinit(struct ixgbe_adapter *adapter)
8178 {
8179         struct net_device *netdev = adapter->netdev;
8180
8181         rtnl_lock();
8182         ixgbe_setup_tc(netdev, netdev_get_num_tc(netdev));
8183         rtnl_unlock();
8184 }
8185
8186 #endif
8187 void ixgbe_do_reset(struct net_device *netdev)
8188 {
8189         struct ixgbe_adapter *adapter = netdev_priv(netdev);
8190
8191         if (netif_running(netdev))
8192                 ixgbe_reinit_locked(adapter);
8193         else
8194                 ixgbe_reset(adapter);
8195 }
8196
8197 static netdev_features_t ixgbe_fix_features(struct net_device *netdev,
8198                                             netdev_features_t features)
8199 {
8200         struct ixgbe_adapter *adapter = netdev_priv(netdev);
8201
8202         /* If Rx checksum is disabled, then RSC/LRO should also be disabled */
8203         if (!(features & NETIF_F_RXCSUM))
8204                 features &= ~NETIF_F_LRO;
8205
8206         /* Turn off LRO if not RSC capable */
8207         if (!(adapter->flags2 & IXGBE_FLAG2_RSC_CAPABLE))
8208                 features &= ~NETIF_F_LRO;
8209
8210         return features;
8211 }
8212
8213 static int ixgbe_set_features(struct net_device *netdev,
8214                               netdev_features_t features)
8215 {
8216         struct ixgbe_adapter *adapter = netdev_priv(netdev);
8217         netdev_features_t changed = netdev->features ^ features;
8218         bool need_reset = false;
8219
8220         /* Make sure RSC matches LRO, reset if change */
8221         if (!(features & NETIF_F_LRO)) {
8222                 if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)
8223                         need_reset = true;
8224                 adapter->flags2 &= ~IXGBE_FLAG2_RSC_ENABLED;
8225         } else if ((adapter->flags2 & IXGBE_FLAG2_RSC_CAPABLE) &&
8226                    !(adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)) {
8227                 if (adapter->rx_itr_setting == 1 ||
8228                     adapter->rx_itr_setting > IXGBE_MIN_RSC_ITR) {
8229                         adapter->flags2 |= IXGBE_FLAG2_RSC_ENABLED;
8230                         need_reset = true;
8231                 } else if ((changed ^ features) & NETIF_F_LRO) {
8232                         e_info(probe, "rx-usecs set too low, "
8233                                "disabling RSC\n");
8234                 }
8235         }
8236
8237         /*
8238          * Check if Flow Director n-tuple support was enabled or disabled.  If
8239          * the state changed, we need to reset.
8240          */
8241         switch (features & NETIF_F_NTUPLE) {
8242         case NETIF_F_NTUPLE:
8243                 /* turn off ATR, enable perfect filters and reset */
8244                 if (!(adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE))
8245                         need_reset = true;
8246
8247                 adapter->flags &= ~IXGBE_FLAG_FDIR_HASH_CAPABLE;
8248                 adapter->flags |= IXGBE_FLAG_FDIR_PERFECT_CAPABLE;
8249                 break;
8250         default:
8251                 /* turn off perfect filters, enable ATR and reset */
8252                 if (adapter->flags & IXGBE_FLAG_FDIR_PERFECT_CAPABLE)
8253                         need_reset = true;
8254
8255                 adapter->flags &= ~IXGBE_FLAG_FDIR_PERFECT_CAPABLE;
8256
8257                 /* We cannot enable ATR if SR-IOV is enabled */
8258                 if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED)
8259                         break;
8260
8261                 /* We cannot enable ATR if we have 2 or more traffic classes */
8262                 if (netdev_get_num_tc(netdev) > 1)
8263                         break;
8264
8265                 /* We cannot enable ATR if RSS is disabled */
8266                 if (adapter->ring_feature[RING_F_RSS].limit <= 1)
8267                         break;
8268
8269                 /* A sample rate of 0 indicates ATR disabled */
8270                 if (!adapter->atr_sample_rate)
8271                         break;
8272
8273                 adapter->flags |= IXGBE_FLAG_FDIR_HASH_CAPABLE;
8274                 break;
8275         }
8276
8277         if (features & NETIF_F_HW_VLAN_CTAG_RX)
8278                 ixgbe_vlan_strip_enable(adapter);
8279         else
8280                 ixgbe_vlan_strip_disable(adapter);
8281
8282         if (changed & NETIF_F_RXALL)
8283                 need_reset = true;
8284
8285         netdev->features = features;
8286
8287 #ifdef CONFIG_IXGBE_VXLAN
8288         if ((adapter->flags & IXGBE_FLAG_VXLAN_OFFLOAD_CAPABLE)) {
8289                 if (features & NETIF_F_RXCSUM)
8290                         adapter->flags2 |= IXGBE_FLAG2_VXLAN_REREG_NEEDED;
8291                 else
8292                         ixgbe_clear_vxlan_port(adapter);
8293         }
8294 #endif /* CONFIG_IXGBE_VXLAN */
8295
8296         if (need_reset)
8297                 ixgbe_do_reset(netdev);
8298
8299         return 0;
8300 }
8301
8302 #ifdef CONFIG_IXGBE_VXLAN
8303 /**
8304  * ixgbe_add_vxlan_port - Get notifications about VXLAN ports that come up
8305  * @dev: The port's netdev
8306  * @sa_family: Socket Family that VXLAN is notifiying us about
8307  * @port: New UDP port number that VXLAN started listening to
8308  **/
8309 static void ixgbe_add_vxlan_port(struct net_device *dev, sa_family_t sa_family,
8310                                  __be16 port)
8311 {
8312         struct ixgbe_adapter *adapter = netdev_priv(dev);
8313         struct ixgbe_hw *hw = &adapter->hw;
8314         u16 new_port = ntohs(port);
8315
8316         if (!(adapter->flags & IXGBE_FLAG_VXLAN_OFFLOAD_CAPABLE))
8317                 return;
8318
8319         if (sa_family == AF_INET6)
8320                 return;
8321
8322         if (adapter->vxlan_port == new_port)
8323                 return;
8324
8325         if (adapter->vxlan_port) {
8326                 netdev_info(dev,
8327                             "Hit Max num of VXLAN ports, not adding port %d\n",
8328                             new_port);
8329                 return;
8330         }
8331
8332         adapter->vxlan_port = new_port;
8333         IXGBE_WRITE_REG(hw, IXGBE_VXLANCTRL, new_port);
8334 }
8335
8336 /**
8337  * ixgbe_del_vxlan_port - Get notifications about VXLAN ports that go away
8338  * @dev: The port's netdev
8339  * @sa_family: Socket Family that VXLAN is notifying us about
8340  * @port: UDP port number that VXLAN stopped listening to
8341  **/
8342 static void ixgbe_del_vxlan_port(struct net_device *dev, sa_family_t sa_family,
8343                                  __be16 port)
8344 {
8345         struct ixgbe_adapter *adapter = netdev_priv(dev);
8346         u16 new_port = ntohs(port);
8347
8348         if (!(adapter->flags & IXGBE_FLAG_VXLAN_OFFLOAD_CAPABLE))
8349                 return;
8350
8351         if (sa_family == AF_INET6)
8352                 return;
8353
8354         if (adapter->vxlan_port != new_port) {
8355                 netdev_info(dev, "Port %d was not found, not deleting\n",
8356                             new_port);
8357                 return;
8358         }
8359
8360         ixgbe_clear_vxlan_port(adapter);
8361         adapter->flags2 |= IXGBE_FLAG2_VXLAN_REREG_NEEDED;
8362 }
8363 #endif /* CONFIG_IXGBE_VXLAN */
8364
8365 static int ixgbe_ndo_fdb_add(struct ndmsg *ndm, struct nlattr *tb[],
8366                              struct net_device *dev,
8367                              const unsigned char *addr, u16 vid,
8368                              u16 flags)
8369 {
8370         /* guarantee we can provide a unique filter for the unicast address */
8371         if (is_unicast_ether_addr(addr) || is_link_local_ether_addr(addr)) {
8372                 struct ixgbe_adapter *adapter = netdev_priv(dev);
8373                 u16 pool = VMDQ_P(0);
8374
8375                 if (netdev_uc_count(dev) >= ixgbe_available_rars(adapter, pool))
8376                         return -ENOMEM;
8377         }
8378
8379         return ndo_dflt_fdb_add(ndm, tb, dev, addr, vid, flags);
8380 }
8381
8382 /**
8383  * ixgbe_configure_bridge_mode - set various bridge modes
8384  * @adapter - the private structure
8385  * @mode - requested bridge mode
8386  *
8387  * Configure some settings require for various bridge modes.
8388  **/
8389 static int ixgbe_configure_bridge_mode(struct ixgbe_adapter *adapter,
8390                                        __u16 mode)
8391 {
8392         struct ixgbe_hw *hw = &adapter->hw;
8393         unsigned int p, num_pools;
8394         u32 vmdctl;
8395
8396         switch (mode) {
8397         case BRIDGE_MODE_VEPA:
8398                 /* disable Tx loopback, rely on switch hairpin mode */
8399                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_PFDTXGSWC, 0);
8400
8401                 /* must enable Rx switching replication to allow multicast
8402                  * packet reception on all VFs, and to enable source address
8403                  * pruning.
8404                  */
8405                 vmdctl = IXGBE_READ_REG(hw, IXGBE_VMD_CTL);
8406                 vmdctl |= IXGBE_VT_CTL_REPLEN;
8407                 IXGBE_WRITE_REG(hw, IXGBE_VMD_CTL, vmdctl);
8408
8409                 /* enable Rx source address pruning. Note, this requires
8410                  * replication to be enabled or else it does nothing.
8411                  */
8412                 num_pools = adapter->num_vfs + adapter->num_rx_pools;
8413                 for (p = 0; p < num_pools; p++) {
8414                         if (hw->mac.ops.set_source_address_pruning)
8415                                 hw->mac.ops.set_source_address_pruning(hw,
8416                                                                        true,
8417                                                                        p);
8418                 }
8419                 break;
8420         case BRIDGE_MODE_VEB:
8421                 /* enable Tx loopback for internal VF/PF communication */
8422                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_PFDTXGSWC,
8423                                 IXGBE_PFDTXGSWC_VT_LBEN);
8424
8425                 /* disable Rx switching replication unless we have SR-IOV
8426                  * virtual functions
8427                  */
8428                 vmdctl = IXGBE_READ_REG(hw, IXGBE_VMD_CTL);
8429                 if (!adapter->num_vfs)
8430                         vmdctl &= ~IXGBE_VT_CTL_REPLEN;
8431                 IXGBE_WRITE_REG(hw, IXGBE_VMD_CTL, vmdctl);
8432
8433                 /* disable Rx source address pruning, since we don't expect to
8434                  * be receiving external loopback of our transmitted frames.
8435                  */
8436                 num_pools = adapter->num_vfs + adapter->num_rx_pools;
8437                 for (p = 0; p < num_pools; p++) {
8438                         if (hw->mac.ops.set_source_address_pruning)
8439                                 hw->mac.ops.set_source_address_pruning(hw,
8440                                                                        false,
8441                                                                        p);
8442                 }
8443                 break;
8444         default:
8445                 return -EINVAL;
8446         }
8447
8448         adapter->bridge_mode = mode;
8449
8450         e_info(drv, "enabling bridge mode: %s\n",
8451                mode == BRIDGE_MODE_VEPA ? "VEPA" : "VEB");
8452
8453         return 0;
8454 }
8455
8456 static int ixgbe_ndo_bridge_setlink(struct net_device *dev,
8457                                     struct nlmsghdr *nlh, u16 flags)
8458 {
8459         struct ixgbe_adapter *adapter = netdev_priv(dev);
8460         struct nlattr *attr, *br_spec;
8461         int rem;
8462
8463         if (!(adapter->flags & IXGBE_FLAG_SRIOV_ENABLED))
8464                 return -EOPNOTSUPP;
8465
8466         br_spec = nlmsg_find_attr(nlh, sizeof(struct ifinfomsg), IFLA_AF_SPEC);
8467         if (!br_spec)
8468                 return -EINVAL;
8469
8470         nla_for_each_nested(attr, br_spec, rem) {
8471                 int status;
8472                 __u16 mode;
8473
8474                 if (nla_type(attr) != IFLA_BRIDGE_MODE)
8475                         continue;
8476
8477                 if (nla_len(attr) < sizeof(mode))
8478                         return -EINVAL;
8479
8480                 mode = nla_get_u16(attr);
8481                 status = ixgbe_configure_bridge_mode(adapter, mode);
8482                 if (status)
8483                         return status;
8484
8485                 break;
8486         }
8487
8488         return 0;
8489 }
8490
8491 static int ixgbe_ndo_bridge_getlink(struct sk_buff *skb, u32 pid, u32 seq,
8492                                     struct net_device *dev,
8493                                     u32 filter_mask, int nlflags)
8494 {
8495         struct ixgbe_adapter *adapter = netdev_priv(dev);
8496
8497         if (!(adapter->flags & IXGBE_FLAG_SRIOV_ENABLED))
8498                 return 0;
8499
8500         return ndo_dflt_bridge_getlink(skb, pid, seq, dev,
8501                                        adapter->bridge_mode, 0, 0, nlflags,
8502                                        filter_mask, NULL);
8503 }
8504
8505 static void *ixgbe_fwd_add(struct net_device *pdev, struct net_device *vdev)
8506 {
8507         struct ixgbe_fwd_adapter *fwd_adapter = NULL;
8508         struct ixgbe_adapter *adapter = netdev_priv(pdev);
8509         int used_pools = adapter->num_vfs + adapter->num_rx_pools;
8510         unsigned int limit;
8511         int pool, err;
8512
8513         /* Hardware has a limited number of available pools. Each VF, and the
8514          * PF require a pool. Check to ensure we don't attempt to use more
8515          * then the available number of pools.
8516          */
8517         if (used_pools >= IXGBE_MAX_VF_FUNCTIONS)
8518                 return ERR_PTR(-EINVAL);
8519
8520 #ifdef CONFIG_RPS
8521         if (vdev->num_rx_queues != vdev->num_tx_queues) {
8522                 netdev_info(pdev, "%s: Only supports a single queue count for TX and RX\n",
8523                             vdev->name);
8524                 return ERR_PTR(-EINVAL);
8525         }
8526 #endif
8527         /* Check for hardware restriction on number of rx/tx queues */
8528         if (vdev->num_tx_queues > IXGBE_MAX_L2A_QUEUES ||
8529             vdev->num_tx_queues == IXGBE_BAD_L2A_QUEUE) {
8530                 netdev_info(pdev,
8531                             "%s: Supports RX/TX Queue counts 1,2, and 4\n",
8532                             pdev->name);
8533                 return ERR_PTR(-EINVAL);
8534         }
8535
8536         if (((adapter->flags & IXGBE_FLAG_DCB_ENABLED) &&
8537               adapter->num_rx_pools > IXGBE_MAX_DCBMACVLANS - 1) ||
8538             (adapter->num_rx_pools > IXGBE_MAX_MACVLANS))
8539                 return ERR_PTR(-EBUSY);
8540
8541         fwd_adapter = kzalloc(sizeof(*fwd_adapter), GFP_KERNEL);
8542         if (!fwd_adapter)
8543                 return ERR_PTR(-ENOMEM);
8544
8545         pool = find_first_zero_bit(&adapter->fwd_bitmask, 32);
8546         adapter->num_rx_pools++;
8547         set_bit(pool, &adapter->fwd_bitmask);
8548         limit = find_last_bit(&adapter->fwd_bitmask, 32);
8549
8550         /* Enable VMDq flag so device will be set in VM mode */
8551         adapter->flags |= IXGBE_FLAG_VMDQ_ENABLED | IXGBE_FLAG_SRIOV_ENABLED;
8552         adapter->ring_feature[RING_F_VMDQ].limit = limit + 1;
8553         adapter->ring_feature[RING_F_RSS].limit = vdev->num_tx_queues;
8554
8555         /* Force reinit of ring allocation with VMDQ enabled */
8556         err = ixgbe_setup_tc(pdev, netdev_get_num_tc(pdev));
8557         if (err)
8558                 goto fwd_add_err;
8559         fwd_adapter->pool = pool;
8560         fwd_adapter->real_adapter = adapter;
8561         err = ixgbe_fwd_ring_up(vdev, fwd_adapter);
8562         if (err)
8563                 goto fwd_add_err;
8564         netif_tx_start_all_queues(vdev);
8565         return fwd_adapter;
8566 fwd_add_err:
8567         /* unwind counter and free adapter struct */
8568         netdev_info(pdev,
8569                     "%s: dfwd hardware acceleration failed\n", vdev->name);
8570         clear_bit(pool, &adapter->fwd_bitmask);
8571         adapter->num_rx_pools--;
8572         kfree(fwd_adapter);
8573         return ERR_PTR(err);
8574 }
8575
8576 static void ixgbe_fwd_del(struct net_device *pdev, void *priv)
8577 {
8578         struct ixgbe_fwd_adapter *fwd_adapter = priv;
8579         struct ixgbe_adapter *adapter = fwd_adapter->real_adapter;
8580         unsigned int limit;
8581
8582         clear_bit(fwd_adapter->pool, &adapter->fwd_bitmask);
8583         adapter->num_rx_pools--;
8584
8585         limit = find_last_bit(&adapter->fwd_bitmask, 32);
8586         adapter->ring_feature[RING_F_VMDQ].limit = limit + 1;
8587         ixgbe_fwd_ring_down(fwd_adapter->netdev, fwd_adapter);
8588         ixgbe_setup_tc(pdev, netdev_get_num_tc(pdev));
8589         netdev_dbg(pdev, "pool %i:%i queues %i:%i VSI bitmask %lx\n",
8590                    fwd_adapter->pool, adapter->num_rx_pools,
8591                    fwd_adapter->rx_base_queue,
8592                    fwd_adapter->rx_base_queue + adapter->num_rx_queues_per_pool,
8593                    adapter->fwd_bitmask);
8594         kfree(fwd_adapter);
8595 }
8596
8597 #define IXGBE_MAX_TUNNEL_HDR_LEN 80
8598 static netdev_features_t
8599 ixgbe_features_check(struct sk_buff *skb, struct net_device *dev,
8600                      netdev_features_t features)
8601 {
8602         if (!skb->encapsulation)
8603                 return features;
8604
8605         if (unlikely(skb_inner_mac_header(skb) - skb_transport_header(skb) >
8606                      IXGBE_MAX_TUNNEL_HDR_LEN))
8607                 return features & ~NETIF_F_CSUM_MASK;
8608
8609         return features;
8610 }
8611
8612 static const struct net_device_ops ixgbe_netdev_ops = {
8613         .ndo_open               = ixgbe_open,
8614         .ndo_stop               = ixgbe_close,
8615         .ndo_start_xmit         = ixgbe_xmit_frame,
8616         .ndo_select_queue       = ixgbe_select_queue,
8617         .ndo_set_rx_mode        = ixgbe_set_rx_mode,
8618         .ndo_validate_addr      = eth_validate_addr,
8619         .ndo_set_mac_address    = ixgbe_set_mac,
8620         .ndo_change_mtu         = ixgbe_change_mtu,
8621         .ndo_tx_timeout         = ixgbe_tx_timeout,
8622         .ndo_vlan_rx_add_vid    = ixgbe_vlan_rx_add_vid,
8623         .ndo_vlan_rx_kill_vid   = ixgbe_vlan_rx_kill_vid,
8624         .ndo_do_ioctl           = ixgbe_ioctl,
8625         .ndo_set_vf_mac         = ixgbe_ndo_set_vf_mac,
8626         .ndo_set_vf_vlan        = ixgbe_ndo_set_vf_vlan,
8627         .ndo_set_vf_rate        = ixgbe_ndo_set_vf_bw,
8628         .ndo_set_vf_spoofchk    = ixgbe_ndo_set_vf_spoofchk,
8629         .ndo_set_vf_rss_query_en = ixgbe_ndo_set_vf_rss_query_en,
8630         .ndo_set_vf_trust       = ixgbe_ndo_set_vf_trust,
8631         .ndo_get_vf_config      = ixgbe_ndo_get_vf_config,
8632         .ndo_get_stats64        = ixgbe_get_stats64,
8633 #ifdef CONFIG_IXGBE_DCB
8634         .ndo_setup_tc           = ixgbe_setup_tc,
8635 #endif
8636 #ifdef CONFIG_NET_POLL_CONTROLLER
8637         .ndo_poll_controller    = ixgbe_netpoll,
8638 #endif
8639 #ifdef CONFIG_NET_RX_BUSY_POLL
8640         .ndo_busy_poll          = ixgbe_low_latency_recv,
8641 #endif
8642 #ifdef IXGBE_FCOE
8643         .ndo_fcoe_ddp_setup = ixgbe_fcoe_ddp_get,
8644         .ndo_fcoe_ddp_target = ixgbe_fcoe_ddp_target,
8645         .ndo_fcoe_ddp_done = ixgbe_fcoe_ddp_put,
8646         .ndo_fcoe_enable = ixgbe_fcoe_enable,
8647         .ndo_fcoe_disable = ixgbe_fcoe_disable,
8648         .ndo_fcoe_get_wwn = ixgbe_fcoe_get_wwn,
8649         .ndo_fcoe_get_hbainfo = ixgbe_fcoe_get_hbainfo,
8650 #endif /* IXGBE_FCOE */
8651         .ndo_set_features = ixgbe_set_features,
8652         .ndo_fix_features = ixgbe_fix_features,
8653         .ndo_fdb_add            = ixgbe_ndo_fdb_add,
8654         .ndo_bridge_setlink     = ixgbe_ndo_bridge_setlink,
8655         .ndo_bridge_getlink     = ixgbe_ndo_bridge_getlink,
8656         .ndo_dfwd_add_station   = ixgbe_fwd_add,
8657         .ndo_dfwd_del_station   = ixgbe_fwd_del,
8658 #ifdef CONFIG_IXGBE_VXLAN
8659         .ndo_add_vxlan_port     = ixgbe_add_vxlan_port,
8660         .ndo_del_vxlan_port     = ixgbe_del_vxlan_port,
8661 #endif /* CONFIG_IXGBE_VXLAN */
8662         .ndo_features_check     = ixgbe_features_check,
8663 };
8664
8665 /**
8666  * ixgbe_enumerate_functions - Get the number of ports this device has
8667  * @adapter: adapter structure
8668  *
8669  * This function enumerates the phsyical functions co-located on a single slot,
8670  * in order to determine how many ports a device has. This is most useful in
8671  * determining the required GT/s of PCIe bandwidth necessary for optimal
8672  * performance.
8673  **/
8674 static inline int ixgbe_enumerate_functions(struct ixgbe_adapter *adapter)
8675 {
8676         struct pci_dev *entry, *pdev = adapter->pdev;
8677         int physfns = 0;
8678
8679         /* Some cards can not use the generic count PCIe functions method,
8680          * because they are behind a parent switch, so we hardcode these with
8681          * the correct number of functions.
8682          */
8683         if (ixgbe_pcie_from_parent(&adapter->hw))
8684                 physfns = 4;
8685
8686         list_for_each_entry(entry, &adapter->pdev->bus->devices, bus_list) {
8687                 /* don't count virtual functions */
8688                 if (entry->is_virtfn)
8689                         continue;
8690
8691                 /* When the devices on the bus don't all match our device ID,
8692                  * we can't reliably determine the correct number of
8693                  * functions. This can occur if a function has been direct
8694                  * attached to a virtual machine using VT-d, for example. In
8695                  * this case, simply return -1 to indicate this.
8696                  */
8697                 if ((entry->vendor != pdev->vendor) ||
8698                     (entry->device != pdev->device))
8699                         return -1;
8700
8701                 physfns++;
8702         }
8703
8704         return physfns;
8705 }
8706
8707 /**
8708  * ixgbe_wol_supported - Check whether device supports WoL
8709  * @hw: hw specific details
8710  * @device_id: the device ID
8711  * @subdev_id: the subsystem device ID
8712  *
8713  * This function is used by probe and ethtool to determine
8714  * which devices have WoL support
8715  *
8716  **/
8717 int ixgbe_wol_supported(struct ixgbe_adapter *adapter, u16 device_id,
8718                         u16 subdevice_id)
8719 {
8720         struct ixgbe_hw *hw = &adapter->hw;
8721         u16 wol_cap = adapter->eeprom_cap & IXGBE_DEVICE_CAPS_WOL_MASK;
8722         int is_wol_supported = 0;
8723
8724         switch (device_id) {
8725         case IXGBE_DEV_ID_82599_SFP:
8726                 /* Only these subdevices could supports WOL */
8727                 switch (subdevice_id) {
8728                 case IXGBE_SUBDEV_ID_82599_SFP_WOL0:
8729                 case IXGBE_SUBDEV_ID_82599_560FLR:
8730                         /* only support first port */
8731                         if (hw->bus.func != 0)
8732                                 break;
8733                 case IXGBE_SUBDEV_ID_82599_SP_560FLR:
8734                 case IXGBE_SUBDEV_ID_82599_SFP:
8735                 case IXGBE_SUBDEV_ID_82599_RNDC:
8736                 case IXGBE_SUBDEV_ID_82599_ECNA_DP:
8737                 case IXGBE_SUBDEV_ID_82599_LOM_SFP:
8738                         is_wol_supported = 1;
8739                         break;
8740                 }
8741                 break;
8742         case IXGBE_DEV_ID_82599EN_SFP:
8743                 /* Only this subdevice supports WOL */
8744                 switch (subdevice_id) {
8745                 case IXGBE_SUBDEV_ID_82599EN_SFP_OCP1:
8746                         is_wol_supported = 1;
8747                         break;
8748                 }
8749                 break;
8750         case IXGBE_DEV_ID_82599_COMBO_BACKPLANE:
8751                 /* All except this subdevice support WOL */
8752                 if (subdevice_id != IXGBE_SUBDEV_ID_82599_KX4_KR_MEZZ)
8753                         is_wol_supported = 1;
8754                 break;
8755         case IXGBE_DEV_ID_82599_KX4:
8756                 is_wol_supported = 1;
8757                 break;
8758         case IXGBE_DEV_ID_X540T:
8759         case IXGBE_DEV_ID_X540T1:
8760         case IXGBE_DEV_ID_X550T:
8761         case IXGBE_DEV_ID_X550EM_X_KX4:
8762         case IXGBE_DEV_ID_X550EM_X_KR:
8763         case IXGBE_DEV_ID_X550EM_X_10G_T:
8764                 /* check eeprom to see if enabled wol */
8765                 if ((wol_cap == IXGBE_DEVICE_CAPS_WOL_PORT0_1) ||
8766                     ((wol_cap == IXGBE_DEVICE_CAPS_WOL_PORT0) &&
8767                      (hw->bus.func == 0))) {
8768                         is_wol_supported = 1;
8769                 }
8770                 break;
8771         }
8772
8773         return is_wol_supported;
8774 }
8775
8776 /**
8777  * ixgbe_get_platform_mac_addr - Look up MAC address in Open Firmware / IDPROM
8778  * @adapter: Pointer to adapter struct
8779  */
8780 static void ixgbe_get_platform_mac_addr(struct ixgbe_adapter *adapter)
8781 {
8782 #ifdef CONFIG_OF
8783         struct device_node *dp = pci_device_to_OF_node(adapter->pdev);
8784         struct ixgbe_hw *hw = &adapter->hw;
8785         const unsigned char *addr;
8786
8787         addr = of_get_mac_address(dp);
8788         if (addr) {
8789                 ether_addr_copy(hw->mac.perm_addr, addr);
8790                 return;
8791         }
8792 #endif /* CONFIG_OF */
8793
8794 #ifdef CONFIG_SPARC
8795         ether_addr_copy(hw->mac.perm_addr, idprom->id_ethaddr);
8796 #endif /* CONFIG_SPARC */
8797 }
8798
8799 /**
8800  * ixgbe_probe - Device Initialization Routine
8801  * @pdev: PCI device information struct
8802  * @ent: entry in ixgbe_pci_tbl
8803  *
8804  * Returns 0 on success, negative on failure
8805  *
8806  * ixgbe_probe initializes an adapter identified by a pci_dev structure.
8807  * The OS initialization, configuring of the adapter private structure,
8808  * and a hardware reset occur.
8809  **/
8810 static int ixgbe_probe(struct pci_dev *pdev, const struct pci_device_id *ent)
8811 {
8812         struct net_device *netdev;
8813         struct ixgbe_adapter *adapter = NULL;
8814         struct ixgbe_hw *hw;
8815         const struct ixgbe_info *ii = ixgbe_info_tbl[ent->driver_data];
8816         int i, err, pci_using_dac, expected_gts;
8817         unsigned int indices = MAX_TX_QUEUES;
8818         u8 part_str[IXGBE_PBANUM_LENGTH];
8819         bool disable_dev = false;
8820 #ifdef IXGBE_FCOE
8821         u16 device_caps;
8822 #endif
8823         u32 eec;
8824
8825         /* Catch broken hardware that put the wrong VF device ID in
8826          * the PCIe SR-IOV capability.
8827          */
8828         if (pdev->is_virtfn) {
8829                 WARN(1, KERN_ERR "%s (%hx:%hx) should not be a VF!\n",
8830                      pci_name(pdev), pdev->vendor, pdev->device);
8831                 return -EINVAL;
8832         }
8833
8834         err = pci_enable_device_mem(pdev);
8835         if (err)
8836                 return err;
8837
8838         if (!dma_set_mask_and_coherent(&pdev->dev, DMA_BIT_MASK(64))) {
8839                 pci_using_dac = 1;
8840         } else {
8841                 err = dma_set_mask_and_coherent(&pdev->dev, DMA_BIT_MASK(32));
8842                 if (err) {
8843                         dev_err(&pdev->dev,
8844                                 "No usable DMA configuration, aborting\n");
8845                         goto err_dma;
8846                 }
8847                 pci_using_dac = 0;
8848         }
8849
8850         err = pci_request_selected_regions(pdev, pci_select_bars(pdev,
8851                                            IORESOURCE_MEM), ixgbe_driver_name);
8852         if (err) {
8853                 dev_err(&pdev->dev,
8854                         "pci_request_selected_regions failed 0x%x\n", err);
8855                 goto err_pci_reg;
8856         }
8857
8858         pci_enable_pcie_error_reporting(pdev);
8859
8860         pci_set_master(pdev);
8861         pci_save_state(pdev);
8862
8863         if (ii->mac == ixgbe_mac_82598EB) {
8864 #ifdef CONFIG_IXGBE_DCB
8865                 /* 8 TC w/ 4 queues per TC */
8866                 indices = 4 * MAX_TRAFFIC_CLASS;
8867 #else
8868                 indices = IXGBE_MAX_RSS_INDICES;
8869 #endif
8870         }
8871
8872         netdev = alloc_etherdev_mq(sizeof(struct ixgbe_adapter), indices);
8873         if (!netdev) {
8874                 err = -ENOMEM;
8875                 goto err_alloc_etherdev;
8876         }
8877
8878         SET_NETDEV_DEV(netdev, &pdev->dev);
8879
8880         adapter = netdev_priv(netdev);
8881
8882         adapter->netdev = netdev;
8883         adapter->pdev = pdev;
8884         hw = &adapter->hw;
8885         hw->back = adapter;
8886         adapter->msg_enable = netif_msg_init(debug, DEFAULT_MSG_ENABLE);
8887
8888         hw->hw_addr = ioremap(pci_resource_start(pdev, 0),
8889                               pci_resource_len(pdev, 0));
8890         adapter->io_addr = hw->hw_addr;
8891         if (!hw->hw_addr) {
8892                 err = -EIO;
8893                 goto err_ioremap;
8894         }
8895
8896         netdev->netdev_ops = &ixgbe_netdev_ops;
8897         ixgbe_set_ethtool_ops(netdev);
8898         netdev->watchdog_timeo = 5 * HZ;
8899         strlcpy(netdev->name, pci_name(pdev), sizeof(netdev->name));
8900
8901         /* Setup hw api */
8902         memcpy(&hw->mac.ops, ii->mac_ops, sizeof(hw->mac.ops));
8903         hw->mac.type  = ii->mac;
8904         hw->mvals     = ii->mvals;
8905
8906         /* EEPROM */
8907         memcpy(&hw->eeprom.ops, ii->eeprom_ops, sizeof(hw->eeprom.ops));
8908         eec = IXGBE_READ_REG(hw, IXGBE_EEC(hw));
8909         if (ixgbe_removed(hw->hw_addr)) {
8910                 err = -EIO;
8911                 goto err_ioremap;
8912         }
8913         /* If EEPROM is valid (bit 8 = 1), use default otherwise use bit bang */
8914         if (!(eec & (1 << 8)))
8915                 hw->eeprom.ops.read = &ixgbe_read_eeprom_bit_bang_generic;
8916
8917         /* PHY */
8918         memcpy(&hw->phy.ops, ii->phy_ops, sizeof(hw->phy.ops));
8919         hw->phy.sfp_type = ixgbe_sfp_type_unknown;
8920         /* ixgbe_identify_phy_generic will set prtad and mmds properly */
8921         hw->phy.mdio.prtad = MDIO_PRTAD_NONE;
8922         hw->phy.mdio.mmds = 0;
8923         hw->phy.mdio.mode_support = MDIO_SUPPORTS_C45 | MDIO_EMULATE_C22;
8924         hw->phy.mdio.dev = netdev;
8925         hw->phy.mdio.mdio_read = ixgbe_mdio_read;
8926         hw->phy.mdio.mdio_write = ixgbe_mdio_write;
8927
8928         ii->get_invariants(hw);
8929
8930         /* setup the private structure */
8931         err = ixgbe_sw_init(adapter);
8932         if (err)
8933                 goto err_sw_init;
8934
8935         /* Make it possible the adapter to be woken up via WOL */
8936         switch (adapter->hw.mac.type) {
8937         case ixgbe_mac_82599EB:
8938         case ixgbe_mac_X540:
8939         case ixgbe_mac_X550:
8940         case ixgbe_mac_X550EM_x:
8941                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_WUS, ~0);
8942                 break;
8943         default:
8944                 break;
8945         }
8946
8947         /*
8948          * If there is a fan on this device and it has failed log the
8949          * failure.
8950          */
8951         if (adapter->flags & IXGBE_FLAG_FAN_FAIL_CAPABLE) {
8952                 u32 esdp = IXGBE_READ_REG(hw, IXGBE_ESDP);
8953                 if (esdp & IXGBE_ESDP_SDP1)
8954                         e_crit(probe, "Fan has stopped, replace the adapter\n");
8955         }
8956
8957         if (allow_unsupported_sfp)
8958                 hw->allow_unsupported_sfp = allow_unsupported_sfp;
8959
8960         /* reset_hw fills in the perm_addr as well */
8961         hw->phy.reset_if_overtemp = true;
8962         err = hw->mac.ops.reset_hw(hw);
8963         hw->phy.reset_if_overtemp = false;
8964         if (err == IXGBE_ERR_SFP_NOT_PRESENT) {
8965                 err = 0;
8966         } else if (err == IXGBE_ERR_SFP_NOT_SUPPORTED) {
8967                 e_dev_err("failed to load because an unsupported SFP+ or QSFP module type was detected.\n");
8968                 e_dev_err("Reload the driver after installing a supported module.\n");
8969                 goto err_sw_init;
8970         } else if (err) {
8971                 e_dev_err("HW Init failed: %d\n", err);
8972                 goto err_sw_init;
8973         }
8974
8975 #ifdef CONFIG_PCI_IOV
8976         /* SR-IOV not supported on the 82598 */
8977         if (adapter->hw.mac.type == ixgbe_mac_82598EB)
8978                 goto skip_sriov;
8979         /* Mailbox */
8980         ixgbe_init_mbx_params_pf(hw);
8981         memcpy(&hw->mbx.ops, ii->mbx_ops, sizeof(hw->mbx.ops));
8982         pci_sriov_set_totalvfs(pdev, IXGBE_MAX_VFS_DRV_LIMIT);
8983         ixgbe_enable_sriov(adapter);
8984 skip_sriov:
8985
8986 #endif
8987         netdev->features = NETIF_F_SG |
8988                            NETIF_F_IP_CSUM |
8989                            NETIF_F_IPV6_CSUM |
8990                            NETIF_F_HW_VLAN_CTAG_TX |
8991                            NETIF_F_HW_VLAN_CTAG_RX |
8992                            NETIF_F_TSO |
8993                            NETIF_F_TSO6 |
8994                            NETIF_F_RXHASH |
8995                            NETIF_F_RXCSUM;
8996
8997         netdev->hw_features = netdev->features | NETIF_F_HW_L2FW_DOFFLOAD;
8998
8999         switch (adapter->hw.mac.type) {
9000         case ixgbe_mac_82599EB:
9001         case ixgbe_mac_X540:
9002         case ixgbe_mac_X550:
9003         case ixgbe_mac_X550EM_x:
9004                 netdev->features |= NETIF_F_SCTP_CRC;
9005                 netdev->hw_features |= NETIF_F_SCTP_CRC |
9006                                        NETIF_F_NTUPLE;
9007                 break;
9008         default:
9009                 break;
9010         }
9011
9012         netdev->hw_features |= NETIF_F_RXALL;
9013         netdev->features |= NETIF_F_HW_VLAN_CTAG_FILTER;
9014
9015         netdev->vlan_features |= NETIF_F_TSO;
9016         netdev->vlan_features |= NETIF_F_TSO6;
9017         netdev->vlan_features |= NETIF_F_IP_CSUM;
9018         netdev->vlan_features |= NETIF_F_IPV6_CSUM;
9019         netdev->vlan_features |= NETIF_F_SG;
9020
9021         netdev->hw_enc_features |= NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM;
9022
9023         netdev->priv_flags |= IFF_UNICAST_FLT;
9024         netdev->priv_flags |= IFF_SUPP_NOFCS;
9025
9026 #ifdef CONFIG_IXGBE_VXLAN
9027         switch (adapter->hw.mac.type) {
9028         case ixgbe_mac_X550:
9029         case ixgbe_mac_X550EM_x:
9030                 netdev->hw_enc_features |= NETIF_F_RXCSUM;
9031                 break;
9032         default:
9033                 break;
9034         }
9035 #endif /* CONFIG_IXGBE_VXLAN */
9036
9037 #ifdef CONFIG_IXGBE_DCB
9038         netdev->dcbnl_ops = &dcbnl_ops;
9039 #endif
9040
9041 #ifdef IXGBE_FCOE
9042         if (adapter->flags & IXGBE_FLAG_FCOE_CAPABLE) {
9043                 unsigned int fcoe_l;
9044
9045                 if (hw->mac.ops.get_device_caps) {
9046                         hw->mac.ops.get_device_caps(hw, &device_caps);
9047                         if (device_caps & IXGBE_DEVICE_CAPS_FCOE_OFFLOADS)
9048                                 adapter->flags &= ~IXGBE_FLAG_FCOE_CAPABLE;
9049                 }
9050
9051
9052                 fcoe_l = min_t(int, IXGBE_FCRETA_SIZE, num_online_cpus());
9053                 adapter->ring_feature[RING_F_FCOE].limit = fcoe_l;
9054
9055                 netdev->features |= NETIF_F_FSO |
9056                                     NETIF_F_FCOE_CRC;
9057
9058                 netdev->vlan_features |= NETIF_F_FSO |
9059                                          NETIF_F_FCOE_CRC |
9060                                          NETIF_F_FCOE_MTU;
9061         }
9062 #endif /* IXGBE_FCOE */
9063         if (pci_using_dac) {
9064                 netdev->features |= NETIF_F_HIGHDMA;
9065                 netdev->vlan_features |= NETIF_F_HIGHDMA;
9066         }
9067
9068         if (adapter->flags2 & IXGBE_FLAG2_RSC_CAPABLE)
9069                 netdev->hw_features |= NETIF_F_LRO;
9070         if (adapter->flags2 & IXGBE_FLAG2_RSC_ENABLED)
9071                 netdev->features |= NETIF_F_LRO;
9072
9073         /* make sure the EEPROM is good */
9074         if (hw->eeprom.ops.validate_checksum(hw, NULL) < 0) {
9075                 e_dev_err("The EEPROM Checksum Is Not Valid\n");
9076                 err = -EIO;
9077                 goto err_sw_init;
9078         }
9079
9080         ixgbe_get_platform_mac_addr(adapter);
9081
9082         memcpy(netdev->dev_addr, hw->mac.perm_addr, netdev->addr_len);
9083
9084         if (!is_valid_ether_addr(netdev->dev_addr)) {
9085                 e_dev_err("invalid MAC address\n");
9086                 err = -EIO;
9087                 goto err_sw_init;
9088         }
9089
9090         ixgbe_mac_set_default_filter(adapter);
9091
9092         setup_timer(&adapter->service_timer, &ixgbe_service_timer,
9093                     (unsigned long) adapter);
9094
9095         if (ixgbe_removed(hw->hw_addr)) {
9096                 err = -EIO;
9097                 goto err_sw_init;
9098         }
9099         INIT_WORK(&adapter->service_task, ixgbe_service_task);
9100         set_bit(__IXGBE_SERVICE_INITED, &adapter->state);
9101         clear_bit(__IXGBE_SERVICE_SCHED, &adapter->state);
9102
9103         err = ixgbe_init_interrupt_scheme(adapter);
9104         if (err)
9105                 goto err_sw_init;
9106
9107         /* WOL not supported for all devices */
9108         adapter->wol = 0;
9109         hw->eeprom.ops.read(hw, 0x2c, &adapter->eeprom_cap);
9110         hw->wol_enabled = ixgbe_wol_supported(adapter, pdev->device,
9111                                                 pdev->subsystem_device);
9112         if (hw->wol_enabled)
9113                 adapter->wol = IXGBE_WUFC_MAG;
9114
9115         device_set_wakeup_enable(&adapter->pdev->dev, adapter->wol);
9116
9117         /* save off EEPROM version number */
9118         hw->eeprom.ops.read(hw, 0x2e, &adapter->eeprom_verh);
9119         hw->eeprom.ops.read(hw, 0x2d, &adapter->eeprom_verl);
9120
9121         /* pick up the PCI bus settings for reporting later */
9122         if (ixgbe_pcie_from_parent(hw))
9123                 ixgbe_get_parent_bus_info(adapter);
9124         else
9125                  hw->mac.ops.get_bus_info(hw);
9126
9127         /* calculate the expected PCIe bandwidth required for optimal
9128          * performance. Note that some older parts will never have enough
9129          * bandwidth due to being older generation PCIe parts. We clamp these
9130          * parts to ensure no warning is displayed if it can't be fixed.
9131          */
9132         switch (hw->mac.type) {
9133         case ixgbe_mac_82598EB:
9134                 expected_gts = min(ixgbe_enumerate_functions(adapter) * 10, 16);
9135                 break;
9136         default:
9137                 expected_gts = ixgbe_enumerate_functions(adapter) * 10;
9138                 break;
9139         }
9140
9141         /* don't check link if we failed to enumerate functions */
9142         if (expected_gts > 0)
9143                 ixgbe_check_minimum_link(adapter, expected_gts);
9144
9145         err = ixgbe_read_pba_string_generic(hw, part_str, sizeof(part_str));
9146         if (err)
9147                 strlcpy(part_str, "Unknown", sizeof(part_str));
9148         if (ixgbe_is_sfp(hw) && hw->phy.sfp_type != ixgbe_sfp_type_not_present)
9149                 e_dev_info("MAC: %d, PHY: %d, SFP+: %d, PBA No: %s\n",
9150                            hw->mac.type, hw->phy.type, hw->phy.sfp_type,
9151                            part_str);
9152         else
9153                 e_dev_info("MAC: %d, PHY: %d, PBA No: %s\n",
9154                            hw->mac.type, hw->phy.type, part_str);
9155
9156         e_dev_info("%pM\n", netdev->dev_addr);
9157
9158         /* reset the hardware with the new settings */
9159         err = hw->mac.ops.start_hw(hw);
9160         if (err == IXGBE_ERR_EEPROM_VERSION) {
9161                 /* We are running on a pre-production device, log a warning */
9162                 e_dev_warn("This device is a pre-production adapter/LOM. "
9163                            "Please be aware there may be issues associated "
9164                            "with your hardware.  If you are experiencing "
9165                            "problems please contact your Intel or hardware "
9166                            "representative who provided you with this "
9167                            "hardware.\n");
9168         }
9169         strcpy(netdev->name, "eth%d");
9170         err = register_netdev(netdev);
9171         if (err)
9172                 goto err_register;
9173
9174         pci_set_drvdata(pdev, adapter);
9175
9176         /* power down the optics for 82599 SFP+ fiber */
9177         if (hw->mac.ops.disable_tx_laser)
9178                 hw->mac.ops.disable_tx_laser(hw);
9179
9180         /* carrier off reporting is important to ethtool even BEFORE open */
9181         netif_carrier_off(netdev);
9182
9183 #ifdef CONFIG_IXGBE_DCA
9184         if (dca_add_requester(&pdev->dev) == 0) {
9185                 adapter->flags |= IXGBE_FLAG_DCA_ENABLED;
9186                 ixgbe_setup_dca(adapter);
9187         }
9188 #endif
9189         if (adapter->flags & IXGBE_FLAG_SRIOV_ENABLED) {
9190                 e_info(probe, "IOV is enabled with %d VFs\n", adapter->num_vfs);
9191                 for (i = 0; i < adapter->num_vfs; i++)
9192                         ixgbe_vf_configuration(pdev, (i | 0x10000000));
9193         }
9194
9195         /* firmware requires driver version to be 0xFFFFFFFF
9196          * since os does not support feature
9197          */
9198         if (hw->mac.ops.set_fw_drv_ver)
9199                 hw->mac.ops.set_fw_drv_ver(hw, 0xFF, 0xFF, 0xFF,
9200                                            0xFF);
9201
9202         /* add san mac addr to netdev */
9203         ixgbe_add_sanmac_netdev(netdev);
9204
9205         e_dev_info("%s\n", ixgbe_default_device_descr);
9206
9207 #ifdef CONFIG_IXGBE_HWMON
9208         if (ixgbe_sysfs_init(adapter))
9209                 e_err(probe, "failed to allocate sysfs resources\n");
9210 #endif /* CONFIG_IXGBE_HWMON */
9211
9212         ixgbe_dbg_adapter_init(adapter);
9213
9214         /* setup link for SFP devices with MNG FW, else wait for IXGBE_UP */
9215         if (ixgbe_mng_enabled(hw) && ixgbe_is_sfp(hw) && hw->mac.ops.setup_link)
9216                 hw->mac.ops.setup_link(hw,
9217                         IXGBE_LINK_SPEED_10GB_FULL | IXGBE_LINK_SPEED_1GB_FULL,
9218                         true);
9219
9220         return 0;
9221
9222 err_register:
9223         ixgbe_release_hw_control(adapter);
9224         ixgbe_clear_interrupt_scheme(adapter);
9225 err_sw_init:
9226         ixgbe_disable_sriov(adapter);
9227         adapter->flags2 &= ~IXGBE_FLAG2_SEARCH_FOR_SFP;
9228         iounmap(adapter->io_addr);
9229         kfree(adapter->mac_table);
9230 err_ioremap:
9231         disable_dev = !test_and_set_bit(__IXGBE_DISABLED, &adapter->state);
9232         free_netdev(netdev);
9233 err_alloc_etherdev:
9234         pci_release_selected_regions(pdev,
9235                                      pci_select_bars(pdev, IORESOURCE_MEM));
9236 err_pci_reg:
9237 err_dma:
9238         if (!adapter || disable_dev)
9239                 pci_disable_device(pdev);
9240         return err;
9241 }
9242
9243 /**
9244  * ixgbe_remove - Device Removal Routine
9245  * @pdev: PCI device information struct
9246  *
9247  * ixgbe_remove is called by the PCI subsystem to alert the driver
9248  * that it should release a PCI device.  The could be caused by a
9249  * Hot-Plug event, or because the driver is going to be removed from
9250  * memory.
9251  **/
9252 static void ixgbe_remove(struct pci_dev *pdev)
9253 {
9254         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
9255         struct net_device *netdev;
9256         bool disable_dev;
9257
9258         /* if !adapter then we already cleaned up in probe */
9259         if (!adapter)
9260                 return;
9261
9262         netdev  = adapter->netdev;
9263         ixgbe_dbg_adapter_exit(adapter);
9264
9265         set_bit(__IXGBE_REMOVING, &adapter->state);
9266         cancel_work_sync(&adapter->service_task);
9267
9268
9269 #ifdef CONFIG_IXGBE_DCA
9270         if (adapter->flags & IXGBE_FLAG_DCA_ENABLED) {
9271                 adapter->flags &= ~IXGBE_FLAG_DCA_ENABLED;
9272                 dca_remove_requester(&pdev->dev);
9273                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_DCA_CTRL,
9274                                 IXGBE_DCA_CTRL_DCA_DISABLE);
9275         }
9276
9277 #endif
9278 #ifdef CONFIG_IXGBE_HWMON
9279         ixgbe_sysfs_exit(adapter);
9280 #endif /* CONFIG_IXGBE_HWMON */
9281
9282         /* remove the added san mac */
9283         ixgbe_del_sanmac_netdev(netdev);
9284
9285 #ifdef CONFIG_PCI_IOV
9286         ixgbe_disable_sriov(adapter);
9287 #endif
9288         if (netdev->reg_state == NETREG_REGISTERED)
9289                 unregister_netdev(netdev);
9290
9291         ixgbe_clear_interrupt_scheme(adapter);
9292
9293         ixgbe_release_hw_control(adapter);
9294
9295 #ifdef CONFIG_DCB
9296         kfree(adapter->ixgbe_ieee_pfc);
9297         kfree(adapter->ixgbe_ieee_ets);
9298
9299 #endif
9300         iounmap(adapter->io_addr);
9301         pci_release_selected_regions(pdev, pci_select_bars(pdev,
9302                                      IORESOURCE_MEM));
9303
9304         e_dev_info("complete\n");
9305
9306         kfree(adapter->mac_table);
9307         disable_dev = !test_and_set_bit(__IXGBE_DISABLED, &adapter->state);
9308         free_netdev(netdev);
9309
9310         pci_disable_pcie_error_reporting(pdev);
9311
9312         if (disable_dev)
9313                 pci_disable_device(pdev);
9314 }
9315
9316 /**
9317  * ixgbe_io_error_detected - called when PCI error is detected
9318  * @pdev: Pointer to PCI device
9319  * @state: The current pci connection state
9320  *
9321  * This function is called after a PCI bus error affecting
9322  * this device has been detected.
9323  */
9324 static pci_ers_result_t ixgbe_io_error_detected(struct pci_dev *pdev,
9325                                                 pci_channel_state_t state)
9326 {
9327         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
9328         struct net_device *netdev = adapter->netdev;
9329
9330 #ifdef CONFIG_PCI_IOV
9331         struct ixgbe_hw *hw = &adapter->hw;
9332         struct pci_dev *bdev, *vfdev;
9333         u32 dw0, dw1, dw2, dw3;
9334         int vf, pos;
9335         u16 req_id, pf_func;
9336
9337         if (adapter->hw.mac.type == ixgbe_mac_82598EB ||
9338             adapter->num_vfs == 0)
9339                 goto skip_bad_vf_detection;
9340
9341         bdev = pdev->bus->self;
9342         while (bdev && (pci_pcie_type(bdev) != PCI_EXP_TYPE_ROOT_PORT))
9343                 bdev = bdev->bus->self;
9344
9345         if (!bdev)
9346                 goto skip_bad_vf_detection;
9347
9348         pos = pci_find_ext_capability(bdev, PCI_EXT_CAP_ID_ERR);
9349         if (!pos)
9350                 goto skip_bad_vf_detection;
9351
9352         dw0 = ixgbe_read_pci_cfg_dword(hw, pos + PCI_ERR_HEADER_LOG);
9353         dw1 = ixgbe_read_pci_cfg_dword(hw, pos + PCI_ERR_HEADER_LOG + 4);
9354         dw2 = ixgbe_read_pci_cfg_dword(hw, pos + PCI_ERR_HEADER_LOG + 8);
9355         dw3 = ixgbe_read_pci_cfg_dword(hw, pos + PCI_ERR_HEADER_LOG + 12);
9356         if (ixgbe_removed(hw->hw_addr))
9357                 goto skip_bad_vf_detection;
9358
9359         req_id = dw1 >> 16;
9360         /* On the 82599 if bit 7 of the requestor ID is set then it's a VF */
9361         if (!(req_id & 0x0080))
9362                 goto skip_bad_vf_detection;
9363
9364         pf_func = req_id & 0x01;
9365         if ((pf_func & 1) == (pdev->devfn & 1)) {
9366                 unsigned int device_id;
9367
9368                 vf = (req_id & 0x7F) >> 1;
9369                 e_dev_err("VF %d has caused a PCIe error\n", vf);
9370                 e_dev_err("TLP: dw0: %8.8x\tdw1: %8.8x\tdw2: "
9371                                 "%8.8x\tdw3: %8.8x\n",
9372                 dw0, dw1, dw2, dw3);
9373                 switch (adapter->hw.mac.type) {
9374                 case ixgbe_mac_82599EB:
9375                         device_id = IXGBE_82599_VF_DEVICE_ID;
9376                         break;
9377                 case ixgbe_mac_X540:
9378                         device_id = IXGBE_X540_VF_DEVICE_ID;
9379                         break;
9380                 case ixgbe_mac_X550:
9381                         device_id = IXGBE_DEV_ID_X550_VF;
9382                         break;
9383                 case ixgbe_mac_X550EM_x:
9384                         device_id = IXGBE_DEV_ID_X550EM_X_VF;
9385                         break;
9386                 default:
9387                         device_id = 0;
9388                         break;
9389                 }
9390
9391                 /* Find the pci device of the offending VF */
9392                 vfdev = pci_get_device(PCI_VENDOR_ID_INTEL, device_id, NULL);
9393                 while (vfdev) {
9394                         if (vfdev->devfn == (req_id & 0xFF))
9395                                 break;
9396                         vfdev = pci_get_device(PCI_VENDOR_ID_INTEL,
9397                                                device_id, vfdev);
9398                 }
9399                 /*
9400                  * There's a slim chance the VF could have been hot plugged,
9401                  * so if it is no longer present we don't need to issue the
9402                  * VFLR.  Just clean up the AER in that case.
9403                  */
9404                 if (vfdev) {
9405                         ixgbe_issue_vf_flr(adapter, vfdev);
9406                         /* Free device reference count */
9407                         pci_dev_put(vfdev);
9408                 }
9409
9410                 pci_cleanup_aer_uncorrect_error_status(pdev);
9411         }
9412
9413         /*
9414          * Even though the error may have occurred on the other port
9415          * we still need to increment the vf error reference count for
9416          * both ports because the I/O resume function will be called
9417          * for both of them.
9418          */
9419         adapter->vferr_refcount++;
9420
9421         return PCI_ERS_RESULT_RECOVERED;
9422
9423 skip_bad_vf_detection:
9424 #endif /* CONFIG_PCI_IOV */
9425         if (!test_bit(__IXGBE_SERVICE_INITED, &adapter->state))
9426                 return PCI_ERS_RESULT_DISCONNECT;
9427
9428         rtnl_lock();
9429         netif_device_detach(netdev);
9430
9431         if (state == pci_channel_io_perm_failure) {
9432                 rtnl_unlock();
9433                 return PCI_ERS_RESULT_DISCONNECT;
9434         }
9435
9436         if (netif_running(netdev))
9437                 ixgbe_down(adapter);
9438
9439         if (!test_and_set_bit(__IXGBE_DISABLED, &adapter->state))
9440                 pci_disable_device(pdev);
9441         rtnl_unlock();
9442
9443         /* Request a slot reset. */
9444         return PCI_ERS_RESULT_NEED_RESET;
9445 }
9446
9447 /**
9448  * ixgbe_io_slot_reset - called after the pci bus has been reset.
9449  * @pdev: Pointer to PCI device
9450  *
9451  * Restart the card from scratch, as if from a cold-boot.
9452  */
9453 static pci_ers_result_t ixgbe_io_slot_reset(struct pci_dev *pdev)
9454 {
9455         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
9456         pci_ers_result_t result;
9457         int err;
9458
9459         if (pci_enable_device_mem(pdev)) {
9460                 e_err(probe, "Cannot re-enable PCI device after reset.\n");
9461                 result = PCI_ERS_RESULT_DISCONNECT;
9462         } else {
9463                 smp_mb__before_atomic();
9464                 clear_bit(__IXGBE_DISABLED, &adapter->state);
9465                 adapter->hw.hw_addr = adapter->io_addr;
9466                 pci_set_master(pdev);
9467                 pci_restore_state(pdev);
9468                 pci_save_state(pdev);
9469
9470                 pci_wake_from_d3(pdev, false);
9471
9472                 ixgbe_reset(adapter);
9473                 IXGBE_WRITE_REG(&adapter->hw, IXGBE_WUS, ~0);
9474                 result = PCI_ERS_RESULT_RECOVERED;
9475         }
9476
9477         err = pci_cleanup_aer_uncorrect_error_status(pdev);
9478         if (err) {
9479                 e_dev_err("pci_cleanup_aer_uncorrect_error_status "
9480                           "failed 0x%0x\n", err);
9481                 /* non-fatal, continue */
9482         }
9483
9484         return result;
9485 }
9486
9487 /**
9488  * ixgbe_io_resume - called when traffic can start flowing again.
9489  * @pdev: Pointer to PCI device
9490  *
9491  * This callback is called when the error recovery driver tells us that
9492  * its OK to resume normal operation.
9493  */
9494 static void ixgbe_io_resume(struct pci_dev *pdev)
9495 {
9496         struct ixgbe_adapter *adapter = pci_get_drvdata(pdev);
9497         struct net_device *netdev = adapter->netdev;
9498
9499 #ifdef CONFIG_PCI_IOV
9500         if (adapter->vferr_refcount) {
9501                 e_info(drv, "Resuming after VF err\n");
9502                 adapter->vferr_refcount--;
9503                 return;
9504         }
9505
9506 #endif
9507         if (netif_running(netdev))
9508                 ixgbe_up(adapter);
9509
9510         netif_device_attach(netdev);
9511 }
9512
9513 static const struct pci_error_handlers ixgbe_err_handler = {
9514         .error_detected = ixgbe_io_error_detected,
9515         .slot_reset = ixgbe_io_slot_reset,
9516         .resume = ixgbe_io_resume,
9517 };
9518
9519 static struct pci_driver ixgbe_driver = {
9520         .name     = ixgbe_driver_name,
9521         .id_table = ixgbe_pci_tbl,
9522         .probe    = ixgbe_probe,
9523         .remove   = ixgbe_remove,
9524 #ifdef CONFIG_PM
9525         .suspend  = ixgbe_suspend,
9526         .resume   = ixgbe_resume,
9527 #endif
9528         .shutdown = ixgbe_shutdown,
9529         .sriov_configure = ixgbe_pci_sriov_configure,
9530         .err_handler = &ixgbe_err_handler
9531 };
9532
9533 /**
9534  * ixgbe_init_module - Driver Registration Routine
9535  *
9536  * ixgbe_init_module is the first routine called when the driver is
9537  * loaded. All it does is register with the PCI subsystem.
9538  **/
9539 static int __init ixgbe_init_module(void)
9540 {
9541         int ret;
9542         pr_info("%s - version %s\n", ixgbe_driver_string, ixgbe_driver_version);
9543         pr_info("%s\n", ixgbe_copyright);
9544
9545         ixgbe_wq = create_singlethread_workqueue(ixgbe_driver_name);
9546         if (!ixgbe_wq) {
9547                 pr_err("%s: Failed to create workqueue\n", ixgbe_driver_name);
9548                 return -ENOMEM;
9549         }
9550
9551         ixgbe_dbg_init();
9552
9553         ret = pci_register_driver(&ixgbe_driver);
9554         if (ret) {
9555                 ixgbe_dbg_exit();
9556                 return ret;
9557         }
9558
9559 #ifdef CONFIG_IXGBE_DCA
9560         dca_register_notify(&dca_notifier);
9561 #endif
9562
9563         return 0;
9564 }
9565
9566 module_init(ixgbe_init_module);
9567
9568 /**
9569  * ixgbe_exit_module - Driver Exit Cleanup Routine
9570  *
9571  * ixgbe_exit_module is called just before the driver is removed
9572  * from memory.
9573  **/
9574 static void __exit ixgbe_exit_module(void)
9575 {
9576 #ifdef CONFIG_IXGBE_DCA
9577         dca_unregister_notify(&dca_notifier);
9578 #endif
9579         pci_unregister_driver(&ixgbe_driver);
9580
9581         ixgbe_dbg_exit();
9582         if (ixgbe_wq) {
9583                 destroy_workqueue(ixgbe_wq);
9584                 ixgbe_wq = NULL;
9585         }
9586 }
9587
9588 #ifdef CONFIG_IXGBE_DCA
9589 static int ixgbe_notify_dca(struct notifier_block *nb, unsigned long event,
9590                             void *p)
9591 {
9592         int ret_val;
9593
9594         ret_val = driver_for_each_device(&ixgbe_driver.driver, NULL, &event,
9595                                          __ixgbe_notify_dca);
9596
9597         return ret_val ? NOTIFY_BAD : NOTIFY_DONE;
9598 }
9599
9600 #endif /* CONFIG_IXGBE_DCA */
9601
9602 module_exit(ixgbe_exit_module);
9603
9604 /* ixgbe_main.c */