]> git.kernelconcepts.de Git - karo-tx-linux.git/commitdiff
cxl: Add cxl_slot_is_supported API
authorIan Munsie <imunsie@au1.ibm.com>
Wed, 13 Jul 2016 21:17:01 +0000 (07:17 +1000)
committerMichael Ellerman <mpe@ellerman.id.au>
Thu, 14 Jul 2016 10:26:33 +0000 (20:26 +1000)
This extends the check that the adapter is in a CAPI capable slot so
that it may be called by external users in the kernel API. This will be
used by the upcoming Mellanox CX4 support, which needs to know ahead of
time if the card can be switched to cxl mode so that it can leave it in
PCI mode if it is not.

This API takes a parameter to check if CAPP DMA mode is supported, which
it currently only allows on P8NVL systems, since that mode currently has
issues accessing memory < 4GB on P8, and we cannot realistically avoid
that.

This API does not currently check if a CAPP unit is available (i.e. not
already assigned to another PHB) on P8. Doing so would be racy since it
is assigned on a first come first serve basis, and so long as CAPP DMA
mode is not supported on P8 we don't need this, since the only
anticipated user of this API requires CAPP DMA mode.

Cc: Philippe Bergheaud <felix@linux.vnet.ibm.com>
Signed-off-by: Ian Munsie <imunsie@au1.ibm.com>
Reviewed-by: Andrew Donnellan <andrew.donnellan@au1.ibm.com>
Reviewed-by: Frederic Barrat <fbarrat@linux.vnet.ibm.com>
Signed-off-by: Michael Ellerman <mpe@ellerman.id.au>
drivers/misc/cxl/pci.c
include/misc/cxl.h

index 3a5f9801640dbcf42aca4df1494f6796691df2bd..6ac6b05f41a4503171b178077e02622ef054a23f 100644 (file)
@@ -1426,6 +1426,43 @@ static int cxl_slot_is_switched(struct pci_dev *dev)
        return (depth > CXL_MAX_PCIEX_PARENT);
 }
 
+bool cxl_slot_is_supported(struct pci_dev *dev, int flags)
+{
+       if (!cpu_has_feature(CPU_FTR_HVMODE))
+               return false;
+
+       if ((flags & CXL_SLOT_FLAG_DMA) && (!pvr_version_is(PVR_POWER8NVL))) {
+               /*
+                * CAPP DMA mode is technically supported on regular P8, but
+                * will EEH if the card attempts to access memory < 4GB, which
+                * we cannot realistically avoid. We might be able to work
+                * around the issue, but until then return unsupported:
+                */
+               return false;
+       }
+
+       if (cxl_slot_is_switched(dev))
+               return false;
+
+       /*
+        * XXX: This gets a little tricky on regular P8 (not POWER8NVL) since
+        * the CAPP can be connected to PHB 0, 1 or 2 on a first come first
+        * served basis, which is racy to check from here. If we need to
+        * support this in future we might need to consider having this
+        * function effectively reserve it ahead of time.
+        *
+        * Currently, the only user of this API is the Mellanox CX4, which is
+        * only supported on P8NVL due to the above mentioned limitation of
+        * CAPP DMA mode and therefore does not need to worry about this. If the
+        * issue with CAPP DMA mode is later worked around on P8 we might need
+        * to revisit this.
+        */
+
+       return true;
+}
+EXPORT_SYMBOL_GPL(cxl_slot_is_supported);
+
+
 static int cxl_probe(struct pci_dev *dev, const struct pci_device_id *id)
 {
        struct cxl *adapter;
index b6d040f31f7622d836d5ca88b371d4bd2193ddd8..dd9eebba3bb6589a8309382d128171dfa7c038ff 100644 (file)
  * generic PCI API. This API is agnostic to the actual AFU.
  */
 
+#define CXL_SLOT_FLAG_DMA 0x1
+
+/*
+ * Checks if the given card is in a cxl capable slot. Pass CXL_SLOT_FLAG_DMA if
+ * the card requires CAPP DMA mode to also check if the system supports it.
+ * This is intended to be used by bi-modal devices to determine if they can use
+ * cxl mode or if they should continue running in PCI mode.
+ *
+ * Note that this only checks if the slot is cxl capable - it does not
+ * currently check if the CAPP is currently available for chips where it can be
+ * assigned to different PHBs on a first come first serve basis (i.e. P8)
+ */
+bool cxl_slot_is_supported(struct pci_dev *dev, int flags);
+
+
 /* Get the AFU associated with a pci_dev */
 struct cxl_afu *cxl_pci_to_afu(struct pci_dev *dev);