]> git.kernelconcepts.de Git - karo-tx-linux.git/commitdiff
ASoC: fsl_spdif: Use clk_set_rate() for spdif root clock only
authorNicolin Chen <Guangyu.Chen@freescale.com>
Wed, 30 Apr 2014 10:54:05 +0000 (18:54 +0800)
committerMark Brown <broonie@linaro.org>
Mon, 5 May 2014 19:26:05 +0000 (12:26 -0700)
The clock mux for the Freescale S/PDIF controller has eight clock sources
while most of them are from other moudles and even system clocks that do
not allow a rate-changing operation.

So we here only allow the clk_set_rate() and clk_round_rate() happened to
spdif root clock, the private clock for S/PDIF controller.

Signed-off-by: Nicolin Chen <Guangyu.Chen@freescale.com>
Signed-off-by: Mark Brown <broonie@linaro.org>
sound/soc/fsl/fsl_spdif.c
sound/soc/fsl/fsl_spdif.h

index 7ae2a25ea642e56329bbea9fbc5fd49e1ada379c..6df70a976c10f1d413bd7dba16ecf0b76cfac1fc 100644 (file)
@@ -384,6 +384,10 @@ static int spdif_set_sample_rate(struct snd_pcm_substream *substream,
                return -EINVAL;
        }
 
+       /* Don't mess up the clocks from other modules */
+       if (clk != STC_TXCLK_SPDIF_ROOT)
+               goto clk_set_bypass;
+
        /*
         * The S/PDIF block needs a clock of 64 * fs * div.  The S/PDIF block
         * will divide by (div).  So request 64 * fs * (div+1) which will
@@ -395,6 +399,7 @@ static int spdif_set_sample_rate(struct snd_pcm_substream *substream,
                return ret;
        }
 
+clk_set_bypass:
        dev_dbg(&pdev->dev, "expected clock rate = %d\n",
                        (64 * sample_rate * div));
        dev_dbg(&pdev->dev, "actual clock rate = %ld\n",
@@ -1011,7 +1016,7 @@ static struct regmap_config fsl_spdif_regmap_config = {
 
 static u32 fsl_spdif_txclk_caldiv(struct fsl_spdif_priv *spdif_priv,
                                struct clk *clk, u64 savesub,
-                               enum spdif_txrate index)
+                               enum spdif_txrate index, bool round)
 {
        const u32 rate[] = { 32000, 44100, 48000 };
        u64 rate_ideal, rate_actual, sub;
@@ -1019,7 +1024,10 @@ static u32 fsl_spdif_txclk_caldiv(struct fsl_spdif_priv *spdif_priv,
 
        for (div = 1; div <= 128; div++) {
                rate_ideal = rate[index] * (div + 1) * 64;
-               rate_actual = clk_round_rate(clk, rate_ideal);
+               if (round)
+                       rate_actual = clk_round_rate(clk, rate_ideal);
+               else
+                       rate_actual = clk_get_rate(clk);
 
                arate = rate_actual / 64;
                arate /= div;
@@ -1072,7 +1080,8 @@ static int fsl_spdif_probe_txclk(struct fsl_spdif_priv *spdif_priv,
                if (!clk_get_rate(clk))
                        continue;
 
-               ret = fsl_spdif_txclk_caldiv(spdif_priv, clk, savesub, index);
+               ret = fsl_spdif_txclk_caldiv(spdif_priv, clk, savesub, index,
+                                            i == STC_TXCLK_SPDIF_ROOT);
                if (savesub == ret)
                        continue;
 
index b1266790d1174a74497e81d1848436300894b5ea..18bf8cdc579e6316e8ce09a9b3bba2bd63e70b1b 100644 (file)
@@ -157,6 +157,8 @@ enum spdif_gainsel {
 #define STC_TXCLK_DIV(x)               ((((x) - 1) << STC_TXCLK_DIV_OFFSET) & STC_TXCLK_DIV_MASK)
 #define STC_TXCLK_SRC_MAX              8
 
+#define STC_TXCLK_SPDIF_ROOT           1
+
 /* SPDIF tx rate */
 enum spdif_txrate {
        SPDIF_TXRATE_32000 = 0,