]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
bbd48cc1ad2089ea059d56534c1b4edf23577d41
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_WANT_IPC_PARSE_VERSION
8         select BUILDTIME_EXTABLE_SORT if MMU
9         select CPU_PM if (SUSPEND || CPU_IDLE)
10         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
11         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
12         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
13         select GENERIC_IRQ_PROBE
14         select GENERIC_IRQ_SHOW
15         select GENERIC_KERNEL_THREAD
16         select GENERIC_KERNEL_EXECVE
17         select GENERIC_PCI_IOMAP
18         select GENERIC_SMP_IDLE_THREAD
19         select GENERIC_STRNCPY_FROM_USER
20         select GENERIC_STRNLEN_USER
21         select HARDIRQS_SW_RESEND
22         select HAVE_AOUT
23         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
24         select HAVE_ARCH_KGDB
25         select HAVE_ARCH_SECCOMP_FILTER
26         select HAVE_ARCH_TRACEHOOK
27         select HAVE_BPF_JIT
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_DEBUG_KMEMLEAK
30         select HAVE_DMA_API_DEBUG
31         select HAVE_DMA_ATTRS
32         select HAVE_DMA_CONTIGUOUS if MMU
33         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
34         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
35         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
36         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
37         select HAVE_GENERIC_DMA_COHERENT
38         select HAVE_GENERIC_HARDIRQS
39         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
40         select HAVE_IDE if PCI || ISA || PCMCIA
41         select HAVE_IRQ_WORK
42         select HAVE_KERNEL_GZIP
43         select HAVE_KERNEL_LZMA
44         select HAVE_KERNEL_LZO
45         select HAVE_KERNEL_XZ
46         select HAVE_KPROBES if !XIP_KERNEL
47         select HAVE_KRETPROBES if (HAVE_KPROBES)
48         select HAVE_MEMBLOCK
49         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
50         select HAVE_PERF_EVENTS
51         select HAVE_REGS_AND_STACK_ACCESS_API
52         select HAVE_SYSCALL_TRACEPOINTS
53         select HAVE_UID16
54         select KTIME_SCALAR
55         select PERF_USE_VMALLOC
56         select RTC_LIB
57         select SYS_SUPPORTS_APM_EMULATION
58         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
59         select MODULES_USE_ELF_REL
60         help
61           The ARM series is a line of low-power-consumption RISC chip designs
62           licensed by ARM Ltd and targeted at embedded applications and
63           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
64           manufactured, but legacy ARM-based PC hardware remains popular in
65           Europe.  There is an ARM Linux project with a web page at
66           <http://www.arm.linux.org.uk/>.
67
68 config ARM_HAS_SG_CHAIN
69         bool
70
71 config NEED_SG_DMA_LENGTH
72         bool
73
74 config ARM_DMA_USE_IOMMU
75         bool
76         select ARM_HAS_SG_CHAIN
77         select NEED_SG_DMA_LENGTH
78
79 config HAVE_PWM
80         bool
81
82 config MIGHT_HAVE_PCI
83         bool
84
85 config SYS_SUPPORTS_APM_EMULATION
86         bool
87
88 config GENERIC_GPIO
89         bool
90
91 config HAVE_TCM
92         bool
93         select GENERIC_ALLOCATOR
94
95 config HAVE_PROC_CPU
96         bool
97
98 config NO_IOPORT
99         bool
100
101 config EISA
102         bool
103         ---help---
104           The Extended Industry Standard Architecture (EISA) bus was
105           developed as an open alternative to the IBM MicroChannel bus.
106
107           The EISA bus provided some of the features of the IBM MicroChannel
108           bus while maintaining backward compatibility with cards made for
109           the older ISA bus.  The EISA bus saw limited use between 1988 and
110           1995 when it was made obsolete by the PCI bus.
111
112           Say Y here if you are building a kernel for an EISA-based machine.
113
114           Otherwise, say N.
115
116 config SBUS
117         bool
118
119 config STACKTRACE_SUPPORT
120         bool
121         default y
122
123 config HAVE_LATENCYTOP_SUPPORT
124         bool
125         depends on !SMP
126         default y
127
128 config LOCKDEP_SUPPORT
129         bool
130         default y
131
132 config TRACE_IRQFLAGS_SUPPORT
133         bool
134         default y
135
136 config RWSEM_GENERIC_SPINLOCK
137         bool
138         default y
139
140 config RWSEM_XCHGADD_ALGORITHM
141         bool
142
143 config ARCH_HAS_ILOG2_U32
144         bool
145
146 config ARCH_HAS_ILOG2_U64
147         bool
148
149 config ARCH_HAS_CPUFREQ
150         bool
151         help
152           Internal node to signify that the ARCH has CPUFREQ support
153           and that the relevant menu configurations are displayed for
154           it.
155
156 config GENERIC_HWEIGHT
157         bool
158         default y
159
160 config GENERIC_CALIBRATE_DELAY
161         bool
162         default y
163
164 config ARCH_MAY_HAVE_PC_FDC
165         bool
166
167 config ZONE_DMA
168         bool
169
170 config NEED_DMA_MAP_STATE
171        def_bool y
172
173 config ARCH_HAS_DMA_SET_COHERENT_MASK
174         bool
175
176 config GENERIC_ISA_DMA
177         bool
178
179 config FIQ
180         bool
181
182 config NEED_RET_TO_USER
183         bool
184
185 config ARCH_MTD_XIP
186         bool
187
188 config VECTORS_BASE
189         hex
190         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
191         default DRAM_BASE if REMAP_VECTORS_TO_RAM
192         default 0x00000000
193         help
194           The base address of exception vectors.
195
196 config ARM_PATCH_PHYS_VIRT
197         bool "Patch physical to virtual translations at runtime" if EMBEDDED
198         default y
199         depends on !XIP_KERNEL && MMU
200         depends on !ARCH_REALVIEW || !SPARSEMEM
201         help
202           Patch phys-to-virt and virt-to-phys translation functions at
203           boot and module load time according to the position of the
204           kernel in system memory.
205
206           This can only be used with non-XIP MMU kernels where the base
207           of physical memory is at a 16MB boundary.
208
209           Only disable this option if you know that you do not require
210           this feature (eg, building a kernel for a single machine) and
211           you need to shrink the kernel to the minimal size.
212
213 config NEED_MACH_GPIO_H
214         bool
215         help
216           Select this when mach/gpio.h is required to provide special
217           definitions for this platform. The need for mach/gpio.h should
218           be avoided when possible.
219
220 config NEED_MACH_IO_H
221         bool
222         help
223           Select this when mach/io.h is required to provide special
224           definitions for this platform.  The need for mach/io.h should
225           be avoided when possible.
226
227 config NEED_MACH_MEMORY_H
228         bool
229         help
230           Select this when mach/memory.h is required to provide special
231           definitions for this platform.  The need for mach/memory.h should
232           be avoided when possible.
233
234 config PHYS_OFFSET
235         hex "Physical address of main memory" if MMU
236         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
237         default DRAM_BASE if !MMU
238         help
239           Please provide the physical address corresponding to the
240           location of main memory in your system.
241
242 config GENERIC_BUG
243         def_bool y
244         depends on BUG
245
246 source "init/Kconfig"
247
248 source "kernel/Kconfig.freezer"
249
250 menu "System Type"
251
252 config MMU
253         bool "MMU-based Paged Memory Management Support"
254         default y
255         help
256           Select if you want MMU-based virtualised addressing space
257           support by paged memory management. If unsure, say 'Y'.
258
259 #
260 # The "ARM system type" choice list is ordered alphabetically by option
261 # text.  Please add new entries in the option alphabetic order.
262 #
263 choice
264         prompt "ARM system type"
265         default ARCH_MULTIPLATFORM
266
267 config ARCH_MULTIPLATFORM
268         bool "Allow multiple platforms to be selected"
269         depends on MMU
270         select ARM_PATCH_PHYS_VIRT
271         select AUTO_ZRELADDR
272         select COMMON_CLK
273         select MULTI_IRQ_HANDLER
274         select SPARSE_IRQ
275         select USE_OF
276
277 config ARCH_INTEGRATOR
278         bool "ARM Ltd. Integrator family"
279         select ARCH_HAS_CPUFREQ
280         select ARM_AMBA
281         select COMMON_CLK
282         select COMMON_CLK_VERSATILE
283         select GENERIC_CLOCKEVENTS
284         select HAVE_TCM
285         select ICST
286         select MULTI_IRQ_HANDLER
287         select NEED_MACH_MEMORY_H
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_FPGA_IRQ
290         select SPARSE_IRQ
291         help
292           Support for ARM's Integrator platform.
293
294 config ARCH_REALVIEW
295         bool "ARM Ltd. RealView family"
296         select ARCH_WANT_OPTIONAL_GPIOLIB
297         select ARM_AMBA
298         select ARM_TIMER_SP804
299         select COMMON_CLK
300         select COMMON_CLK_VERSATILE
301         select GENERIC_CLOCKEVENTS
302         select GPIO_PL061 if GPIOLIB
303         select ICST
304         select NEED_MACH_MEMORY_H
305         select PLAT_VERSATILE
306         select PLAT_VERSATILE_CLCD
307         help
308           This enables support for ARM Ltd RealView boards.
309
310 config ARCH_VERSATILE
311         bool "ARM Ltd. Versatile family"
312         select ARCH_WANT_OPTIONAL_GPIOLIB
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select ARM_VIC
316         select CLKDEV_LOOKUP
317         select GENERIC_CLOCKEVENTS
318         select HAVE_MACH_CLKDEV
319         select ICST
320         select PLAT_VERSATILE
321         select PLAT_VERSATILE_CLCD
322         select PLAT_VERSATILE_CLOCK
323         select PLAT_VERSATILE_FPGA_IRQ
324         help
325           This enables support for ARM Ltd Versatile board.
326
327 config ARCH_AT91
328         bool "Atmel AT91"
329         select ARCH_REQUIRE_GPIOLIB
330         select CLKDEV_LOOKUP
331         select HAVE_CLK
332         select IRQ_DOMAIN
333         select NEED_MACH_GPIO_H
334         select NEED_MACH_IO_H if PCCARD
335         help
336           This enables support for systems based on Atmel
337           AT91RM9200 and AT91SAM9* processors.
338
339 config ARCH_BCM2835
340         bool "Broadcom BCM2835 family"
341         select ARCH_WANT_OPTIONAL_GPIOLIB
342         select ARM_AMBA
343         select ARM_ERRATA_411920
344         select ARM_TIMER_SP804
345         select CLKDEV_LOOKUP
346         select COMMON_CLK
347         select CPU_V6
348         select GENERIC_CLOCKEVENTS
349         select MULTI_IRQ_HANDLER
350         select SPARSE_IRQ
351         select USE_OF
352         help
353           This enables support for the Broadcom BCM2835 SoC. This SoC is
354           use in the Raspberry Pi, and Roku 2 devices.
355
356 config ARCH_CNS3XXX
357         bool "Cavium Networks CNS3XXX family"
358         select ARM_GIC
359         select CPU_V6K
360         select GENERIC_CLOCKEVENTS
361         select MIGHT_HAVE_CACHE_L2X0
362         select MIGHT_HAVE_PCI
363         select PCI_DOMAINS if PCI
364         help
365           Support for Cavium Networks CNS3XXX platform.
366
367 config ARCH_CLPS711X
368         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
369         select ARCH_USES_GETTIMEOFFSET
370         select CLKDEV_LOOKUP
371         select COMMON_CLK
372         select CPU_ARM720T
373         select NEED_MACH_MEMORY_H
374         help
375           Support for Cirrus Logic 711x/721x/731x based boards.
376
377 config ARCH_GEMINI
378         bool "Cortina Systems Gemini"
379         select ARCH_REQUIRE_GPIOLIB
380         select ARCH_USES_GETTIMEOFFSET
381         select CPU_FA526
382         help
383           Support for the Cortina Systems Gemini family SoCs
384
385 config ARCH_SIRF
386         bool "CSR SiRF"
387         select ARCH_REQUIRE_GPIOLIB
388         select COMMON_CLK
389         select GENERIC_CLOCKEVENTS
390         select GENERIC_IRQ_CHIP
391         select MIGHT_HAVE_CACHE_L2X0
392         select NO_IOPORT
393         select PINCTRL
394         select PINCTRL_SIRF
395         select USE_OF
396         help
397           Support for CSR SiRFprimaII/Marco/Polo platforms
398
399 config ARCH_EBSA110
400         bool "EBSA-110"
401         select ARCH_USES_GETTIMEOFFSET
402         select CPU_SA110
403         select ISA
404         select NEED_MACH_IO_H
405         select NEED_MACH_MEMORY_H
406         select NO_IOPORT
407         help
408           This is an evaluation board for the StrongARM processor available
409           from Digital. It has limited hardware on-board, including an
410           Ethernet interface, two PCMCIA sockets, two serial ports and a
411           parallel port.
412
413 config ARCH_EP93XX
414         bool "EP93xx-based"
415         select ARCH_HAS_HOLES_MEMORYMODEL
416         select ARCH_REQUIRE_GPIOLIB
417         select ARCH_USES_GETTIMEOFFSET
418         select ARM_AMBA
419         select ARM_VIC
420         select CLKDEV_LOOKUP
421         select CPU_ARM920T
422         select NEED_MACH_MEMORY_H
423         help
424           This enables support for the Cirrus EP93xx series of CPUs.
425
426 config ARCH_FOOTBRIDGE
427         bool "FootBridge"
428         select CPU_SA110
429         select FOOTBRIDGE
430         select GENERIC_CLOCKEVENTS
431         select HAVE_IDE
432         select NEED_MACH_IO_H if !MMU
433         select NEED_MACH_MEMORY_H
434         help
435           Support for systems based on the DC21285 companion chip
436           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
437
438 config ARCH_MXC
439         bool "Freescale MXC/iMX-based"
440         select ARCH_REQUIRE_GPIOLIB
441         select CLKDEV_LOOKUP
442         select CLKSRC_MMIO
443         select GENERIC_CLOCKEVENTS
444         select GENERIC_IRQ_CHIP
445         select MULTI_IRQ_HANDLER
446         select SPARSE_IRQ
447         select USE_OF
448         help
449           Support for Freescale MXC/iMX-based family of processors
450
451 config ARCH_MXS
452         bool "Freescale MXS-based"
453         select ARCH_REQUIRE_GPIOLIB
454         select CLKDEV_LOOKUP
455         select CLKSRC_MMIO
456         select COMMON_CLK
457         select GENERIC_CLOCKEVENTS
458         select HAVE_CLK_PREPARE
459         select MULTI_IRQ_HANDLER
460         select PINCTRL
461         select SPARSE_IRQ
462         select USE_OF
463         help
464           Support for Freescale MXS-based family of processors
465
466 config ARCH_NETX
467         bool "Hilscher NetX based"
468         select ARM_VIC
469         select CLKSRC_MMIO
470         select CPU_ARM926T
471         select GENERIC_CLOCKEVENTS
472         help
473           This enables support for systems based on the Hilscher NetX Soc
474
475 config ARCH_H720X
476         bool "Hynix HMS720x-based"
477         select ARCH_USES_GETTIMEOFFSET
478         select CPU_ARM720T
479         select ISA_DMA_API
480         help
481           This enables support for systems based on the Hynix HMS720x
482
483 config ARCH_IOP13XX
484         bool "IOP13xx-based"
485         depends on MMU
486         select ARCH_SUPPORTS_MSI
487         select CPU_XSC3
488         select NEED_MACH_MEMORY_H
489         select NEED_RET_TO_USER
490         select PCI
491         select PLAT_IOP
492         select VMSPLIT_1G
493         help
494           Support for Intel's IOP13XX (XScale) family of processors.
495
496 config ARCH_IOP32X
497         bool "IOP32x-based"
498         depends on MMU
499         select ARCH_REQUIRE_GPIOLIB
500         select CPU_XSCALE
501         select NEED_MACH_GPIO_H
502         select NEED_RET_TO_USER
503         select PCI
504         select PLAT_IOP
505         help
506           Support for Intel's 80219 and IOP32X (XScale) family of
507           processors.
508
509 config ARCH_IOP33X
510         bool "IOP33x-based"
511         depends on MMU
512         select ARCH_REQUIRE_GPIOLIB
513         select CPU_XSCALE
514         select NEED_MACH_GPIO_H
515         select NEED_RET_TO_USER
516         select PCI
517         select PLAT_IOP
518         help
519           Support for Intel's IOP33X (XScale) family of processors.
520
521 config ARCH_IXP4XX
522         bool "IXP4xx-based"
523         depends on MMU
524         select ARCH_HAS_DMA_SET_COHERENT_MASK
525         select ARCH_REQUIRE_GPIOLIB
526         select CLKSRC_MMIO
527         select CPU_XSCALE
528         select DMABOUNCE if PCI
529         select GENERIC_CLOCKEVENTS
530         select MIGHT_HAVE_PCI
531         select NEED_MACH_IO_H
532         help
533           Support for Intel's IXP4XX (XScale) family of processors.
534
535 config ARCH_DOVE
536         bool "Marvell Dove"
537         select ARCH_REQUIRE_GPIOLIB
538         select CPU_V7
539         select GENERIC_CLOCKEVENTS
540         select MIGHT_HAVE_PCI
541         select PLAT_ORION_LEGACY
542         select USB_ARCH_HAS_EHCI
543         help
544           Support for the Marvell Dove SoC 88AP510
545
546 config ARCH_KIRKWOOD
547         bool "Marvell Kirkwood"
548         select ARCH_REQUIRE_GPIOLIB
549         select CPU_FEROCEON
550         select GENERIC_CLOCKEVENTS
551         select PCI
552         select PLAT_ORION_LEGACY
553         help
554           Support for the following Marvell Kirkwood series SoCs:
555           88F6180, 88F6192 and 88F6281.
556
557 config ARCH_MV78XX0
558         bool "Marvell MV78xx0"
559         select ARCH_REQUIRE_GPIOLIB
560         select CPU_FEROCEON
561         select GENERIC_CLOCKEVENTS
562         select PCI
563         select PLAT_ORION_LEGACY
564         help
565           Support for the following Marvell MV78xx0 series SoCs:
566           MV781x0, MV782x0.
567
568 config ARCH_ORION5X
569         bool "Marvell Orion"
570         depends on MMU
571         select ARCH_REQUIRE_GPIOLIB
572         select CPU_FEROCEON
573         select GENERIC_CLOCKEVENTS
574         select PCI
575         select PLAT_ORION_LEGACY
576         help
577           Support for the following Marvell Orion 5x series SoCs:
578           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
579           Orion-2 (5281), Orion-1-90 (6183).
580
581 config ARCH_MMP
582         bool "Marvell PXA168/910/MMP2"
583         depends on MMU
584         select ARCH_REQUIRE_GPIOLIB
585         select CLKDEV_LOOKUP
586         select GENERIC_ALLOCATOR
587         select GENERIC_CLOCKEVENTS
588         select GPIO_PXA
589         select IRQ_DOMAIN
590         select NEED_MACH_GPIO_H
591         select PLAT_PXA
592         select SPARSE_IRQ
593         help
594           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
595
596 config ARCH_KS8695
597         bool "Micrel/Kendin KS8695"
598         select ARCH_REQUIRE_GPIOLIB
599         select CLKSRC_MMIO
600         select CPU_ARM922T
601         select GENERIC_CLOCKEVENTS
602         select NEED_MACH_MEMORY_H
603         help
604           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
605           System-on-Chip devices.
606
607 config ARCH_W90X900
608         bool "Nuvoton W90X900 CPU"
609         select ARCH_REQUIRE_GPIOLIB
610         select CLKDEV_LOOKUP
611         select CLKSRC_MMIO
612         select CPU_ARM926T
613         select GENERIC_CLOCKEVENTS
614         help
615           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
616           At present, the w90x900 has been renamed nuc900, regarding
617           the ARM series product line, you can login the following
618           link address to know more.
619
620           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
621                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
622
623 config ARCH_LPC32XX
624         bool "NXP LPC32XX"
625         select ARCH_REQUIRE_GPIOLIB
626         select ARM_AMBA
627         select CLKDEV_LOOKUP
628         select CLKSRC_MMIO
629         select CPU_ARM926T
630         select GENERIC_CLOCKEVENTS
631         select HAVE_IDE
632         select HAVE_PWM
633         select USB_ARCH_HAS_OHCI
634         select USE_OF
635         help
636           Support for the NXP LPC32XX family of processors
637
638 config ARCH_TEGRA
639         bool "NVIDIA Tegra"
640         select ARCH_HAS_CPUFREQ
641         select CLKDEV_LOOKUP
642         select CLKSRC_MMIO
643         select COMMON_CLK
644         select GENERIC_CLOCKEVENTS
645         select GENERIC_GPIO
646         select HAVE_CLK
647         select HAVE_SMP
648         select MIGHT_HAVE_CACHE_L2X0
649         select USE_OF
650         help
651           This enables support for NVIDIA Tegra based systems (Tegra APX,
652           Tegra 6xx and Tegra 2 series).
653
654 config ARCH_PXA
655         bool "PXA2xx/PXA3xx-based"
656         depends on MMU
657         select ARCH_HAS_CPUFREQ
658         select ARCH_MTD_XIP
659         select ARCH_REQUIRE_GPIOLIB
660         select ARM_CPU_SUSPEND if PM
661         select AUTO_ZRELADDR
662         select CLKDEV_LOOKUP
663         select CLKSRC_MMIO
664         select GENERIC_CLOCKEVENTS
665         select GPIO_PXA
666         select HAVE_IDE
667         select MULTI_IRQ_HANDLER
668         select NEED_MACH_GPIO_H
669         select PLAT_PXA
670         select SPARSE_IRQ
671         help
672           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
673
674 config ARCH_MSM
675         bool "Qualcomm MSM"
676         select ARCH_REQUIRE_GPIOLIB
677         select CLKDEV_LOOKUP
678         select GENERIC_CLOCKEVENTS
679         select HAVE_CLK
680         help
681           Support for Qualcomm MSM/QSD based systems.  This runs on the
682           apps processor of the MSM/QSD and depends on a shared memory
683           interface to the modem processor which runs the baseband
684           stack and controls some vital subsystems
685           (clock and power control, etc).
686
687 config ARCH_SHMOBILE
688         bool "Renesas SH-Mobile / R-Mobile"
689         select CLKDEV_LOOKUP
690         select GENERIC_CLOCKEVENTS
691         select HAVE_CLK
692         select HAVE_MACH_CLKDEV
693         select HAVE_SMP
694         select MIGHT_HAVE_CACHE_L2X0
695         select MULTI_IRQ_HANDLER
696         select NEED_MACH_MEMORY_H
697         select NO_IOPORT
698         select PM_GENERIC_DOMAINS if PM
699         select SPARSE_IRQ
700         help
701           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
702
703 config ARCH_RPC
704         bool "RiscPC"
705         select ARCH_ACORN
706         select ARCH_MAY_HAVE_PC_FDC
707         select ARCH_SPARSEMEM_ENABLE
708         select ARCH_USES_GETTIMEOFFSET
709         select FIQ
710         select HAVE_IDE
711         select HAVE_PATA_PLATFORM
712         select ISA_DMA_API
713         select NEED_MACH_IO_H
714         select NEED_MACH_MEMORY_H
715         select NO_IOPORT
716         help
717           On the Acorn Risc-PC, Linux can support the internal IDE disk and
718           CD-ROM interface, serial and parallel port, and the floppy drive.
719
720 config ARCH_SA1100
721         bool "SA1100-based"
722         select ARCH_HAS_CPUFREQ
723         select ARCH_MTD_XIP
724         select ARCH_REQUIRE_GPIOLIB
725         select ARCH_SPARSEMEM_ENABLE
726         select CLKDEV_LOOKUP
727         select CLKSRC_MMIO
728         select CPU_FREQ
729         select CPU_SA1100
730         select GENERIC_CLOCKEVENTS
731         select HAVE_IDE
732         select ISA
733         select NEED_MACH_GPIO_H
734         select NEED_MACH_MEMORY_H
735         select SPARSE_IRQ
736         help
737           Support for StrongARM 11x0 based boards.
738
739 config ARCH_S3C24XX
740         bool "Samsung S3C24XX SoCs"
741         select ARCH_HAS_CPUFREQ
742         select ARCH_USES_GETTIMEOFFSET
743         select CLKDEV_LOOKUP
744         select GENERIC_GPIO
745         select HAVE_CLK
746         select HAVE_S3C2410_I2C if I2C
747         select HAVE_S3C2410_WATCHDOG if WATCHDOG
748         select HAVE_S3C_RTC if RTC_CLASS
749         select NEED_MACH_GPIO_H
750         select NEED_MACH_IO_H
751         help
752           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
753           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
754           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
755           Samsung SMDK2410 development board (and derivatives).
756
757 config ARCH_S3C64XX
758         bool "Samsung S3C64XX"
759         select ARCH_HAS_CPUFREQ
760         select ARCH_REQUIRE_GPIOLIB
761         select ARCH_USES_GETTIMEOFFSET
762         select ARM_VIC
763         select CLKDEV_LOOKUP
764         select CPU_V6
765         select HAVE_CLK
766         select HAVE_S3C2410_I2C if I2C
767         select HAVE_S3C2410_WATCHDOG if WATCHDOG
768         select HAVE_TCM
769         select NEED_MACH_GPIO_H
770         select NO_IOPORT
771         select PLAT_SAMSUNG
772         select S3C_DEV_NAND
773         select S3C_GPIO_TRACK
774         select SAMSUNG_CLKSRC
775         select SAMSUNG_GPIOLIB_4BIT
776         select SAMSUNG_IRQ_VIC_TIMER
777         select USB_ARCH_HAS_OHCI
778         help
779           Samsung S3C64XX series based systems
780
781 config ARCH_S5P64X0
782         bool "Samsung S5P6440 S5P6450"
783         select CLKDEV_LOOKUP
784         select CLKSRC_MMIO
785         select CPU_V6
786         select GENERIC_CLOCKEVENTS
787         select GENERIC_GPIO
788         select HAVE_CLK
789         select HAVE_S3C2410_I2C if I2C
790         select HAVE_S3C2410_WATCHDOG if WATCHDOG
791         select HAVE_S3C_RTC if RTC_CLASS
792         select NEED_MACH_GPIO_H
793         help
794           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
795           SMDK6450.
796
797 config ARCH_S5PC100
798         bool "Samsung S5PC100"
799         select ARCH_USES_GETTIMEOFFSET
800         select CLKDEV_LOOKUP
801         select CPU_V7
802         select GENERIC_GPIO
803         select HAVE_CLK
804         select HAVE_S3C2410_I2C if I2C
805         select HAVE_S3C2410_WATCHDOG if WATCHDOG
806         select HAVE_S3C_RTC if RTC_CLASS
807         select NEED_MACH_GPIO_H
808         help
809           Samsung S5PC100 series based systems
810
811 config ARCH_S5PV210
812         bool "Samsung S5PV210/S5PC110"
813         select ARCH_HAS_CPUFREQ
814         select ARCH_HAS_HOLES_MEMORYMODEL
815         select ARCH_SPARSEMEM_ENABLE
816         select CLKDEV_LOOKUP
817         select CLKSRC_MMIO
818         select CPU_V7
819         select GENERIC_CLOCKEVENTS
820         select GENERIC_GPIO
821         select HAVE_CLK
822         select HAVE_S3C2410_I2C if I2C
823         select HAVE_S3C2410_WATCHDOG if WATCHDOG
824         select HAVE_S3C_RTC if RTC_CLASS
825         select NEED_MACH_GPIO_H
826         select NEED_MACH_MEMORY_H
827         help
828           Samsung S5PV210/S5PC110 series based systems
829
830 config ARCH_EXYNOS
831         bool "Samsung EXYNOS"
832         select ARCH_HAS_CPUFREQ
833         select ARCH_HAS_HOLES_MEMORYMODEL
834         select ARCH_SPARSEMEM_ENABLE
835         select CLKDEV_LOOKUP
836         select CPU_V7
837         select GENERIC_CLOCKEVENTS
838         select GENERIC_GPIO
839         select HAVE_CLK
840         select HAVE_S3C2410_I2C if I2C
841         select HAVE_S3C2410_WATCHDOG if WATCHDOG
842         select HAVE_S3C_RTC if RTC_CLASS
843         select NEED_MACH_GPIO_H
844         select NEED_MACH_MEMORY_H
845         help
846           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
847
848 config ARCH_SHARK
849         bool "Shark"
850         select ARCH_USES_GETTIMEOFFSET
851         select CPU_SA110
852         select ISA
853         select ISA_DMA
854         select NEED_MACH_MEMORY_H
855         select PCI
856         select ZONE_DMA
857         help
858           Support for the StrongARM based Digital DNARD machine, also known
859           as "Shark" (<http://www.shark-linux.de/shark.html>).
860
861 config ARCH_U300
862         bool "ST-Ericsson U300 Series"
863         depends on MMU
864         select ARCH_REQUIRE_GPIOLIB
865         select ARM_AMBA
866         select ARM_PATCH_PHYS_VIRT
867         select ARM_VIC
868         select CLKDEV_LOOKUP
869         select CLKSRC_MMIO
870         select COMMON_CLK
871         select CPU_ARM926T
872         select GENERIC_CLOCKEVENTS
873         select GENERIC_GPIO
874         select HAVE_TCM
875         select SPARSE_IRQ
876         help
877           Support for ST-Ericsson U300 series mobile platforms.
878
879 config ARCH_U8500
880         bool "ST-Ericsson U8500 Series"
881         depends on MMU
882         select ARCH_HAS_CPUFREQ
883         select ARCH_REQUIRE_GPIOLIB
884         select ARM_AMBA
885         select CLKDEV_LOOKUP
886         select CPU_V7
887         select GENERIC_CLOCKEVENTS
888         select HAVE_SMP
889         select MIGHT_HAVE_CACHE_L2X0
890         help
891           Support for ST-Ericsson's Ux500 architecture
892
893 config ARCH_NOMADIK
894         bool "STMicroelectronics Nomadik"
895         select ARCH_REQUIRE_GPIOLIB
896         select ARM_AMBA
897         select ARM_VIC
898         select COMMON_CLK
899         select CPU_ARM926T
900         select GENERIC_CLOCKEVENTS
901         select MIGHT_HAVE_CACHE_L2X0
902         select PINCTRL
903         select PINCTRL_STN8815
904         help
905           Support for the Nomadik platform by ST-Ericsson
906
907 config PLAT_SPEAR
908         bool "ST SPEAr"
909         select ARCH_REQUIRE_GPIOLIB
910         select ARM_AMBA
911         select CLKDEV_LOOKUP
912         select CLKSRC_MMIO
913         select COMMON_CLK
914         select GENERIC_CLOCKEVENTS
915         select HAVE_CLK
916         help
917           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
918
919 config ARCH_DAVINCI
920         bool "TI DaVinci"
921         select ARCH_HAS_HOLES_MEMORYMODEL
922         select ARCH_REQUIRE_GPIOLIB
923         select CLKDEV_LOOKUP
924         select GENERIC_ALLOCATOR
925         select GENERIC_CLOCKEVENTS
926         select GENERIC_IRQ_CHIP
927         select HAVE_IDE
928         select NEED_MACH_GPIO_H
929         select ZONE_DMA
930         help
931           Support for TI's DaVinci platform.
932
933 config ARCH_OMAP
934         bool "TI OMAP"
935         depends on MMU
936         select ARCH_HAS_CPUFREQ
937         select ARCH_HAS_HOLES_MEMORYMODEL
938         select ARCH_REQUIRE_GPIOLIB
939         select CLKSRC_MMIO
940         select GENERIC_CLOCKEVENTS
941         select HAVE_CLK
942         select NEED_MACH_GPIO_H
943         help
944           Support for TI's OMAP platform (OMAP1/2/3/4).
945
946 config ARCH_VT8500
947         bool "VIA/WonderMedia 85xx"
948         select ARCH_HAS_CPUFREQ
949         select ARCH_REQUIRE_GPIOLIB
950         select CLKDEV_LOOKUP
951         select COMMON_CLK
952         select CPU_ARM926T
953         select GENERIC_CLOCKEVENTS
954         select GENERIC_GPIO
955         select HAVE_CLK
956         select USE_OF
957         help
958           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
959
960 config ARCH_ZYNQ
961         bool "Xilinx Zynq ARM Cortex A9 Platform"
962         select ARM_AMBA
963         select ARM_GIC
964         select CLKDEV_LOOKUP
965         select CPU_V7
966         select GENERIC_CLOCKEVENTS
967         select ICST
968         select MIGHT_HAVE_CACHE_L2X0
969         select USE_OF
970         help
971           Support for Xilinx Zynq ARM Cortex A9 Platform
972 endchoice
973
974 menu "Multiple platform selection"
975         depends on ARCH_MULTIPLATFORM
976
977 comment "CPU Core family selection"
978
979 config ARCH_MULTI_V4
980         bool "ARMv4 based platforms (FA526, StrongARM)"
981         depends on !ARCH_MULTI_V6_V7
982         select ARCH_MULTI_V4_V5
983
984 config ARCH_MULTI_V4T
985         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
986         depends on !ARCH_MULTI_V6_V7
987         select ARCH_MULTI_V4_V5
988
989 config ARCH_MULTI_V5
990         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
991         depends on !ARCH_MULTI_V6_V7
992         select ARCH_MULTI_V4_V5
993
994 config ARCH_MULTI_V4_V5
995         bool
996
997 config ARCH_MULTI_V6
998         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
999         select ARCH_MULTI_V6_V7
1000         select CPU_V6
1001
1002 config ARCH_MULTI_V7
1003         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1004         default y
1005         select ARCH_MULTI_V6_V7
1006         select ARCH_VEXPRESS
1007         select CPU_V7
1008
1009 config ARCH_MULTI_V6_V7
1010         bool
1011
1012 config ARCH_MULTI_CPU_AUTO
1013         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1014         select ARCH_MULTI_V5
1015
1016 endmenu
1017
1018 #
1019 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1020 # Kconfigs may be included either alphabetically (according to the
1021 # plat- suffix) or along side the corresponding mach-* source.
1022 #
1023 source "arch/arm/mach-mvebu/Kconfig"
1024
1025 source "arch/arm/mach-at91/Kconfig"
1026
1027 source "arch/arm/mach-clps711x/Kconfig"
1028
1029 source "arch/arm/mach-cns3xxx/Kconfig"
1030
1031 source "arch/arm/mach-davinci/Kconfig"
1032
1033 source "arch/arm/mach-dove/Kconfig"
1034
1035 source "arch/arm/mach-ep93xx/Kconfig"
1036
1037 source "arch/arm/mach-footbridge/Kconfig"
1038
1039 source "arch/arm/mach-gemini/Kconfig"
1040
1041 source "arch/arm/mach-h720x/Kconfig"
1042
1043 source "arch/arm/mach-highbank/Kconfig"
1044
1045 source "arch/arm/mach-integrator/Kconfig"
1046
1047 source "arch/arm/mach-iop32x/Kconfig"
1048
1049 source "arch/arm/mach-iop33x/Kconfig"
1050
1051 source "arch/arm/mach-iop13xx/Kconfig"
1052
1053 source "arch/arm/mach-ixp4xx/Kconfig"
1054
1055 source "arch/arm/mach-kirkwood/Kconfig"
1056
1057 source "arch/arm/mach-ks8695/Kconfig"
1058
1059 source "arch/arm/mach-msm/Kconfig"
1060
1061 source "arch/arm/mach-mv78xx0/Kconfig"
1062
1063 source "arch/arm/plat-mxc/Kconfig"
1064
1065 source "arch/arm/mach-mxs/Kconfig"
1066
1067 source "arch/arm/mach-netx/Kconfig"
1068
1069 source "arch/arm/mach-nomadik/Kconfig"
1070 source "arch/arm/plat-nomadik/Kconfig"
1071
1072 source "arch/arm/plat-omap/Kconfig"
1073
1074 source "arch/arm/mach-omap1/Kconfig"
1075
1076 source "arch/arm/mach-omap2/Kconfig"
1077
1078 source "arch/arm/mach-orion5x/Kconfig"
1079
1080 source "arch/arm/mach-picoxcell/Kconfig"
1081
1082 source "arch/arm/mach-pxa/Kconfig"
1083 source "arch/arm/plat-pxa/Kconfig"
1084
1085 source "arch/arm/mach-mmp/Kconfig"
1086
1087 source "arch/arm/mach-realview/Kconfig"
1088
1089 source "arch/arm/mach-sa1100/Kconfig"
1090
1091 source "arch/arm/plat-samsung/Kconfig"
1092 source "arch/arm/plat-s3c24xx/Kconfig"
1093
1094 source "arch/arm/mach-socfpga/Kconfig"
1095
1096 source "arch/arm/plat-spear/Kconfig"
1097
1098 source "arch/arm/mach-s3c24xx/Kconfig"
1099 if ARCH_S3C24XX
1100 source "arch/arm/mach-s3c2412/Kconfig"
1101 source "arch/arm/mach-s3c2440/Kconfig"
1102 endif
1103
1104 if ARCH_S3C64XX
1105 source "arch/arm/mach-s3c64xx/Kconfig"
1106 endif
1107
1108 source "arch/arm/mach-s5p64x0/Kconfig"
1109
1110 source "arch/arm/mach-s5pc100/Kconfig"
1111
1112 source "arch/arm/mach-s5pv210/Kconfig"
1113
1114 source "arch/arm/mach-exynos/Kconfig"
1115
1116 source "arch/arm/mach-shmobile/Kconfig"
1117
1118 source "arch/arm/mach-prima2/Kconfig"
1119
1120 source "arch/arm/mach-tegra/Kconfig"
1121
1122 source "arch/arm/mach-u300/Kconfig"
1123
1124 source "arch/arm/mach-ux500/Kconfig"
1125
1126 source "arch/arm/mach-versatile/Kconfig"
1127
1128 source "arch/arm/mach-vexpress/Kconfig"
1129 source "arch/arm/plat-versatile/Kconfig"
1130
1131 source "arch/arm/mach-w90x900/Kconfig"
1132
1133 # Definitions to make life easier
1134 config ARCH_ACORN
1135         bool
1136
1137 config PLAT_IOP
1138         bool
1139         select GENERIC_CLOCKEVENTS
1140
1141 config PLAT_ORION
1142         bool
1143         select CLKSRC_MMIO
1144         select COMMON_CLK
1145         select GENERIC_IRQ_CHIP
1146         select IRQ_DOMAIN
1147
1148 config PLAT_ORION_LEGACY
1149         bool
1150         select PLAT_ORION
1151
1152 config PLAT_PXA
1153         bool
1154
1155 config PLAT_VERSATILE
1156         bool
1157
1158 config ARM_TIMER_SP804
1159         bool
1160         select CLKSRC_MMIO
1161         select HAVE_SCHED_CLOCK
1162
1163 source arch/arm/mm/Kconfig
1164
1165 config ARM_NR_BANKS
1166         int
1167         default 16 if ARCH_EP93XX
1168         default 8
1169
1170 config IWMMXT
1171         bool "Enable iWMMXt support"
1172         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1173         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1174         help
1175           Enable support for iWMMXt context switching at run time if
1176           running on a CPU that supports it.
1177
1178 config XSCALE_PMU
1179         bool
1180         depends on CPU_XSCALE
1181         default y
1182
1183 config MULTI_IRQ_HANDLER
1184         bool
1185         help
1186           Allow each machine to specify it's own IRQ handler at run time.
1187
1188 if !MMU
1189 source "arch/arm/Kconfig-nommu"
1190 endif
1191
1192 config ARM_ERRATA_326103
1193         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1194         depends on CPU_V6
1195         help
1196           Executing a SWP instruction to read-only memory does not set bit 11
1197           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1198           treat the access as a read, preventing a COW from occurring and
1199           causing the faulting task to livelock.
1200
1201 config ARM_ERRATA_411920
1202         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1203         depends on CPU_V6 || CPU_V6K
1204         help
1205           Invalidation of the Instruction Cache operation can
1206           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1207           It does not affect the MPCore. This option enables the ARM Ltd.
1208           recommended workaround.
1209
1210 config ARM_ERRATA_430973
1211         bool "ARM errata: Stale prediction on replaced interworking branch"
1212         depends on CPU_V7
1213         help
1214           This option enables the workaround for the 430973 Cortex-A8
1215           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1216           interworking branch is replaced with another code sequence at the
1217           same virtual address, whether due to self-modifying code or virtual
1218           to physical address re-mapping, Cortex-A8 does not recover from the
1219           stale interworking branch prediction. This results in Cortex-A8
1220           executing the new code sequence in the incorrect ARM or Thumb state.
1221           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1222           and also flushes the branch target cache at every context switch.
1223           Note that setting specific bits in the ACTLR register may not be
1224           available in non-secure mode.
1225
1226 config ARM_ERRATA_458693
1227         bool "ARM errata: Processor deadlock when a false hazard is created"
1228         depends on CPU_V7
1229         help
1230           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1231           erratum. For very specific sequences of memory operations, it is
1232           possible for a hazard condition intended for a cache line to instead
1233           be incorrectly associated with a different cache line. This false
1234           hazard might then cause a processor deadlock. The workaround enables
1235           the L1 caching of the NEON accesses and disables the PLD instruction
1236           in the ACTLR register. Note that setting specific bits in the ACTLR
1237           register may not be available in non-secure mode.
1238
1239 config ARM_ERRATA_460075
1240         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1241         depends on CPU_V7
1242         help
1243           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1244           erratum. Any asynchronous access to the L2 cache may encounter a
1245           situation in which recent store transactions to the L2 cache are lost
1246           and overwritten with stale memory contents from external memory. The
1247           workaround disables the write-allocate mode for the L2 cache via the
1248           ACTLR register. Note that setting specific bits in the ACTLR register
1249           may not be available in non-secure mode.
1250
1251 config ARM_ERRATA_742230
1252         bool "ARM errata: DMB operation may be faulty"
1253         depends on CPU_V7 && SMP
1254         help
1255           This option enables the workaround for the 742230 Cortex-A9
1256           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1257           between two write operations may not ensure the correct visibility
1258           ordering of the two writes. This workaround sets a specific bit in
1259           the diagnostic register of the Cortex-A9 which causes the DMB
1260           instruction to behave as a DSB, ensuring the correct behaviour of
1261           the two writes.
1262
1263 config ARM_ERRATA_742231
1264         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1265         depends on CPU_V7 && SMP
1266         help
1267           This option enables the workaround for the 742231 Cortex-A9
1268           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1269           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1270           accessing some data located in the same cache line, may get corrupted
1271           data due to bad handling of the address hazard when the line gets
1272           replaced from one of the CPUs at the same time as another CPU is
1273           accessing it. This workaround sets specific bits in the diagnostic
1274           register of the Cortex-A9 which reduces the linefill issuing
1275           capabilities of the processor.
1276
1277 config PL310_ERRATA_588369
1278         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1279         depends on CACHE_L2X0
1280         help
1281            The PL310 L2 cache controller implements three types of Clean &
1282            Invalidate maintenance operations: by Physical Address
1283            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1284            They are architecturally defined to behave as the execution of a
1285            clean operation followed immediately by an invalidate operation,
1286            both performing to the same memory location. This functionality
1287            is not correctly implemented in PL310 as clean lines are not
1288            invalidated as a result of these operations.
1289
1290 config ARM_ERRATA_720789
1291         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1292         depends on CPU_V7
1293         help
1294           This option enables the workaround for the 720789 Cortex-A9 (prior to
1295           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1296           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1297           As a consequence of this erratum, some TLB entries which should be
1298           invalidated are not, resulting in an incoherency in the system page
1299           tables. The workaround changes the TLB flushing routines to invalidate
1300           entries regardless of the ASID.
1301
1302 config PL310_ERRATA_727915
1303         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1304         depends on CACHE_L2X0
1305         help
1306           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1307           operation (offset 0x7FC). This operation runs in background so that
1308           PL310 can handle normal accesses while it is in progress. Under very
1309           rare circumstances, due to this erratum, write data can be lost when
1310           PL310 treats a cacheable write transaction during a Clean &
1311           Invalidate by Way operation.
1312
1313 config ARM_ERRATA_743622
1314         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1315         depends on CPU_V7
1316         help
1317           This option enables the workaround for the 743622 Cortex-A9
1318           (r2p*) erratum. Under very rare conditions, a faulty
1319           optimisation in the Cortex-A9 Store Buffer may lead to data
1320           corruption. This workaround sets a specific bit in the diagnostic
1321           register of the Cortex-A9 which disables the Store Buffer
1322           optimisation, preventing the defect from occurring. This has no
1323           visible impact on the overall performance or power consumption of the
1324           processor.
1325
1326 config ARM_ERRATA_751472
1327         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1328         depends on CPU_V7
1329         help
1330           This option enables the workaround for the 751472 Cortex-A9 (prior
1331           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1332           completion of a following broadcasted operation if the second
1333           operation is received by a CPU before the ICIALLUIS has completed,
1334           potentially leading to corrupted entries in the cache or TLB.
1335
1336 config PL310_ERRATA_753970
1337         bool "PL310 errata: cache sync operation may be faulty"
1338         depends on CACHE_PL310
1339         help
1340           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1341
1342           Under some condition the effect of cache sync operation on
1343           the store buffer still remains when the operation completes.
1344           This means that the store buffer is always asked to drain and
1345           this prevents it from merging any further writes. The workaround
1346           is to replace the normal offset of cache sync operation (0x730)
1347           by another offset targeting an unmapped PL310 register 0x740.
1348           This has the same effect as the cache sync operation: store buffer
1349           drain and waiting for all buffers empty.
1350
1351 config ARM_ERRATA_754322
1352         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1353         depends on CPU_V7
1354         help
1355           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1356           r3p*) erratum. A speculative memory access may cause a page table walk
1357           which starts prior to an ASID switch but completes afterwards. This
1358           can populate the micro-TLB with a stale entry which may be hit with
1359           the new ASID. This workaround places two dsb instructions in the mm
1360           switching code so that no page table walks can cross the ASID switch.
1361
1362 config ARM_ERRATA_754327
1363         bool "ARM errata: no automatic Store Buffer drain"
1364         depends on CPU_V7 && SMP
1365         help
1366           This option enables the workaround for the 754327 Cortex-A9 (prior to
1367           r2p0) erratum. The Store Buffer does not have any automatic draining
1368           mechanism and therefore a livelock may occur if an external agent
1369           continuously polls a memory location waiting to observe an update.
1370           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1371           written polling loops from denying visibility of updates to memory.
1372
1373 config ARM_ERRATA_364296
1374         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1375         depends on CPU_V6 && !SMP
1376         help
1377           This options enables the workaround for the 364296 ARM1136
1378           r0p2 erratum (possible cache data corruption with
1379           hit-under-miss enabled). It sets the undocumented bit 31 in
1380           the auxiliary control register and the FI bit in the control
1381           register, thus disabling hit-under-miss without putting the
1382           processor into full low interrupt latency mode. ARM11MPCore
1383           is not affected.
1384
1385 config ARM_ERRATA_764369
1386         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1387         depends on CPU_V7 && SMP
1388         help
1389           This option enables the workaround for erratum 764369
1390           affecting Cortex-A9 MPCore with two or more processors (all
1391           current revisions). Under certain timing circumstances, a data
1392           cache line maintenance operation by MVA targeting an Inner
1393           Shareable memory region may fail to proceed up to either the
1394           Point of Coherency or to the Point of Unification of the
1395           system. This workaround adds a DSB instruction before the
1396           relevant cache maintenance functions and sets a specific bit
1397           in the diagnostic control register of the SCU.
1398
1399 config PL310_ERRATA_769419
1400         bool "PL310 errata: no automatic Store Buffer drain"
1401         depends on CACHE_L2X0
1402         help
1403           On revisions of the PL310 prior to r3p2, the Store Buffer does
1404           not automatically drain. This can cause normal, non-cacheable
1405           writes to be retained when the memory system is idle, leading
1406           to suboptimal I/O performance for drivers using coherent DMA.
1407           This option adds a write barrier to the cpu_idle loop so that,
1408           on systems with an outer cache, the store buffer is drained
1409           explicitly.
1410
1411 config ARM_ERRATA_775420
1412        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1413        depends on CPU_V7
1414        help
1415          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1416          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1417          operation aborts with MMU exception, it might cause the processor
1418          to deadlock. This workaround puts DSB before executing ISB if
1419          an abort may occur on cache maintenance.
1420
1421 endmenu
1422
1423 source "arch/arm/common/Kconfig"
1424
1425 menu "Bus support"
1426
1427 config ARM_AMBA
1428         bool
1429
1430 config ISA
1431         bool
1432         help
1433           Find out whether you have ISA slots on your motherboard.  ISA is the
1434           name of a bus system, i.e. the way the CPU talks to the other stuff
1435           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1436           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1437           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1438
1439 # Select ISA DMA controller support
1440 config ISA_DMA
1441         bool
1442         select ISA_DMA_API
1443
1444 # Select ISA DMA interface
1445 config ISA_DMA_API
1446         bool
1447
1448 config PCI
1449         bool "PCI support" if MIGHT_HAVE_PCI
1450         help
1451           Find out whether you have a PCI motherboard. PCI is the name of a
1452           bus system, i.e. the way the CPU talks to the other stuff inside
1453           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1454           VESA. If you have PCI, say Y, otherwise N.
1455
1456 config PCI_DOMAINS
1457         bool
1458         depends on PCI
1459
1460 config PCI_NANOENGINE
1461         bool "BSE nanoEngine PCI support"
1462         depends on SA1100_NANOENGINE
1463         help
1464           Enable PCI on the BSE nanoEngine board.
1465
1466 config PCI_SYSCALL
1467         def_bool PCI
1468
1469 # Select the host bridge type
1470 config PCI_HOST_VIA82C505
1471         bool
1472         depends on PCI && ARCH_SHARK
1473         default y
1474
1475 config PCI_HOST_ITE8152
1476         bool
1477         depends on PCI && MACH_ARMCORE
1478         default y
1479         select DMABOUNCE
1480
1481 source "drivers/pci/Kconfig"
1482
1483 source "drivers/pcmcia/Kconfig"
1484
1485 endmenu
1486
1487 menu "Kernel Features"
1488
1489 config HAVE_SMP
1490         bool
1491         help
1492           This option should be selected by machines which have an SMP-
1493           capable CPU.
1494
1495           The only effect of this option is to make the SMP-related
1496           options available to the user for configuration.
1497
1498 config SMP
1499         bool "Symmetric Multi-Processing"
1500         depends on CPU_V6K || CPU_V7
1501         depends on GENERIC_CLOCKEVENTS
1502         depends on HAVE_SMP
1503         depends on MMU
1504         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1505         select USE_GENERIC_SMP_HELPERS
1506         help
1507           This enables support for systems with more than one CPU. If you have
1508           a system with only one CPU, like most personal computers, say N. If
1509           you have a system with more than one CPU, say Y.
1510
1511           If you say N here, the kernel will run on single and multiprocessor
1512           machines, but will use only one CPU of a multiprocessor machine. If
1513           you say Y here, the kernel will run on many, but not all, single
1514           processor machines. On a single processor machine, the kernel will
1515           run faster if you say N here.
1516
1517           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1518           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1519           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1520
1521           If you don't know what to do here, say N.
1522
1523 config SMP_ON_UP
1524         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1525         depends on EXPERIMENTAL
1526         depends on SMP && !XIP_KERNEL
1527         default y
1528         help
1529           SMP kernels contain instructions which fail on non-SMP processors.
1530           Enabling this option allows the kernel to modify itself to make
1531           these instructions safe.  Disabling it allows about 1K of space
1532           savings.
1533
1534           If you don't know what to do here, say Y.
1535
1536 config ARM_CPU_TOPOLOGY
1537         bool "Support cpu topology definition"
1538         depends on SMP && CPU_V7
1539         default y
1540         help
1541           Support ARM cpu topology definition. The MPIDR register defines
1542           affinity between processors which is then used to describe the cpu
1543           topology of an ARM System.
1544
1545 config SCHED_MC
1546         bool "Multi-core scheduler support"
1547         depends on ARM_CPU_TOPOLOGY
1548         help
1549           Multi-core scheduler support improves the CPU scheduler's decision
1550           making when dealing with multi-core CPU chips at a cost of slightly
1551           increased overhead in some places. If unsure say N here.
1552
1553 config SCHED_SMT
1554         bool "SMT scheduler support"
1555         depends on ARM_CPU_TOPOLOGY
1556         help
1557           Improves the CPU scheduler's decision making when dealing with
1558           MultiThreading at a cost of slightly increased overhead in some
1559           places. If unsure say N here.
1560
1561 config HAVE_ARM_SCU
1562         bool
1563         help
1564           This option enables support for the ARM system coherency unit
1565
1566 config ARM_ARCH_TIMER
1567         bool "Architected timer support"
1568         depends on CPU_V7
1569         help
1570           This option enables support for the ARM architected timer
1571
1572 config HAVE_ARM_TWD
1573         bool
1574         depends on SMP
1575         help
1576           This options enables support for the ARM timer and watchdog unit
1577
1578 choice
1579         prompt "Memory split"
1580         default VMSPLIT_3G
1581         help
1582           Select the desired split between kernel and user memory.
1583
1584           If you are not absolutely sure what you are doing, leave this
1585           option alone!
1586
1587         config VMSPLIT_3G
1588                 bool "3G/1G user/kernel split"
1589         config VMSPLIT_2G
1590                 bool "2G/2G user/kernel split"
1591         config VMSPLIT_1G
1592                 bool "1G/3G user/kernel split"
1593 endchoice
1594
1595 config PAGE_OFFSET
1596         hex
1597         default 0x40000000 if VMSPLIT_1G
1598         default 0x80000000 if VMSPLIT_2G
1599         default 0xC0000000
1600
1601 config NR_CPUS
1602         int "Maximum number of CPUs (2-32)"
1603         range 2 32
1604         depends on SMP
1605         default "4"
1606
1607 config HOTPLUG_CPU
1608         bool "Support for hot-pluggable CPUs"
1609         depends on SMP && HOTPLUG
1610         help
1611           Say Y here to experiment with turning CPUs off and on.  CPUs
1612           can be controlled through /sys/devices/system/cpu.
1613
1614 config LOCAL_TIMERS
1615         bool "Use local timer interrupts"
1616         depends on SMP
1617         default y
1618         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1619         help
1620           Enable support for local timers on SMP platforms, rather then the
1621           legacy IPI broadcast method.  Local timers allows the system
1622           accounting to be spread across the timer interval, preventing a
1623           "thundering herd" at every timer tick.
1624
1625 config ARCH_NR_GPIO
1626         int
1627         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1628         default 355 if ARCH_U8500
1629         default 264 if MACH_H4700
1630         default 512 if SOC_OMAP5
1631         default 288 if ARCH_VT8500
1632         default 0
1633         help
1634           Maximum number of GPIOs in the system.
1635
1636           If unsure, leave the default value.
1637
1638 source kernel/Kconfig.preempt
1639
1640 config HZ
1641         int
1642         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1643                 ARCH_S5PV210 || ARCH_EXYNOS4
1644         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1645         default AT91_TIMER_HZ if ARCH_AT91
1646         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1647         default 100
1648
1649 config THUMB2_KERNEL
1650         bool "Compile the kernel in Thumb-2 mode"
1651         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1652         select AEABI
1653         select ARM_ASM_UNIFIED
1654         select ARM_UNWIND
1655         help
1656           By enabling this option, the kernel will be compiled in
1657           Thumb-2 mode. A compiler/assembler that understand the unified
1658           ARM-Thumb syntax is needed.
1659
1660           If unsure, say N.
1661
1662 config THUMB2_AVOID_R_ARM_THM_JUMP11
1663         bool "Work around buggy Thumb-2 short branch relocations in gas"
1664         depends on THUMB2_KERNEL && MODULES
1665         default y
1666         help
1667           Various binutils versions can resolve Thumb-2 branches to
1668           locally-defined, preemptible global symbols as short-range "b.n"
1669           branch instructions.
1670
1671           This is a problem, because there's no guarantee the final
1672           destination of the symbol, or any candidate locations for a
1673           trampoline, are within range of the branch.  For this reason, the
1674           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1675           relocation in modules at all, and it makes little sense to add
1676           support.
1677
1678           The symptom is that the kernel fails with an "unsupported
1679           relocation" error when loading some modules.
1680
1681           Until fixed tools are available, passing
1682           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1683           code which hits this problem, at the cost of a bit of extra runtime
1684           stack usage in some cases.
1685
1686           The problem is described in more detail at:
1687               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1688
1689           Only Thumb-2 kernels are affected.
1690
1691           Unless you are sure your tools don't have this problem, say Y.
1692
1693 config ARM_ASM_UNIFIED
1694         bool
1695
1696 config AEABI
1697         bool "Use the ARM EABI to compile the kernel"
1698         help
1699           This option allows for the kernel to be compiled using the latest
1700           ARM ABI (aka EABI).  This is only useful if you are using a user
1701           space environment that is also compiled with EABI.
1702
1703           Since there are major incompatibilities between the legacy ABI and
1704           EABI, especially with regard to structure member alignment, this
1705           option also changes the kernel syscall calling convention to
1706           disambiguate both ABIs and allow for backward compatibility support
1707           (selected with CONFIG_OABI_COMPAT).
1708
1709           To use this you need GCC version 4.0.0 or later.
1710
1711 config OABI_COMPAT
1712         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1713         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1714         default y
1715         help
1716           This option preserves the old syscall interface along with the
1717           new (ARM EABI) one. It also provides a compatibility layer to
1718           intercept syscalls that have structure arguments which layout
1719           in memory differs between the legacy ABI and the new ARM EABI
1720           (only for non "thumb" binaries). This option adds a tiny
1721           overhead to all syscalls and produces a slightly larger kernel.
1722           If you know you'll be using only pure EABI user space then you
1723           can say N here. If this option is not selected and you attempt
1724           to execute a legacy ABI binary then the result will be
1725           UNPREDICTABLE (in fact it can be predicted that it won't work
1726           at all). If in doubt say Y.
1727
1728 config ARCH_HAS_HOLES_MEMORYMODEL
1729         bool
1730
1731 config ARCH_SPARSEMEM_ENABLE
1732         bool
1733
1734 config ARCH_SPARSEMEM_DEFAULT
1735         def_bool ARCH_SPARSEMEM_ENABLE
1736
1737 config ARCH_SELECT_MEMORY_MODEL
1738         def_bool ARCH_SPARSEMEM_ENABLE
1739
1740 config HAVE_ARCH_PFN_VALID
1741         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1742
1743 config HIGHMEM
1744         bool "High Memory Support"
1745         depends on MMU
1746         help
1747           The address space of ARM processors is only 4 Gigabytes large
1748           and it has to accommodate user address space, kernel address
1749           space as well as some memory mapped IO. That means that, if you
1750           have a large amount of physical memory and/or IO, not all of the
1751           memory can be "permanently mapped" by the kernel. The physical
1752           memory that is not permanently mapped is called "high memory".
1753
1754           Depending on the selected kernel/user memory split, minimum
1755           vmalloc space and actual amount of RAM, you may not need this
1756           option which should result in a slightly faster kernel.
1757
1758           If unsure, say n.
1759
1760 config HIGHPTE
1761         bool "Allocate 2nd-level pagetables from highmem"
1762         depends on HIGHMEM
1763
1764 config HW_PERF_EVENTS
1765         bool "Enable hardware performance counter support for perf events"
1766         depends on PERF_EVENTS
1767         default y
1768         help
1769           Enable hardware performance counter support for perf events. If
1770           disabled, perf events will use software events only.
1771
1772 source "mm/Kconfig"
1773
1774 config FORCE_MAX_ZONEORDER
1775         int "Maximum zone order" if ARCH_SHMOBILE
1776         range 11 64 if ARCH_SHMOBILE
1777         default "12" if SOC_AM33XX
1778         default "9" if SA1111
1779         default "11"
1780         help
1781           The kernel memory allocator divides physically contiguous memory
1782           blocks into "zones", where each zone is a power of two number of
1783           pages.  This option selects the largest power of two that the kernel
1784           keeps in the memory allocator.  If you need to allocate very large
1785           blocks of physically contiguous memory, then you may need to
1786           increase this value.
1787
1788           This config option is actually maximum order plus one. For example,
1789           a value of 11 means that the largest free memory block is 2^10 pages.
1790
1791 config ALIGNMENT_TRAP
1792         bool
1793         depends on CPU_CP15_MMU
1794         default y if !ARCH_EBSA110
1795         select HAVE_PROC_CPU if PROC_FS
1796         help
1797           ARM processors cannot fetch/store information which is not
1798           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1799           address divisible by 4. On 32-bit ARM processors, these non-aligned
1800           fetch/store instructions will be emulated in software if you say
1801           here, which has a severe performance impact. This is necessary for
1802           correct operation of some network protocols. With an IP-only
1803           configuration it is safe to say N, otherwise say Y.
1804
1805 config UACCESS_WITH_MEMCPY
1806         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1807         depends on MMU
1808         default y if CPU_FEROCEON
1809         help
1810           Implement faster copy_to_user and clear_user methods for CPU
1811           cores where a 8-word STM instruction give significantly higher
1812           memory write throughput than a sequence of individual 32bit stores.
1813
1814           A possible side effect is a slight increase in scheduling latency
1815           between threads sharing the same address space if they invoke
1816           such copy operations with large buffers.
1817
1818           However, if the CPU data cache is using a write-allocate mode,
1819           this option is unlikely to provide any performance gain.
1820
1821 config SECCOMP
1822         bool
1823         prompt "Enable seccomp to safely compute untrusted bytecode"
1824         ---help---
1825           This kernel feature is useful for number crunching applications
1826           that may need to compute untrusted bytecode during their
1827           execution. By using pipes or other transports made available to
1828           the process as file descriptors supporting the read/write
1829           syscalls, it's possible to isolate those applications in
1830           their own address space using seccomp. Once seccomp is
1831           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1832           and the task is only allowed to execute a few safe syscalls
1833           defined by each seccomp mode.
1834
1835 config CC_STACKPROTECTOR
1836         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1837         depends on EXPERIMENTAL
1838         help
1839           This option turns on the -fstack-protector GCC feature. This
1840           feature puts, at the beginning of functions, a canary value on
1841           the stack just before the return address, and validates
1842           the value just before actually returning.  Stack based buffer
1843           overflows (that need to overwrite this return address) now also
1844           overwrite the canary, which gets detected and the attack is then
1845           neutralized via a kernel panic.
1846           This feature requires gcc version 4.2 or above.
1847
1848 config XEN_DOM0
1849         def_bool y
1850         depends on XEN
1851
1852 config XEN
1853         bool "Xen guest support on ARM (EXPERIMENTAL)"
1854         depends on EXPERIMENTAL && ARM && OF
1855         depends on CPU_V7 && !CPU_V6
1856         help
1857           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1858
1859 endmenu
1860
1861 menu "Boot options"
1862
1863 config USE_OF
1864         bool "Flattened Device Tree support"
1865         select IRQ_DOMAIN
1866         select OF
1867         select OF_EARLY_FLATTREE
1868         help
1869           Include support for flattened device tree machine descriptions.
1870
1871 config ATAGS
1872         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1873         default y
1874         help
1875           This is the traditional way of passing data to the kernel at boot
1876           time. If you are solely relying on the flattened device tree (or
1877           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1878           to remove ATAGS support from your kernel binary.  If unsure,
1879           leave this to y.
1880
1881 config DEPRECATED_PARAM_STRUCT
1882         bool "Provide old way to pass kernel parameters"
1883         depends on ATAGS
1884         help
1885           This was deprecated in 2001 and announced to live on for 5 years.
1886           Some old boot loaders still use this way.
1887
1888 # Compressed boot loader in ROM.  Yes, we really want to ask about
1889 # TEXT and BSS so we preserve their values in the config files.
1890 config ZBOOT_ROM_TEXT
1891         hex "Compressed ROM boot loader base address"
1892         default "0"
1893         help
1894           The physical address at which the ROM-able zImage is to be
1895           placed in the target.  Platforms which normally make use of
1896           ROM-able zImage formats normally set this to a suitable
1897           value in their defconfig file.
1898
1899           If ZBOOT_ROM is not enabled, this has no effect.
1900
1901 config ZBOOT_ROM_BSS
1902         hex "Compressed ROM boot loader BSS address"
1903         default "0"
1904         help
1905           The base address of an area of read/write memory in the target
1906           for the ROM-able zImage which must be available while the
1907           decompressor is running. It must be large enough to hold the
1908           entire decompressed kernel plus an additional 128 KiB.
1909           Platforms which normally make use of ROM-able zImage formats
1910           normally set this to a suitable value in their defconfig file.
1911
1912           If ZBOOT_ROM is not enabled, this has no effect.
1913
1914 config ZBOOT_ROM
1915         bool "Compressed boot loader in ROM/flash"
1916         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1917         help
1918           Say Y here if you intend to execute your compressed kernel image
1919           (zImage) directly from ROM or flash.  If unsure, say N.
1920
1921 choice
1922         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1923         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1924         default ZBOOT_ROM_NONE
1925         help
1926           Include experimental SD/MMC loading code in the ROM-able zImage.
1927           With this enabled it is possible to write the ROM-able zImage
1928           kernel image to an MMC or SD card and boot the kernel straight
1929           from the reset vector. At reset the processor Mask ROM will load
1930           the first part of the ROM-able zImage which in turn loads the
1931           rest the kernel image to RAM.
1932
1933 config ZBOOT_ROM_NONE
1934         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1935         help
1936           Do not load image from SD or MMC
1937
1938 config ZBOOT_ROM_MMCIF
1939         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1940         help
1941           Load image from MMCIF hardware block.
1942
1943 config ZBOOT_ROM_SH_MOBILE_SDHI
1944         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1945         help
1946           Load image from SDHI hardware block
1947
1948 endchoice
1949
1950 config ARM_APPENDED_DTB
1951         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1952         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1953         help
1954           With this option, the boot code will look for a device tree binary
1955           (DTB) appended to zImage
1956           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1957
1958           This is meant as a backward compatibility convenience for those
1959           systems with a bootloader that can't be upgraded to accommodate
1960           the documented boot protocol using a device tree.
1961
1962           Beware that there is very little in terms of protection against
1963           this option being confused by leftover garbage in memory that might
1964           look like a DTB header after a reboot if no actual DTB is appended
1965           to zImage.  Do not leave this option active in a production kernel
1966           if you don't intend to always append a DTB.  Proper passing of the
1967           location into r2 of a bootloader provided DTB is always preferable
1968           to this option.
1969
1970 config ARM_ATAG_DTB_COMPAT
1971         bool "Supplement the appended DTB with traditional ATAG information"
1972         depends on ARM_APPENDED_DTB
1973         help
1974           Some old bootloaders can't be updated to a DTB capable one, yet
1975           they provide ATAGs with memory configuration, the ramdisk address,
1976           the kernel cmdline string, etc.  Such information is dynamically
1977           provided by the bootloader and can't always be stored in a static
1978           DTB.  To allow a device tree enabled kernel to be used with such
1979           bootloaders, this option allows zImage to extract the information
1980           from the ATAG list and store it at run time into the appended DTB.
1981
1982 choice
1983         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1984         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1985
1986 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1987         bool "Use bootloader kernel arguments if available"
1988         help
1989           Uses the command-line options passed by the boot loader instead of
1990           the device tree bootargs property. If the boot loader doesn't provide
1991           any, the device tree bootargs property will be used.
1992
1993 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1994         bool "Extend with bootloader kernel arguments"
1995         help
1996           The command-line arguments provided by the boot loader will be
1997           appended to the the device tree bootargs property.
1998
1999 endchoice
2000
2001 config CMDLINE
2002         string "Default kernel command string"
2003         default ""
2004         help
2005           On some architectures (EBSA110 and CATS), there is currently no way
2006           for the boot loader to pass arguments to the kernel. For these
2007           architectures, you should supply some command-line options at build
2008           time by entering them here. As a minimum, you should specify the
2009           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2010
2011 choice
2012         prompt "Kernel command line type" if CMDLINE != ""
2013         default CMDLINE_FROM_BOOTLOADER
2014         depends on ATAGS
2015
2016 config CMDLINE_FROM_BOOTLOADER
2017         bool "Use bootloader kernel arguments if available"
2018         help
2019           Uses the command-line options passed by the boot loader. If
2020           the boot loader doesn't provide any, the default kernel command
2021           string provided in CMDLINE will be used.
2022
2023 config CMDLINE_EXTEND
2024         bool "Extend bootloader kernel arguments"
2025         help
2026           The command-line arguments provided by the boot loader will be
2027           appended to the default kernel command string.
2028
2029 config CMDLINE_FORCE
2030         bool "Always use the default kernel command string"
2031         help
2032           Always use the default kernel command string, even if the boot
2033           loader passes other arguments to the kernel.
2034           This is useful if you cannot or don't want to change the
2035           command-line options your boot loader passes to the kernel.
2036 endchoice
2037
2038 config XIP_KERNEL
2039         bool "Kernel Execute-In-Place from ROM"
2040         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2041         help
2042           Execute-In-Place allows the kernel to run from non-volatile storage
2043           directly addressable by the CPU, such as NOR flash. This saves RAM
2044           space since the text section of the kernel is not loaded from flash
2045           to RAM.  Read-write sections, such as the data section and stack,
2046           are still copied to RAM.  The XIP kernel is not compressed since
2047           it has to run directly from flash, so it will take more space to
2048           store it.  The flash address used to link the kernel object files,
2049           and for storing it, is configuration dependent. Therefore, if you
2050           say Y here, you must know the proper physical address where to
2051           store the kernel image depending on your own flash memory usage.
2052
2053           Also note that the make target becomes "make xipImage" rather than
2054           "make zImage" or "make Image".  The final kernel binary to put in
2055           ROM memory will be arch/arm/boot/xipImage.
2056
2057           If unsure, say N.
2058
2059 config XIP_PHYS_ADDR
2060         hex "XIP Kernel Physical Location"
2061         depends on XIP_KERNEL
2062         default "0x00080000"
2063         help
2064           This is the physical address in your flash memory the kernel will
2065           be linked for and stored to.  This address is dependent on your
2066           own flash usage.
2067
2068 config KEXEC
2069         bool "Kexec system call (EXPERIMENTAL)"
2070         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2071         help
2072           kexec is a system call that implements the ability to shutdown your
2073           current kernel, and to start another kernel.  It is like a reboot
2074           but it is independent of the system firmware.   And like a reboot
2075           you can start any kernel with it, not just Linux.
2076
2077           It is an ongoing process to be certain the hardware in a machine
2078           is properly shutdown, so do not be surprised if this code does not
2079           initially work for you.  It may help to enable device hotplugging
2080           support.
2081
2082 config ATAGS_PROC
2083         bool "Export atags in procfs"
2084         depends on ATAGS && KEXEC
2085         default y
2086         help
2087           Should the atags used to boot the kernel be exported in an "atags"
2088           file in procfs. Useful with kexec.
2089
2090 config CRASH_DUMP
2091         bool "Build kdump crash kernel (EXPERIMENTAL)"
2092         depends on EXPERIMENTAL
2093         help
2094           Generate crash dump after being started by kexec. This should
2095           be normally only set in special crash dump kernels which are
2096           loaded in the main kernel with kexec-tools into a specially
2097           reserved region and then later executed after a crash by
2098           kdump/kexec. The crash dump kernel must be compiled to a
2099           memory address not used by the main kernel
2100
2101           For more details see Documentation/kdump/kdump.txt
2102
2103 config AUTO_ZRELADDR
2104         bool "Auto calculation of the decompressed kernel image address"
2105         depends on !ZBOOT_ROM && !ARCH_U300
2106         help
2107           ZRELADDR is the physical address where the decompressed kernel
2108           image will be placed. If AUTO_ZRELADDR is selected, the address
2109           will be determined at run-time by masking the current IP with
2110           0xf8000000. This assumes the zImage being placed in the first 128MB
2111           from start of memory.
2112
2113 endmenu
2114
2115 menu "CPU Power Management"
2116
2117 if ARCH_HAS_CPUFREQ
2118
2119 source "drivers/cpufreq/Kconfig"
2120
2121 config CPU_FREQ_IMX
2122         tristate "CPUfreq driver for i.MX CPUs"
2123         depends on ARCH_MXC && CPU_FREQ
2124         select CPU_FREQ_TABLE
2125         help
2126           This enables the CPUfreq driver for i.MX CPUs.
2127
2128 config CPU_FREQ_SA1100
2129         bool
2130
2131 config CPU_FREQ_SA1110
2132         bool
2133
2134 config CPU_FREQ_INTEGRATOR
2135         tristate "CPUfreq driver for ARM Integrator CPUs"
2136         depends on ARCH_INTEGRATOR && CPU_FREQ
2137         default y
2138         help
2139           This enables the CPUfreq driver for ARM Integrator CPUs.
2140
2141           For details, take a look at <file:Documentation/cpu-freq>.
2142
2143           If in doubt, say Y.
2144
2145 config CPU_FREQ_PXA
2146         bool
2147         depends on CPU_FREQ && ARCH_PXA && PXA25x
2148         default y
2149         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2150         select CPU_FREQ_TABLE
2151
2152 config CPU_FREQ_S3C
2153         bool
2154         help
2155           Internal configuration node for common cpufreq on Samsung SoC
2156
2157 config CPU_FREQ_S3C24XX
2158         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2159         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2160         select CPU_FREQ_S3C
2161         help
2162           This enables the CPUfreq driver for the Samsung S3C24XX family
2163           of CPUs.
2164
2165           For details, take a look at <file:Documentation/cpu-freq>.
2166
2167           If in doubt, say N.
2168
2169 config CPU_FREQ_S3C24XX_PLL
2170         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2171         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2172         help
2173           Compile in support for changing the PLL frequency from the
2174           S3C24XX series CPUfreq driver. The PLL takes time to settle
2175           after a frequency change, so by default it is not enabled.
2176
2177           This also means that the PLL tables for the selected CPU(s) will
2178           be built which may increase the size of the kernel image.
2179
2180 config CPU_FREQ_S3C24XX_DEBUG
2181         bool "Debug CPUfreq Samsung driver core"
2182         depends on CPU_FREQ_S3C24XX
2183         help
2184           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2185
2186 config CPU_FREQ_S3C24XX_IODEBUG
2187         bool "Debug CPUfreq Samsung driver IO timing"
2188         depends on CPU_FREQ_S3C24XX
2189         help
2190           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2191
2192 config CPU_FREQ_S3C24XX_DEBUGFS
2193         bool "Export debugfs for CPUFreq"
2194         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2195         help
2196           Export status information via debugfs.
2197
2198 endif
2199
2200 source "drivers/cpuidle/Kconfig"
2201
2202 endmenu
2203
2204 menu "Floating point emulation"
2205
2206 comment "At least one emulation must be selected"
2207
2208 config FPE_NWFPE
2209         bool "NWFPE math emulation"
2210         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2211         ---help---
2212           Say Y to include the NWFPE floating point emulator in the kernel.
2213           This is necessary to run most binaries. Linux does not currently
2214           support floating point hardware so you need to say Y here even if
2215           your machine has an FPA or floating point co-processor podule.
2216
2217           You may say N here if you are going to load the Acorn FPEmulator
2218           early in the bootup.
2219
2220 config FPE_NWFPE_XP
2221         bool "Support extended precision"
2222         depends on FPE_NWFPE
2223         help
2224           Say Y to include 80-bit support in the kernel floating-point
2225           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2226           Note that gcc does not generate 80-bit operations by default,
2227           so in most cases this option only enlarges the size of the
2228           floating point emulator without any good reason.
2229
2230           You almost surely want to say N here.
2231
2232 config FPE_FASTFPE
2233         bool "FastFPE math emulation (EXPERIMENTAL)"
2234         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2235         ---help---
2236           Say Y here to include the FAST floating point emulator in the kernel.
2237           This is an experimental much faster emulator which now also has full
2238           precision for the mantissa.  It does not support any exceptions.
2239           It is very simple, and approximately 3-6 times faster than NWFPE.
2240
2241           It should be sufficient for most programs.  It may be not suitable
2242           for scientific calculations, but you have to check this for yourself.
2243           If you do not feel you need a faster FP emulation you should better
2244           choose NWFPE.
2245
2246 config VFP
2247         bool "VFP-format floating point maths"
2248         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2249         help
2250           Say Y to include VFP support code in the kernel. This is needed
2251           if your hardware includes a VFP unit.
2252
2253           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2254           release notes and additional status information.
2255
2256           Say N if your target does not have VFP hardware.
2257
2258 config VFPv3
2259         bool
2260         depends on VFP
2261         default y if CPU_V7
2262
2263 config NEON
2264         bool "Advanced SIMD (NEON) Extension support"
2265         depends on VFPv3 && CPU_V7
2266         help
2267           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2268           Extension.
2269
2270 endmenu
2271
2272 menu "Userspace binary formats"
2273
2274 source "fs/Kconfig.binfmt"
2275
2276 config ARTHUR
2277         tristate "RISC OS personality"
2278         depends on !AEABI
2279         help
2280           Say Y here to include the kernel code necessary if you want to run
2281           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2282           experimental; if this sounds frightening, say N and sleep in peace.
2283           You can also say M here to compile this support as a module (which
2284           will be called arthur).
2285
2286 endmenu
2287
2288 menu "Power management options"
2289
2290 source "kernel/power/Kconfig"
2291
2292 config ARCH_SUSPEND_POSSIBLE
2293         depends on !ARCH_S5PC100
2294         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2295                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2296         def_bool y
2297
2298 config ARM_CPU_SUSPEND
2299         def_bool PM_SLEEP
2300
2301 endmenu
2302
2303 source "net/Kconfig"
2304
2305 source "drivers/Kconfig"
2306
2307 source "fs/Kconfig"
2308
2309 source "arch/arm/Kconfig.debug"
2310
2311 source "security/Kconfig"
2312
2313 source "crypto/Kconfig"
2314
2315 source "lib/Kconfig"