]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/arm/Kconfig
ARM: hisi: select HAVE_ARM_SCU only for SMP
[karo-tx-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_USE_BUILTIN_BSWAP
10         select ARCH_USE_CMPXCHG_LOCKREF
11         select ARCH_WANT_IPC_PARSE_VERSION
12         select BUILDTIME_EXTABLE_SORT if MMU
13         select CLONE_BACKWARDS
14         select CPU_PM if (SUSPEND || CPU_IDLE)
15         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
16         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
17         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_IRQ_PROBE
20         select GENERIC_IRQ_SHOW
21         select GENERIC_PCI_IOMAP
22         select GENERIC_SCHED_CLOCK
23         select GENERIC_SMP_IDLE_THREAD
24         select GENERIC_STRNCPY_FROM_USER
25         select GENERIC_STRNLEN_USER
26         select HARDIRQS_SW_RESEND
27         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
28         select HAVE_ARCH_KGDB
29         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
30         select HAVE_ARCH_TRACEHOOK
31         select HAVE_BPF_JIT
32         select HAVE_CONTEXT_TRACKING
33         select HAVE_C_RECORDMCOUNT
34         select HAVE_CC_STACKPROTECTOR
35         select HAVE_DEBUG_KMEMLEAK
36         select HAVE_DMA_API_DEBUG
37         select HAVE_DMA_ATTRS
38         select HAVE_DMA_CONTIGUOUS if MMU
39         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
40         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
41         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
42         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
43         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
44         select HAVE_GENERIC_DMA_COHERENT
45         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
46         select HAVE_IDE if PCI || ISA || PCMCIA
47         select HAVE_IRQ_TIME_ACCOUNTING
48         select HAVE_KERNEL_GZIP
49         select HAVE_KERNEL_LZ4
50         select HAVE_KERNEL_LZMA
51         select HAVE_KERNEL_LZO
52         select HAVE_KERNEL_XZ
53         select HAVE_KPROBES if !XIP_KERNEL
54         select HAVE_KRETPROBES if (HAVE_KPROBES)
55         select HAVE_MEMBLOCK
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
58         select HAVE_PERF_EVENTS
59         select HAVE_PERF_REGS
60         select HAVE_PERF_USER_STACK_DUMP
61         select HAVE_REGS_AND_STACK_ACCESS_API
62         select HAVE_SYSCALL_TRACEPOINTS
63         select HAVE_UID16
64         select HAVE_VIRT_CPU_ACCOUNTING_GEN
65         select IRQ_FORCED_THREADING
66         select KTIME_SCALAR
67         select MODULES_USE_ELF_REL
68         select NO_BOOTMEM
69         select OLD_SIGACTION
70         select OLD_SIGSUSPEND3
71         select PERF_USE_VMALLOC
72         select RTC_LIB
73         select SYS_SUPPORTS_APM_EMULATION
74         # Above selects are sorted alphabetically; please add new ones
75         # according to that.  Thanks.
76         help
77           The ARM series is a line of low-power-consumption RISC chip designs
78           licensed by ARM Ltd and targeted at embedded applications and
79           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
80           manufactured, but legacy ARM-based PC hardware remains popular in
81           Europe.  There is an ARM Linux project with a web page at
82           <http://www.arm.linux.org.uk/>.
83
84 config ARM_HAS_SG_CHAIN
85         bool
86
87 config NEED_SG_DMA_LENGTH
88         bool
89
90 config ARM_DMA_USE_IOMMU
91         bool
92         select ARM_HAS_SG_CHAIN
93         select NEED_SG_DMA_LENGTH
94
95 if ARM_DMA_USE_IOMMU
96
97 config ARM_DMA_IOMMU_ALIGNMENT
98         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
99         range 4 9
100         default 8
101         help
102           DMA mapping framework by default aligns all buffers to the smallest
103           PAGE_SIZE order which is greater than or equal to the requested buffer
104           size. This works well for buffers up to a few hundreds kilobytes, but
105           for larger buffers it just a waste of address space. Drivers which has
106           relatively small addressing window (like 64Mib) might run out of
107           virtual space with just a few allocations.
108
109           With this parameter you can specify the maximum PAGE_SIZE order for
110           DMA IOMMU buffers. Larger buffers will be aligned only to this
111           specified order. The order is expressed as a power of two multiplied
112           by the PAGE_SIZE.
113
114 endif
115
116 config HAVE_PWM
117         bool
118
119 config MIGHT_HAVE_PCI
120         bool
121
122 config SYS_SUPPORTS_APM_EMULATION
123         bool
124
125 config HAVE_TCM
126         bool
127         select GENERIC_ALLOCATOR
128
129 config HAVE_PROC_CPU
130         bool
131
132 config NO_IOPORT
133         bool
134
135 config EISA
136         bool
137         ---help---
138           The Extended Industry Standard Architecture (EISA) bus was
139           developed as an open alternative to the IBM MicroChannel bus.
140
141           The EISA bus provided some of the features of the IBM MicroChannel
142           bus while maintaining backward compatibility with cards made for
143           the older ISA bus.  The EISA bus saw limited use between 1988 and
144           1995 when it was made obsolete by the PCI bus.
145
146           Say Y here if you are building a kernel for an EISA-based machine.
147
148           Otherwise, say N.
149
150 config SBUS
151         bool
152
153 config STACKTRACE_SUPPORT
154         bool
155         default y
156
157 config HAVE_LATENCYTOP_SUPPORT
158         bool
159         depends on !SMP
160         default y
161
162 config LOCKDEP_SUPPORT
163         bool
164         default y
165
166 config TRACE_IRQFLAGS_SUPPORT
167         bool
168         default y
169
170 config RWSEM_GENERIC_SPINLOCK
171         bool
172         default y
173
174 config RWSEM_XCHGADD_ALGORITHM
175         bool
176
177 config ARCH_HAS_ILOG2_U32
178         bool
179
180 config ARCH_HAS_ILOG2_U64
181         bool
182
183 config ARCH_HAS_CPUFREQ
184         bool
185         help
186           Internal node to signify that the ARCH has CPUFREQ support
187           and that the relevant menu configurations are displayed for
188           it.
189
190 config ARCH_HAS_BANDGAP
191         bool
192
193 config GENERIC_HWEIGHT
194         bool
195         default y
196
197 config GENERIC_CALIBRATE_DELAY
198         bool
199         default y
200
201 config ARCH_MAY_HAVE_PC_FDC
202         bool
203
204 config ZONE_DMA
205         bool
206
207 config NEED_DMA_MAP_STATE
208        def_bool y
209
210 config ARCH_HAS_DMA_SET_COHERENT_MASK
211         bool
212
213 config GENERIC_ISA_DMA
214         bool
215
216 config FIQ
217         bool
218
219 config NEED_RET_TO_USER
220         bool
221
222 config ARCH_MTD_XIP
223         bool
224
225 config VECTORS_BASE
226         hex
227         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
228         default DRAM_BASE if REMAP_VECTORS_TO_RAM
229         default 0x00000000
230         help
231           The base address of exception vectors.  This must be two pages
232           in size.
233
234 config ARM_PATCH_PHYS_VIRT
235         bool "Patch physical to virtual translations at runtime" if EMBEDDED
236         default y
237         depends on !XIP_KERNEL && MMU
238         depends on !ARCH_REALVIEW || !SPARSEMEM
239         help
240           Patch phys-to-virt and virt-to-phys translation functions at
241           boot and module load time according to the position of the
242           kernel in system memory.
243
244           This can only be used with non-XIP MMU kernels where the base
245           of physical memory is at a 16MB boundary.
246
247           Only disable this option if you know that you do not require
248           this feature (eg, building a kernel for a single machine) and
249           you need to shrink the kernel to the minimal size.
250
251 config NEED_MACH_GPIO_H
252         bool
253         help
254           Select this when mach/gpio.h is required to provide special
255           definitions for this platform. The need for mach/gpio.h should
256           be avoided when possible.
257
258 config NEED_MACH_IO_H
259         bool
260         help
261           Select this when mach/io.h is required to provide special
262           definitions for this platform.  The need for mach/io.h should
263           be avoided when possible.
264
265 config NEED_MACH_MEMORY_H
266         bool
267         help
268           Select this when mach/memory.h is required to provide special
269           definitions for this platform.  The need for mach/memory.h should
270           be avoided when possible.
271
272 config PHYS_OFFSET
273         hex "Physical address of main memory" if MMU
274         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
275         default DRAM_BASE if !MMU
276         help
277           Please provide the physical address corresponding to the
278           location of main memory in your system.
279
280 config GENERIC_BUG
281         def_bool y
282         depends on BUG
283
284 source "init/Kconfig"
285
286 source "kernel/Kconfig.freezer"
287
288 menu "System Type"
289
290 config MMU
291         bool "MMU-based Paged Memory Management Support"
292         default y
293         help
294           Select if you want MMU-based virtualised addressing space
295           support by paged memory management. If unsure, say 'Y'.
296
297 #
298 # The "ARM system type" choice list is ordered alphabetically by option
299 # text.  Please add new entries in the option alphabetic order.
300 #
301 choice
302         prompt "ARM system type"
303         default ARCH_VERSATILE if !MMU
304         default ARCH_MULTIPLATFORM if MMU
305
306 config ARCH_MULTIPLATFORM
307         bool "Allow multiple platforms to be selected"
308         depends on MMU
309         select ARCH_WANT_OPTIONAL_GPIOLIB
310         select ARM_PATCH_PHYS_VIRT
311         select AUTO_ZRELADDR
312         select COMMON_CLK
313         select GENERIC_CLOCKEVENTS
314         select MULTI_IRQ_HANDLER
315         select SPARSE_IRQ
316         select USE_OF
317
318 config ARCH_INTEGRATOR
319         bool "ARM Ltd. Integrator family"
320         select ARCH_HAS_CPUFREQ
321         select ARM_AMBA
322         select ARM_PATCH_PHYS_VIRT
323         select AUTO_ZRELADDR
324         select COMMON_CLK
325         select COMMON_CLK_VERSATILE
326         select GENERIC_CLOCKEVENTS
327         select HAVE_TCM
328         select ICST
329         select MULTI_IRQ_HANDLER
330         select NEED_MACH_MEMORY_H
331         select PLAT_VERSATILE
332         select SPARSE_IRQ
333         select USE_OF
334         select VERSATILE_FPGA_IRQ
335         help
336           Support for ARM's Integrator platform.
337
338 config ARCH_REALVIEW
339         bool "ARM Ltd. RealView family"
340         select ARCH_WANT_OPTIONAL_GPIOLIB
341         select ARM_AMBA
342         select ARM_TIMER_SP804
343         select COMMON_CLK
344         select COMMON_CLK_VERSATILE
345         select GENERIC_CLOCKEVENTS
346         select GPIO_PL061 if GPIOLIB
347         select ICST
348         select NEED_MACH_MEMORY_H
349         select PLAT_VERSATILE
350         select PLAT_VERSATILE_CLCD
351         help
352           This enables support for ARM Ltd RealView boards.
353
354 config ARCH_VERSATILE
355         bool "ARM Ltd. Versatile family"
356         select ARCH_WANT_OPTIONAL_GPIOLIB
357         select ARM_AMBA
358         select ARM_TIMER_SP804
359         select ARM_VIC
360         select CLKDEV_LOOKUP
361         select GENERIC_CLOCKEVENTS
362         select HAVE_MACH_CLKDEV
363         select ICST
364         select PLAT_VERSATILE
365         select PLAT_VERSATILE_CLCD
366         select PLAT_VERSATILE_CLOCK
367         select VERSATILE_FPGA_IRQ
368         help
369           This enables support for ARM Ltd Versatile board.
370
371 config ARCH_AT91
372         bool "Atmel AT91"
373         select ARCH_REQUIRE_GPIOLIB
374         select CLKDEV_LOOKUP
375         select IRQ_DOMAIN
376         select NEED_MACH_GPIO_H
377         select NEED_MACH_IO_H if PCCARD
378         select PINCTRL
379         select PINCTRL_AT91 if USE_OF
380         help
381           This enables support for systems based on Atmel
382           AT91RM9200 and AT91SAM9* processors.
383
384 config ARCH_CLPS711X
385         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
386         select ARCH_REQUIRE_GPIOLIB
387         select AUTO_ZRELADDR
388         select CLKSRC_MMIO
389         select COMMON_CLK
390         select CPU_ARM720T
391         select GENERIC_CLOCKEVENTS
392         select MFD_SYSCON
393         select MULTI_IRQ_HANDLER
394         select SPARSE_IRQ
395         help
396           Support for Cirrus Logic 711x/721x/731x based boards.
397
398 config ARCH_GEMINI
399         bool "Cortina Systems Gemini"
400         select ARCH_REQUIRE_GPIOLIB
401         select CLKSRC_MMIO
402         select CPU_FA526
403         select GENERIC_CLOCKEVENTS
404         help
405           Support for the Cortina Systems Gemini family SoCs
406
407 config ARCH_EBSA110
408         bool "EBSA-110"
409         select ARCH_USES_GETTIMEOFFSET
410         select CPU_SA110
411         select ISA
412         select NEED_MACH_IO_H
413         select NEED_MACH_MEMORY_H
414         select NO_IOPORT
415         help
416           This is an evaluation board for the StrongARM processor available
417           from Digital. It has limited hardware on-board, including an
418           Ethernet interface, two PCMCIA sockets, two serial ports and a
419           parallel port.
420
421 config ARCH_EFM32
422         bool "Energy Micro efm32"
423         depends on !MMU
424         select ARCH_REQUIRE_GPIOLIB
425         select ARM_NVIC
426         select CLKSRC_OF
427         select COMMON_CLK
428         select CPU_V7M
429         select GENERIC_CLOCKEVENTS
430         select NO_DMA
431         select NO_IOPORT
432         select SPARSE_IRQ
433         select USE_OF
434         help
435           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
436           processors.
437
438 config ARCH_EP93XX
439         bool "EP93xx-based"
440         select ARCH_HAS_HOLES_MEMORYMODEL
441         select ARCH_REQUIRE_GPIOLIB
442         select ARCH_USES_GETTIMEOFFSET
443         select ARM_AMBA
444         select ARM_VIC
445         select CLKDEV_LOOKUP
446         select CPU_ARM920T
447         select NEED_MACH_MEMORY_H
448         help
449           This enables support for the Cirrus EP93xx series of CPUs.
450
451 config ARCH_FOOTBRIDGE
452         bool "FootBridge"
453         select CPU_SA110
454         select FOOTBRIDGE
455         select GENERIC_CLOCKEVENTS
456         select HAVE_IDE
457         select NEED_MACH_IO_H if !MMU
458         select NEED_MACH_MEMORY_H
459         help
460           Support for systems based on the DC21285 companion chip
461           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
462
463 config ARCH_NETX
464         bool "Hilscher NetX based"
465         select ARM_VIC
466         select CLKSRC_MMIO
467         select CPU_ARM926T
468         select GENERIC_CLOCKEVENTS
469         help
470           This enables support for systems based on the Hilscher NetX Soc
471
472 config ARCH_IOP13XX
473         bool "IOP13xx-based"
474         depends on MMU
475         select CPU_XSC3
476         select NEED_MACH_MEMORY_H
477         select NEED_RET_TO_USER
478         select PCI
479         select PLAT_IOP
480         select VMSPLIT_1G
481         help
482           Support for Intel's IOP13XX (XScale) family of processors.
483
484 config ARCH_IOP32X
485         bool "IOP32x-based"
486         depends on MMU
487         select ARCH_REQUIRE_GPIOLIB
488         select CPU_XSCALE
489         select GPIO_IOP
490         select NEED_RET_TO_USER
491         select PCI
492         select PLAT_IOP
493         help
494           Support for Intel's 80219 and IOP32X (XScale) family of
495           processors.
496
497 config ARCH_IOP33X
498         bool "IOP33x-based"
499         depends on MMU
500         select ARCH_REQUIRE_GPIOLIB
501         select CPU_XSCALE
502         select GPIO_IOP
503         select NEED_RET_TO_USER
504         select PCI
505         select PLAT_IOP
506         help
507           Support for Intel's IOP33X (XScale) family of processors.
508
509 config ARCH_IXP4XX
510         bool "IXP4xx-based"
511         depends on MMU
512         select ARCH_HAS_DMA_SET_COHERENT_MASK
513         select ARCH_SUPPORTS_BIG_ENDIAN
514         select ARCH_REQUIRE_GPIOLIB
515         select CLKSRC_MMIO
516         select CPU_XSCALE
517         select DMABOUNCE if PCI
518         select GENERIC_CLOCKEVENTS
519         select MIGHT_HAVE_PCI
520         select NEED_MACH_IO_H
521         select USB_EHCI_BIG_ENDIAN_DESC
522         select USB_EHCI_BIG_ENDIAN_MMIO
523         help
524           Support for Intel's IXP4XX (XScale) family of processors.
525
526 config ARCH_DOVE
527         bool "Marvell Dove"
528         select ARCH_REQUIRE_GPIOLIB
529         select CPU_PJ4
530         select GENERIC_CLOCKEVENTS
531         select MIGHT_HAVE_PCI
532         select MVEBU_MBUS
533         select PINCTRL
534         select PINCTRL_DOVE
535         select PLAT_ORION_LEGACY
536         select USB_ARCH_HAS_EHCI
537         help
538           Support for the Marvell Dove SoC 88AP510
539
540 config ARCH_KIRKWOOD
541         bool "Marvell Kirkwood"
542         select ARCH_HAS_CPUFREQ
543         select ARCH_REQUIRE_GPIOLIB
544         select CPU_FEROCEON
545         select GENERIC_CLOCKEVENTS
546         select MVEBU_MBUS
547         select PCI
548         select PCI_QUIRKS
549         select PINCTRL
550         select PINCTRL_KIRKWOOD
551         select PLAT_ORION_LEGACY
552         help
553           Support for the following Marvell Kirkwood series SoCs:
554           88F6180, 88F6192 and 88F6281.
555
556 config ARCH_MV78XX0
557         bool "Marvell MV78xx0"
558         select ARCH_REQUIRE_GPIOLIB
559         select CPU_FEROCEON
560         select GENERIC_CLOCKEVENTS
561         select MVEBU_MBUS
562         select PCI
563         select PLAT_ORION_LEGACY
564         help
565           Support for the following Marvell MV78xx0 series SoCs:
566           MV781x0, MV782x0.
567
568 config ARCH_ORION5X
569         bool "Marvell Orion"
570         depends on MMU
571         select ARCH_REQUIRE_GPIOLIB
572         select CPU_FEROCEON
573         select GENERIC_CLOCKEVENTS
574         select MVEBU_MBUS
575         select PCI
576         select PLAT_ORION_LEGACY
577         help
578           Support for the following Marvell Orion 5x series SoCs:
579           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
580           Orion-2 (5281), Orion-1-90 (6183).
581
582 config ARCH_MMP
583         bool "Marvell PXA168/910/MMP2"
584         depends on MMU
585         select ARCH_REQUIRE_GPIOLIB
586         select CLKDEV_LOOKUP
587         select GENERIC_ALLOCATOR
588         select GENERIC_CLOCKEVENTS
589         select GPIO_PXA
590         select IRQ_DOMAIN
591         select MULTI_IRQ_HANDLER
592         select PINCTRL
593         select PLAT_PXA
594         select SPARSE_IRQ
595         help
596           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
597
598 config ARCH_KS8695
599         bool "Micrel/Kendin KS8695"
600         select ARCH_REQUIRE_GPIOLIB
601         select CLKSRC_MMIO
602         select CPU_ARM922T
603         select GENERIC_CLOCKEVENTS
604         select NEED_MACH_MEMORY_H
605         help
606           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
607           System-on-Chip devices.
608
609 config ARCH_W90X900
610         bool "Nuvoton W90X900 CPU"
611         select ARCH_REQUIRE_GPIOLIB
612         select CLKDEV_LOOKUP
613         select CLKSRC_MMIO
614         select CPU_ARM926T
615         select GENERIC_CLOCKEVENTS
616         help
617           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
618           At present, the w90x900 has been renamed nuc900, regarding
619           the ARM series product line, you can login the following
620           link address to know more.
621
622           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
623                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
624
625 config ARCH_LPC32XX
626         bool "NXP LPC32XX"
627         select ARCH_REQUIRE_GPIOLIB
628         select ARM_AMBA
629         select CLKDEV_LOOKUP
630         select CLKSRC_MMIO
631         select CPU_ARM926T
632         select GENERIC_CLOCKEVENTS
633         select HAVE_IDE
634         select HAVE_PWM
635         select USB_ARCH_HAS_OHCI
636         select USE_OF
637         help
638           Support for the NXP LPC32XX family of processors
639
640 config ARCH_PXA
641         bool "PXA2xx/PXA3xx-based"
642         depends on MMU
643         select ARCH_HAS_CPUFREQ
644         select ARCH_MTD_XIP
645         select ARCH_REQUIRE_GPIOLIB
646         select ARM_CPU_SUSPEND if PM
647         select AUTO_ZRELADDR
648         select CLKDEV_LOOKUP
649         select CLKSRC_MMIO
650         select GENERIC_CLOCKEVENTS
651         select GPIO_PXA
652         select HAVE_IDE
653         select MULTI_IRQ_HANDLER
654         select PLAT_PXA
655         select SPARSE_IRQ
656         help
657           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
658
659 config ARCH_MSM
660         bool "Qualcomm MSM (non-multiplatform)"
661         select ARCH_REQUIRE_GPIOLIB
662         select COMMON_CLK
663         select GENERIC_CLOCKEVENTS
664         help
665           Support for Qualcomm MSM/QSD based systems.  This runs on the
666           apps processor of the MSM/QSD and depends on a shared memory
667           interface to the modem processor which runs the baseband
668           stack and controls some vital subsystems
669           (clock and power control, etc).
670
671 config ARCH_SHMOBILE_LEGACY
672         bool "Renesas ARM SoCs (non-multiplatform)"
673         select ARCH_SHMOBILE
674         select ARM_PATCH_PHYS_VIRT
675         select CLKDEV_LOOKUP
676         select GENERIC_CLOCKEVENTS
677         select HAVE_ARM_SCU if SMP
678         select HAVE_ARM_TWD if SMP
679         select HAVE_MACH_CLKDEV
680         select HAVE_SMP
681         select MIGHT_HAVE_CACHE_L2X0
682         select MULTI_IRQ_HANDLER
683         select NO_IOPORT
684         select PINCTRL
685         select PM_GENERIC_DOMAINS if PM
686         select SPARSE_IRQ
687         help
688           Support for Renesas ARM SoC platforms using a non-multiplatform
689           kernel. This includes the SH-Mobile, R-Mobile, EMMA-Mobile, R-Car
690           and RZ families.
691
692 config ARCH_RPC
693         bool "RiscPC"
694         select ARCH_ACORN
695         select ARCH_MAY_HAVE_PC_FDC
696         select ARCH_SPARSEMEM_ENABLE
697         select ARCH_USES_GETTIMEOFFSET
698         select FIQ
699         select HAVE_IDE
700         select HAVE_PATA_PLATFORM
701         select ISA_DMA_API
702         select NEED_MACH_IO_H
703         select NEED_MACH_MEMORY_H
704         select NO_IOPORT
705         select VIRT_TO_BUS
706         help
707           On the Acorn Risc-PC, Linux can support the internal IDE disk and
708           CD-ROM interface, serial and parallel port, and the floppy drive.
709
710 config ARCH_SA1100
711         bool "SA1100-based"
712         select ARCH_HAS_CPUFREQ
713         select ARCH_MTD_XIP
714         select ARCH_REQUIRE_GPIOLIB
715         select ARCH_SPARSEMEM_ENABLE
716         select CLKDEV_LOOKUP
717         select CLKSRC_MMIO
718         select CPU_FREQ
719         select CPU_SA1100
720         select GENERIC_CLOCKEVENTS
721         select HAVE_IDE
722         select ISA
723         select NEED_MACH_MEMORY_H
724         select SPARSE_IRQ
725         help
726           Support for StrongARM 11x0 based boards.
727
728 config ARCH_S3C24XX
729         bool "Samsung S3C24XX SoCs"
730         select ARCH_HAS_CPUFREQ
731         select ARCH_REQUIRE_GPIOLIB
732         select CLKDEV_LOOKUP
733         select CLKSRC_SAMSUNG_PWM
734         select GENERIC_CLOCKEVENTS
735         select GPIO_SAMSUNG
736         select HAVE_S3C2410_I2C if I2C
737         select HAVE_S3C2410_WATCHDOG if WATCHDOG
738         select HAVE_S3C_RTC if RTC_CLASS
739         select MULTI_IRQ_HANDLER
740         select NEED_MACH_IO_H
741         select SAMSUNG_ATAGS
742         help
743           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
744           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
745           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
746           Samsung SMDK2410 development board (and derivatives).
747
748 config ARCH_S3C64XX
749         bool "Samsung S3C64XX"
750         select ARCH_HAS_CPUFREQ
751         select ARCH_REQUIRE_GPIOLIB
752         select ARM_AMBA
753         select ARM_VIC
754         select CLKDEV_LOOKUP
755         select CLKSRC_SAMSUNG_PWM
756         select COMMON_CLK
757         select CPU_V6K
758         select GENERIC_CLOCKEVENTS
759         select GPIO_SAMSUNG
760         select HAVE_S3C2410_I2C if I2C
761         select HAVE_S3C2410_WATCHDOG if WATCHDOG
762         select HAVE_TCM
763         select NO_IOPORT
764         select PLAT_SAMSUNG
765         select PM_GENERIC_DOMAINS
766         select S3C_DEV_NAND
767         select S3C_GPIO_TRACK
768         select SAMSUNG_ATAGS
769         select SAMSUNG_WAKEMASK
770         select SAMSUNG_WDT_RESET
771         select USB_ARCH_HAS_OHCI
772         help
773           Samsung S3C64XX series based systems
774
775 config ARCH_S5P64X0
776         bool "Samsung S5P6440 S5P6450"
777         select CLKDEV_LOOKUP
778         select CLKSRC_SAMSUNG_PWM
779         select CPU_V6
780         select GENERIC_CLOCKEVENTS
781         select GPIO_SAMSUNG
782         select HAVE_S3C2410_I2C if I2C
783         select HAVE_S3C2410_WATCHDOG if WATCHDOG
784         select HAVE_S3C_RTC if RTC_CLASS
785         select NEED_MACH_GPIO_H
786         select SAMSUNG_ATAGS
787         select SAMSUNG_WDT_RESET
788         help
789           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
790           SMDK6450.
791
792 config ARCH_S5PC100
793         bool "Samsung S5PC100"
794         select ARCH_REQUIRE_GPIOLIB
795         select CLKDEV_LOOKUP
796         select CLKSRC_SAMSUNG_PWM
797         select CPU_V7
798         select GENERIC_CLOCKEVENTS
799         select GPIO_SAMSUNG
800         select HAVE_S3C2410_I2C if I2C
801         select HAVE_S3C2410_WATCHDOG if WATCHDOG
802         select HAVE_S3C_RTC if RTC_CLASS
803         select NEED_MACH_GPIO_H
804         select SAMSUNG_ATAGS
805         select SAMSUNG_WDT_RESET
806         help
807           Samsung S5PC100 series based systems
808
809 config ARCH_S5PV210
810         bool "Samsung S5PV210/S5PC110"
811         select ARCH_HAS_CPUFREQ
812         select ARCH_HAS_HOLES_MEMORYMODEL
813         select ARCH_SPARSEMEM_ENABLE
814         select CLKDEV_LOOKUP
815         select CLKSRC_SAMSUNG_PWM
816         select CPU_V7
817         select GENERIC_CLOCKEVENTS
818         select GPIO_SAMSUNG
819         select HAVE_S3C2410_I2C if I2C
820         select HAVE_S3C2410_WATCHDOG if WATCHDOG
821         select HAVE_S3C_RTC if RTC_CLASS
822         select NEED_MACH_GPIO_H
823         select NEED_MACH_MEMORY_H
824         select SAMSUNG_ATAGS
825         help
826           Samsung S5PV210/S5PC110 series based systems
827
828 config ARCH_EXYNOS
829         bool "Samsung EXYNOS"
830         select ARCH_HAS_CPUFREQ
831         select ARCH_HAS_HOLES_MEMORYMODEL
832         select ARCH_REQUIRE_GPIOLIB
833         select ARCH_SPARSEMEM_ENABLE
834         select ARM_GIC
835         select COMMON_CLK
836         select CPU_V7
837         select GENERIC_CLOCKEVENTS
838         select HAVE_S3C2410_I2C if I2C
839         select HAVE_S3C2410_WATCHDOG if WATCHDOG
840         select HAVE_S3C_RTC if RTC_CLASS
841         select NEED_MACH_MEMORY_H
842         select SPARSE_IRQ
843         select USE_OF
844         help
845           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
846
847 config ARCH_DAVINCI
848         bool "TI DaVinci"
849         select ARCH_HAS_HOLES_MEMORYMODEL
850         select ARCH_REQUIRE_GPIOLIB
851         select CLKDEV_LOOKUP
852         select GENERIC_ALLOCATOR
853         select GENERIC_CLOCKEVENTS
854         select GENERIC_IRQ_CHIP
855         select HAVE_IDE
856         select TI_PRIV_EDMA
857         select USE_OF
858         select ZONE_DMA
859         help
860           Support for TI's DaVinci platform.
861
862 config ARCH_OMAP1
863         bool "TI OMAP1"
864         depends on MMU
865         select ARCH_HAS_CPUFREQ
866         select ARCH_HAS_HOLES_MEMORYMODEL
867         select ARCH_OMAP
868         select ARCH_REQUIRE_GPIOLIB
869         select CLKDEV_LOOKUP
870         select CLKSRC_MMIO
871         select GENERIC_CLOCKEVENTS
872         select GENERIC_IRQ_CHIP
873         select HAVE_IDE
874         select IRQ_DOMAIN
875         select NEED_MACH_IO_H if PCCARD
876         select NEED_MACH_MEMORY_H
877         help
878           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
879
880 endchoice
881
882 menu "Multiple platform selection"
883         depends on ARCH_MULTIPLATFORM
884
885 comment "CPU Core family selection"
886
887 config ARCH_MULTI_V4T
888         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
889         depends on !ARCH_MULTI_V6_V7
890         select ARCH_MULTI_V4_V5
891         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
892                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
893                 CPU_ARM925T || CPU_ARM940T)
894
895 config ARCH_MULTI_V5
896         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
897         depends on !ARCH_MULTI_V6_V7
898         select ARCH_MULTI_V4_V5
899         select CPU_ARM926T if (!CPU_ARM946E || CPU_ARM1020 || \
900                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
901                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
902
903 config ARCH_MULTI_V4_V5
904         bool
905
906 config ARCH_MULTI_V6
907         bool "ARMv6 based platforms (ARM11)"
908         select ARCH_MULTI_V6_V7
909         select CPU_V6K
910
911 config ARCH_MULTI_V7
912         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
913         default y
914         select ARCH_MULTI_V6_V7
915         select CPU_V7
916         select HAVE_SMP
917
918 config ARCH_MULTI_V6_V7
919         bool
920         select MIGHT_HAVE_CACHE_L2X0
921
922 config ARCH_MULTI_CPU_AUTO
923         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
924         select ARCH_MULTI_V5
925
926 endmenu
927
928 config ARCH_VIRT
929         bool "Dummy Virtual Machine" if ARCH_MULTI_V7
930         select ARM_AMBA
931         select ARM_GIC
932         select ARM_PSCI
933         select HAVE_ARM_ARCH_TIMER
934
935 #
936 # This is sorted alphabetically by mach-* pathname.  However, plat-*
937 # Kconfigs may be included either alphabetically (according to the
938 # plat- suffix) or along side the corresponding mach-* source.
939 #
940 source "arch/arm/mach-mvebu/Kconfig"
941
942 source "arch/arm/mach-at91/Kconfig"
943
944 source "arch/arm/mach-bcm/Kconfig"
945
946 source "arch/arm/mach-berlin/Kconfig"
947
948 source "arch/arm/mach-clps711x/Kconfig"
949
950 source "arch/arm/mach-cns3xxx/Kconfig"
951
952 source "arch/arm/mach-davinci/Kconfig"
953
954 source "arch/arm/mach-dove/Kconfig"
955
956 source "arch/arm/mach-ep93xx/Kconfig"
957
958 source "arch/arm/mach-footbridge/Kconfig"
959
960 source "arch/arm/mach-gemini/Kconfig"
961
962 source "arch/arm/mach-highbank/Kconfig"
963
964 source "arch/arm/mach-hisi/Kconfig"
965
966 source "arch/arm/mach-integrator/Kconfig"
967
968 source "arch/arm/mach-iop32x/Kconfig"
969
970 source "arch/arm/mach-iop33x/Kconfig"
971
972 source "arch/arm/mach-iop13xx/Kconfig"
973
974 source "arch/arm/mach-ixp4xx/Kconfig"
975
976 source "arch/arm/mach-keystone/Kconfig"
977
978 source "arch/arm/mach-kirkwood/Kconfig"
979
980 source "arch/arm/mach-ks8695/Kconfig"
981
982 source "arch/arm/mach-msm/Kconfig"
983
984 source "arch/arm/mach-moxart/Kconfig"
985
986 source "arch/arm/mach-mv78xx0/Kconfig"
987
988 source "arch/arm/mach-imx/Kconfig"
989
990 source "arch/arm/mach-mxs/Kconfig"
991
992 source "arch/arm/mach-netx/Kconfig"
993
994 source "arch/arm/mach-nomadik/Kconfig"
995
996 source "arch/arm/mach-nspire/Kconfig"
997
998 source "arch/arm/plat-omap/Kconfig"
999
1000 source "arch/arm/mach-omap1/Kconfig"
1001
1002 source "arch/arm/mach-omap2/Kconfig"
1003
1004 source "arch/arm/mach-orion5x/Kconfig"
1005
1006 source "arch/arm/mach-picoxcell/Kconfig"
1007
1008 source "arch/arm/mach-pxa/Kconfig"
1009 source "arch/arm/plat-pxa/Kconfig"
1010
1011 source "arch/arm/mach-mmp/Kconfig"
1012
1013 source "arch/arm/mach-qcom/Kconfig"
1014
1015 source "arch/arm/mach-realview/Kconfig"
1016
1017 source "arch/arm/mach-rockchip/Kconfig"
1018
1019 source "arch/arm/mach-sa1100/Kconfig"
1020
1021 source "arch/arm/plat-samsung/Kconfig"
1022
1023 source "arch/arm/mach-socfpga/Kconfig"
1024
1025 source "arch/arm/mach-spear/Kconfig"
1026
1027 source "arch/arm/mach-sti/Kconfig"
1028
1029 source "arch/arm/mach-s3c24xx/Kconfig"
1030
1031 source "arch/arm/mach-s3c64xx/Kconfig"
1032
1033 source "arch/arm/mach-s5p64x0/Kconfig"
1034
1035 source "arch/arm/mach-s5pc100/Kconfig"
1036
1037 source "arch/arm/mach-s5pv210/Kconfig"
1038
1039 source "arch/arm/mach-exynos/Kconfig"
1040
1041 source "arch/arm/mach-shmobile/Kconfig"
1042
1043 source "arch/arm/mach-sunxi/Kconfig"
1044
1045 source "arch/arm/mach-prima2/Kconfig"
1046
1047 source "arch/arm/mach-tegra/Kconfig"
1048
1049 source "arch/arm/mach-u300/Kconfig"
1050
1051 source "arch/arm/mach-ux500/Kconfig"
1052
1053 source "arch/arm/mach-versatile/Kconfig"
1054
1055 source "arch/arm/mach-vexpress/Kconfig"
1056 source "arch/arm/plat-versatile/Kconfig"
1057
1058 source "arch/arm/mach-vt8500/Kconfig"
1059
1060 source "arch/arm/mach-w90x900/Kconfig"
1061
1062 source "arch/arm/mach-zynq/Kconfig"
1063
1064 # Definitions to make life easier
1065 config ARCH_ACORN
1066         bool
1067
1068 config PLAT_IOP
1069         bool
1070         select GENERIC_CLOCKEVENTS
1071
1072 config PLAT_ORION
1073         bool
1074         select CLKSRC_MMIO
1075         select COMMON_CLK
1076         select GENERIC_IRQ_CHIP
1077         select IRQ_DOMAIN
1078
1079 config PLAT_ORION_LEGACY
1080         bool
1081         select PLAT_ORION
1082
1083 config PLAT_PXA
1084         bool
1085
1086 config PLAT_VERSATILE
1087         bool
1088
1089 config ARM_TIMER_SP804
1090         bool
1091         select CLKSRC_MMIO
1092         select CLKSRC_OF if OF
1093
1094 source "arch/arm/firmware/Kconfig"
1095
1096 source arch/arm/mm/Kconfig
1097
1098 config ARM_NR_BANKS
1099         int
1100         default 16 if ARCH_EP93XX
1101         default 8
1102
1103 config IWMMXT
1104         bool "Enable iWMMXt support" if !CPU_PJ4
1105         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1106         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1107         help
1108           Enable support for iWMMXt context switching at run time if
1109           running on a CPU that supports it.
1110
1111 config MULTI_IRQ_HANDLER
1112         bool
1113         help
1114           Allow each machine to specify it's own IRQ handler at run time.
1115
1116 if !MMU
1117 source "arch/arm/Kconfig-nommu"
1118 endif
1119
1120 config PJ4B_ERRATA_4742
1121         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1122         depends on CPU_PJ4B && MACH_ARMADA_370
1123         default y
1124         help
1125           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1126           Event (WFE) IDLE states, a specific timing sensitivity exists between
1127           the retiring WFI/WFE instructions and the newly issued subsequent
1128           instructions.  This sensitivity can result in a CPU hang scenario.
1129           Workaround:
1130           The software must insert either a Data Synchronization Barrier (DSB)
1131           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1132           instruction
1133
1134 config ARM_ERRATA_326103
1135         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1136         depends on CPU_V6
1137         help
1138           Executing a SWP instruction to read-only memory does not set bit 11
1139           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1140           treat the access as a read, preventing a COW from occurring and
1141           causing the faulting task to livelock.
1142
1143 config ARM_ERRATA_411920
1144         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1145         depends on CPU_V6 || CPU_V6K
1146         help
1147           Invalidation of the Instruction Cache operation can
1148           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1149           It does not affect the MPCore. This option enables the ARM Ltd.
1150           recommended workaround.
1151
1152 config ARM_ERRATA_430973
1153         bool "ARM errata: Stale prediction on replaced interworking branch"
1154         depends on CPU_V7
1155         help
1156           This option enables the workaround for the 430973 Cortex-A8
1157           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1158           interworking branch is replaced with another code sequence at the
1159           same virtual address, whether due to self-modifying code or virtual
1160           to physical address re-mapping, Cortex-A8 does not recover from the
1161           stale interworking branch prediction. This results in Cortex-A8
1162           executing the new code sequence in the incorrect ARM or Thumb state.
1163           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1164           and also flushes the branch target cache at every context switch.
1165           Note that setting specific bits in the ACTLR register may not be
1166           available in non-secure mode.
1167
1168 config ARM_ERRATA_458693
1169         bool "ARM errata: Processor deadlock when a false hazard is created"
1170         depends on CPU_V7
1171         depends on !ARCH_MULTIPLATFORM
1172         help
1173           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1174           erratum. For very specific sequences of memory operations, it is
1175           possible for a hazard condition intended for a cache line to instead
1176           be incorrectly associated with a different cache line. This false
1177           hazard might then cause a processor deadlock. The workaround enables
1178           the L1 caching of the NEON accesses and disables the PLD instruction
1179           in the ACTLR register. Note that setting specific bits in the ACTLR
1180           register may not be available in non-secure mode.
1181
1182 config ARM_ERRATA_460075
1183         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1184         depends on CPU_V7
1185         depends on !ARCH_MULTIPLATFORM
1186         help
1187           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1188           erratum. Any asynchronous access to the L2 cache may encounter a
1189           situation in which recent store transactions to the L2 cache are lost
1190           and overwritten with stale memory contents from external memory. The
1191           workaround disables the write-allocate mode for the L2 cache via the
1192           ACTLR register. Note that setting specific bits in the ACTLR register
1193           may not be available in non-secure mode.
1194
1195 config ARM_ERRATA_742230
1196         bool "ARM errata: DMB operation may be faulty"
1197         depends on CPU_V7 && SMP
1198         depends on !ARCH_MULTIPLATFORM
1199         help
1200           This option enables the workaround for the 742230 Cortex-A9
1201           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1202           between two write operations may not ensure the correct visibility
1203           ordering of the two writes. This workaround sets a specific bit in
1204           the diagnostic register of the Cortex-A9 which causes the DMB
1205           instruction to behave as a DSB, ensuring the correct behaviour of
1206           the two writes.
1207
1208 config ARM_ERRATA_742231
1209         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1210         depends on CPU_V7 && SMP
1211         depends on !ARCH_MULTIPLATFORM
1212         help
1213           This option enables the workaround for the 742231 Cortex-A9
1214           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1215           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1216           accessing some data located in the same cache line, may get corrupted
1217           data due to bad handling of the address hazard when the line gets
1218           replaced from one of the CPUs at the same time as another CPU is
1219           accessing it. This workaround sets specific bits in the diagnostic
1220           register of the Cortex-A9 which reduces the linefill issuing
1221           capabilities of the processor.
1222
1223 config PL310_ERRATA_588369
1224         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1225         depends on CACHE_L2X0
1226         help
1227            The PL310 L2 cache controller implements three types of Clean &
1228            Invalidate maintenance operations: by Physical Address
1229            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1230            They are architecturally defined to behave as the execution of a
1231            clean operation followed immediately by an invalidate operation,
1232            both performing to the same memory location. This functionality
1233            is not correctly implemented in PL310 as clean lines are not
1234            invalidated as a result of these operations.
1235
1236 config ARM_ERRATA_643719
1237         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1238         depends on CPU_V7 && SMP
1239         help
1240           This option enables the workaround for the 643719 Cortex-A9 (prior to
1241           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1242           register returns zero when it should return one. The workaround
1243           corrects this value, ensuring cache maintenance operations which use
1244           it behave as intended and avoiding data corruption.
1245
1246 config ARM_ERRATA_720789
1247         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1248         depends on CPU_V7
1249         help
1250           This option enables the workaround for the 720789 Cortex-A9 (prior to
1251           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1252           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1253           As a consequence of this erratum, some TLB entries which should be
1254           invalidated are not, resulting in an incoherency in the system page
1255           tables. The workaround changes the TLB flushing routines to invalidate
1256           entries regardless of the ASID.
1257
1258 config PL310_ERRATA_727915
1259         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1260         depends on CACHE_L2X0
1261         help
1262           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1263           operation (offset 0x7FC). This operation runs in background so that
1264           PL310 can handle normal accesses while it is in progress. Under very
1265           rare circumstances, due to this erratum, write data can be lost when
1266           PL310 treats a cacheable write transaction during a Clean &
1267           Invalidate by Way operation.
1268
1269 config ARM_ERRATA_743622
1270         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1271         depends on CPU_V7
1272         depends on !ARCH_MULTIPLATFORM
1273         help
1274           This option enables the workaround for the 743622 Cortex-A9
1275           (r2p*) erratum. Under very rare conditions, a faulty
1276           optimisation in the Cortex-A9 Store Buffer may lead to data
1277           corruption. This workaround sets a specific bit in the diagnostic
1278           register of the Cortex-A9 which disables the Store Buffer
1279           optimisation, preventing the defect from occurring. This has no
1280           visible impact on the overall performance or power consumption of the
1281           processor.
1282
1283 config ARM_ERRATA_751472
1284         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1285         depends on CPU_V7
1286         depends on !ARCH_MULTIPLATFORM
1287         help
1288           This option enables the workaround for the 751472 Cortex-A9 (prior
1289           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1290           completion of a following broadcasted operation if the second
1291           operation is received by a CPU before the ICIALLUIS has completed,
1292           potentially leading to corrupted entries in the cache or TLB.
1293
1294 config PL310_ERRATA_753970
1295         bool "PL310 errata: cache sync operation may be faulty"
1296         depends on CACHE_PL310
1297         help
1298           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1299
1300           Under some condition the effect of cache sync operation on
1301           the store buffer still remains when the operation completes.
1302           This means that the store buffer is always asked to drain and
1303           this prevents it from merging any further writes. The workaround
1304           is to replace the normal offset of cache sync operation (0x730)
1305           by another offset targeting an unmapped PL310 register 0x740.
1306           This has the same effect as the cache sync operation: store buffer
1307           drain and waiting for all buffers empty.
1308
1309 config ARM_ERRATA_754322
1310         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1311         depends on CPU_V7
1312         help
1313           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1314           r3p*) erratum. A speculative memory access may cause a page table walk
1315           which starts prior to an ASID switch but completes afterwards. This
1316           can populate the micro-TLB with a stale entry which may be hit with
1317           the new ASID. This workaround places two dsb instructions in the mm
1318           switching code so that no page table walks can cross the ASID switch.
1319
1320 config ARM_ERRATA_754327
1321         bool "ARM errata: no automatic Store Buffer drain"
1322         depends on CPU_V7 && SMP
1323         help
1324           This option enables the workaround for the 754327 Cortex-A9 (prior to
1325           r2p0) erratum. The Store Buffer does not have any automatic draining
1326           mechanism and therefore a livelock may occur if an external agent
1327           continuously polls a memory location waiting to observe an update.
1328           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1329           written polling loops from denying visibility of updates to memory.
1330
1331 config ARM_ERRATA_364296
1332         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1333         depends on CPU_V6
1334         help
1335           This options enables the workaround for the 364296 ARM1136
1336           r0p2 erratum (possible cache data corruption with
1337           hit-under-miss enabled). It sets the undocumented bit 31 in
1338           the auxiliary control register and the FI bit in the control
1339           register, thus disabling hit-under-miss without putting the
1340           processor into full low interrupt latency mode. ARM11MPCore
1341           is not affected.
1342
1343 config ARM_ERRATA_764369
1344         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1345         depends on CPU_V7 && SMP
1346         help
1347           This option enables the workaround for erratum 764369
1348           affecting Cortex-A9 MPCore with two or more processors (all
1349           current revisions). Under certain timing circumstances, a data
1350           cache line maintenance operation by MVA targeting an Inner
1351           Shareable memory region may fail to proceed up to either the
1352           Point of Coherency or to the Point of Unification of the
1353           system. This workaround adds a DSB instruction before the
1354           relevant cache maintenance functions and sets a specific bit
1355           in the diagnostic control register of the SCU.
1356
1357 config PL310_ERRATA_769419
1358         bool "PL310 errata: no automatic Store Buffer drain"
1359         depends on CACHE_L2X0
1360         help
1361           On revisions of the PL310 prior to r3p2, the Store Buffer does
1362           not automatically drain. This can cause normal, non-cacheable
1363           writes to be retained when the memory system is idle, leading
1364           to suboptimal I/O performance for drivers using coherent DMA.
1365           This option adds a write barrier to the cpu_idle loop so that,
1366           on systems with an outer cache, the store buffer is drained
1367           explicitly.
1368
1369 config ARM_ERRATA_775420
1370        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1371        depends on CPU_V7
1372        help
1373          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1374          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1375          operation aborts with MMU exception, it might cause the processor
1376          to deadlock. This workaround puts DSB before executing ISB if
1377          an abort may occur on cache maintenance.
1378
1379 config ARM_ERRATA_798181
1380         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1381         depends on CPU_V7 && SMP
1382         help
1383           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1384           adequately shooting down all use of the old entries. This
1385           option enables the Linux kernel workaround for this erratum
1386           which sends an IPI to the CPUs that are running the same ASID
1387           as the one being invalidated.
1388
1389 config ARM_ERRATA_773022
1390         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1391         depends on CPU_V7
1392         help
1393           This option enables the workaround for the 773022 Cortex-A15
1394           (up to r0p4) erratum. In certain rare sequences of code, the
1395           loop buffer may deliver incorrect instructions. This
1396           workaround disables the loop buffer to avoid the erratum.
1397
1398 endmenu
1399
1400 source "arch/arm/common/Kconfig"
1401
1402 menu "Bus support"
1403
1404 config ARM_AMBA
1405         bool
1406
1407 config ISA
1408         bool
1409         help
1410           Find out whether you have ISA slots on your motherboard.  ISA is the
1411           name of a bus system, i.e. the way the CPU talks to the other stuff
1412           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1413           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1414           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1415
1416 # Select ISA DMA controller support
1417 config ISA_DMA
1418         bool
1419         select ISA_DMA_API
1420
1421 # Select ISA DMA interface
1422 config ISA_DMA_API
1423         bool
1424
1425 config PCI
1426         bool "PCI support" if MIGHT_HAVE_PCI
1427         help
1428           Find out whether you have a PCI motherboard. PCI is the name of a
1429           bus system, i.e. the way the CPU talks to the other stuff inside
1430           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1431           VESA. If you have PCI, say Y, otherwise N.
1432
1433 config PCI_DOMAINS
1434         bool
1435         depends on PCI
1436
1437 config PCI_NANOENGINE
1438         bool "BSE nanoEngine PCI support"
1439         depends on SA1100_NANOENGINE
1440         help
1441           Enable PCI on the BSE nanoEngine board.
1442
1443 config PCI_SYSCALL
1444         def_bool PCI
1445
1446 config PCI_HOST_ITE8152
1447         bool
1448         depends on PCI && MACH_ARMCORE
1449         default y
1450         select DMABOUNCE
1451
1452 source "drivers/pci/Kconfig"
1453 source "drivers/pci/pcie/Kconfig"
1454
1455 source "drivers/pcmcia/Kconfig"
1456
1457 endmenu
1458
1459 menu "Kernel Features"
1460
1461 config HAVE_SMP
1462         bool
1463         help
1464           This option should be selected by machines which have an SMP-
1465           capable CPU.
1466
1467           The only effect of this option is to make the SMP-related
1468           options available to the user for configuration.
1469
1470 config SMP
1471         bool "Symmetric Multi-Processing"
1472         depends on CPU_V6K || CPU_V7
1473         depends on GENERIC_CLOCKEVENTS
1474         depends on HAVE_SMP
1475         depends on MMU || ARM_MPU
1476         help
1477           This enables support for systems with more than one CPU. If you have
1478           a system with only one CPU, say N. If you have a system with more
1479           than one CPU, say Y.
1480
1481           If you say N here, the kernel will run on uni- and multiprocessor
1482           machines, but will use only one CPU of a multiprocessor machine. If
1483           you say Y here, the kernel will run on many, but not all,
1484           uniprocessor machines. On a uniprocessor machine, the kernel
1485           will run faster if you say N here.
1486
1487           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1488           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1489           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1490
1491           If you don't know what to do here, say N.
1492
1493 config SMP_ON_UP
1494         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1495         depends on SMP && !XIP_KERNEL && MMU
1496         default y
1497         help
1498           SMP kernels contain instructions which fail on non-SMP processors.
1499           Enabling this option allows the kernel to modify itself to make
1500           these instructions safe.  Disabling it allows about 1K of space
1501           savings.
1502
1503           If you don't know what to do here, say Y.
1504
1505 config ARM_CPU_TOPOLOGY
1506         bool "Support cpu topology definition"
1507         depends on SMP && CPU_V7
1508         default y
1509         help
1510           Support ARM cpu topology definition. The MPIDR register defines
1511           affinity between processors which is then used to describe the cpu
1512           topology of an ARM System.
1513
1514 config SCHED_MC
1515         bool "Multi-core scheduler support"
1516         depends on ARM_CPU_TOPOLOGY
1517         help
1518           Multi-core scheduler support improves the CPU scheduler's decision
1519           making when dealing with multi-core CPU chips at a cost of slightly
1520           increased overhead in some places. If unsure say N here.
1521
1522 config SCHED_SMT
1523         bool "SMT scheduler support"
1524         depends on ARM_CPU_TOPOLOGY
1525         help
1526           Improves the CPU scheduler's decision making when dealing with
1527           MultiThreading at a cost of slightly increased overhead in some
1528           places. If unsure say N here.
1529
1530 config HAVE_ARM_SCU
1531         bool
1532         help
1533           This option enables support for the ARM system coherency unit
1534
1535 config HAVE_ARM_ARCH_TIMER
1536         bool "Architected timer support"
1537         depends on CPU_V7
1538         select ARM_ARCH_TIMER
1539         select GENERIC_CLOCKEVENTS
1540         help
1541           This option enables support for the ARM architected timer
1542
1543 config HAVE_ARM_TWD
1544         bool
1545         depends on SMP
1546         select CLKSRC_OF if OF
1547         help
1548           This options enables support for the ARM timer and watchdog unit
1549
1550 config MCPM
1551         bool "Multi-Cluster Power Management"
1552         depends on CPU_V7 && SMP
1553         help
1554           This option provides the common power management infrastructure
1555           for (multi-)cluster based systems, such as big.LITTLE based
1556           systems.
1557
1558 config BIG_LITTLE
1559         bool "big.LITTLE support (Experimental)"
1560         depends on CPU_V7 && SMP
1561         select MCPM
1562         help
1563           This option enables support selections for the big.LITTLE
1564           system architecture.
1565
1566 config BL_SWITCHER
1567         bool "big.LITTLE switcher support"
1568         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1569         select CPU_PM
1570         select ARM_CPU_SUSPEND
1571         help
1572           The big.LITTLE "switcher" provides the core functionality to
1573           transparently handle transition between a cluster of A15's
1574           and a cluster of A7's in a big.LITTLE system.
1575
1576 config BL_SWITCHER_DUMMY_IF
1577         tristate "Simple big.LITTLE switcher user interface"
1578         depends on BL_SWITCHER && DEBUG_KERNEL
1579         help
1580           This is a simple and dummy char dev interface to control
1581           the big.LITTLE switcher core code.  It is meant for
1582           debugging purposes only.
1583
1584 choice
1585         prompt "Memory split"
1586         default VMSPLIT_3G
1587         help
1588           Select the desired split between kernel and user memory.
1589
1590           If you are not absolutely sure what you are doing, leave this
1591           option alone!
1592
1593         config VMSPLIT_3G
1594                 bool "3G/1G user/kernel split"
1595         config VMSPLIT_2G
1596                 bool "2G/2G user/kernel split"
1597         config VMSPLIT_1G
1598                 bool "1G/3G user/kernel split"
1599 endchoice
1600
1601 config PAGE_OFFSET
1602         hex
1603         default 0x40000000 if VMSPLIT_1G
1604         default 0x80000000 if VMSPLIT_2G
1605         default 0xC0000000
1606
1607 config NR_CPUS
1608         int "Maximum number of CPUs (2-32)"
1609         range 2 32
1610         depends on SMP
1611         default "4"
1612
1613 config HOTPLUG_CPU
1614         bool "Support for hot-pluggable CPUs"
1615         depends on SMP
1616         help
1617           Say Y here to experiment with turning CPUs off and on.  CPUs
1618           can be controlled through /sys/devices/system/cpu.
1619
1620 config ARM_PSCI
1621         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1622         depends on CPU_V7
1623         help
1624           Say Y here if you want Linux to communicate with system firmware
1625           implementing the PSCI specification for CPU-centric power
1626           management operations described in ARM document number ARM DEN
1627           0022A ("Power State Coordination Interface System Software on
1628           ARM processors").
1629
1630 # The GPIO number here must be sorted by descending number. In case of
1631 # a multiplatform kernel, we just want the highest value required by the
1632 # selected platforms.
1633 config ARCH_NR_GPIO
1634         int
1635         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1636         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX
1637         default 392 if ARCH_U8500
1638         default 352 if ARCH_VT8500
1639         default 288 if ARCH_SUNXI
1640         default 264 if MACH_H4700
1641         default 0
1642         help
1643           Maximum number of GPIOs in the system.
1644
1645           If unsure, leave the default value.
1646
1647 source kernel/Kconfig.preempt
1648
1649 config HZ_FIXED
1650         int
1651         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1652                 ARCH_S5PV210 || ARCH_EXYNOS4
1653         default AT91_TIMER_HZ if ARCH_AT91
1654         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1655         default 0
1656
1657 choice
1658         depends on HZ_FIXED = 0
1659         prompt "Timer frequency"
1660
1661 config HZ_100
1662         bool "100 Hz"
1663
1664 config HZ_200
1665         bool "200 Hz"
1666
1667 config HZ_250
1668         bool "250 Hz"
1669
1670 config HZ_300
1671         bool "300 Hz"
1672
1673 config HZ_500
1674         bool "500 Hz"
1675
1676 config HZ_1000
1677         bool "1000 Hz"
1678
1679 endchoice
1680
1681 config HZ
1682         int
1683         default HZ_FIXED if HZ_FIXED != 0
1684         default 100 if HZ_100
1685         default 200 if HZ_200
1686         default 250 if HZ_250
1687         default 300 if HZ_300
1688         default 500 if HZ_500
1689         default 1000
1690
1691 config SCHED_HRTICK
1692         def_bool HIGH_RES_TIMERS
1693
1694 config THUMB2_KERNEL
1695         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1696         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1697         default y if CPU_THUMBONLY
1698         select AEABI
1699         select ARM_ASM_UNIFIED
1700         select ARM_UNWIND
1701         help
1702           By enabling this option, the kernel will be compiled in
1703           Thumb-2 mode. A compiler/assembler that understand the unified
1704           ARM-Thumb syntax is needed.
1705
1706           If unsure, say N.
1707
1708 config THUMB2_AVOID_R_ARM_THM_JUMP11
1709         bool "Work around buggy Thumb-2 short branch relocations in gas"
1710         depends on THUMB2_KERNEL && MODULES
1711         default y
1712         help
1713           Various binutils versions can resolve Thumb-2 branches to
1714           locally-defined, preemptible global symbols as short-range "b.n"
1715           branch instructions.
1716
1717           This is a problem, because there's no guarantee the final
1718           destination of the symbol, or any candidate locations for a
1719           trampoline, are within range of the branch.  For this reason, the
1720           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1721           relocation in modules at all, and it makes little sense to add
1722           support.
1723
1724           The symptom is that the kernel fails with an "unsupported
1725           relocation" error when loading some modules.
1726
1727           Until fixed tools are available, passing
1728           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1729           code which hits this problem, at the cost of a bit of extra runtime
1730           stack usage in some cases.
1731
1732           The problem is described in more detail at:
1733               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1734
1735           Only Thumb-2 kernels are affected.
1736
1737           Unless you are sure your tools don't have this problem, say Y.
1738
1739 config ARM_ASM_UNIFIED
1740         bool
1741
1742 config AEABI
1743         bool "Use the ARM EABI to compile the kernel"
1744         help
1745           This option allows for the kernel to be compiled using the latest
1746           ARM ABI (aka EABI).  This is only useful if you are using a user
1747           space environment that is also compiled with EABI.
1748
1749           Since there are major incompatibilities between the legacy ABI and
1750           EABI, especially with regard to structure member alignment, this
1751           option also changes the kernel syscall calling convention to
1752           disambiguate both ABIs and allow for backward compatibility support
1753           (selected with CONFIG_OABI_COMPAT).
1754
1755           To use this you need GCC version 4.0.0 or later.
1756
1757 config OABI_COMPAT
1758         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1759         depends on AEABI && !THUMB2_KERNEL
1760         help
1761           This option preserves the old syscall interface along with the
1762           new (ARM EABI) one. It also provides a compatibility layer to
1763           intercept syscalls that have structure arguments which layout
1764           in memory differs between the legacy ABI and the new ARM EABI
1765           (only for non "thumb" binaries). This option adds a tiny
1766           overhead to all syscalls and produces a slightly larger kernel.
1767
1768           The seccomp filter system will not be available when this is
1769           selected, since there is no way yet to sensibly distinguish
1770           between calling conventions during filtering.
1771
1772           If you know you'll be using only pure EABI user space then you
1773           can say N here. If this option is not selected and you attempt
1774           to execute a legacy ABI binary then the result will be
1775           UNPREDICTABLE (in fact it can be predicted that it won't work
1776           at all). If in doubt say N.
1777
1778 config ARCH_HAS_HOLES_MEMORYMODEL
1779         bool
1780
1781 config ARCH_SPARSEMEM_ENABLE
1782         bool
1783
1784 config ARCH_SPARSEMEM_DEFAULT
1785         def_bool ARCH_SPARSEMEM_ENABLE
1786
1787 config ARCH_SELECT_MEMORY_MODEL
1788         def_bool ARCH_SPARSEMEM_ENABLE
1789
1790 config HAVE_ARCH_PFN_VALID
1791         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1792
1793 config HIGHMEM
1794         bool "High Memory Support"
1795         depends on MMU
1796         help
1797           The address space of ARM processors is only 4 Gigabytes large
1798           and it has to accommodate user address space, kernel address
1799           space as well as some memory mapped IO. That means that, if you
1800           have a large amount of physical memory and/or IO, not all of the
1801           memory can be "permanently mapped" by the kernel. The physical
1802           memory that is not permanently mapped is called "high memory".
1803
1804           Depending on the selected kernel/user memory split, minimum
1805           vmalloc space and actual amount of RAM, you may not need this
1806           option which should result in a slightly faster kernel.
1807
1808           If unsure, say n.
1809
1810 config HIGHPTE
1811         bool "Allocate 2nd-level pagetables from highmem"
1812         depends on HIGHMEM
1813
1814 config HW_PERF_EVENTS
1815         bool "Enable hardware performance counter support for perf events"
1816         depends on PERF_EVENTS
1817         default y
1818         help
1819           Enable hardware performance counter support for perf events. If
1820           disabled, perf events will use software events only.
1821
1822 config SYS_SUPPORTS_HUGETLBFS
1823        def_bool y
1824        depends on ARM_LPAE
1825
1826 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1827        def_bool y
1828        depends on ARM_LPAE
1829
1830 config ARCH_WANT_GENERAL_HUGETLB
1831         def_bool y
1832
1833 source "mm/Kconfig"
1834
1835 config FORCE_MAX_ZONEORDER
1836         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1837         range 11 64 if ARCH_SHMOBILE_LEGACY
1838         default "12" if SOC_AM33XX
1839         default "9" if SA1111 || ARCH_EFM32
1840         default "11"
1841         help
1842           The kernel memory allocator divides physically contiguous memory
1843           blocks into "zones", where each zone is a power of two number of
1844           pages.  This option selects the largest power of two that the kernel
1845           keeps in the memory allocator.  If you need to allocate very large
1846           blocks of physically contiguous memory, then you may need to
1847           increase this value.
1848
1849           This config option is actually maximum order plus one. For example,
1850           a value of 11 means that the largest free memory block is 2^10 pages.
1851
1852 config ALIGNMENT_TRAP
1853         bool
1854         depends on CPU_CP15_MMU
1855         default y if !ARCH_EBSA110
1856         select HAVE_PROC_CPU if PROC_FS
1857         help
1858           ARM processors cannot fetch/store information which is not
1859           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1860           address divisible by 4. On 32-bit ARM processors, these non-aligned
1861           fetch/store instructions will be emulated in software if you say
1862           here, which has a severe performance impact. This is necessary for
1863           correct operation of some network protocols. With an IP-only
1864           configuration it is safe to say N, otherwise say Y.
1865
1866 config UACCESS_WITH_MEMCPY
1867         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1868         depends on MMU
1869         default y if CPU_FEROCEON
1870         help
1871           Implement faster copy_to_user and clear_user methods for CPU
1872           cores where a 8-word STM instruction give significantly higher
1873           memory write throughput than a sequence of individual 32bit stores.
1874
1875           A possible side effect is a slight increase in scheduling latency
1876           between threads sharing the same address space if they invoke
1877           such copy operations with large buffers.
1878
1879           However, if the CPU data cache is using a write-allocate mode,
1880           this option is unlikely to provide any performance gain.
1881
1882 config SECCOMP
1883         bool
1884         prompt "Enable seccomp to safely compute untrusted bytecode"
1885         ---help---
1886           This kernel feature is useful for number crunching applications
1887           that may need to compute untrusted bytecode during their
1888           execution. By using pipes or other transports made available to
1889           the process as file descriptors supporting the read/write
1890           syscalls, it's possible to isolate those applications in
1891           their own address space using seccomp. Once seccomp is
1892           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1893           and the task is only allowed to execute a few safe syscalls
1894           defined by each seccomp mode.
1895
1896 config SWIOTLB
1897         def_bool y
1898
1899 config IOMMU_HELPER
1900         def_bool SWIOTLB
1901
1902 config XEN_DOM0
1903         def_bool y
1904         depends on XEN
1905
1906 config XEN
1907         bool "Xen guest support on ARM (EXPERIMENTAL)"
1908         depends on ARM && AEABI && OF
1909         depends on CPU_V7 && !CPU_V6
1910         depends on !GENERIC_ATOMIC64
1911         select ARM_PSCI
1912         select SWIOTLB_XEN
1913         select ARCH_DMA_ADDR_T_64BIT
1914         help
1915           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1916
1917 endmenu
1918
1919 menu "Boot options"
1920
1921 config USE_OF
1922         bool "Flattened Device Tree support"
1923         select IRQ_DOMAIN
1924         select OF
1925         select OF_EARLY_FLATTREE
1926         help
1927           Include support for flattened device tree machine descriptions.
1928
1929 config ATAGS
1930         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1931         default y
1932         help
1933           This is the traditional way of passing data to the kernel at boot
1934           time. If you are solely relying on the flattened device tree (or
1935           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1936           to remove ATAGS support from your kernel binary.  If unsure,
1937           leave this to y.
1938
1939 config DEPRECATED_PARAM_STRUCT
1940         bool "Provide old way to pass kernel parameters"
1941         depends on ATAGS
1942         help
1943           This was deprecated in 2001 and announced to live on for 5 years.
1944           Some old boot loaders still use this way.
1945
1946 # Compressed boot loader in ROM.  Yes, we really want to ask about
1947 # TEXT and BSS so we preserve their values in the config files.
1948 config ZBOOT_ROM_TEXT
1949         hex "Compressed ROM boot loader base address"
1950         default "0"
1951         help
1952           The physical address at which the ROM-able zImage is to be
1953           placed in the target.  Platforms which normally make use of
1954           ROM-able zImage formats normally set this to a suitable
1955           value in their defconfig file.
1956
1957           If ZBOOT_ROM is not enabled, this has no effect.
1958
1959 config ZBOOT_ROM_BSS
1960         hex "Compressed ROM boot loader BSS address"
1961         default "0"
1962         help
1963           The base address of an area of read/write memory in the target
1964           for the ROM-able zImage which must be available while the
1965           decompressor is running. It must be large enough to hold the
1966           entire decompressed kernel plus an additional 128 KiB.
1967           Platforms which normally make use of ROM-able zImage formats
1968           normally set this to a suitable value in their defconfig file.
1969
1970           If ZBOOT_ROM is not enabled, this has no effect.
1971
1972 config ZBOOT_ROM
1973         bool "Compressed boot loader in ROM/flash"
1974         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1975         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1976         help
1977           Say Y here if you intend to execute your compressed kernel image
1978           (zImage) directly from ROM or flash.  If unsure, say N.
1979
1980 choice
1981         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1982         depends on ZBOOT_ROM && ARCH_SH7372
1983         default ZBOOT_ROM_NONE
1984         help
1985           Include experimental SD/MMC loading code in the ROM-able zImage.
1986           With this enabled it is possible to write the ROM-able zImage
1987           kernel image to an MMC or SD card and boot the kernel straight
1988           from the reset vector. At reset the processor Mask ROM will load
1989           the first part of the ROM-able zImage which in turn loads the
1990           rest the kernel image to RAM.
1991
1992 config ZBOOT_ROM_NONE
1993         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1994         help
1995           Do not load image from SD or MMC
1996
1997 config ZBOOT_ROM_MMCIF
1998         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1999         help
2000           Load image from MMCIF hardware block.
2001
2002 config ZBOOT_ROM_SH_MOBILE_SDHI
2003         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2004         help
2005           Load image from SDHI hardware block
2006
2007 endchoice
2008
2009 config ARM_APPENDED_DTB
2010         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2011         depends on OF
2012         help
2013           With this option, the boot code will look for a device tree binary
2014           (DTB) appended to zImage
2015           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2016
2017           This is meant as a backward compatibility convenience for those
2018           systems with a bootloader that can't be upgraded to accommodate
2019           the documented boot protocol using a device tree.
2020
2021           Beware that there is very little in terms of protection against
2022           this option being confused by leftover garbage in memory that might
2023           look like a DTB header after a reboot if no actual DTB is appended
2024           to zImage.  Do not leave this option active in a production kernel
2025           if you don't intend to always append a DTB.  Proper passing of the
2026           location into r2 of a bootloader provided DTB is always preferable
2027           to this option.
2028
2029 config ARM_ATAG_DTB_COMPAT
2030         bool "Supplement the appended DTB with traditional ATAG information"
2031         depends on ARM_APPENDED_DTB
2032         help
2033           Some old bootloaders can't be updated to a DTB capable one, yet
2034           they provide ATAGs with memory configuration, the ramdisk address,
2035           the kernel cmdline string, etc.  Such information is dynamically
2036           provided by the bootloader and can't always be stored in a static
2037           DTB.  To allow a device tree enabled kernel to be used with such
2038           bootloaders, this option allows zImage to extract the information
2039           from the ATAG list and store it at run time into the appended DTB.
2040
2041 choice
2042         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2043         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2044
2045 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2046         bool "Use bootloader kernel arguments if available"
2047         help
2048           Uses the command-line options passed by the boot loader instead of
2049           the device tree bootargs property. If the boot loader doesn't provide
2050           any, the device tree bootargs property will be used.
2051
2052 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2053         bool "Extend with bootloader kernel arguments"
2054         help
2055           The command-line arguments provided by the boot loader will be
2056           appended to the the device tree bootargs property.
2057
2058 endchoice
2059
2060 config CMDLINE
2061         string "Default kernel command string"
2062         default ""
2063         help
2064           On some architectures (EBSA110 and CATS), there is currently no way
2065           for the boot loader to pass arguments to the kernel. For these
2066           architectures, you should supply some command-line options at build
2067           time by entering them here. As a minimum, you should specify the
2068           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2069
2070 choice
2071         prompt "Kernel command line type" if CMDLINE != ""
2072         default CMDLINE_FROM_BOOTLOADER
2073         depends on ATAGS
2074
2075 config CMDLINE_FROM_BOOTLOADER
2076         bool "Use bootloader kernel arguments if available"
2077         help
2078           Uses the command-line options passed by the boot loader. If
2079           the boot loader doesn't provide any, the default kernel command
2080           string provided in CMDLINE will be used.
2081
2082 config CMDLINE_EXTEND
2083         bool "Extend bootloader kernel arguments"
2084         help
2085           The command-line arguments provided by the boot loader will be
2086           appended to the default kernel command string.
2087
2088 config CMDLINE_FORCE
2089         bool "Always use the default kernel command string"
2090         help
2091           Always use the default kernel command string, even if the boot
2092           loader passes other arguments to the kernel.
2093           This is useful if you cannot or don't want to change the
2094           command-line options your boot loader passes to the kernel.
2095 endchoice
2096
2097 config XIP_KERNEL
2098         bool "Kernel Execute-In-Place from ROM"
2099         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2100         help
2101           Execute-In-Place allows the kernel to run from non-volatile storage
2102           directly addressable by the CPU, such as NOR flash. This saves RAM
2103           space since the text section of the kernel is not loaded from flash
2104           to RAM.  Read-write sections, such as the data section and stack,
2105           are still copied to RAM.  The XIP kernel is not compressed since
2106           it has to run directly from flash, so it will take more space to
2107           store it.  The flash address used to link the kernel object files,
2108           and for storing it, is configuration dependent. Therefore, if you
2109           say Y here, you must know the proper physical address where to
2110           store the kernel image depending on your own flash memory usage.
2111
2112           Also note that the make target becomes "make xipImage" rather than
2113           "make zImage" or "make Image".  The final kernel binary to put in
2114           ROM memory will be arch/arm/boot/xipImage.
2115
2116           If unsure, say N.
2117
2118 config XIP_PHYS_ADDR
2119         hex "XIP Kernel Physical Location"
2120         depends on XIP_KERNEL
2121         default "0x00080000"
2122         help
2123           This is the physical address in your flash memory the kernel will
2124           be linked for and stored to.  This address is dependent on your
2125           own flash usage.
2126
2127 config KEXEC
2128         bool "Kexec system call (EXPERIMENTAL)"
2129         depends on (!SMP || PM_SLEEP_SMP)
2130         help
2131           kexec is a system call that implements the ability to shutdown your
2132           current kernel, and to start another kernel.  It is like a reboot
2133           but it is independent of the system firmware.   And like a reboot
2134           you can start any kernel with it, not just Linux.
2135
2136           It is an ongoing process to be certain the hardware in a machine
2137           is properly shutdown, so do not be surprised if this code does not
2138           initially work for you.
2139
2140 config ATAGS_PROC
2141         bool "Export atags in procfs"
2142         depends on ATAGS && KEXEC
2143         default y
2144         help
2145           Should the atags used to boot the kernel be exported in an "atags"
2146           file in procfs. Useful with kexec.
2147
2148 config CRASH_DUMP
2149         bool "Build kdump crash kernel (EXPERIMENTAL)"
2150         help
2151           Generate crash dump after being started by kexec. This should
2152           be normally only set in special crash dump kernels which are
2153           loaded in the main kernel with kexec-tools into a specially
2154           reserved region and then later executed after a crash by
2155           kdump/kexec. The crash dump kernel must be compiled to a
2156           memory address not used by the main kernel
2157
2158           For more details see Documentation/kdump/kdump.txt
2159
2160 config AUTO_ZRELADDR
2161         bool "Auto calculation of the decompressed kernel image address"
2162         help
2163           ZRELADDR is the physical address where the decompressed kernel
2164           image will be placed. If AUTO_ZRELADDR is selected, the address
2165           will be determined at run-time by masking the current IP with
2166           0xf8000000. This assumes the zImage being placed in the first 128MB
2167           from start of memory.
2168
2169 endmenu
2170
2171 menu "CPU Power Management"
2172
2173 if ARCH_HAS_CPUFREQ
2174 source "drivers/cpufreq/Kconfig"
2175 endif
2176
2177 source "drivers/cpuidle/Kconfig"
2178
2179 endmenu
2180
2181 menu "Floating point emulation"
2182
2183 comment "At least one emulation must be selected"
2184
2185 config FPE_NWFPE
2186         bool "NWFPE math emulation"
2187         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2188         ---help---
2189           Say Y to include the NWFPE floating point emulator in the kernel.
2190           This is necessary to run most binaries. Linux does not currently
2191           support floating point hardware so you need to say Y here even if
2192           your machine has an FPA or floating point co-processor podule.
2193
2194           You may say N here if you are going to load the Acorn FPEmulator
2195           early in the bootup.
2196
2197 config FPE_NWFPE_XP
2198         bool "Support extended precision"
2199         depends on FPE_NWFPE
2200         help
2201           Say Y to include 80-bit support in the kernel floating-point
2202           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2203           Note that gcc does not generate 80-bit operations by default,
2204           so in most cases this option only enlarges the size of the
2205           floating point emulator without any good reason.
2206
2207           You almost surely want to say N here.
2208
2209 config FPE_FASTFPE
2210         bool "FastFPE math emulation (EXPERIMENTAL)"
2211         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2212         ---help---
2213           Say Y here to include the FAST floating point emulator in the kernel.
2214           This is an experimental much faster emulator which now also has full
2215           precision for the mantissa.  It does not support any exceptions.
2216           It is very simple, and approximately 3-6 times faster than NWFPE.
2217
2218           It should be sufficient for most programs.  It may be not suitable
2219           for scientific calculations, but you have to check this for yourself.
2220           If you do not feel you need a faster FP emulation you should better
2221           choose NWFPE.
2222
2223 config VFP
2224         bool "VFP-format floating point maths"
2225         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2226         help
2227           Say Y to include VFP support code in the kernel. This is needed
2228           if your hardware includes a VFP unit.
2229
2230           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2231           release notes and additional status information.
2232
2233           Say N if your target does not have VFP hardware.
2234
2235 config VFPv3
2236         bool
2237         depends on VFP
2238         default y if CPU_V7
2239
2240 config NEON
2241         bool "Advanced SIMD (NEON) Extension support"
2242         depends on VFPv3 && CPU_V7
2243         help
2244           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2245           Extension.
2246
2247 config KERNEL_MODE_NEON
2248         bool "Support for NEON in kernel mode"
2249         depends on NEON && AEABI
2250         help
2251           Say Y to include support for NEON in kernel mode.
2252
2253 endmenu
2254
2255 menu "Userspace binary formats"
2256
2257 source "fs/Kconfig.binfmt"
2258
2259 config ARTHUR
2260         tristate "RISC OS personality"
2261         depends on !AEABI
2262         help
2263           Say Y here to include the kernel code necessary if you want to run
2264           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2265           experimental; if this sounds frightening, say N and sleep in peace.
2266           You can also say M here to compile this support as a module (which
2267           will be called arthur).
2268
2269 endmenu
2270
2271 menu "Power management options"
2272
2273 source "kernel/power/Kconfig"
2274
2275 config ARCH_SUSPEND_POSSIBLE
2276         depends on !ARCH_S5PC100
2277         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2278                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2279         def_bool y
2280
2281 config ARM_CPU_SUSPEND
2282         def_bool PM_SLEEP
2283
2284 endmenu
2285
2286 source "net/Kconfig"
2287
2288 source "drivers/Kconfig"
2289
2290 source "fs/Kconfig"
2291
2292 source "arch/arm/Kconfig.debug"
2293
2294 source "security/Kconfig"
2295
2296 source "crypto/Kconfig"
2297
2298 source "lib/Kconfig"
2299
2300 source "arch/arm/kvm/Kconfig"